WO2014207786A1 - 半導体パッケージの実装構造、内視鏡装置のカメラヘッド - Google Patents

半導体パッケージの実装構造、内視鏡装置のカメラヘッド Download PDF

Info

Publication number
WO2014207786A1
WO2014207786A1 PCT/JP2013/004050 JP2013004050W WO2014207786A1 WO 2014207786 A1 WO2014207786 A1 WO 2014207786A1 JP 2013004050 W JP2013004050 W JP 2013004050W WO 2014207786 A1 WO2014207786 A1 WO 2014207786A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor package
wiring board
mounting structure
fill material
connection terminal
Prior art date
Application number
PCT/JP2013/004050
Other languages
English (en)
French (fr)
Inventor
義広 江頭
Original Assignee
株式会社 東芝
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社 東芝 filed Critical 株式会社 東芝
Priority to PCT/JP2013/004050 priority Critical patent/WO2014207786A1/ja
Priority to JP2014542617A priority patent/JPWO2014207786A1/ja
Publication of WO2014207786A1 publication Critical patent/WO2014207786A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14618Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3142Sealing arrangements between parts, e.g. adhesion promotors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/055Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads having a passage through the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09072Hole or recess under component or special relationship between hole and component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10151Sensor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10977Encapsulated connections
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Definitions

  • Embodiments of the present invention relate to a mounting structure of a semiconductor package in which a solid-state imaging device such as a CCD image sensor or a CMOS image sensor is accommodated, and a camera head of an endoscope apparatus including the mounting structure.
  • a solid-state imaging device such as a CCD image sensor or a CMOS image sensor
  • Solid-state imaging devices such as CCD (charge-coupled device) image sensors and CMOS (complementary metal oxide semiconductor) image sensors are used as imaging devices for endoscope apparatuses. These solid-state imaging devices are mounted on a wiring board in a state packaged with ceramic or the like. By the way, since an endoscope apparatus is inserted into a specimen, it needs to be sterilized every time it is used. In the case of a rigid endoscope apparatus, it is common to perform autoclave sterilization that repeats high temperature (for example, 134 ° C.) and room temperature (for example, room temperature) (hereinafter referred to as a heat cycle).
  • high temperature for example, 134 ° C.
  • room temperature for example, room temperature
  • An embodiment of the present invention is made to solve such a conventional problem, and includes a mounting structure of a semiconductor package in which no hole is generated in a side fill material, and a camera head of an endoscope apparatus including the mounting structure.
  • the purpose is to provide.
  • the semiconductor package mounting structure of the present invention includes a semiconductor package in which a semiconductor device is accommodated, a wiring board connected to the semiconductor package and having at least one through-hole penetrating in the thickness direction, side surfaces of the semiconductor package, and the wiring board And a side fill material that is in close contact with the surface and seals the entire periphery of the semiconductor package.
  • the embodiment of the present invention can provide a mounting structure of a semiconductor package in which no hole is generated in the side fill material and a camera head of an endoscope apparatus including the mounting structure.
  • FIG. 1 is a configuration diagram of an imaging apparatus 100 (hereinafter referred to as an imaging apparatus 100) according to an embodiment.
  • the imaging apparatus 100 is, for example, an endoscope apparatus, and includes a head unit 200, a CCU (Camera Control Unit) 300 (hereinafter referred to as a main body unit 300), and a camera that connects the head unit 200 and the main body unit 300.
  • a cable 400 (wiring cable).
  • the head unit 200 includes a semiconductor package 220 in which the image sensor 210 is accommodated, a wiring board 230 on which the semiconductor package 220 is mounted, and a housing 240 in which the semiconductor package 220 and the wiring board 230 are accommodated.
  • the detailed configuration of the head unit 200 will be described later with reference to FIG.
  • the main body unit 300 includes an IF circuit 301, a memory 302, a processor 303, a driver 304, a controller 305, and a power supply circuit 306.
  • the IF circuit 301 is an interface for transmitting and receiving control signals and data to and from the head unit 200.
  • the memory 302 is a non-volatile memory, for example, a serial EEPROM (ElectricallylectErasable Programmable Read-Only Memory).
  • the memory 302 stores setting data (operation mode) and correction data for the head unit 200.
  • the processor 303 is a processor for image processing.
  • the processor 303 performs various corrections (for example, noise correction, white balance, ⁇ correction, etc.) on the image signal transmitted from the head unit 200.
  • the processor 303 outputs the corrected image signal to an external display device 500 (for example, a CRT (Cathode Ray Tube) or a liquid crystal monitor).
  • an external display device 500 for example, a CRT (Cathode Ray Tube) or a liquid crystal monitor.
  • the driver 304 is a drive circuit for the image sensor 210.
  • the driver 304 changes the driving method and the frame rate of the image sensor 210 based on the control from the controller 305.
  • the driver 304 outputs a pulse signal (for example, a pulse signal for vertical synchronization or horizontal synchronization (transfer pulse signal, reset gate pulse signal)) to the image sensor 210.
  • the controller 305 reads correction data and setting data from the memory 302.
  • the controller 305 controls the processor 303 and the driver 304 based on the read correction data and setting data.
  • the power supply circuit 306 is connected to an external power supply.
  • the power supply circuit 306 converts electric power from the external power supply into a predetermined voltage and supplies it to the constituent circuits (IF circuit 301, memory 302, processor 303, driver 304, controller 305) of the main body 300. Further, power from the power supply circuit 306 is also supplied to the head unit 200 via the camera cable 400.
  • FIG. 2 is a configuration diagram of the camera head 200.
  • 2A is a plan view of the camera head 200
  • FIG. 2B is a cross-sectional view taken along the line II in FIG. 2A.
  • casing 240 is abbreviate
  • the mounting structure of the semiconductor package 220 on the wiring board 230 will be described with reference to FIG.
  • the semiconductor package 220 includes a housing 220 ⁇ / b> A that houses the image sensor 210 and a lid 220 ⁇ / b> B that is a colorless and transparent substrate.
  • the image sensor 210 is a solid-state imaging device such as a CMOS (Complementary Metal Oxide Semiconductor) image sensor or a CCD (Charge Coupled Device) image sensor.
  • CMOS Complementary Metal Oxide Semiconductor
  • CCD Charge Coupled Device
  • the housing 220 ⁇ / b> A has a connection terminal T ⁇ b> 1 with the image sensor 210 and a connection terminal T ⁇ b> 2 with the wiring board 230.
  • the connection terminal T1 and the connection terminal T2 are electrically connected in the housing 220A (not shown).
  • the connection terminal T2 is an LGA (Land Grid Array) in which planar electrode pads are arranged in a grid pattern.
  • the semiconductor package 220 and the wiring substrate 230 are connected by the LGA in which the planar electrode pads are arranged in a lattice pattern. Therefore, a side fill is used instead of an underfill for reinforcing the connection between the semiconductor package 220 and the wiring board 230 (the side fill will be described later).
  • the image sensor 210 accommodated in the housing 220A is electrically connected to the connection terminal T1 of the housing 220A by a bonding wire W.
  • the lid 220B seals the semiconductor package 220 by closing the opening K1 of the housing 220A.
  • FIG. 3 is a partially enlarged sectional view of the wiring board 230.
  • the wiring board 230 has a connection terminal T3 and a connection terminal T4 on the front surface H and the back surface R of the multilayer body in which a plurality of insulating layers 230B and conductor layers 230C as wiring patterns are stacked.
  • the front surface H and the back surface R of the laminate are covered with a solder resist layer 230D having an opening K2 exposing the connection terminal T3 and the connection terminal T4, respectively.
  • connection terminal T3 is a connection terminal with the semiconductor package 220.
  • the connection terminal T4 is an external connection terminal.
  • the connection terminal T3 and the connection terminal T4 are electrically connected by a conductor layer 230C and a via 230E that are wiring patterns.
  • the via 230E is a filled via, but may be a conformal via. Also, filled vias and conformal vias may be combined.
  • connection terminal T3 and the connection terminal T4 are not electrically connected by a so-called through via penetrating the inside of the wiring board 230. This is because the connection terminals T3 and T4 cannot be formed immediately above or directly below the through via. That is, it is necessary to form the connection terminals T3 and T4 at positions different from the through vias when viewed from above, and the arrangement interval (pitch) of the connection terminals T3 and T4 cannot be reduced.
  • the wiring board 230 has a through hole 230A penetrating in the thickness direction substantially at the center.
  • This through hole 230A can be easily formed by drilling. When forming the through hole 230A, care must be taken not to damage the conductor layer 230C or the via 230E.
  • the position of the through hole 230A may be another position as long as it is below the semiconductor package 220 in a top view.
  • a semiconductor package 220 is mounted on the wiring board 230. Specifically, the semiconductor package is mounted on the wiring board 230 by connecting the connection terminal T3 of the wiring board 230 and the connection terminal T2 of the semiconductor package 220 with solder or the like.
  • the side fill material 250 is a thermosetting resin and is applied to the entire periphery of the semiconductor package 220.
  • the side fill material 250 is in close contact with the side surface S of the semiconductor package 220 and the surface F of the wiring substrate 230 by thermosetting to seal the entire periphery of the semiconductor package 220.
  • the side fill material 250 reinforces the connection between the semiconductor package 220 and the wiring board 230 by thermosetting.
  • connection reliability is improved.
  • a space 260 surrounded by the side fill material 250 is formed between the semiconductor package 220 and the wiring substrate 230.
  • the space 260 communicates with the external space through the through hole 230 ⁇ / b> A of the wiring board 230. For this reason, when the side fill material 250 is heat-cured, the gas in the space 260 expanded by heating is discharged to the external space through the through hole 230A.
  • voids 250b (including through holes) are generated in the side fill material 250.
  • the miniaturization of the camera head 200 has been promoted in order to minimize scratches (openings) on the specimen in order to insert the camera head 200.
  • the housing 240 of the camera head 200 is also large enough to accommodate the semiconductor package 220 and the wiring board 230.
  • the wiring substrate 230 may not be accommodated in the housing 240.
  • the housing 240 is enlarged to accommodate the wiring board 220 in which the voids 250b are generated, there arises a problem that miniaturization of the camera head 200 is hindered.
  • the space 260 formed by the semiconductor package 220, the wiring board 230, and the side fill material 250 communicates with the external space through the through hole 230A of the wiring board 230.
  • the side fill material 250 is thermoset, the gas in the space 260 expanded by heating is discharged to the external space through the through-hole 230A, thereby preventing the side fill material 250 from generating voids. Can do.
  • the number of through holes 230A is arbitrary. For this reason, the number of through holes 230A may be two or more.
  • the diameter ⁇ of the through hole 230A is preferably about 0.8 mm, but if the gas in the space S is sufficiently discharged to the external space through the through hole 230A, the diameter of the through hole 230A is It is also possible to reduce the diameter ⁇ . In the experiment by the inventor, even when the diameter ⁇ of the through hole 230A is 0.17 mm, the gas in the space S is sufficiently discharged to the external space through the through hole 230A. In this experiment, the lower limit of the diameter ⁇ of the through hole 230A is not limited to 0.17 mm.
  • DESCRIPTION OF SYMBOLS 100 Imaging device, 200 ... Head part, 200 ... Camera head, 210 ... Image sensor, 220 ... Semiconductor package, 220A ... Housing, 220B ... Lid, 230 ... Wiring board, 230A ... Through-hole, 230B ... Insulating layer, 230C ... Conductor layer, 230D ... Solder resist layer, 230E ... Via, 240 ... Housing, 250 ... Side fill material, 250a ... Hole, 250b ... Void, 260 ... Space, 300 ... Main part, 301 ... IF circuit, 302 ... Memory , 303: processor, 304 ... driver, 305 ... controller, 306 ... power supply circuit, 400 ... camera cable, 500 ... display device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

 本発明の半導体パッケージの実装構造は、半導体装置が収容された半導体パッケージと、半導体パッケージと接続され、厚み方向に貫通する少なくとも1の貫通孔を有する配線基板と、半導体パッケージの全周に塗布され、半導体パッケージの側面及び配線基板の表面に密着して半導体パッケージと配線基板との接続を補強するサイドフィル材と、を具備する。

Description

半導体パッケージの実装構造、内視鏡装置のカメラヘッド
 本発明の実施形態は、CCDイメージセンサやCMOSイメージセンサ等の固体撮像素子が収容された半導体パッケージの実装構造及び該実装構造を備えた内視鏡装置のカメラヘッドに関する。
 内視鏡装置の撮像素子としてCCD(charge-coupled device)イメージセンサやCMOS(相補性金属酸化膜半導体)イメージセンサ等の固体撮像素子が用いられている。これら固体撮像素子は、セラミック等によりパッケージされた状態で配線基板に実装される。ところで、内視鏡装置は、検体内へ挿入されるため使用毎及び定期的な滅菌が必要である。硬性内視鏡装置の場合、高温(例えば、134℃)と常温(例えば、室温)とを繰り返す(以下、熱サイクルと記載する)オートクレープ滅菌が行われるのが一般的である。
 しかしながら、熱サイクルを繰り返すと、半導体パッケージと配線基板との熱膨張率の違いから、半導体パッケージと配線基板とを接続する半田にクラックが生じ、半導体装置との導通がとれなくなる問題が発生する。そこで、半導体パッケージの周囲の配線基板との隙間をサイドフィル材で封止し、熱サイクルによる不具合を抑制するようにしている。
特開2008-258495号公報 特表2003-501841号公報 特開2002-232130号公報
 しかしながら、半導体パッケージの周囲の配線基板との隙間をサイドフィル材により封止した場合、半導体パッケージ下面と配線基板との間が密閉される。このためサイドフィル材を熱硬化させる際に、半導体パッケージと配線基板との間に存在する気体が膨張し、サイドフィル材に孔が発生するという問題がある。孔が発生する際には、サイドフィル材にボイド(気泡)(貫通孔を含む)による突起物等が発生する。そして、このボイドにより、検体内へ挿入される内視鏡装置のカメラヘッドの小型化が妨げられるという問題が発生する。
 本発明の実施形態は、かかる従来の課題を解決するためになされたものであり、サイドフィル材に孔が発生しない半導体パッケージの実装構造及び該実装構造を備えた内視鏡装置のカメラヘッドを提供することを目的とする。
 本発明の半導体パッケージの実装構造は、半導体装置が収容された半導体パッケージと、半導体パッケージと接続され、厚み方向に貫通する少なくとも1の貫通孔を有する配線基板と、半導体パッケージの側面及び配線基板の表面に密着して半導体パッケージの全周囲を封止するサイドフィル材と、を具備する。
 本発明の実施形態は、サイドフィル材に孔が発生しない半導体パッケージの実装構造及び該実装構造を備えた内視鏡装置のカメラヘッドを提供することができる。
実施形態に係る撮像装置の構成図である。 実施形態に係るカメラヘッドの構成図である。 配線基板の一部拡大断面図である。 サイドフィル材に孔が空いた例を示す断面図である。
 以下、図面を参照して、実施形態を詳細に説明する。
(実施形態)
 図1は、実施形態に係る撮像装置100(以下、撮像装置100と記載する)の構成図である。撮像装置100は、例えば、内視鏡装置であり、ヘッド部200と、CCU(Camera Control Unit)300(以下、本体部300と記載する)と、ヘッド部200と本体部300とを接続するカメラケーブル400(配線ケーブル)とを備える。
 ヘッド部200は、イメージセンサ210が収容された半導体パッケージ220と、半導体パッケージ220を実装した配線基板230と、半導体パッケージ220及び配線基板230を収容する筐体240とを備える。なお、ヘッド部200の詳細な構成については、図2を参照して後述する。
 本体部300は、IF回路301と、メモリ302と、プロセッサ303と、ドライバ304と、コントローラ305と、電源回路306とを備える。
 IF回路301は、ヘッド部200との間で制御信号やデータの送受信を行うためのインタフェースである。
 メモリ302は、不揮発性メモリであり、例えば、シリアルEEPROM(Electrically Erasable Programmable Read-Only Memory)である。メモリ302には、ヘッド部200の設定データ(動作モード)や補正データが記憶されている。
 プロセッサ303は、画像処理用のプロセッサである。プロセッサ303は、ヘッド部200から送信される画像信号に種々の補正(例えば、ノイズ補正、ホワイトバランス、γ補正等)を行う。プロセッサ303は、補正後の画像信号を外部の表示装置500(例えば、CRT(Cathode Ray Tube)や液晶モニタ)へ出力する。
 ドライバ304は、イメージセンサ210の駆動回路である。ドライバ304は、コントローラ305からの制御に基づいてイメージセンサ210の駆動方式やフレームレートを変更する。また、ドライバ304は、イメージセンサ210へパルス信号(例えば、垂直同期や水平同期(転送パルス信号、リセットゲートパルス信号)のためのパルス信号)を出力する。
 コントローラ305は、メモリ302から補正データや設定データを読み出す。コントローラ305は、読み出した補正データや設定データに基づいて、プロセッサ303及びドライバ304を制御する。
 電源回路306は、外部電源に接続される。電源回路306は、外部電源からの電力を所定の電圧に変換して本体部300の構成回路(IF回路301、メモリ302、プロセッサ303、ドライバ304、コントローラ305)へ供給する。また、電源回路306からの電力は、カメラケーブル400を介してヘッド部200にも供給される。
(半導体パッケージの実装構造)
 図2は、カメラヘッド200の構成図である。図2(a)は、カメラヘッド200の平面図、図2(b)は、図2(a)の線分I-Iでの断面図である。なお、図2では、筐体240の図示を省略している。以下、図2を参照して、半導体パッケージ220の配線基板230への実装構造について説明する。
 図2に示すように、半導体パッケージ220は、イメージセンサ210を収容する筐体220Aと、無色透明な基板であるリッド220Bとを備える。イメージセンサ210は、例えば、CMOS(Complementary Metal Oxide Semiconductor)イメージセンサやCCD(Charge Coupled Device)イメージセンサなどの固体撮像素子である。
 筐体220Aは、イメージセンサ210との接続端子T1と、配線基板230との接続端子T2とを有する。接続端子T1と接続端子T2とは、筐体220A内において電気的に接続されている(不図示)。また、半導体パッケージ220の実装面積を小さくするために、接続端子T2は、平面電極パッドを格子状に並べたLGA(Land Grid Array)となっている。
 なお、上述のように、この実施形態では、平面電極パッドを格子状に並べたLGAにより半導体パッケージ220と配線基板230とを接続している。このため、半導体パッケージ220と配線基板230との接続の補強には、アンダーフィルではなく、サイドフィルを用いている(サイドフィルについては後述する)。
 筐体220A内に収容されたイメージセンサ210は、ボンディングワイヤWにより筐体220Aの接続端子T1と電気的に接続されている。リッド220Bは、筐体220Aの開口K1を塞いで半導体パッケージ220を密閉する。
 図3は、配線基板230の一部拡大断面図である。図3に示すように、配線基板230は、絶縁層230B及び配線パターンである導体層230Cが複数積層された積層体の表面H及び裏面Rに、各々接続端子T3及び接続端子T4とを有する。上記積層体の表面H及び裏面Rは、各々接続端子T3及び接続端子T4を露出する開口K2を有するソルダーレジスト層230Dにより被覆されている。
 接続端子T3は、半導体パッケージ220との接続端子である。また、接続端子T4は、外部接続端子である。接続端子T3及び接続端子T4は、配線パターンである導体層230C及びビア230Eにより電気的に接続されている。なお、この実施形態では、ビア230Eは、フィルドビアであるが、コンフォーマルビアとしてもよい。また、フィルドビアとコンフォーマルビアを組み合わせてもよい。
 なお、この実施形態では、配線基板230の内部を貫通するいわゆる貫通ビアにより接続端子T3と接続端子T4とを電気的に接続していない。これは、貫通ビアの直上もしくは直下に接続端子T3,T4を形成することができないためである。つまり、上面視にて、貫通ビアと異なる位置に接続端子T3,T4を形成する必要があり、接続端子T3,T4の配置間隔(ピッチ)を狭くすることができないためである。
 また、配線基板230は、略中央に厚み方向に貫通する貫通孔230Aを有する。この貫通孔230Aは、ドリル加工により容易に形成することができる。貫通孔230Aを形成する際は、導体層230Cやビア230Eを傷つけないように留意が必要である。なお、貫通孔230Aの位置は、上面視にて半導体パッケージ220下であれば他の位置でもよい。
 配線基板230には、半導体パッケージ220が実装されている。具体的には、配線基板230の接続端子T3と半導体パッケージ220の接続端子T2とを半田等により接続することで、配線基板230に半導体パッケージが実装される。
 サイドフィル材250は、熱硬化性の樹脂であり、半導体パッケージ220の全周囲に塗布される。サイドフィル材250は、熱硬化により半導体パッケージ220の側面S及び配線基板230の表面Fに密着して、半導体パッケージ220の全周囲を封止する。サイドフィル材250は、熱硬化により半導体パッケージ220と配線基板230との接続を補強する。
 サイドフィル材250により半導体パッケージ220と配線基板230との接続を補強することで、半導体パッケージ220と配線基板230との接続部分への応力の集中が緩和され、半導体パッケージ220と配線基板230との接続信頼性が向上する。
 なお、半導体パッケージ220及び配線基板230との間にサイドフィル材250で囲まれた空間260が形成される。そして、この空間260は、配線基板230の貫通孔230Aを介して外部空間と連通している。このため、サイドフィル材250を熱硬化させる際に、加熱により膨張した空間260内の気体は、この貫通孔230Aを介して外部空間に排出される。
 一方、図4に示すように、配線基板230に貫通孔230Aがない場合、空間260は、密閉空間となる。このため、サイドフィル材250を熱硬化させる際に、加熱により膨張した空間260内の気体の逃げ場がない。その結果、空間260の圧力が高くなり、最終的にサイドフィル材250を突き破ってサイドフィル材250に孔250aが発生する。
 そして、孔250aが発生する際に、サイドフィル材250にボイド250b(貫通孔を含む)が発生する。近年では、カメラヘッド200を挿入するために検体に与える傷(開口)を最小限とするため、カメラヘッド200の小型化がすすめられている。このため、カメラヘッド200の筐体240も半導体パッケージ220及び配線基板230をぎりぎり収容できる程度の大きさとなっている。このためサイドフィル材250にボイド250bが発生すると、配線基板230を筐体240内に収容できない虞がある。また、このボイド250bの発生した配線基板220を収容できるよう筐体240を大きくしてしまうと、カメラヘッド200の小型化が妨げられるという問題が発生する。
 なお、発生したボイド250bを削り取ることも考えられるが、ボイド250bを削る際に発生するパーティクルが半導体パッケージ220に付着する虞がある。特に、パーティクルが半導体パッケージ220のリッド220Bに付着するとイメージセンサ210による撮像に悪影響を与えてしまう。また、リッド220Bに傷をつける虞があるため、パーティクルの除去は困難である。さらに、サイドフィル材250に孔が発生すると、半導体パッケージ220と配線基板230との接続を補強する力が弱くなるため、半導体パッケージ220と配線基板230との接続信頼性が低下してしまう。
 以上のように、実施形態に係る半導体パッケージの実装構造では、イメージセンサ210が収容された半導体パッケージ220と、半導体パッケージ220と接続され、厚み方向に貫通する少なくとも1の貫通孔230Aを有する配線基板230と、半導体パッケージ220の側面S及び配線基板230の表面Fに密着して半導体パッケージ220の全周囲を封止するサイドフィル材250とを具備している。
 このため、半導体パッケージ220、配線基板230及びサイドフィル材250により形成される空間260が配線基板230の貫通孔230Aを介して外部空間と連通する。この結果、サイドフィル材250を熱硬化させる際に、加熱により膨張した空間260内の気体が貫通孔230Aを介して外部空間に排出され、サイドフィル材250にボイドが発生することを防止することができる。
 なお、通常、貫通孔230Aは一つあれば十分であるが、貫通孔230Aの数は任意である。このため、貫通孔230Aは2以上であってもよい。また、貫通孔230Aの直径φは、好ましくは、0.8mm程度であるが、空間S内の気体が貫通孔230Aを介して外部空間に十分に排出される範囲であれば、貫通孔230Aの直径φを小さくすることも可能である。発明者による実験では、貫通孔230Aの直径φが0.17mmの場合でも、空間S内の気体が貫通孔230Aを介して外部空間に十分に排出された。なお、この実験は、貫通孔230Aの直径φの下限を0.17mmに限定するものではない。
(その他の実施形態)
 以上のように、本発明のいくつかの実施形態について説明したが、上記実施形態は、例として提示したものであり、発明の範囲を限定することを意図するものではない。上記実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を変更しない範囲で、種々の省略、置き換え、変更を行うことができる。
 100…撮像装置、200…ヘッド部、200…カメラヘッド、210…イメージセンサ、220…半導体パッケージ、220A…筐体、220B…リッド、230…配線基板、230A…貫通孔、230B…絶縁層、230C…導体層、230D…ソルダーレジスト層、230E…ビア、240…筐体、250…サイドフィル材、250a…孔、250b…ボイド、260…空間、300…本体部、301…IF回路、302…メモリ、303…プロセッサ、304…ドライバ、305…コントローラ、306…電源回路、400…カメラケーブル、500…表示装置。

Claims (5)

  1.  半導体装置が収容された半導体パッケージと、
     前記半導体パッケージと接続され、厚み方向に貫通する少なくとも1の貫通孔を有する配線基板と、
     前記半導体パッケージの側面及び前記配線基板の表面に密着して前記半導体パッケージの全周囲を封止するサイドフィル材と、
    を具備する半導体パッケージの実装構造。
  2.  前記半導体装置は、固体撮像素子である請求項1に記載の半導体パッケージの実装構造。
  3.  前記配線基板は、
     表面に形成された前記半導体パッケージとの第1の接続端子と、
     裏面に形成された外部接続用の第2の接続端子と、
    を有し、
     前記第1,第2の接続端子が貫通ビア以外のビアで接続されている請求項1に記載の半導体パッケージの実装構造。
  4.  前記ビアは、フィルドビア及び/又はコンフォーマルビアである請求項3に記載の半導体パッケージの実装構造。
  5.  半導体装置が収容された半導体パッケージと、前記半導体パッケージと接続され、厚み方向に貫通する少なくとも1の貫通孔を有する配線基板と、前記半導体パッケージの側面及び前記配線基板の表面に密着して前記半導体パッケージの全周囲を封止するサイドフィル材と、を具備する半導体パッケージの実装構造を備えた内視鏡装置のカメラヘッド。
PCT/JP2013/004050 2013-06-28 2013-06-28 半導体パッケージの実装構造、内視鏡装置のカメラヘッド WO2014207786A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
PCT/JP2013/004050 WO2014207786A1 (ja) 2013-06-28 2013-06-28 半導体パッケージの実装構造、内視鏡装置のカメラヘッド
JP2014542617A JPWO2014207786A1 (ja) 2013-06-28 2013-06-28 半導体パッケージの実装構造、内視鏡装置のカメラヘッド

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/004050 WO2014207786A1 (ja) 2013-06-28 2013-06-28 半導体パッケージの実装構造、内視鏡装置のカメラヘッド

Publications (1)

Publication Number Publication Date
WO2014207786A1 true WO2014207786A1 (ja) 2014-12-31

Family

ID=52141195

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/004050 WO2014207786A1 (ja) 2013-06-28 2013-06-28 半導体パッケージの実装構造、内視鏡装置のカメラヘッド

Country Status (2)

Country Link
JP (1) JPWO2014207786A1 (ja)
WO (1) WO2014207786A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106169491A (zh) * 2015-05-19 2016-11-30 瑞萨电子株式会社 半导体器件
CN110190074A (zh) * 2019-04-26 2019-08-30 芯盟科技有限公司 图像传感器及其形成方法、内窥镜探测头
JP7356957B2 (ja) 2020-09-02 2023-10-05 日立Astemo株式会社 物理量検出装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000133664A (ja) * 1998-10-22 2000-05-12 Sony Corp 半導体装置
JP2003092382A (ja) * 2001-09-18 2003-03-28 Sony Corp 半導体装置及びその製造方法
JP2004104087A (ja) * 2002-07-18 2004-04-02 Murata Mfg Co Ltd 電子デバイスの製造方法
JP2009170753A (ja) * 2008-01-18 2009-07-30 Panasonic Corp 多層プリント配線板とこれを用いた実装体
JP2013000360A (ja) * 2011-06-16 2013-01-07 Toshiba Corp 内視鏡装置および基板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000133664A (ja) * 1998-10-22 2000-05-12 Sony Corp 半導体装置
JP2003092382A (ja) * 2001-09-18 2003-03-28 Sony Corp 半導体装置及びその製造方法
JP2004104087A (ja) * 2002-07-18 2004-04-02 Murata Mfg Co Ltd 電子デバイスの製造方法
JP2009170753A (ja) * 2008-01-18 2009-07-30 Panasonic Corp 多層プリント配線板とこれを用いた実装体
JP2013000360A (ja) * 2011-06-16 2013-01-07 Toshiba Corp 内視鏡装置および基板

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106169491A (zh) * 2015-05-19 2016-11-30 瑞萨电子株式会社 半导体器件
JP2016219561A (ja) * 2015-05-19 2016-12-22 ルネサスエレクトロニクス株式会社 半導体装置
CN106169491B (zh) * 2015-05-19 2021-04-06 瑞萨电子株式会社 半导体器件
CN110190074A (zh) * 2019-04-26 2019-08-30 芯盟科技有限公司 图像传感器及其形成方法、内窥镜探测头
JP7356957B2 (ja) 2020-09-02 2023-10-05 日立Astemo株式会社 物理量検出装置

Also Published As

Publication number Publication date
JPWO2014207786A1 (ja) 2017-02-23

Similar Documents

Publication Publication Date Title
JP2009082503A (ja) 撮像装置及びその撮像装置を備えた内視鏡
US11172814B2 (en) Antifogging device, endoscope device and method of manufacturing antifogging device
EP2720454B1 (en) Image capture device and electronic apparatus employing same
JP2008288309A (ja) 半導体装置及びその製造方法
JP4005994B2 (ja) コネクター及びこれを用いたイメージセンサーモジュール
WO2014207786A1 (ja) 半導体パッケージの実装構造、内視鏡装置のカメラヘッド
JP6344935B2 (ja) 半導体装置及び内視鏡
US20200046210A1 (en) Endoscope, image pickup module and manufacturing method for image pickup module
CN109863601A (zh) 摄像元件安装用基体、摄像装置以及摄像模块
JP6091296B2 (ja) 撮像装置、撮像装置の製造方法及び撮像モジュール
WO2020184027A1 (ja) 半導体装置、撮像装置および半導体装置の製造方法
US10426324B2 (en) Imaging apparatus including an image sensor chip mount assembly
JP2011159900A (ja) 固体撮像装置
JP2006025852A (ja) 内視鏡用撮像モジュール
JP7418095B2 (ja) 撮像ユニットおよびその製造方法
JP2010166025A (ja) 実装構造
WO2016208043A1 (ja) 電子回路基板、積層基板、および電子回路基板の製造方法
JP2011049354A (ja) 電子装置
JP6478818B2 (ja) 車載用電子制御装置及びその製造方法
JP2006261560A (ja) 半導体パッケージ
JP5623588B2 (ja) ビアを有する内視鏡
JP2011066093A (ja) 撮像ユニット
JP6184106B2 (ja) 固体撮像素子用中空パッケージ、固体撮像素子及び固体撮像装置
JP2006294757A (ja) 表面実装型電子部品、その実装方法および実装構造
WO2021162127A1 (ja) 半導体装置および半導体装置の製造方法

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2014542617

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13888450

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13888450

Country of ref document: EP

Kind code of ref document: A1