WO2014104654A1 - 인쇄회로기판 및 그 제조 방법 - Google Patents

인쇄회로기판 및 그 제조 방법 Download PDF

Info

Publication number
WO2014104654A1
WO2014104654A1 PCT/KR2013/011913 KR2013011913W WO2014104654A1 WO 2014104654 A1 WO2014104654 A1 WO 2014104654A1 KR 2013011913 W KR2013011913 W KR 2013011913W WO 2014104654 A1 WO2014104654 A1 WO 2014104654A1
Authority
WO
WIPO (PCT)
Prior art keywords
base substrate
layer
circuit board
printed circuit
manufacturing
Prior art date
Application number
PCT/KR2013/011913
Other languages
English (en)
French (fr)
Inventor
정원석
안윤호
이상명
한준욱
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to CN201380073883.2A priority Critical patent/CN105027691B/zh
Priority to US14/655,627 priority patent/US10015885B2/en
Publication of WO2014104654A1 publication Critical patent/WO2014104654A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/183Components mounted in and supported by recessed areas of the printed circuit board
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • H05K3/181Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material by electroless plating
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82009Pre-treatment of the connector or the bonding area
    • H01L2224/8203Reshaping, e.g. forming vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09563Metal filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10121Optical component, e.g. opto-electronic component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10151Sensor
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/10Methods of surface bonding and/or assembly therefor

Definitions

  • the present invention relates to a printed circuit board and a method of manufacturing the same.
  • PCB Printed Circuit Board
  • an embedded PCB is a PCB in which passive components, such as resistors, capacitors, and inductors, are embedded in a substrate. Recently, an integrated circuit (IC) chip is used. Also, technologies for embedding active components, such as these, have been developed, and in this sense, they are used as a term for PCBs with electronic components regardless of their type.
  • passive components such as resistors, capacitors, and inductors
  • the present invention has been made to solve the above-described problem, to provide a printed circuit board and a method of manufacturing the same that can reduce the thickness of the embedded printed circuit board.
  • a printed circuit board according to an embodiment of the present invention for solving the above problems includes a buried portion in which a first fin element is embedded and a cavity in which a second fin element is mounted.
  • the printed circuit board may further include a first base substrate including a buried portion and a cavity, and a second base substrate bonded to one surface of the first base substrate and including vias for the second device.
  • the printed circuit board may further include a first circuit layer formed on the first base substrate and a second circuit layer formed on the second base substrate.
  • the printed circuit board may further include an insulating layer formed between the first base substrate and the second base substrate.
  • the first base substrate may include a second via connecting the first circuit layer and the first device.
  • the printed circuit board may further include a first solder resist layer formed on the first circuit layer and a second solder resist layer formed on the second circuit layer.
  • the second element may be an image sensor or an optical sensor.
  • the first element may be a controller chip.
  • a method of manufacturing a printed circuit board according to another embodiment of the present invention includes forming a buried portion in which a first fin element is embedded, and forming a cavity in which the second fin element is mounted.
  • a method of manufacturing a printed circuit board includes fabricating a first base substrate including a buried portion and a cavity and having a first metal layer stacked thereon, including a first via for a second device, and a second metal layer stacked thereon. The method may further include manufacturing a second base substrate and bonding the first base substrate and the second base substrate.
  • a method of manufacturing a printed circuit board further comprises patterning the first metal layer and the second metal layer to form a first circuit layer and a second circuit layer, and mounting the second device in a cavity for the second device. It may include.
  • bonding the first base substrate and the second base substrate may include interposing an insulating layer between the first base substrate and the second base substrate.
  • the method of manufacturing a printed circuit board may further include forming a second via connecting the first circuit layer and the first device after the bonding process.
  • the method of manufacturing a printed circuit board may further include forming a first solder resist layer on the first circuit layer and forming a second solder resist layer on the second circuit layer.
  • fabricating the first base substrate comprises providing a dummy core layer to process cavities in the dummy core layer, attaching a bonding film to one side of the dummy core layer and attaching a bonding film to the cavities. Mounting a dummy element having the same thickness as the second element larger than the thickness, laminating an insulating member on the first element to be flat with respect to the upper surface of the dummy element, and forming a first metal layer on the dummy element and the insulating member can do.
  • manufacturing the second base substrate may include providing a core member having metal layers stacked on both sides of the insulating member, and forming a first via for the second device in the core member.
  • forming the first via for the second device may include forming a via hole in the core member and filling the via hole with a conductive material.
  • the method of manufacturing a printed circuit board may further include forming an electrode pad for the second device by patterning a metal layer on one surface of the core member.
  • the method of manufacturing a printed circuit board may further include forming a plating layer on the electrode pad by electroless gold plating.
  • FIG. 1 is a cross-sectional view of a printed circuit board according to an exemplary embodiment of the present invention.
  • FIG. 2 is a cross-sectional view illustrating a method of manufacturing a first base substrate according to an embodiment of the present invention.
  • FIG 3 is a cross-sectional view illustrating a method of manufacturing a second base substrate according to an embodiment of the present invention.
  • FIGS. 4 and 5 are cross-sectional views illustrating a method of manufacturing a printed circuit board according to an exemplary embodiment of the present invention.
  • FIG. 1 is a cross-sectional view of a printed circuit board according to an exemplary embodiment of the present invention.
  • the printed circuit board includes a buried part 410 in which the first fin element 105 is embedded and a cavity 420 in which the second fin element 308 is mounted.
  • the first circuit layer 142 to which the first element 105 is connected is formed on one side of the printed circuit board, and the second circuit layer 244 to which the second element 308 is connected is the other side of the printed circuit board. Is formed on the phase. Accordingly, the first via 234 for the second device 308 and the second via 305 for the first device 105 may be formed on both sides of the printed circuit board, respectively.
  • the printed circuit board is bonded to one surface of the first base substrate 100 and the first base substrate 100 including a cavity in which the first element 105 is embedded and the second element 308 is mounted.
  • the second base substrate 200 including the first via 234 for the second device 308, the first circuit layer 142 formed on the first base substrate 100, and the second base substrate 200.
  • the first base substrate 100 includes a buried portion 410 in which the first element 105 is embedded and a cavity 420 in which the second element 308 is mounted.
  • the printed circuit board includes an adhesive insulating layer 310 formed between the first base substrate 100 and the second base substrate 200.
  • a material of the adhesive insulating layer 310 may be a PPG (prepreg) insulator.
  • PPG is an intermediate substrate for fiber-reinforced composite materials, and is a molding material in which reinforcing fibers are impregnated with a matrix resin.
  • a thermosetting resin system such as a polymer epoxy resin can be used, and a thermoplastic resin such as polyether ketone can also be used.
  • the second element 308 may be an image sensor or an optical sensor.
  • the first element 105 may be a controller chip.
  • Image sensors or light sensors generally have a larger thickness than the controller chip. Since the second element 308 needs to receive signals and information from the outside, a portion of the image chip 308 must be exposed or opened to the outside.
  • the first base substrate 100 includes a dummy core layer 110 and an insulating layer 130.
  • the dummy core layer 110 may be made of an insulating material.
  • the first element 105 is embedded in the first base substrate 100, and the second element 308 is mounted in an open cavity.
  • a first circuit layer 142 is formed on the first base substrate 100, and the first base substrate 100 has a second via 305 connecting the first circuit layer 142 and the first element 105 to each other. It includes.
  • the first solder resist layer 320 is formed on the first circuit layer 142.
  • the first circuit layer 142 is formed of a material having high electrical conductivity and low resistance, and may be formed by patterning a copper foil, that is, a first metal layer, which is a thin copper layer.
  • the second base substrate 200 includes an insulating member 210 and a first via 234 for the second element 308 on the insulating member 210. Circuit patterns are formed on both surfaces of the insulating member 210, and the circuit patterns formed on one surface of the core layer 210 opposite to the second element 308 are formed on the electrode pad layer 232 for the second element 308. )to be.
  • the plating layer 240 may be formed on the electrode pad layer 232 to facilitate connection with the first element 105.
  • the circuit pattern formed on the other surface of the insulating member 210 forms the second circuit layer 244.
  • the first via 234 is for connecting the second element 308 and the second circuit layer 244.
  • the second solder resist layer 322 is formed on the second circuit layer 244.
  • the printed circuit board according to the embodiment of the present invention includes at least two elements, and vias for the two elements are provided to face two opposite sides of the printed circuit board.
  • FIGS. 2 to 5 are cross-sectional views illustrating a method of manufacturing a printed circuit board according to an exemplary embodiment of the present invention.
  • a method of manufacturing a printed circuit board will be described with reference to FIGS. 2 to 5.
  • FIG. 2 is a cross-sectional view illustrating a method of manufacturing a first base substrate according to an embodiment of the present invention
  • FIG. 3 is a cross-sectional view illustrating a method of manufacturing a second base substrate according to an embodiment of the present invention.
  • a dummy core layer 110 is provided (S111) and cavities are processed in the dummy core layer 110 (S112).
  • the bonding film 120 is attached to one side of the dummy core layer 110 (S113), and the second device thicker than the thickness of the first device 105 and the first device in the cavities of the dummy core layer 110.
  • Dummy elements 107 having the same thickness as are mounted (S114).
  • the insulating member 130 and the metal layer 140 are laminated on the first element so as to be flat with respect to the upper surface of the dummy element 107 (S115), and pressurized by pressing (S116).
  • the bonding film 120 and the dummy element 107 are removed (S117).
  • a method of manufacturing the second base substrate 200 will be described with reference to FIG. 3.
  • core members in which metal layers 222 and 224 are stacked on both surfaces of the insulating member 210 are provided (S121), and via holes are formed in the core member (S122). Via holes are machined by a CNC drill, a CO2 or YAG laser drill method.
  • the metal layer 222 on one surface of the insulating member 210 is patterned to form an electrode pad 232 for the second device 308 (S123). That is, the metal layer 222 formed on one surface of the core member on which the second element 308 is mounted is patterned. The metal layer 224 formed on the other surface of the core member becomes the second metal layer 224. Finally, the plating layer 240 is formed on the electrode pad 232 through electroless gold plating.
  • the first base substrate 100 and the second base substrate 200 can be manufactured through the above-described process.
  • FIGS. 4 and 5 are cross-sectional views illustrating a method of manufacturing a printed circuit board according to an exemplary embodiment of the present invention.
  • the first base substrate 100 and the second base substrate 200 are bonded to each other (S131, S132).
  • an insulating layer 310 is interposed between the first base substrate 100 and the second base substrate 200. That is, the insulating layer 310 is positioned on the second base substrate 200, the first base substrate 100 is disposed thereon, and then compressed and stacked.
  • a via 234 connecting the first circuit layer 140 and the first device 105 is formed.
  • a via hole for electrical connection of the first element 105 embedded in the first base substrate 100 is formed (S133).
  • a through hole 302 may also be formed in the printed circuit board.
  • the via hole is filled with a conductive material, and the first metal layer 140 and the second metal layer 224 are patterned to form the first circuit layer 142 and the second circuit layer 244 (S134).
  • the first solder resist layer 320 is formed on the first circuit layer 142, and the second solder resist layer 322 is formed on the second circuit layer 244.
  • the second device 308 is mounted in a cavity for the second device 308 to manufacture a printed circuit board.
  • first base substrate 105 first element
  • first circuit layer 200 second base substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

본 발명은 인쇄회로기판 및 그 제조방법에 관한 것으로, 인쇄회로기판은 제1 소자가 매립되는 매립부 및 제2 소자가 실장되는 캐비티를 포함하며, 전술한 구성에 의해 컨트롤러 칩, 이미지 센서 등의 소자가 매립 또는 실장되는 인쇄회로기판의 전체 두께를 감소시킨다.

Description

인쇄회로기판 및 그 제조 방법
본 발명은 인쇄회로기판 및 그 제조 방법에 관한 것이다.
인쇄회로기판(PCB; Printed Circuit Board)은 전기 절연성 기판에 전도성 재료로 회로패턴을 인쇄한 것으로, 여러 종류의 전자 부품을 평판 위에 밀집 탑재시키기 위해, 각 부품의 장착 위치를 확정하고, 부품을 연결하는 회로 라인을 평판 표면에 인쇄하여 고정시킨 회로 기판을 지칭한다.
한편, 임베디드 PCB(Embedded PCB)는 저항(Resistor), 커패시터(Capacitor), 인덕터(Inductor)와 같은 수동부품(Passive Component)을 기판에 내장 (Embed)한 PCB로서, 최근에는 IC(Integrated Circiut) 칩과 같은 능동부품을 내장하는 기술도 개발되고 있으며, 이러한 의미에서 종류에 관계없이 전자부품을 내장한 PCB를 일컫는 용어로 사용되고 있다.
인쇄회로기판 기술에서 이러한 전자부품을 내장시키기 위해서는, 일반적으로 부품을 실장하는 방법, 캐비티(Cavity) 가공법, 칩의 전극과 PCB 회로 연결 방법 등이 매우 중요하다.
또한, 인쇄회로기판에 내장되는 부품의 개수가 많아지고, 부품의 두께가 커짐에 따라 인쇄회로기판의 두께도 두꺼워지고 있다. 이에 따라 최근에는 인쇄회로기판의 두께를 감소시키는 기술이 요구되고 있다.
본 발명은 전술한 문제를 해결하기 위해 안출된 것으로서, 임베디드 인쇄회로기판의 두께를 감소시킬 수 있는 인쇄회로기판 및 그 제조방법을 제공하는 것이다.
전술한 문제를 해결하기 위한 본 발명의 일실시예에 따른 인쇄회로기판은, 제1 소자가 매립되는 매립부 및 제2 소자가 실장되는 캐비티를 포함한다.
일실시예에서, 인쇄회로기판은 매립부 및 캐비티를 포함하는 제1 베이스기판, 제1 베이스기판의 일면에 접합되고 제2 소자를 위한 비아를 포함하는 제2 베이스기판을 더 포함할 수 있다.
일실시예에서, 인쇄회로기판은 제1 베이스기판 상에 형성된 제1 회로층 및 제2 베이스기판 상에 형성된 제2 회로층을 더 포함할 수 있다.
일실시예에서, 인쇄회로기판은 제1 베이스기판과 제2 베이스기판 사이에 형성된 절연층을 더 포함할 수 있다.
일실시예에서, 제1 베이스기판은 제1 회로층과 제1 소자를 연결하는 제2 비아를 포함할 수 있다.
일실시예에서, 인쇄회로기판은 제1 회로층 상에 형성된 제1 솔더레지스트층 및 제2 회로층 상에 형성된 제2 솔더레지스트층을 더 포함할 수 있다.
일실시예에서, 제2 소자는 이미지 센서 또는 광 센서일 수 있다.
일실시예에서, 제1 소자는 컨트롤러 칩일 수 있다.
본 발명의 다른 실시예에 따른 인쇄회로기판 제조방법은, 제1 소자가 매립되는 매립부를 형성하고, 제2 소자가 실장되는 캐비티를 형성하는 것을 포함한다.
일실시예에서, 인쇄회로기판 제조방법은, 매립부 및 캐비티를 포함하며 제1 금속층이 적층된 제1 베이스기판을 제조하고, 제2 소자를 위한 제1 비아를 포함하며 제2 금속층이 적층된 제2 베이스기판을 제조하고, 제1 베이스기판과 제2 베이스기판을 접합하는 것을 더 포함할 수 있다.
일실시예에서, 인쇄회로기판 제조방법은 제1 금속층 및 제2 금속층을 패턴닝하여 제1 회로층 및 제2 회로층을 형성하고, 제2 소자를 위한 캐비티에 제2 소자를 실장하는 것을 더 포함할 수 있다.
일실시예에서, 제1 베이스기판과 제2 베이스기판을 접합하는 것은 제1 베이스기판과 제2 베이스기판 사이에 절연층 개재하는 것을 포함할 수 있다.
일실시예에서, 인쇄회로기판 제조방법은 상기의 접합하는 공정 후에 제1 회로층과 제1 소자를 연결하는 제2 비아를 형성하는 것을 더 포함할 수 있다.
일실시예에서, 인쇄회로기판 제조방법은 제1 회로층 상에 제1 솔더레지스트층을 형성하고, 제2 회로층 상에 제2 솔더레지스트층을 형성하는 것을 더 포함할 수 있다.
일실시예에서, 제1 베이스기판을 제조하는 것은 더미 코어층을 마련하여 더미 코어층에 캐비티들을 가공하고, 더미 코어층의 일측에 본딩 필름을 부착하고 캐비티들에 제1 소자 및 제1 소자의 두께보다 큰 제2 소자와 동일한 두께의 더미 소자를 실장하고, 더미 소자의 상면에 대해 평편하도록 제1 소자 상에 절연부재를 적층하고, 더미 소자와 절연부재 상에 제1 금속층을 형성하는 것을 포함할 수 있다.
일실시예에서, 제2 베이스기판을 제조하는 것은 절연부재의 양면에 금속층들이 적층된 코어부재를 마련하고, 코어부재에 제2 소자를 위한 제1 비아를 형성하는 것을 포함할 수 있다.
일실시예에서, 제2 소자를 위한 제1 비아를 형성하는 것은 코어부재에 비아홀을 형성하고, 비아홀을 전도성 물질로 채우는 것을 포함할 수 있다.
일실시예에서, 인쇄회로기판 제조방법은 코어부재의 일면 상의 금속층을 패터닝하여 제2 소자를 위한 전극 패드를 형성하는 것을 더 포함할 수 있다.
일실시예에서, 인쇄회로기판 제조방법은 전극 패드 상에 무전해 금도금을 통해 도금층을 형성하는 것을 더 포함할 수 있다.
본 발명에 따르면, 컨트롤러 칩, 이미지 센서 등의 소자가 매립 또는 실장되는 인쇄회로기판의 전체 두께를 감소시킬 수 있다.
도 1은 본 발명의 일실시예에 따른 인쇄회로기판의 단면도이다.
도 2는 본 발명의 일 실시예에 따른 제1 베이스기판의 제조방법을 나타낸 공정 단면도이다.
도 3은 본 발명의 일 실시예에 따른 제2 베이스기판의 제조방법을 설명하기 위한 공정 단면도이다.
도 4 및 도 5는 본 발명의 일 실시예에 따른 인쇄회로기판 제조방법을 설명하기 위한 공정 단면도이다.
이하에서는 첨부한 도면을 참조하여 바람직한 본 발명의 일실시예에 대해서 상세히 설명한다. 다만, 실시형태를 설명함에 있어서, 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그에 대한 상세한 설명은 생략한다. 또한, 도면에서의 각 구성요소들의 크기는 설명을 위하여 과장될 수 있으며, 실제로 적용되는 크기를 의미하는 것은 아니다.
도 1은 본 발명의 일실시예에 따른 인쇄회로기판의 단면도이다.
도 1을 참조하여 본 발명의 일실시예에 따른 인쇄회로 기판을 설명하기로 한다.
본 발명의 일실시예에 따른 인쇄회로기판은 제1 소자(105)가 매립되는 매립부(410) 및 제2 소자(308)가 실장되는 캐비티(420)를 포함한다. 제1 소자(105)가 접속되는 제1 회로층(142)은 인쇄회로기판의 일면 상에 형성되고, 제2 소자(308)가 접속되는 제2 회로층(244)은 인쇄회로기판의 다른 면 상에 형성된다. 그에 따라, 제2 소자(308)를 위한 제1 비아(234)와 제1 소자(105)를 위한 제2 비아(305)는 인쇄회로기판의 양면 측에 각각 형성될 수 있다.
구체적으로, 인쇄회로기판은 제1 소자(105)가 매립되고 제2 소자(308)가 실장되는 캐비티를 포함하는 제1 베이스기판(100), 제1 베이스기판(100)의 일면에 접합되고 제2 소자(308)를 위한 제1 비아(234)를 포함하는 제2 베이스기판(200), 제1 베이스기판(100) 상에 형성된 제1 회로층(142), 및 제2 베이스기판(200) 상에 형성된 제2 회로층(244)을 포함한다. 제1 베이스기판(100)은 제1 소자(105)가 매립되는 매립부(410) 및 제2 소자(308)가 실장되는 캐비티(420)를 포함하여 구성된다.
또한, 인쇄회로기판은 제1 베이스기판(100)과 제2 베이스기판(200) 사이에 형성된 접착 절연층(310)을 포함한다. 접착 절연층(310)의 재료로는 PPG(prepreg) 절연체가 사용될 수 있다. PPG는 섬유 강화 복합재료용의 중간 기재로, 강화섬유에 매트릭스 수지를 예비 함침한 성형 재료이다. PPG로는 고분자 에폭시 수지 등의 열경화성 수지계를 사용할 수 있으며, 폴리에테르케톤 등의 열가소성 수지도 사용될 수 있다.
제2 소자(308)는 이미지 센서 또는 광 센서일 수 있다. 제1 소자(105)는 컨트롤러 칩일 수 있다. 이미지 센서 또는 광 센서는 일반적으로 컨트롤러 칩보다 큰 두께를 갖는다. 제2 소자(308)는 외부로부터 신호 및 정보를 수신해야 하기 때문에 이미지 칩(308)의 일부가 외부에 노출 또는 개방되어야 한다.
제1 베이스기판(100)은 더미 코어층(110) 및 절연층(130)을 포함한다. 더미 코어층(110)은 절연 물질로 이루어질 수 있다. 제1 베이스기판(100)에는 제1 소자(105)는 매립되어 있고, 제2 소자(308)는 개방된 캐비티에 실장된다.
제1 베이스기판(100) 상에는 제1 회로층(142)이 형성되며, 제1 베이스기판(100)은 제1 회로층(142)과 제1 소자(105)를 연결하는 제2 비아(305)를 포함한다. 제1 회로층(142) 상에는 제1 솔더레지스트층(320)이 형성된다. 제1 회로층(142)은 전기전도도가 높고 저항이 낮은 물질로 형성되는데, 얇은 구리층인 동박 즉, 제1 금속층을 패터닝하여 형성될 수 있다.
제2 베이스기판(200)은 절연부재(210) 및 절연부재(210) 상에 제2 소자(308)를 위한 제1 비아(234)를 포함한다. 절연부재(210)의 양면에는 회로패턴이 형성되어 있는데, 제2 소자(308)에 대향하는 코어층(210)의 일면 상에 형성된 회로패턴은 제2 소자(308)를 위한 전극 패드층(232)이다. 전극 패드층(232) 상에는 제1 소자(105)와의 접속을 용이하게 하기 위해 도금층(240)이 형성될 수 있다.
절연부재(210)의 타면 상에 형성된 회로패턴은 제2 회로층(244)을 형성한다. 제1 비아(234)는 제2 소자(308)와 제2 회로층(244)를 접속하기 위한 것이다. 제2 회로층(244) 상에는 제2 솔더레지스트층(322)이 형성된다.
전술한 바와 같이, 본 발명의 일실시예에 따른 인쇄회로기판은 적어도 2개의 소자를 포함하는데, 2개의 소자를 위한 비아는 인쇄회로기판의 마주하는 2개의 측면을 향하도록 마련된다.
도 2 내지 도 5는 본 발명의 바람직할 실시예에 따른 인쇄회로기판의 제조방법을 설명하기 위한 공정 단면도이다. 이하, 도 2 내지 도 5를 참조하여 인쇄회로기판 제조방법에 대해 설명한다.
도 2는 본 발명의 일실시예에 따른 제1 베이스기판의 제조방법을 나타낸 공정 단면도이고, 도 3은 본 발명의 일실시예에 따른 제2 베이스기판의 제조방법을 설명하기 위한 공정 단면도이다.
먼저 도 2를 참조하면, 더미 코어층(110)을 마련하고(S111) 더미 코어층(110)에 캐비티들을 가공한다(S112). 이어서, 더미 코어층(110)의 일측에 본딩 필름(120)을 부착하고(S113), 더미 코어층(110)의 캐비티들에 제1 소자(105) 및 제1 소자의 두께보다 두꺼운 제2 소자와 동일한 두께의 더미 소자(107)를 실장한다(S114). 그런 다음, 더미 소자(107)의 상면에 대해 평편하도록 제1 소자 상에 절연부재(130) 및 금속층(140)을 적층하고(S115), 압력을 가하여 프레스한다(S116). 최종적으로, 본딩 필름(120) 및 더미 소자(107)를 제거한다(S117).
제2 베이스기판(200)의 제조 방법은 도 3을 참조하여 설명된다.
도 3을 참조하면, 절연부재(210)의 양면에 각각 금속층들(222, 224)이 적층된 코어부재를 마련하고(S121), 코어부재에 비아홀을 형성한다(S122). 비아홀은 CNC 드릴(Computer Numerical Control drill), CO2 또는 YAG 레이저 드릴 방법에 의해 가공된다.
이어서, 비아홀을 전도성 물질로 채운 후 절연부재(210)의 일면 상의 금속층(222)을 패터닝하여 제2 소자(308)를 위한 전극패드(232)를 형성한다(S123). 즉, 제2 소자(308)가 실장하는 코어부재의 일면에 형성된 금속층(222)을 패터닝한다. 코어부재의 타면에 형성된 금속층(224)은 제2 금속층(224)이 된다. 마지막으로, 전극패드(232) 상에 무전해 금도금을 통해 도금층(240)을 형성한다.
본 실시예에 의하면, 전술한 공정을 통해 제1 베이스기판(100) 및 제2 베이스기판(200)을 제조할 수 있다.
도 4 및 도 5는 본 발명의 일 실시예에 따른 인쇄회로기판 제조방법을 설명하기 위한 공정 단면도이다.
도 4 및 도 5를 참조하면, 제1 베이스기판(100) 및 제2 베이스기판(200)을 제조한 후, 제1 베이스기판(100)과 제2 베이스기판(200)을 접합한다(S131, S132). 제1 베이스기판(100)과 제2 베이스기판(200)을 접합할 때, 제1 베이스기판(100)과 제2 베이스기판(200) 사이에 절연층(310) 개재한다. 즉, 제2 베이스기판(200) 상에 절연층(310)을 위치시키고 그 위에 제1 베이스기판(100)을 배치한 후 압착하여 적층한다.
그런 다음, 제1 회로층(140)과 제1 소자(105)를 연결하는 비아(234)를 형성한다. 구체적으로, 제1 베이스기판(100)에 매립된 제1 소자(105)의 전기적 접속을 위한 비아홀을 형성한다(S133). 이때 인쇄회로기판에는 관통홀(302)도 형성될 수 있다. 이어서, 비아홀을 전도성 물질로 채우고, 제1 금속층(140) 및 제2 금속층(224)을 패턴닝하여 제1 회로층(142) 및 제2 회로층(244)을 형성한다(S134). 이후, 제1 회로층(142) 상에 제1 솔더레지스트층(320)을 형성하고, 제2 회로층(244) 상에 제2 솔더레지스트층(322)을 형성한다. 마지막으로 제2 소자(308)를 위한 캐비티에 제2 소자(308)를 실장하여 인쇄회로기판을 제조한다.
전술한 바와 같은 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였다. 그러나 본 발명의 범주에서 벗어나지 않는 한도 내에서는 여러 가지 변형이 가능하다. 즉, 본 발명의 실시예들에서는 소자가 2개 또는 3개로 구성되는 인쇄회로기판의 실시예를 설명하였으나, 본 발명은 그러한 구성을 한정되지 않고, 3개 이상의 소자로 구성되는 인쇄회로기판의 경우에도 소자의 개수에 상응하게 절연층을 추가하는 구성을 통해 다양한 변형을 구현할 수 있음은 자명하다.
본 발명의 기술적 사상은 본 발명의 전술한 실시예에 국한되어 정해져서는 안 되며, 특허청구범위뿐만 아니라 이 특허청구범위와 균등한 것들에 의해 정해져야 한다.
[부호의 설명]
100: 제1 베이스기판 105: 제1 소자
142: 제1 회로층 200: 제2 베이스기판
234: 제2 회로층 244: 제2 비아
305: 제1 비아 308: 제2 소자
310: 절연층 410: 매립부
420: 캐비티

Claims (19)

  1. 제1 소자가 매립되는 매립부; 및
    제2 소자가 실장되는 캐비티;를 포함하는 인쇄회로기판.
  2. 청구항 1에 있어서,
    상기 매립부 및 상기 캐비티를 포함하는 제1 베이스기판; 및
    상기 제1 베이스기판의 일면에 접합되고 상기 제2 소자를 위한 제1 비아를 포함한 제2 베이스기판;을 더 포함하는 인쇄회로기판.
  3. 청구항 2에 있어서,
    상기 제1 베이스기판 상에 형성된 제1 회로층; 및
    상기 제2 베이스기판 상에 형성된 제2 회로층;을 더 포함하는 인쇄회로기판.
  4. 청구항 2에 있어서,
    상기 제1 베이스기판과 상기 제2 베이스기판 사이에 형성된 절연층을 더 포함하는 인쇄회로기판.
  5. 청구항 3에 있어서,
    상기 제1 베이스기판은 상기 제1 회로층과 상기 제1 소자를 연결하는 제2 비아를 포함하는 인쇄회로기판.
  6. 청구항 3에 있어서,
    상기 제1 회로층 상에 형성된 제1 솔더레지스트층; 및
    상기 제2 회로층 상에 형성된 제2 솔더레지스트층;
    을 더 포함하는 인쇄회로기판.
  7. 청구항 1에 있어서,
    상기 제2 소자는 이미지 센서 또는 광 센서인 인쇄회로기판.
  8. 청구항 1에 있어서,
    상기 제1 소자는 컨트롤러 칩인 인쇄회로기판.
  9. 제1 소자가 매립되는 매립부를 형성하고;
    제2 소자가 실장되는 캐비티를 형성하는 것을 포함하는 인쇄회로기판 제조방법.
  10. 청구항 9에 있어서,
    상기 매립부 및 상기 캐비티를 포함하며 제1 금속층이 적층된 제1 베이스기판을 제조하고;
    상기 제2 소자를 위한 제1 비아를 포함하며 제2 금속층이 적층된 제2 베이스기판을 제조하고;
    상기 제1 베이스기판과 상기 제2 베이스기판을 접합하는 것을 더 포함하는 인쇄회로기판 제조방법.
  11. 청구항 10에 있어서,
    상기 제1 베이스기판과 상기 제2 베이스기판을 접합하는 것은, 상기 제1 베이스기판과 상기 제2 베이스기판 사이에 절연층을 개재하는 것을 포함하는 인쇄회로기판 제조방법.
  12. 청구항 10에 있어서,
    상기 제1 금속층 및 제2 금속층을 패턴닝하여 제1 회로층 및 제2 회로층을 형성하고;
    상기 제2 소자를 위한 캐비티에 제2 소자를 실장하는 것을 더 포함하는 인쇄회로기판 제조방법.
  13. 청구항 12에 있어서,
    상기 접합하는 공정 후에 상기 제1 회로층과 상기 제1 소자를 연결하는 제2 비아를 형성하는 것을 포함하는 인쇄회로기판 제조방법.
  14. 청구항 12에 있어서,
    상기 제1 회로층 상에 제1 솔더레지스트층을 형성하고;
    상기 제2 회로층 상에 제2 솔더레지스트층을 형성하는 것을 더 포함하는 인쇄회로기판 제조방법.
  15. 청구항 10에 있어서,
    상기 제1 베이스기판을 제조하는 것은,
    더미 코어층을 마련하여 상기 더미 코어층에 캐비티들을 가공하고,
    상기 더미 코어층의 일측에 본딩 필름을 부착하고,
    상기 캐비티들에 상기 제1 소자 및 상기 제1 소자의 두께보다 큰 상기 제2 소자와 동일한 두께의 더미 소자를 실장하고,
    상기 더미 소자의 상면에 대해 평편하도록 상기 제1 소자 상에 절연부재를 적층하고,
    상기 더미 소자와 상기 절연부재 상에 제1 금속층을 형성하는 것을 포함하는 인쇄회로기판 제조방법.
  16. 청구항 10에 있어서,
    상기 제2 베이스기판을 제조하는 것은,
    절연부재의 양면에 금속층들이 적층된 코어부재를 마련하고,
    상기 코어부재에 상기 제2 소자를 위한 제1 비아를 형성하는 것을 포함하는 인쇄회로기판 제조방법.
  17. 청구항 16에 있어서,
    상기 제2 소자를 위한 제1 비아를 형성하는 것은,
    상기 코어부재에 비아홀을 형성하고,
    상기 비아홀을 전도성 물질로 채우는 것을 포함하는 인쇄회로기판 제조방법.
  18. 청구항 16에 있어서,
    상기 코어부재의 일면 상의 금속층을 패터닝하여 상기 제2 소자를 위한 전극 패드를 형성하는 것을 더 포함하는 인쇄회로기판 제조방법.
  19. 청구항 18에 있어서,
    상기 전극 패드 상에 무전해 도금을 통해 도금층을 형성하는 것을 더 포함하는 인쇄회로기판 제조방법.
PCT/KR2013/011913 2012-12-26 2013-12-20 인쇄회로기판 및 그 제조 방법 WO2014104654A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201380073883.2A CN105027691B (zh) 2012-12-26 2013-12-20 印刷电路板及其制造方法
US14/655,627 US10015885B2 (en) 2012-12-26 2013-12-20 Printed circuit board, and method for manufacturing same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2012-0152907 2012-12-26
KR1020120152907A KR101976602B1 (ko) 2012-12-26 2012-12-26 인쇄회로 기판 및 그 제조 방법

Publications (1)

Publication Number Publication Date
WO2014104654A1 true WO2014104654A1 (ko) 2014-07-03

Family

ID=51021637

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2013/011913 WO2014104654A1 (ko) 2012-12-26 2013-12-20 인쇄회로기판 및 그 제조 방법

Country Status (4)

Country Link
US (1) US10015885B2 (ko)
KR (1) KR101976602B1 (ko)
CN (1) CN105027691B (ko)
WO (1) WO2014104654A1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2535763B (en) * 2015-02-26 2018-08-01 Murata Manufacturing Co An embedded magnetic component device
KR102435127B1 (ko) * 2015-07-06 2022-08-24 삼성전기주식회사 인쇄회로기판 및 이를 포함하는 카메라 모듈
KR102466204B1 (ko) * 2015-12-16 2022-11-11 삼성전기주식회사 인쇄회로기판 및 인쇄회로기판의 제조방법
JP2017139316A (ja) * 2016-02-03 2017-08-10 ソニー株式会社 半導体装置および製造方法、並びに電子機器
CN105682362B (zh) * 2016-03-31 2019-04-23 上海中航光电子有限公司 一种柔性电路板及其显示器
US11049898B2 (en) 2017-04-01 2021-06-29 Ningbo Sunny Opotech Co., Ltd. Systems and methods for manufacturing semiconductor modules
DE102017206105A1 (de) 2017-04-10 2018-10-11 Robert Bosch Gmbh Verfahren zum Herstellen eines elektronischen Steuermoduls
KR102334464B1 (ko) 2017-04-12 2021-12-02 닝보 써니 오포테크 코., 엘티디. 카메라 모듈, 이의 성형된 감광성 어셈블리 및 제조 방법, 그리고 전자 장치
US10910325B2 (en) 2017-05-29 2021-02-02 Intel Corporation Integrated circuit packages with conductive element having cavities housing electrically connected embedded components
US10206286B2 (en) * 2017-06-26 2019-02-12 Infineon Technologies Austria Ag Embedding into printed circuit board with drilling
CN108323034A (zh) * 2017-12-25 2018-07-24 华为技术有限公司 Pcb的制作方法、pcb、摄像头组件及终端
EP3540766A1 (en) * 2018-03-12 2019-09-18 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Layer stack of component carrier material with embedded components and common high temperature robust dielectric structure
EP3582593B1 (en) 2018-06-11 2024-02-07 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Method of manufacturing a component carrier with a stepped cavity and a stepped component assembly being embedded within the stepped cavity
CN111246684A (zh) * 2018-11-28 2020-06-05 庆鼎精密电子(淮安)有限公司 电路板及其制作方法
KR20210000105A (ko) 2019-06-24 2021-01-04 엘지이노텍 주식회사 인쇄회로기판, 패키지 기판 및 이의 제조 방법
US10804205B1 (en) 2019-08-22 2020-10-13 Bridge Semiconductor Corp. Interconnect substrate with stiffener and warp balancer and semiconductor assembly using the same
KR20210078239A (ko) * 2019-12-18 2021-06-28 삼성전자주식회사 인쇄회로기판 및 이를 구비한 전자 장치
KR20230072140A (ko) 2021-11-17 2023-05-24 삼성전기주식회사 인쇄회로기판

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005340713A (ja) * 2004-05-31 2005-12-08 Nec Kansai Ltd マルチチップモジュール
JP2010098286A (ja) * 2008-10-20 2010-04-30 Samsung Electro-Mechanics Co Ltd 印刷回路基板及びその製造方法
KR20110074138A (ko) * 2009-12-24 2011-06-30 삼성전자주식회사 내장 회로기판 및 그 제조 방법
US7972936B1 (en) * 2009-02-03 2011-07-05 Hrl Laboratories, Llc Method of fabrication of heterogeneous integrated circuits and devices thereof
KR101084250B1 (ko) * 2009-12-14 2011-11-17 삼성전기주식회사 전자소자 내장 인쇄회로기판 및 그 제조 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5082321B2 (ja) * 2006-07-28 2012-11-28 大日本印刷株式会社 多層プリント配線板及びその製造方法
KR100945285B1 (ko) 2007-09-18 2010-03-03 삼성전기주식회사 전자소자 내장 인쇄회로기판 및 그 제조 방법
KR101119303B1 (ko) 2010-01-06 2012-03-20 삼성전기주식회사 전자부품 내장형 인쇄회로기판 및 그 제조방법
KR101775150B1 (ko) 2010-07-30 2017-09-05 삼성전자주식회사 다층 라미네이트 패키지 및 그 제조방법
KR101289140B1 (ko) 2010-09-28 2013-07-23 삼성전기주식회사 임베디드 인쇄회로기판 및 그 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005340713A (ja) * 2004-05-31 2005-12-08 Nec Kansai Ltd マルチチップモジュール
JP2010098286A (ja) * 2008-10-20 2010-04-30 Samsung Electro-Mechanics Co Ltd 印刷回路基板及びその製造方法
US7972936B1 (en) * 2009-02-03 2011-07-05 Hrl Laboratories, Llc Method of fabrication of heterogeneous integrated circuits and devices thereof
KR101084250B1 (ko) * 2009-12-14 2011-11-17 삼성전기주식회사 전자소자 내장 인쇄회로기판 및 그 제조 방법
KR20110074138A (ko) * 2009-12-24 2011-06-30 삼성전자주식회사 내장 회로기판 및 그 제조 방법

Also Published As

Publication number Publication date
US20150334843A1 (en) 2015-11-19
CN105027691A (zh) 2015-11-04
CN105027691B (zh) 2018-10-12
KR101976602B1 (ko) 2019-05-10
KR20140083314A (ko) 2014-07-04
US10015885B2 (en) 2018-07-03

Similar Documents

Publication Publication Date Title
WO2014104654A1 (ko) 인쇄회로기판 및 그 제조 방법
EP3582593B1 (en) Method of manufacturing a component carrier with a stepped cavity and a stepped component assembly being embedded within the stepped cavity
KR100674319B1 (ko) 얇은 코어층을 갖는 인쇄회로기판 제조방법
EP2705735B1 (en) Method for manufacturing printed circuit board
US9247646B2 (en) Electronic component built-in substrate and method of manufacturing the same
KR101241544B1 (ko) 인쇄회로기판 및 그의 제조 방법
WO2010023773A1 (ja) フレックスリジッド配線板及び電子デバイス
CN212727898U (zh) 部件承载件
KR20140033245A (ko) 부품 내장 배선판, 부품 내장 배선판의 제조 방법
WO2014069734A1 (en) Printed circuit board
WO2017114917A1 (en) Electronic component packaged in a flexible component carrier
US9661759B2 (en) Printed circuit board and method of manufacturing the same
KR20120016814A (ko) 소자 내장형 연성회로기판 및 이의 제조방법
KR20050071793A (ko) 반도체 패키지 기판 및 그 제조 방법
KR20090102119A (ko) 임베디드 인쇄회로기판 및 그 제조방법
US11810844B2 (en) Component carrier and method of manufacturing the same
KR101095244B1 (ko) 전자소자 내장 인쇄회로기판 및 그 제조방법
KR101147343B1 (ko) 복수의 소자가 내장된 집적 인쇄회로기판 및 그 제조 방법
KR200415210Y1 (ko) 리지드 플렉시블 인쇄회로기판
KR20140076090A (ko) 인쇄회로 기판 및 그 제조 방법
KR20120130993A (ko) 전자부품 내장 인쇄회로기판 및 그 제조방법
KR102199413B1 (ko) 임베디드 인쇄회로기판 및 그 제조 방법
WO2015111923A1 (ko) 매립형 인쇄회로기판
WO2012005394A1 (en) Printed circuit board and method of manufacturing the same
KR20090017628A (ko) 부품 내장 배선판, 부품 내장 배선판의 제조 방법

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201380073883.2

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13866719

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14655627

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13866719

Country of ref document: EP

Kind code of ref document: A1