WO2014030758A1 - マルチワード状態を防ぐ半導体装置 - Google Patents
マルチワード状態を防ぐ半導体装置 Download PDFInfo
- Publication number
- WO2014030758A1 WO2014030758A1 PCT/JP2013/072636 JP2013072636W WO2014030758A1 WO 2014030758 A1 WO2014030758 A1 WO 2014030758A1 JP 2013072636 W JP2013072636 W JP 2013072636W WO 2014030758 A1 WO2014030758 A1 WO 2014030758A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- bank
- memory
- chip
- signal
- semiconductor device
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4087—Address decoders, e.g. bit - or word line decoders; Multiple line decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4082—Address Buffers; level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4093—Input/output [I/O] data interface arrangements, e.g. data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Definitions
- the present invention relates to a semiconductor device, and more particularly to a semiconductor device including a plurality of memory banks.
- Patent Document 1 describes an example of a semiconductor device including a plurality of memory banks.
- the semiconductor device disclosed in Patent Document 1 includes first to fourth memory chips, and each of the first to fourth memory chips includes first to fourth memory banks.
- the first memory bank of the first memory chip and the first memory bank of the second memory chip are selected by common bank address information. Let's say. In such a semiconductor device, after the access command for selecting the first memory bank of the first memory chip is input, that is, the first memory bank of the selected first memory chip is in the active state. When an illegal access command for selecting the first memory bank of the second memory chip is input between the first memory bank and the second memory chip of the first memory chip specified by the same bank address information. There is a problem that both of the first memory banks of the memory chip are in a multi-word state in which they are activated.
- a semiconductor device is a semiconductor device having a plurality of memory chips to which an access command including chip selection information and bank address information is commonly supplied.
- Each of the plurality of memory chips includes a control circuit that performs a data read / write operation on the memory bank specified by the bank address information in response to the chip selection information selecting itself.
- the control circuit in the other memory chips excluding the memory chip selected by the chip selection information is supplied before the data read / write to the designated memory bank of the selected memory chip is completed. Even if the new access command includes chip selection information for selecting the other memory chip, the bank address information in the new access command is the same as the bank address information for the designated memory bank. Ignore the new access command.
- the semiconductor device of this embodiment in a semiconductor device including a plurality of memory chips having memory banks specified by the same bank address information, data read / write with respect to the specified memory bank of the selected memory chip is performed.
- the access command supplied while the specified memory bank of the selected memory chip is in an active state includes the same bank address information as that of the specified memory bank. In this case, since the other memory chip ignores the access command, it is possible to prevent a multiword state in which a plurality of word lines are activated in the memory bank specified by the common bank address information.
- FIG. 1 is a block diagram showing a semiconductor device according to the first embodiment of the present invention.
- FIG. 2 is a block diagram showing a bank active control circuit used in the semiconductor device shown in FIG.
- FIG. 3 is a block diagram showing a bank selection control circuit used in the semiconductor device shown in FIG.
- FIG. 4 is a circuit diagram showing a bank active guard signal generating circuit used in the bank active control circuit shown in FIG.
- FIG. 5 is a circuit diagram showing a bank active signal generation circuit used in the bank selection control circuit shown in FIG. 6 is a waveform diagram for explaining the operation of the semiconductor device shown in FIG.
- FIG. 7 is a block diagram showing a semiconductor device according to the second embodiment of the present invention.
- FIG. 1 is a block diagram showing a semiconductor device according to the first embodiment of the present invention.
- FIG. 2 is a block diagram showing a bank active control circuit used in the semiconductor device shown in FIG.
- FIG. 3 is a block diagram showing a bank selection control circuit used in the semiconductor device shown in
- FIG. 8 is a circuit diagram showing a command detection circuit in a chip address comparison circuit used in the semiconductor device shown in FIG. 9 is a block diagram showing a bank selection control circuit used in the semiconductor device shown in FIG.
- FIG. 10 is a circuit diagram showing a bank active guard signal generating circuit used in the bank selection control circuit shown in FIG.
- FIG. 11 is a circuit diagram showing an example of a data latch circuit used in the bank active guard signal generation circuit shown in FIG.
- FIG. 12 is a circuit diagram showing another example of the data latch circuit used in the bank active guard signal generation circuit shown in FIG.
- FIG. 13 is a waveform diagram for explaining the operation of the semiconductor device shown in FIG.
- FIG. 14 is a sectional view showing a semiconductor device according to the first embodiment of the present invention.
- FIG. 15 is a sectional view showing a semiconductor device according to the second embodiment of the present invention.
- FIG. 1 is a block diagram of a semiconductor device 1 according to the first embodiment of the present invention.
- the illustrated semiconductor device 1 includes a semiconductor chip (IF) 100 and a plurality of memory chips (CC0 to CC3) 200-0 to 200-3.
- the semiconductor device 1 includes first to fourth memory chips (CC0 to CC3) 200-0 to 200-3 as a plurality of memory chips.
- the semiconductor chip (IF) 100 is a control chip that controls the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3.
- the semiconductor chip (IF) 100 includes an address pad 101 and a bank address pad 102 for receiving 16-bit address signals ADD0 to ADD15 and 3-bit bank address signals (bank address information) BA0 to BA2, respectively.
- the 16-bit address signals ADD0 to ADD15 and the 3-bit bank address signals (bank address information) BA0 to BA2 are input to the address input circuit 110, respectively.
- the 16-bit address signals ADD0 to ADD15 include chip address signals (chip selection information) SID for specifying the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3. .
- a chip address signal (chip selection information) SID is constituted by the 15th bit X14 and the 16th bit X15 which are the upper bits of the 16-bit address signals ADD0 to ADD15.
- the 16-bit address signals ADD0 to ADD15 may be simply expressed as address signals ADD, and the 3-bit bank address signals (bank address information) BA0 to BA2 are simply referred to as bank address signals (bank address information).
- BA An address signal ADD, a bank address signal (bank address information) BA, and a chip address signal (chip selection information) SID output from the address input circuit 110 are timing-controlled by the first and second latch circuits 120 and 130, respectively.
- the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3 are supplied in common through the through electrode (TSV) 300.
- the command decoder 140 receives a command signal CMD input via the command pad 103 via the command input circuit 150.
- the command decoder 140 receives an active command signal IACT, a precharge command signal IPRE, a read command signal IREAD, and a write command signal IWRITE through the through electrode (TSV) 300 in response to the input command signal CMD.
- IACT active command signal
- IPRE precharge command signal
- IREAD read command signal
- IWRITE write command signal
- 1 to 4 memory chips CC0 to CC3 200-0 to 200-3 are supplied in common.
- Internal clock generation circuit 160 receives clock signal CLK via clock pad 104 and outputs internal clock signal ICLK to each internal circuit. Although not shown, the internal clock signal ICLK is also supplied in common to the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3.
- the data input / output circuit 170 has (n + 1) bits read from the memory cell array 230 (described later) of the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3 in the read mode.
- the data DQ0 to DQn are received and output to the data input / output terminal 105, respectively.
- the data input / output circuit 170 receives (n + 1) -bit data DQ0 to QQn received from the data input / output terminal 105 as the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3.
- the bank active control circuit 180 activates the (i + 1) th bank active guard signal MCBAGI (bank state information) in response to the 3-bit bank address signals (bank address information) BA0 to BA2 and the active command signal IACT. Output to the memory chips (CC0 to CC3) 200-0 to 200-3.
- the (i + 1) th bank active guard signal MCBAGi is deactivated in response to the precharge command signal IPRE.
- IPRE precharge command signal
- the chip address comparison circuit 210 provided in each memory chip holds its own chip information, and when the chip address signal (chip selection information) SID matches the chip information, each control signal (described later) and address signal ADD and bank address signal (bank address information) BA are output.
- the chip information of each memory chip is different between the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3.
- the chip address comparison circuit 210 outputs an active flag signal MDBADT, a precharge flag signal MDDADT, a read enable signal READEN, and a write enable signal WRITEEN as the control signals.
- the active flag signal MDBADT is output in response to the active command signal IACT.
- the precharge flag signal MDDADT is output in response to the precharge command signal IPRE.
- the read enable signal READEN is output in response to the read command signal IREAD.
- the write enable signal WRITEEN is output in response to the write command signal IWRITE.
- the bank selection control circuit 220 performs the (i + 1) th bank active in accordance with the active flag signal MDBADT and the bank address signal (bank address information) BA.
- the signal MCBATi is activated.
- the bank selection control circuit 220 receives the active flag signal MDBADT signal and the bank address signal (bank address information) BA, and the (i + 1) th bank active guard signal MCBAGi.
- the inactive state is maintained without activating the bank active signal MCBATi.
- the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3 are supplied with a chip address signal (chip selection information) SID, an active command signal IACT, an address signal ADD, a bank address signal (bank address information).
- chip address signal SID chip address signal
- IACT active command signal
- ADD address signal
- bank address signal bank address signal
- ACT bank selection control circuit 220 of the first memory chip (CC0) 200-0 activates the first bank active signal MCBAT0 to access the first memory bank Bank0.
- the bank active control circuit 180 in the control chip IF is activated according to the active command signal IACT activated in response to the access command ACT and the bank address signal (bank address information) BA included in the access command ACT.
- the bank active guard signal MCBAG0 is activated and supplied in common to the bank selection control circuits 220 of the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3.
- the bank selection control circuit 220 of the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3 performs the first operation while the first bank active guard signal MCBAG0 is activated.
- each of the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3 includes first to eighth memory banks Bank0 to Bank7 as memory units. Since the first to eighth memory banks Bank0 to Bank7 have the same configuration, only the configuration of the first memory bank Bank0 is illustrated in FIG. 1, and the configuration of the other memory banks Bank1 to Bank7 is not illustrated. is doing.
- Each memory bank includes a memory cell array 230 in which a large number of memory cells MC storing 1 bit are arranged in a matrix in a row (row) direction and a column (column) direction, and one word corresponding to a specified row address.
- a row decoder 240 for selecting a line WL and a column decoder 250 for selecting one bit line BL corresponding to a designated column address via a sense amplifier row 260 are included.
- a plurality of word lines WL and a plurality of bit lines BL intersect, and memory cells MC are arranged at the intersections (in FIG. 1, one word line WL).
- each bit line BL and one memory cell MC is connected to a sense amplifier SA of a corresponding sense amplifier row 260.
- Each of the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3 corresponds to the first to eighth memory banks Bank0 to Bank7, respectively.
- Control circuits 270-0 to 270-7 are provided.
- the first to eighth row-related control circuits 270-0 to 270-7 are respectively connected to the first to eighth memory banks Bank0 based on the address signal ADD and the first to eighth bank active signals MCBAT0 to MCBAT7.
- ⁇ Generate row address for Bank7. The generated row address is supplied to the row decoder 240.
- the column control circuit 280 generates a column address based on the address signal ADD, the bank address signal BA, the read enable signal READEN, and the write enable signal WRITEEN. The generated column address is supplied to the column decoder 250.
- the data amplifier circuit 290 is provided between the data input / output circuit 170 and the sense amplifier row 260 of each of the memory banks Bank0 to Bank7 of the memory unit, and writes and reads data to and from each of the memory banks Bank0 to Bank7 of the memory unit. I do.
- FIG. 2 is a block diagram showing the bank active control circuit 180.
- the bank active control circuit 180 receives 3-bit bank address signals (bank address information) BA0, BA1, and BA2 and outputs first to eighth internal bank address signals IBA0 to IBA7 that specify memory banks.
- FIG. 3 is a block diagram showing the bank selection control circuit 220.
- the bank selection control circuit 220 receives a 3-bit bank address signal (bank address information) BA0, BA1, and BA2 and outputs first to eighth internal bank address signals IBA0 to IBA7 for specifying a memory bank. 222 and first to eighth bank active signal generation circuits 224-0 to 224-7 corresponding to the first to eighth memory banks Bank0 to Bank7, respectively.
- the active flag signal MDBADT is activated, and the corresponding first to eighth internal bank address signals IBA0 to IBA7 are activated.
- the corresponding first to eighth bank active guard signals MCBAG0 to BCBAG7 are inactive, the first to eighth bank active signals MCBAT0 to MCBAT7 are activated.
- the first to eighth bank active signal generation circuits 224-0 to 224-7 have active flag signals MDBADT and Even if the corresponding first to eighth internal bank address signals IBA0 to IBA7 are activated, the first to eighth bank active signals MCBAT0 to MCBAT7 are kept inactive.
- the bank active control circuit 180 of the control chip IF activates the first bank active guard signal MCBAG0 in response to the access command ACT including the bank address information designating the first memory bank BANK0.
- First bank active signal generation circuit 224-0 does not activate first bank active signal MCBAT0.
- 4 and 5 are circuit diagrams showing the (i + 1) th bank active guard signal generation circuit 184-i and the (i + 1) th bank active signal generation circuit 224-i, respectively. As shown in FIG. 4, the (i + 1) -th bank active guard signal generation circuit 184-i generates an (i + 1) -th bank active flag signal from the active command signal IACT and the (i + 1) -th internal bank address signal IBAi.
- the (i + 1) th bank precharge flag signal generation circuit 1844-i, the (i + 1) th bank active flag signal MDBATi and the (i + 1) th bank precharge flag signal MDDATi are Signal MCBAGi Composed of the bank active guard signal generating circuit 1846-i (i + 1) th to formed.
- the (i + 1) -th bank active flag signal generation circuit 1842-i includes a D flip-flop DFF1 and an AND gate AND1 composed of a combination of a NAND gate and an inverter.
- the (i + 1) th internal bank address signal IBAi is supplied to the data input terminal D
- the reset signal RST is supplied to the reset input terminal R
- the active command signal is supplied to the clock input terminal.
- IACT is supplied.
- the AND gate AND1 takes a logical product of the output signal output from the output terminal D of the D flip-flop DFF1 and the active command signal IACT, and outputs the logical product result signal as the (i + 1) th bank active flag signal MDBATi. Output as.
- the (i + 1) th bank precharge flag signal generation circuit 1844-i is a combination of a D flip-flop DFF2, a NAND gate and an inverter. And a logical product gate AND2.
- the (i + 1) th internal bank address signal IBAi is supplied to the data input terminal D
- the reset signal RST is supplied to the reset input terminal R
- the clock input terminal C is precharged.
- a signal IPRE is supplied.
- the AND gate AND2 takes a logical product of the output signal output from the output terminal D of the D flip-flop DFF2 and the precharge signal IPRE and outputs the logical product result signal as the (i + 1) th bank precharge flag signal. Output as MDDATi.
- the (i + 1) th bank active guard signal generation circuit 1846-i includes a first inverter INV1, a second inverter INV2, an SR flip-flop SRFF1 composed of two NAND gates, and two inverters cascaded.
- the buffer gate BUF1 is connected.
- the first inverter INV1 inverts the (i + 1) th bank active flag signal MDBATi and outputs an inverted (i + 1) th bank active flag signal.
- the second inverter INV2 inverts the (i + 1) th bank precharge flag signal MDDATi and outputs an inverted (i + 1) th bank precharge flag signal.
- the SR flip-flop SRFF1 receives the (i + 1) th bank active flag signal inverted at its set input terminal and receives the (i + 1) th bank precharge flag signal inverted at its reset input terminal.
- the buffer gate BUF1 amplifies the output signal of the SR flip-flop SRFF1, and outputs the amplified signal as the (i + 1) th bank active guard signal MCBAGi. As shown in FIG.
- the (i + 1) th bank active signal generation circuit 224-i includes an active flag signal MDBADT, an (i + 1) th bank active guard signal MCBAGi, and an (i + 1) th internal bank address signal IBAi.
- the (i + 1) th bank precharge flag signal generation circuit 2244-i for generating the (i + 1) th bank precharge flag signal MDDADTi, the (i + 1) th bank active flag signal MDBADTi, and the (i + 1) th bank precharge flag signal.
- the (i + 1) th bank active flag signal generation circuit 2242-i is composed of an OR gate OR1, which is a combination of a NOR gate and an inverter, a D flip-flop DFF3, a combination of a NAND gate and an inverter. And an AND gate AND3.
- the OR gate OR1 takes a logical sum of the reset signal RST and the (i + 1) th bank active guard signal MCBAGi and outputs a logical sum result signal.
- the (i + 1) th internal bank address signal IBAi is supplied to the data input terminal D, the logical sum result signal is supplied to the reset input terminal R, and the active flag is supplied to the clock input terminal.
- the signal MDBADT is supplied.
- the AND gate AND3 takes the logical product of the output signal output from the output terminal D of the D flip-flop DFF3 and the active flag signal MDBADT, and outputs the logical product result signal to the (i + 1) th bank active flag signal MDBADTi. Output as.
- the (i + 1) th bank precharge flag signal generation circuit 2244-i is composed of a D flip-flop DFF4 and an AND gate AND4 composed of a combination of a NAND gate and an inverter.
- the data input terminal D is supplied with the (i + 1) th internal bank address signal IBAi
- the reset input terminal R is supplied with the reset signal RST
- the clock input terminal C is precharged.
- a flag signal MDDADT is supplied.
- the AND gate AND4 takes the logical product of the output signal output from the output terminal D of the D flip-flop DFF4 and the precharge flag signal MDDADT, and outputs the logical product result signal to the (i + 1) th bank precharge flag. Output as signal MDDADTi.
- the (i + 1) th bank active signal generation circuit 2246-i includes a first inverter INV3, a second inverter INV4, an SR flip-flop SRFF2 composed of two NAND gates, and two inverters connected in cascade. Buffer gate BUF2.
- the first inverter INV3 inverts the (i + 1) th bank active flag signal MDBADTi and outputs an inverted (i + 1) th bank active flag signal.
- the second inverter INV4 inverts the (i + 1) th bank precharge flag signal MDDADTi and outputs an inverted (i + 1) th bank precharge flag signal.
- the SR flip-flop SRFF2 receives the inverted (i + 1) th bank active flag signal at its set input terminal and receives the inverted (i + 1) th bank precharge flag signal at its reset input terminal.
- the buffer gate BUF2 amplifies the output signal of the SR flip-flop SRFF2, and outputs the amplified signal as the (i + 1) th bank active signal MCBATi. That is, the semiconductor device (1) according to the first embodiment has a plurality of memory chips (200-0) to which an access command (ACT) including chip selection information (SID) and bank address information (BA) is supplied in common.
- ACT access command
- SID chip selection information
- BA bank address information
- Each of the plurality of memory chips (200-0 to 200-3) responds to the fact that the chip selection information (BA) selects itself, and the memory banks (Bank0 to Bank0 to Bank0 to Bank0) are designated by the bank address information (BA).
- Bank 7) includes a control circuit (220) for performing a data read / write operation, The control circuit (220) in the other memory chips excluding the memory chip selected by the chip selection information (SID) is supplied before the data read / write to the designated memory bank of the selected memory chip is completed.
- the new access command to be included includes chip selection information (SID) for selecting another memory chip, the bank address for the memory bank for which the bank address information (BA) in the new access command is designated When the information is the same as the information, the new access command is ignored. Then, each control circuit (220) of the other memory chip holds bank state information (MCBAGi) of the designated memory bank in the selected memory chip, and the bank state information (MCBAGi) is selected. The new access command (ACT) is ignored while the designated memory bank in the designated memory chip is active.
- the semiconductor device (1) according to the first embodiment further includes a control chip (100) that outputs an access command (ACT) in common to the plurality of memory chips (200-0 to 200-3).
- the control chip (100) outputs a bank state information (MCBAGi) to each control circuit (220) of the plurality of memory chips (200-0 to 200-3) according to the access command (ACT). (180).
- the control signal generation circuit (180) releases the bank state information (MCBAGi) in response to a precharge command (IPRE) including the bank address information (BA) of the designated memory bank.
- FIG. 6 is an operation waveform diagram of the semiconductor device 1 shown in FIG.
- an access command ACT including an address signal (bank address information) BA and a chip address signal (chip selection information) SID for designating the first memory chip (CC0) 200-0 is input.
- the semiconductor chip (IF) 100 activates the active command signal IACT in response to the access command ACT and supplies it in common to the first to fourth memory chips (CC0 to CC3) 200-0 to 200-3. To do.
- the chip address comparison circuit 210 in the first memory chip (CC0) 200-0 responds to the fact that the chip address signal (chip selection information) SID matches its own chip information and the active command signal IACT.
- the active flag signal MDBADT is activated, and the bank active signal generation circuit 224-0 of the bank selection control circuit 220 in the first memory chip (CC0) 200-0 performs the first operation according to the active flag signal MDBADT and the bank address signal.
- the bank active flag signal MDBADT0 and the first bank active signal MCBAT0 are activated to access the first memory bank Bank0.
- the access command ACT includes a row address signal for designating a word line, the row address in the first memory bank Bank0 in the accessed first memory chip (CC0) 200-0.
- the word line is activated (not shown).
- the bank active control circuit 180 activates the first bank active guard signal MCBAG0 in response to the access command ACT, and outputs the first bank active guard signal MCBAG0 to the bank selection control circuit 220 of each memory chip. To do. Here, it is preferable to control the timing so that the first bank active guard signal MCBAG0 is activated after the first bank active signal MCBAT0 is activated. Next, the first memory bank Bank0 of the first memory chip (CC0) 200-0 is in the selected state, and the data read / write to the first memory bank Bank0 of the first memory chip (CC0) 200-0 is performed.
- Information) A new access command ACT including SID is input.
- the internal active command signal IACT is activated in the semiconductor chip (IF) 100.
- the first bank active guard signal MABAG0 is in an active state, the third memory chip (CC2) 200-2
- the first bank active signal MCBAT0 is not activated, and the inactive state of the first memory bank Bank0 of the third memory chip (CC2) 200-2 is maintained.
- First bank active guard signal MCBAG0 is deactivated by a precharge command IPRE input from the outside.
- the word lines in the first memory bank Bank0 in the first memory chip (CC0) 200-0 activated in response to the access command are deactivated in response to the precharge command.
- a read or write command for designating the first memory bank Bank0 may be input before the precharge command IPRE.
- the chip address signal (chip selection information) SID is not included, but the memory chip that has been activated at the time of the access command ACT is accessed.
- the selected memory chip 200-0 Even if the new access command ACT supplied before the data read / write to the designated memory bank Bank0 is completed includes the chip selection information SID for selecting another memory chip 200-2, the new access command ACT is included.
- the bank address information BA in the access command ACT is the same as the bank address information BA for the designated memory bank Bank0, the control circuit 220 for ignoring the new access command ACT is provided, thereby providing the same memory bank Bank0. In which multiple word lines WL are activated. Word state can be prevented.
- the semiconductor device 1A includes a semiconductor chip (IF) 100A and first to fourth memory chips (CC0 to CC3) 200A-0 to 200A-3.
- the semiconductor chip (control chip) (IF) 100 includes a bank active control circuit 180.
- the semiconductor chip (control chip) (IF) 100A does not include the bank active control circuit 180.
- the chip address comparison circuit 210A includes a command detection circuit 212.
- the bank selection circuit 220A of the semiconductor device 1A according to the second embodiment is different from the bank selection circuit 220 of the semiconductor device according to the first embodiment as described later.
- FIG. 8 is a circuit diagram showing the command detection circuit 212 provided in the chip address comparison circuit 210A.
- the control signal ROWHITB is a signal that is activated when the chip address signal (chip selection information) SID matches the chip information held by each memory chip.
- the command detection circuit 212 activates the main active flag signal MDBADT when the control signal ROWHITB is activated and the active command signal IACT is activated.
- the command detection circuit 212 activates the auxiliary active flag signal MDBANT when the control signal ROWHITB is inactive and the active command signal IACT is activated. That is, in the non-selected memory chip, when the active command signal IACT is activated, the auxiliary active flag signal MDBANT is activated. More specifically, the command detection circuit 212 includes a first inverter INV5, a second inverter INV6, a first clocked inverter CLKINV1, a second clocked inverter CLKINV2, a third inverter INV7, and a NAND.
- the first AND gate AND5 consisting of a combination of a gate and an inverter
- a second AND gate AND6 consisting of a combination of a NAND gate and an inverter.
- the first inverter INV5 inverts the active command signal IACT and outputs the inverted active command signal.
- the second inverter INV6 inverts the inverted active command signal again and outputs the reproduced active command signal.
- the first clocked inverter CLKINV1 inverts the control signal ROWHITB and outputs an inverted control signal.
- the third inverter INV7 inverts the inverted control signal again and outputs the reproduced control signal.
- the second clocked inverter CLKINV2 inverts the reproduced control signal and outputs the inverted control signal.
- the first AND gate AND5 takes a logical product of the inverted control signal and the active command signal IACT, and outputs the logical product result signal as the main active flag signal MDBADT.
- the second AND gate AND6 takes the logical product of the reproduced control signal and the active command signal IACT, and outputs the logical product result signal as the auxiliary active flag signal MDBANT.
- FIG. 9 is a block diagram showing the bank selection control circuit 220A. In addition to the decoder circuit 222 and the first to eighth bank active signal generation circuits 224-0 to 224-7, the bank selection control circuit 220A further includes first to eighth bank active guard signal generation circuits 226-0.
- FIG. 10 is a circuit diagram showing the (i + 1) th bank active guard signal generation circuit 226-i.
- the (i + 1) -th bank active guard signal generation circuit 226-i is responsive to the auxiliary active flag signal MDBANT to latch the (i + 1) -th internal bank address signal IBAi.
- the (i + 1) -th data latch circuit 2262-i The (i + 1) th bank active guard signal MCBAGi is generated from the signal latched by the (i + 1) th data latch circuit 2262-i and the (i + 1) th bank precharge flag signal MDDADTi.
- the bank active guard signal generation circuit 2266-i More specifically, the (i + 1) th bank active guard signal generation circuit 2266-i includes an inverter INV8, an SR flip-flop SRFF3 composed of two NAND gates, and a buffer gate BUF3 in which two inverters are connected in cascade. It consists of.
- the inverter INV8 inverts the (i + 1) th bank precharge flag signal MDDADTi and outputs an inverted (i + 1) th bank precharge flag signal.
- the SR flip-flop SRFF3 receives the signal latched by the (i + 1) th data latch circuit 2262-i at its set input terminal and receives the inverted (i + 1) th bank precharge flag signal at its reset input terminal. .
- the buffer gate BUF3 amplifies the output signal of the SR flip-flop and outputs the amplified signal as the (i + 1) th bank active guard signal MCBAGi. Since the (i + 1) th bank active signal generation circuit 224-i is the same as that shown in FIG. 5, its illustration and description are omitted.
- FIG. 11 and 12 are circuit diagrams of the data latch circuit 2262-i.
- FIG. 11 is a circuit diagram showing an example of the data latch circuit with reset 2262-i.
- the illustrated data latch circuit with reset 2262-i includes a data input terminal D to which a data signal is input, a clock input terminal C to which a clock signal is input, a reset input terminal R to which a reset signal is input, and an output signal. Output terminal Q.
- the illustrated data latch circuit with reset 2262-i includes a first inverter INV9, a second inverter INV10, a first clocked inverter CLKINV3, a second clocked inverter CLKINV4, and a NOR gate NOR1. Has been.
- the first inverter INV9 inverts the clock signal input to the clock input terminal C and outputs the inverted clock signal.
- the second inverter INV10 inverts the inverted clock signal again and outputs the regenerated clock signal.
- the first clocked inverter CLKINV3 inverts the data signal input to the data input terminal and outputs the inverted data signal.
- the NOR gate NOR1 takes a NOR between the inverted data signal and the reset signal input to the reset input terminal R, and outputs the NOR result signal from the output terminal Q as an output signal.
- the second clocked inverter CLKINV4 inverts this NOR result signal (output signal) and outputs an inverted output signal.
- the illustrated data latch circuit 2262-i has a data input terminal D to which a data signal is input, a clock input terminal to which a clock signal is input, and an output terminal Q to output an output signal.
- the illustrated data latch circuit 2262-i includes a first inverter INV11, a second inverter INV12, a first clocked inverter CLKINV5, a second clocked inverter CLKINV6, a third inverter INV13, NAND It consists of a gate NAND1.
- the first inverter INV11 inverts the clock signal input to the clock input terminal C and outputs the inverted clock signal.
- the second inverter INV12 inverts the inverted clock signal again and outputs the regenerated clock signal.
- the first clocked inverter CLKINV5 inverts the data signal input to the data input terminal D and outputs the inverted data signal.
- the third inverter INV13 inverts the inverted data signal again and outputs the reproduced data signal.
- the second clocked inverter CLKINV6 inverts the reproduced data signal and outputs the inverted data signal.
- the NAND gate NAND1 takes the NAND of the inverted data signal and the recovered clock signal, and outputs the NAND result signal from the output terminal Q as an output signal.
- the semiconductor device (1A) has a plurality of memory chips (200A-0) to which an access command (ACT) including chip selection information (SID) and bank address information (BA) is supplied in common.
- ACT access command
- SID chip selection information
- BA bank address information
- a semiconductor device comprising: Each of the plurality of memory chips (200A-0 to 200A-3) receives data from the memory bank designated by the bank address information (BA) in response to the chip selection information (SID) selecting itself.
- the control circuit (220A) in other memory chips excluding the memory chip selected by the chip selection information (SID) is supplied before the data read / write to the designated memory bank of the selected memory chip is completed.
- the bank address information in the new access command is the same as the bank address information for the designated memory bank.
- the new access command is ignored.
- Each control circuit (220A) of the other memory chip holds the bank state information (MCBAGi) of the designated memory bank in the selected memory chip, and this bank state information (MCBAGi) is selected.
- New access commands are ignored while indicating that the specified memory bank in the memory chip is active.
- Each of the plurality of memory chips (200A-0 to 200A-3) holds its own chip information, and the chip selection is performed when the chip selection information (SID) included in the access command matches the own chip information.
- the control circuit (220A) of the selected memory chip accesses the memory bank (Bank 0 to Bank 7) designated according to the activated chip selection control signal (MDBADT),
- Each of the control circuits (220A) of the other memory chips outputs control signal generation circuits (226-0 to 226-7) that output bank state information (MCBAGi) in response to the inactive chip selection control signal (MDBANT). including.
- the control signal generation circuit (226-0 to 226-7) releases the bank state information (MCBAGi) in response to the precharge command (MDDADTi) including the bank address information (BA) of the designated memory bank.
- FIG. 13 is an operation waveform diagram of the semiconductor device 1A shown in FIG.
- the chip address comparison circuit 210A in the first memory chip (CC0) 200A-0 responds to the fact that the chip address signal (chip selection information) SID coincides with its own chip information and the active command signal IACT.
- the main active flag signal MDBADT is activated, and the bank active signal generation circuit 224-0 of the bank selection control circuit 220A in the first memory chip (CC0) 200-0 activates the first bank active signal MCBAT0 accordingly.
- the chip address comparison circuit 210A in the other memory chips (CC1 to CC3) 200A-1 to 200A-3 indicates that the chip address signal (chip selection information) SID does not match its own chip information and the active command.
- the auxiliary active flag signal MDBANT is activated, and in response thereto, the bank active control circuit 180 activates the first bank active guard signal MCBAG0 in response to the access command ACT, and in response to the other memory.
- the bank active guard signal generation circuit 226-0 of the bank selection control circuit 220A in the chips (CC1 to CC3) 200A-1 to 200A-3 activates the first bank active guard signal MCBAG0.
- the first memory bank Bank0 of the first memory chip (CC0) 200-0 is in the selected state, and the data read / write to the first memory bank Bank0 of the first memory chip (CC0) 200-0 is performed.
- Information) A new access command ACT including SID is input.
- the first bank active guard signal MCBAG0 is activated in the selected third memory chip (CC2) 200-2, the third memory chip (CC2) according to the new access command ACT.
- the first memory bank Bank0 in 200-2 is never accessed.
- the auxiliary active flag signal MDBANT is activated in response to the new access command ACT.
- the first bank active guard signal MCBAG0 is activated.
- First bank active guard signal MCBAG0 is deactivated by a precharge command IPRE input from the outside.
- FIG. 14 is a cross-sectional view showing the semiconductor device 1B.
- the internal configuration of the semiconductor device 1B is the same as that of the semiconductor device 1 shown in FIG. 1 or the semiconductor device 1A shown in FIG.
- the illustrated semiconductor device 1 ⁇ / b> B includes a package substrate 400.
- a semiconductor chip IF is mounted on the main surface of the package substrate 400.
- On the semiconductor chip IF first to fourth memory chips CC0 to CC3 are stacked.
- the through silicon via TSV penetrates the semiconductor chip IF and the first to fourth memory chips CC0 to CC3.
- the semiconductor chip IF and the first to fourth memory chips CC0 to CC3 are covered with a sealing resin 500.
- a plurality of balls 600 are provided on the back surface of the semiconductor chip IF.
- FIG. 15 is a cross-sectional view showing the semiconductor device 1C.
- the internal configuration of the semiconductor device 1C is the same as that of the semiconductor device 1 shown in FIG. 1 or the semiconductor device 1A shown in FIG.
- the illustrated semiconductor device 1C has the same configuration as that of the semiconductor device 1B shown in FIG. 14 except that the through electrode TSV is provided differently. Therefore, only the differences will be described below.
- the through silicon vias TSV are provided in all the memory chips CC0 to CC3.
- the penetrating electrode TSV is not provided in the fourth memory chip CC3 stacked at the top where it is not necessary to transmit signals to other chips.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
Abstract
Description
前記複数のメモリチップの各々は、前記チップ選択情報が自身を選択していることに応答して前記バンクアドレス情報により指定されたメモリバンクに対しデータリード/ライト動作を行う制御回路を含み、
前記チップ選択情報により選択されたメモリチップを除く他のメモリチップにおける前記制御回路は、前記選択されたメモリチップの前記指定されたメモリバンクに対するデータリード/ライトが完了していないうちに供給される新たなアクセスコマンドが前記他のメモリチップを選択するチップ選択情報を含んでいても、当該新たなアクセスコマンド中のバンクアドレス情報が前記指定されたメモリバンクのためのバンクアドレス情報と同一の場合は、当該新たなアクセスコマンドを無視する。
図2は、図1に示した半導体装置に使用されるバンクアクティブ制御回路を示すブロック図であり、
図3は、図1に示した半導体装置に使用されるバンク選択制御回路を示すブロック図であり、
図4は、図2に示したバンクアクティブ制御回路に使用されるバンクアクティブガード信号発生回路を示す回路図であり、
図5は、図3に示したバンク選択制御回路に使用されるバンクアクティブ信号発生回路を示す回路図であり、
図6は、図1に示した半導体装置の動作を説明するための波形図であり、
図7は、本発明の第2の実施形態に係る半導体装置を示すブロック図であり、
図8は、図7に示した半導体装置に使用されるチップアドレス比較回路内のコマンド検知回路を示す回路図であり、
図9は、図7に示した半導体装置に使用されるバンク選択制御回路を示すブロック図であり、
図10は、図9に示したバンク選択制御回路に使用されるバンクアクティブガード信号発生回路を示す回路図であり、
図11は、図10に示したバンクアクティブガード信号発生回路に使用されるデータラッチ回路の一例を示す回路図であり、
図12は、図10に示したバンクアクティブガード信号発生回路に使用されるデータラッチ回路の他の一例を示す回路図であり、
図13は、図7に示した半導体装置の動作を説明するための波形図であり、
図14は、本発明の第1の実施例に係る半導体装置を示す断面図であり、
図15は、本発明の第2の実施例に係る半導体装置を示す断面図である。
[第1の実施形態]
図1は、本発明の第1の実施形態に係る半導体装置1のブロック図である。図示の半導体装置1は、半導体チップ(IF)100と、複数のメモリチップ(CC0~CC3)200−0~200−3とから構成される。図示の例では、半導体装置1は、複数のメモリチップとして第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3を有する。
半導体チップ(IF)100は、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3を制御するコントロールチップである。
半導体チップ(IF)100は、16ビットのアドレス信号ADD0~ADD15及び3ビットのバンクアドレス信号(バンクアドレス情報)BA0~BA2を其々受けるアドレスパッド101及びバンクアドレスパッド102を備える。16ビットのアドレス信号ADD0~ADD15及び3ビットのバンクアドレス信号(バンクアドレス情報)BA0~BA2は、其々アドレス入力回路110に入力される。16ビットのアドレス信号ADD0~ADD15には、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3を特定するためのチップアドレス信号(チップ選択情報)SIDが含まれている。
図示の例では、16ビットのアドレス信号ADD0~ADD15の上位ビットである第15ビットX14および第16ビットX15によって、チップアドレス信号(チップ選択情報)SIDが構成されている。X14=0、X15=0によって、第1のメモリチップ(CC0)200−0が特定される。X14=1、X15=0によって、第2のメモリチップ(CC1)200−1が特定される。X14=0、X15=1によって、第3のメモリチップ(CC2)200−2が特定される。X14=1、X15=1によって、第4のメモリチップ(CC3)200−3が特定される。
以下においては、16ビットのアドレス信号ADD0~ADD15を、単にアドレス信号ADDとして表記する場合があり、3ビットのバンクアドレス信号(バンクアドレス情報)BA0~BA2を、単にバンクアドレス信号(バンクアドレス情報)BAと表記する場合がある。
アドレス入力回路110から出力されるアドレス信号ADD、バンクアドレス信号(バンクアドレス情報)BA及びチップアドレス信号(チップ選択情報)SIDは、其々、第1および第2のラッチ回路120、130でタイミング制御された後に、貫通電極(TSV)300を介して第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3に共通に供給される。
コマンドデコーダ140は、コマンドパッド103を介して入力されるコマンド信号CMDを、コマンド入力回路150を介して受ける。コマンドデコーダ140は、入力されるコマンド信号CMDに応じてアクティブコマンド信号IACT、プリチャージコマンド信号IPRE、リードコマンド信号IREAD、及びライトコマンド信号IWRITEを、其々、貫通電極(TSV)300を介して第1乃至4のメモリチップ(CC0~CC3)200−0~200−3に共通に供給する。
内部クロック発生回路160は、クロックパッド104を介してクロック信号CLKを受けて、内部クロック信号ICLKを各内部回路に出力する。図示していないが、内部クロック信号ICLKは、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3にも共通に供給される。
データ入出力回路170は、リードモード時において、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3のメモリセルアレイ230(後述する)から読み出された(n+1)ビットのデータDQ0~DQnを受けて、データ入出力端子105に其々出力する。一方、ライトモード時においては、データ入出力回路170は、データ入出力端子105から受ける(n+1)ビットのデータDQ0~QQnを、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3に供給する。
バンクアクティブ制御回路180は、3ビットのバンクアドレス信号(バンクアドレス情報)BA0~BA2及びアクティブコマンド信号IACTに応じて、第(i+1)のバンクアクティブガード信号MCBAGi(バンクステート情報)を活性化し、各メモリチップ(CC0~CC3)200−0~200−3に出力する。第(i+1)のバンクアクティブガード信号MCBAGiは、プリチャージコマンド信号IPREに応じて非活性化される。ここで、図示の例では、0≦i≦7である。
第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3は、同一の構成をしているので、図1では、第1のメモリチップ(CC0)200−0の構成のみ図示し、他のメモリチップ(CC1~CC3)200−1~200−3の構成の図示を省略してある。
各メモリチップに設けられたチップアドレス比較回路210は、自身のチップ情報を保持しており、チップアドレス信号(チップ選択情報)SIDがチップ情報と一致した時に各制御信号(後述する)及びアドレス信号ADD、バンクアドレス信号(バンクアドレス情報)BAを其々出力する。各メモリチップのチップ情報は、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3で其々異なる。
また、チップアドレス比較回路210は、上記制御信号として、アクティブフラグ信号MDBADT、プリチャージフラグ信号MDDADT、リードイネーブル信号READEN、およびライトイネーブル信号WRITEENを出力する。アクティブフラグ信号MDBADTはアクティブコマンド信号IACTに応じて出力される。プリチャージフラグ信号MDDADTはプリチャージコマンド信号IPREに応じて出力される。リードイネーブル信号READENはリードコマンド信号IREADに応じて出力される。ライトイネーブル信号WRITEENはライトコマンド信号IWRITEに応じて出力される。
バンク選択制御回路220は、第(i+1)のバンクアクティブガード信号MCBAGiが非活性状態のときに、アクティブフラグ信号MDBADT及びバンクアドレス信号(バンクアドレス情報)BAに応じて、第(i+1)のバンクアクティブ信号MCBATiを活性化する。一方、第(i+1)のバンクアクティブガード信号MCBAGiが活性状態のときには、バンク選択制御回路220は、アクティブフラグ信号MDBADT信号及びバンクアドレス信号(バンクアドレス情報)BAを受けても、第(i+1)のバンクアクティブ信号MCBATiを活性化する事無く、非活性状態を維持する。
例えば、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3に、チップアドレス信号(チップ選択情報)SID、アクティブコマンド信号IACT、アドレス信号ADD、バンクアドレス信号(バンクアドレス情報)BAを含むアクセスコマンドACTが共通に供給され、該アクセスコマンドACTが第1のメモリチップ(CC0)200−0の第1のメモリバンクBank0を指定しているとする。この場合、第1のメモリチップ(CC0)200−0のバンク選択制御回路220が第1のバンクアクティブ信号MCBAT0を活性化して、第1のメモリバンクBank0にアクセスする。
一方、コントロールチップIF内のバンクアクティブ制御回路180は、アクセスコマンドACTに応じて活性化されるアクティブコマンド信号IACT及びアクセスコマンドACTに含まれるバンクアドレス信号(バンクアドレス情報)BAに応じて、第1のバンクアクティブガード信号MCBAG0を活性化して、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3のバンク選択制御回路220に共通に供給する。その結果、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3のバンク選択制御回路220は、第1のバンクアクティブガード信号MCBAG0が活性化している間に、第1のメモリバンクBank0を指定するバンクアドレス情報BAを含む新たなアクセスコマンドACTが供給されても、新たにバンクアクティブ信号MCBAT0を活性化することなく、当該新たなアクセスコマンドACTを無視する。これによって、共通のバンクアドレス情報で指定されるメモリバンク内で複数のワード線WLが活性状態となるマルチワード状態を防ぐことができる。
図示の例では、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3の各々は、メモリ部として、第1乃至第8のメモリバンクBank0~Bank7を備えている。第1乃至第8のメモリバンクBank0~Bank7は、同一の構成を有するので、図1では、第1のメモリバンクBank0の構成のみを図示し、他のメモリバンクBank1~Bank7の構成の図示を省略している。
各メモリバンクは、1ビットを記憶するメモリセルMCが行(ロウ)方向と列(カラム)方向にマトリクス状に多数配置されたメモリセルアレイ230と、指定されたロウアドレスに対応する1本のワード線WLを選択するためのロウデコーダ240と、指定されたカラムアドレスに対応する1本のビット線BLをセンスアンプ列260を介して選択するためのカラムデコーダ250とを含む。
換言すると、メモリセルアレイ230においては、複数のワード線WLと複数のビット線BLが交差しており、その交点にはメモリセルMCが配置されている(図1においては、1本のワード線WL、1本のビット線BL、及び1個のメモリセルMCのみを図示している。ビット線BLは、それぞれ対応するセンスアンプ列260のセンスアンプSAに接続されている。
第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3の各々は、第1乃至第8のメモリバンクBank0~Bank7に対応して、それぞれ、第1乃至第8のロウ系制御回路270−0~270−7を有する。第1乃至第8のロウ系制御回路270−0~270−7は、それぞれ、アドレス信号ADDおよび第1乃至第8のバンクアクティブ信号MCBAT0~MCBAT7に基づいて、第1乃至第8のメモリバンクBank0~Bank7用のロウアドレスを生成する。この生成されたロウアドレスは、ロウデコーダ240へ供給される。
カラム系制御回路280は、アドレス信号ADD、バンクアドレス信号BA、リードイネーブル信号READEN、およびライトイネーブル信号WRITEENに基づいて、カラムアドレスを生成する。この生成されたカラムアドレスは、カラムデコーダ250へ供給される。
データアンプ回路290は、データ入出力回路170とメモリ部の各メモリバンクBank0~Bank7のセンスアンプ列260との間に設けられ、メモリ部の各メモリバンクBank0~Bank7に対してデータの書き込みおよび読み出しを行う。
図2はバンクアクティブ制御回路180を示すブロック図である。
バンクアクティブ制御回路180は、3ビットのバンクアドレス信号(バンクアドレス情報)BA0、BA1、BA2を受けて、メモリバンクを特定する第1乃至第8の内部バンクアドレス信号IBA0~IBA7を出力するデコーダ回路182と、第1乃至第8のメモリバンクBank0~Bank7に其々対応する第1乃至第8のバンクアクティブガード信号発生回路184−0~184−7とを有する。
第1乃至第8のバンクアクティブガード信号発生回路184−0~184−7は、アクティブコマンド信号IACTが活性化されて、対応する第1乃至第8の内部バンクアドレス信号IBA0~IBA7が活性化されたときに、第1乃至第8のバンクアクティブガード信号MCBAG0~MCBAG7を活性化する。バンクアクティブ制御回路180から出力される第1乃至第8のバンクアクティブガード信号MCBAG0~MCBAG7は、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3に共通に供給される。
図3はバンク選択制御回路220を示すブロック図である。
バンク選択制御回路220は、3ビットのバンクアドレス信号(バンクアドレス情報)BA0、BA1、BA2を受けて、メモリバンクを特定する第1乃至第8の内部バンクアドレス信号IBA0~IBA7を出力するデコーダ回路222と、第1乃至第8のメモリバンクBank0~Bank7に其々対応する第1乃至第8のバンクアクティブ信号発生回路224−0~224−7とを有する。
第1乃至第8のバンクアクティブ信号発生回路224−0~224−7は、アクティブフラグ信号MDBADTが活性化されて、対応する第1乃至第8の内部バンクアドレス信号IBA0~IBA7が活性化されたときに、対応する第1乃至第8のバンクアクティブガード信号MCBAG0~BCBAG7が非活性状態であれば、第1乃至第8のバンクアクティブ信号MCBAT0~MCBAT7を其々活性化する。
一方、対応する第1乃至第8のバンクアクティブガード信号MCBAG0~BCBAG7が活性状態である時は、第1乃至第8のバンクアクティブ信号発生回路224−0~224−7は、アクティブフラグ信号MDBADT及び対応する第1乃至第8の内部バンクアドレス信号IBA0~IBA7が活性化されたとしても、第1乃至第8のバンクアクティブ信号MCBAT0~MCBAT7の非活性状態を維持する。
ここで、例えば、コントロールチップIFのバンクアクティブ制御回路180が、第1のメモリバンクBANK0を指定するバンクアドレス情報を含むアクセスコマンドACTに応じて第1のバンクアクティブガード信号MCBAG0を活性化した場合において、第1のバンクアクティブガード信号MCBAG0が活性状態である間に、新たなアクセスコマンドに応じて、第1の内部バンクアドレス信号IBA0及びアクティブフラグ信号MDBADTが活性化されたとしても、各メモリチップの第1のバンクアクティブ信号発生回路224−0は第1のバンクアクティブ信号MCBAT0を活性化しない。
図4及び図5は、其々、第(i+1)のバンクアクティブガード信号発生回路184−i及び第(i+1)のバンクアクティブ信号発生回路224−iを示す回路図である。
図4に示されるように、第(i+1)のバンクアクティブガード信号発生回路184−iは、アクティブコマンド信号IACTと第(i+1)の内部バンクアドレス信号IBAiとから第(i+1)のバンクアクティブフラグ信号MDBATiを生成する第(i+1)のバンクアクティブフラグ信号生成回路1842−iと、プリチャージ信号IPREと第(i+1)の内部バンクアドレス信号IBAiとから第(i+1)のバンクプリチャージフラグ信号MDDATiを生成する第(i+1)のバンクプリチャージフラグ信号生成回路1844−iと、第(i+1)のバンクアクティブフラグ信号MDBATiと第(i+1)のバンクプリチャージフラグ信号MDDATiとから第(i+1)のバンクアクティブガード信号MCBAGiを生成する第(i+1)のバンクアクティブガード信号生成回路1846−iとから構成される。
詳述すると、第(i+1)のバンクアクティブフラグ信号生成回路1842−iは、Dフリップ・フロップDFF1と、NANDゲートとインバータとの組合せから成る論理積ゲートAND1と、から構成されている。Dフリップ・フロップDFF1において、そのデータ入力端子Dには第(i+1)の内部バンクアドレス信号IBAiが供給され、そのリセット入力端子Rにはリセット信号RSTが供給され、クロック入力端子にはアクティブコマンド信号IACTが供給されている。論理積ゲートAND1は、Dフリップ・フロップDFF1の出力端子Dから出力される出力信号とアクティブコマンド信号IACTとの論理積をとって、その論理積結果信号を第(i+1)のバンクアクティブフラグ信号MDBATiとして出力する。
上記第(i+1)のバンクアクティブフラグ信号生成回路1842−iと同様に、第(i+1)のバンクプリチャージフラグ信号生成回路1844−iも、Dフリップ・フロップDFF2と、NANDゲートとインバータとの組合せから成る論理積ゲートAND2と、から構成されている。Dフリップ・フロップDFF2において、そのデータ入力端子Dには第(i+1)の内部バンクアドレス信号IBAiが供給され、そのリセット入力端子Rにはリセット信号RSTが供給され、クロック入力端子Cにはプリチャージ信号IPREが供給されている。論理積ゲートAND2は、Dフリップ・フロップDFF2の出力端子Dから出力される出力信号とプリチャージ信号IPREとの論理積をとって、その論理積結果信号を第(i+1)のバンクプリチャージフラグ信号MDDATiとして出力する。
第(i+1)のバンクアクティブガード信号生成回路1846−iは、第1のインバータINV1と、第2のインバータINV2と、2個のNANDゲートから成るSRフリップ・フロップSRFF1と、2個のインバータが縦続接続されたバッファゲートBUF1とから構成される。第1のインバータINV1は、第(i+1)のバンクアクティブフラグ信号MDBATiを反転して、反転した第(i+1)のバンクアクティブフラグ信号を出力する。第2のインバータINV2は、第(i+1)のバンクプリチャージフラグ信号MDDATiを反転して、反転した第(i+1)のバンクプリチャージフラグ信号を出力する。SRフリップ・フロップSRFF1は、そのセット入力端子に反転した第(i+1)のバンクアクティブフラグ信号に受け、そのリセット入力端子に反転した第(i+1)のバンクプリチャージフラグ信号を受ける。バッファゲートBUF1は、SRフリップ・フロップSRFF1の出力信号を増幅して、その増幅した信号を第(i+1)のバンクアクティブガード信号MCBAGiとして出力する。
図5に示されるように、第(i+1)のバンクアクティブ信号発生回路224−iは、アクティブフラグ信号MDBADTと第(i+1)のバンクアクティブガード信号MCBAGiと第(i+1)の内部バンクアドレス信号IBAiとから第(i+1)のバンクアクティブフラグ信号MDBADTiを生成する第(i+1)のバンクアクティブフラグ信号生成回路2242−iと、プリチャージフラグ信号MDDADTと第(i+1)の内部バンクアドレス信号IBAiとから第(i+1)のバンクプリチャージフラグ信号MDDADTiを生成する第(i+1)のバンクプリチャージフラグ信号生成回路2244−iと、第(i+1)のバンクアクティブフラグ信号MDBADTiと第(i+1)のバンクプリチャージフラグ信号MDDADTiとから第(i+1)のバンクアクティブ信号MCBATiを生成する第(i+1)のバンクアクティブ信号生成回路2246−iとから構成される。
詳述すると、第(i+1)のバンクアクティブフラグ信号生成回路2242−iは、NORゲートとインバータとの組合せから成る論理和ゲートOR1と、Dフリップ・フロップDFF3と、NANDゲートとインバータとの組合せから成る論理積ゲートAND3と、から構成されている。論理和ゲートOR1は、リセット信号RSTと第(i+1)のバンクアクティブガード信号MCBAGiとの論理和をとって、論理和結果信号を出力する。Dフリップ・フロップDFF3において、そのデータ入力端子Dには第(i+1)の内部バンクアドレス信号IBAiが供給され、そのリセット入力端子Rには論理和結果信号が供給され、クロック入力端子にはアクティブフラグ信号MDBADTが供給されている。論理積ゲートAND3は、Dフリップ・フロップDFF3の出力端子Dから出力される出力信号とアクティブフラグ信号MDBADTとの論理積をとって、その論理積結果信号を第(i+1)のバンクアクティブフラグ信号MDBADTiとして出力する。
第(i+1)のバンクプリチャージフラグ信号生成回路2244−iは、Dフリップ・フロップDFF4と、NANDゲートとインバータとの組合せから成る論理積ゲートAND4と、から構成されている。Dフリップ・フロップDFF4において、そのデータ入力端子Dには第(i+1)の内部バンクアドレス信号IBAiが供給され、そのリセット入力端子Rにはリセット信号RSTが供給され、クロック入力端子Cにはプリチャージフラグ信号MDDADTが供給されている。論理積ゲートAND4は、Dフリップ・フロップDFF4の出力端子Dから出力される出力信号とプリチャージフラグ信号MDDADTとの論理積をとって、その論理積結果信号を第(i+1)のバンクプリチャージフラグ信号MDDADTiとして出力する。
第(i+1)のバンクアクティブ信号生成回路2246−iは、第1のインバータINV3と、第2のインバータINV4と、2個のNANDゲートから成るSRフリップ・フロップSRFF2と、2個のインバータが縦続接続されたバッファゲートBUF2とから構成される。第1のインバータINV3は、第(i+1)のバンクアクティブフラグ信号MDBADTiを反転して、反転した第(i+1)のバンクアクティブフラグ信号を出力する。第2のインバータINV4は、第(i+1)のバンクプリチャージフラグ信号MDDADTiを反転して、反転した第(i+1)のバンクプリチャージフラグ信号を出力する。SRフリップ・フロップSRFF2は、そのセット入力端子に反転した第(i+1)のバンクアクティブフラグ信号を受け、そのリセット入力端子に反転した第(i+1)のバンクプリチャージフラグ信号を受ける。バッファゲートBUF2は、SRフリップ・フロップSRFF2の出力信号を増幅して、その増幅した信号を第(i+1)のバンクアクティブ信号MCBATiとして出力する。
すなわち、本第1の実施形態による半導体装置(1)は、チップ選択情報(SID)およびバンクアドレス情報(BA)を含むアクセスコマンド(ACT)が共通に供給される複数のメモリチップ(200−0~200−3)を有する半導体装置であって、
複数のメモリチップ(200−0~200−3)の各々は、チップ選択情報(BA)が自身を選択していることに応答してバンクアドレス情報(BA)により指定されたメモリバンク(Bank0~Bank7)に対しデータリード/ライト動作を行う制御回路(220)を含み、
チップ選択情報(SID)により選択されたメモリチップを除く他のメモリチップにおける制御回路(220)は、選択されたメモリチップの指定されたメモリバンクに対するデータリード/ライトが完了していないうちに供給される新たなアクセスコマンドが他のメモリチップを選択するチップ選択情報(SID)を含んでいても、当該新たなアクセスコマンド中のバンクアドレス情報(BA)が指定されたメモリバンクのためのバンクアドレス情報と同一の場合は、当該新たなアクセスコマンドを無視する、ように構成される。
そして、他のメモリチップの各々の制御回路(220)は、選択されたメモリチップにおける指定されたメモリバンクのバンクステート情報(MCBAGi)を保持しており、そのバンクステート情報(MCBAGi)が、選択されたメモリチップにおける指定されたメモリバンクが活性状態であることを示している間は新たなアクセスコマンド(ACT)を無視する。
また、本第1の実施形態による半導体装置(1)は、複数のメモリチップ(200−0~200−3)にアクセスコマンド(ACT)を共通に出力するコントロールチップ(100)を更に備え、
コントロールチップ(100)は、アクセスコマンド(ACT)に応じてバンクステート情報(MCBAGi)を複数のメモリチップ(200−0~200−3)の各々の制御回路(220)に出力する制御信号発生回路(180)を有する。
制御信号発生回路(180)は、指定されたメモリバンクのバンクアドレス情報(BA)を含むプリチャージコマンド(IPRE)に応じてバンクステート情報(MCBAGi)を解除する。
図6は、図1に示した半導体装置1の動作波形図である。
第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3の全ての第1のメモリバンクBank0が非選択状態であるときに、外部から第1のメモリバンクBank0を指定するバンクアドレス信号(バンクアドレス情報)BA、第1のメモリチップ(CC0)200−0を指定するチップアドレス信号(チップ選択情報)SID、を含むアクセスコマンドACTが入力されたとする。
この場合、半導体チップ(IF)100は、アクセスコマンドACTに応じてアクティブコマンド信号IACTを活性化して、第1乃至第4のメモリチップ(CC0~CC3)200−0~200−3に共通に供給する。また、第1のメモリチップ(CC0)200−0内のチップアドレス比較回路210は、チップアドレス信号(チップ選択情報)SIDが自身のチップ情報と一致していること及びアクティブコマンド信号IACTに応じてアクティブフラグ信号MDBADTを活性化し、第1のメモリチップ(CC0)200−0内におけるバンク選択制御回路220のバンクアクティブ信号発生回路224−0は、アクティブフラグ信号MDBADT及びバンクアドレス信号に応じて第1のバンクアクティブフラグ信号MDBADT0及び第1のバンクアクティブ信号MCBAT0を活性化して、第1のメモリバンクBank0にアクセスする。ここで、当該アクセスコマンドACTにはワード線を指定するロウアドレス信号が含まれているため、アクセスされた第1のメモリチップ(CC0)200−0内の第1のメモリバンクBank0内においてロウアドレス信号に応じてワード線が活性化される(図示せず)。
一方、バンクアクティブ制御回路180は、当該アクセスコマンドACTに応じて、第1のバンクアクティブガード信号MCBAG0を活性化し、その第1のバンクアクティブガード信号MCBAG0を各メモリチップのバンク選択制御回路220に出力する。ここで、第1のバンクアクティブガード信号MCBAG0は、第1のバンクアクティブ信号MCBAT0が活性化した後に活性化されるようにタイミング制御するのが良い。
次に、第1のメモリチップ(CC0)200−0の第1のメモリバンクBank0が選択状態であって、第1のメモリチップ(CC0)200−0の第1のメモリバンクBank0に対するデータリード/ライトが完了していないうちに、外部から第1のメモリバンクBank0を指定するバンクアドレス信号(バンクアドレス情報)BA、第3のメモリチップ(CC2)200−2を指定するチップアドレス信号(チップ選択情報)SID、を含む新たなアクセスコマンドACTが入力される。
この場合、半導体チップ(IF)100内で内部アクティブコマンド信号IACTが活性化されるが、第1のバンクアクティブガード信号MABAG0が活性状態であるため、第3のメモリチップ(CC2)200−2の第1のバンクアクティブ信号MCBAT0が活性化することがなく、第3のメモリチップ(CC2)200−2の第1のメモリバンクBank0の非活性状態が維持される。
第1のバンクアクティブガード信号MCBAG0は、外部から入力されるプリチャージコマンドIPREによって非活性化される。また、アクセスコマンドに応じて活性化された第1のメモリチップ(CC0)200−0内の第1のメモリバンクBank0内のワード線はプリチャージコマンドに応じて非活性化される。
図示していないが、プリチャージコマンドIPREの前に、第1のメモリバンクBank0を指定するリード又はライトコマンドが入力されても良い。リード及びライトコマンドの入力時は、チップアドレス信号(チップ選択情報)SIDが含まれていないが、アクセスコマンドACT時にすでに活性化されているメモリチップにアクセスすることになる。
本発明の第1の実施形態による半導体装置1によれば、アクセスコマンドACTを共通に受ける複数のメモリチップ200−0~200−3を備える半導体装置1において、選択されたメモリチップ200−0の指定されたメモリバンクBank0に対するデータリード/ライトが完了していないうちに供給される新たなアクセスコマンドACTが他のメモリチップ200−2を選択するチップ選択情報SIDを含んでいても、当該新たなアクセスコマンドACT中のバンクアドレス情報BAが指定されたメモリバンクBank0のためのバンクアドレス情報BAと同一の場合は、当該新たなアクセスコマンドACTを無視する制御回路220を備えることによって、同一メモリバンクBank0で複数のワード線WLが活性状態となるマルチワード状態を防ぐことができる。
[第2の実施形態]
図7は、本発明の第2の実施形態に係る半導体装置1Aを示すブロック図である。
上記第1の実施形態との違いは、各々のメモリチップの内部にバンクアクティブガード信号発生回路を設けたことにある。
図1と同様の機能を有するものには、同一の参照符号を付し、以下では、説明の簡略化のために、相違点についてのみ説明する。
半導体装置1Aは、半導体チップ(IF)100Aと、第1乃至第4のメモリチップ(CC0~CC3)200A−0~200A−3とを有する。
図1に示す第1の実施形態に係る半導体装置1では、半導体チップ(コントロールチップ)(IF)100がバンクアクティブ制御回路180を備えている。
これに対して、図7に示す第2の実施形態に係る半導体装置1Aでは、半導体チップ(コントロールチップ)(IF)100Aがバンクアクティブ制御回路180を備えていない。
そして、第1乃至第4のメモリチップ(CC0~CC3)200A−0~200A−3の各々において、チップアドレス比較回路210Aは、コマンド検知回路212を備えている。また、第2の実施形態に係る半導体装置1Aのバンク選択回路220Aは、第1の実施形態に係る半導体装置のバンク選択回路220とは後述するように相違している。
図8は、チップアドレス比較回路210A内に設けられたコマンド検知回路212を示す回路図である。
制御信号ROWHITBは、チップアドレス信号(チップ選択情報)SIDが、各メモリチップが保持するチップ情報と一致したときに活性化される信号である。コマンド検知回路212は、制御信号ROWHITBが活性化されてアクティブコマンド信号IACTが活性化されたときに、主アクティブフラグ信号MDBADTを活性化する。また、コマンド検知回路212は、制御信号ROWHITBが非活性状態であってアクティブコマンド信号IACTが活性化されたときに、補助アクティブフラグ信号MDBANTを活性化する。つまり非選択のメモリチップでは、アクティブコマンド信号IACTが活性化されると、補助アクティブフラグ信号MDBANTが活性化されることになる。
詳述すると、コマンド検知回路212は、第1のインバータINV5と、第2のインバータINV6と、第1のクロックドインバータCLKINV1と、第2のクロックドインバータCLKINV2と、第3のインバータINV7と、NANDゲートとインバータとの組合せから成る第1の論理積ゲートAND5と、NANDゲートとインバータとの組合せから成る第2の論理積ゲートAND6とから成る。
第1のインバータINV5は、アクティブコマンド信号IACTを反転して、反転したアクティブコマンド信号を出力する。第2のインバータINV6は、その反転したアクティブコマンド信号を再び反転して、再生したアクティブコマンド信号を出力する。第1のクロックドインバータCLKINV1は、制御信号ROWHITBを反転して、反転した制御信号を出力する。第3のインバータINV7は、この反転した制御信号を再び反転して、再生した制御信号を出力する。第2のクロックドインバータCLKINV2は、この再生した制御信号を反転して、反転した制御信号を出力する。第1の論理積ゲートAND5は、反転した制御信号とアクティブコマンド信号IACTとの論理積をとって、その論理積結果信号を主アクティブフラグ信号MDBADTとして出力する。第2の論理積ゲートAND6は、再生した制御信号とアクティブコマンド信号IACTとの論理積をとって、その論理積結果信号を補助アクティブフラグ信号MDBANTとして出力する。
図9はバンク選択制御回路220Aを示すブロック図である。
バンク選択制御回路220Aは、デコーダ回路222と第1乃至第8のバンクアクティブ信号発生回路224−0~224−7とに加えて、さらに第1乃至第8のバンクアクティブガード信号発生回路226−0~226−7を備えている。
第1乃至第8のバンクアクティブガード信号発生回路226−0~226−7は、補助アクティブフラグ信号MDBANTが活性状態であれば、対応する第1乃至第8の内部バンクアドレス信号IBA0~IBA7に応じて、対応する第1乃至第8のバンクアクティブガード信号MCBAG0~MCBAG7を活性化する。
図10は第(i+1)のバンクアクティブガード信号発生回路226−iを示す回路図である。
第(i+1)のバンクアクティブガード信号発生回路226−iは、補助アクティブフラグ信号MDBANTに応答して、第(i+1)の内部バンクアドレス信号IBAiをラッチする第(i+1)のデータラッチ回路2262−iと、この第(i+1)のデータラッチ回路2262−iでラッチされた信号と第(i+1)のバンクプリチャージフラグ信号MDDADTiとから第(i+1)のバンクアクティブガード信号MCBAGiを生成する第(i+1)のバンクアクティブガード信号生成回路2266−iとから構成されている。
詳述すると、第(i+1)のバンクアクティブガード信号生成回路2266−iは、インバータINV8と、2個のNANDゲートから成るSRフリップ・フロップSRFF3と、2個のインバータが縦続接続されたバッファゲートBUF3とから構成される。インバータINV8は、第(i+1)のバンクプリチャージフラグ信号MDDADTiを反転して、反転した第(i+1)のバンクプリチャージフラグ信号を出力する。SRフリップ・フロップSRFF3は、そのセット入力端子に第(i+1)のデータラッチ回路2262−iでラッチされた信号を受け、そのリセット入力端子に反転した第(i+1)のバンクプリチャージフラグ信号を受ける。バッファゲートBUF3は、SRフリップ・フロップの出力信号を増幅して、その増幅した信号を第(i+1)のバンクアクティブガード信号MCBAGiとして出力する。
尚、第(i+1)のバンクアクティブ信号発生回路224−iは、図5に示したものと同様であるので、その図示と説明を省略する。
図11及び図12は、データラッチ回路2262−iの回路図を示す。
図11は、リセット付きデータラッチ回路2262−iの一例を示す回路図である。図示のリセット付きデータラッチ回路2262−iは、データ信号が入力されるデータ入力端子Dと、クロック信号が入力されるクロック入力端子Cと、リセット信号が入力されるリセット入力端子Rと、出力信号を出力する出力端子Qとを持つ。
図示のリセット付きデータラッチ回路2262−iは、第1のインバータINV9と、第2のインバータINV10と、第1のクロックドインバータCLKINV3と、第2のクロックドインバータCLKINV4と、NORゲートNOR1とから構成されている。
第1のインバータINV9は、クロック入力端子Cに入力されたクロック信号を反転して、反転したクロック信号を出力する。第2のインバータINV10は、この反転したクロック信号を再び反転して、再生したクロック信号を出力する。第1のクロックドインバータCLKINV3は、データ入力端子に入力されたデータ信号を反転して、反転したデータ信号を出力する。NORゲートNOR1は、反転したデータ信号とリセット入力端子Rに入力されたリセット信号とのNORをとり、そのNOR結果信号を出力端子Qから出力信号として出力する。第2のクロックドインバータCLKINV4は、このNOR結果信号(出力信号)を反転して、反転した出力信号を出力する。
図12はデータラッチ回路2262−iの一例を示す回路図である。図示のデータラッチ回路2262−iは、データ信号が入力されるデータ入力端子Dと、クロック信号が入力されるクロック入力端子と、出力信号を出力する出力端子Qとを持つ。
図示のデータラッチ回路2262−iは、第1のインバータINV11と、第2のインバータINV12と、第1のクロックドインバータCLKINV5と、第2のクロックドインバータCLKINV6と、第3のインバータINV13と、NANDゲートNAND1とから構成されている。
第1のインバータINV11は、クロック入力端子Cに入力されたクロック信号を反転して、反転したクロック信号を出力する。第2のインバータINV12は、この反転したクロック信号を再び反転して、再生したクロック信号を出力する。第1のクロックドインバータCLKINV5は、データ入力端子Dに入力されたデータ信号を反転して、反転したデータ信号を出力する。第3のインバータINV13は、反転したデータ信号を再び反転して、再生したデータ信号を出力する。第2のクロックドインバータCLKINV6は、この再生したデータ信号を反転して、反転したデータ信号を出力する。NANDゲートNAND1は、反転したデータ信号と再生したクロック信号とのNANDをとり、そのNAND結果信号を出力端子Qから出力信号として出力する。
すなわち、本第2の実施形態による半導体装置(1A)は、チップ選択情報(SID)およびバンクアドレス情報(BA)を含むアクセスコマンド(ACT)が共通に供給される複数のメモリチップ(200A−0~200A−3)を有する半導体装置であって、
複数のメモリチップ(200A−0~200A−3)の各々は、チップ選択情報(SID)が自身を選択していることに応答してバンクアドレス情報(BA)により指定されたメモリバンクに対しデータリード/ライト動作を行う制御回路(220A)を含み、
チップ選択情報(SID)により選択されたメモリチップを除く他のメモリチップにおける制御回路(220A)は、選択されたメモリチップの指定されたメモリバンクに対するデータリード/ライトが完了していないうちに供給される新たなアクセスコマンドが他のメモリチップを選択するチップ選択情報を含んでいても、当該新たなアクセスコマンド中のバンクアドレス情報が指定されたメモリバンクのためのバンクアドレス情報と同一の場合は、当該新たなアクセスコマンドを無視する、ように構成される。
他のメモリチップの各々の制御回路(220A)は、選択されたメモリチップにおける指定されたメモリバンクのバンクステート情報(MCBAGi)を保持しており、このバンクステート情報(MCBAGi)が、選択されたメモリチップにおける指定されたメモリバンクが活性状態であることを示している間は新たなアクセスコマンドを無視する。
そして、複数のメモリチップ(200A−0~200A−3)の各々は、自身のチップ情報を保持し、アクセスコマンドに含まれるチップ選択情報(SID)が自身のチップ情報と一致したときにチップ選択制御信号(MDBADT)を活性化するチップアドレス比較回路(210A)を更に有し、
選択されたメモリチップの制御回路(220A)は、活性化されたチップ選択制御信号(MDBADT)に応じて指定されたメモリバンク(Bank0~Bank7)にアクセスし、
他のメモリチップの各々の制御回路(220A)は、非活性状態のチップ選択制御信号(MDBANT)に応じてバンクステート情報(MCBAGi)を出力する制御信号発生回路(226−0~226−7)を含む。
制御信号発生回路(226−0~226−7)は、指定されたメモリバンクのバンクアドレス情報(BA)を含むプリチャージコマンド(MDDADTi)に応じてバンクステート情報(MCBAGi)を解除する。
図13は図7に示した半導体装置1Aの動作波形図である。
第1乃至第4のメモリチップ(CC0~CC3)200A−0~200A−3の全ての第1のメモリバンクBank0が非選択状態であるときに、外部から第1のメモリバンクBank0を指定するバンクアドレス信号(バンクアドレス情報)BA、第1のメモリチップ(CC0)200A−0を指定するチップアドレス信号(チップ選択情報)SID、を含むアクセスコマンドACTが入力されたとする。
この場合、半導体チップ(IF)100AはアクセスコマンドACTに応じてアクティブコマンド信号IACTを活性化して、第1乃至第4のメモリチップ(CC0~CC3)200A−0~200A−3に共通に供給する。
また、第1のメモリチップ(CC0)200A−0内のチップアドレス比較回路210Aは、チップアドレス信号(チップ選択情報)SIDが自身のチップ情報と一致していること及びアクティブコマンド信号IACTに応じて主アクティブフラグ信号MDBADTを活性化し、それに応じて第1のメモリチップ(CC0)200−0内におけるバンク選択制御回路220Aのバンクアクティブ信号発生回路224−0が、第1のバンクアクティブ信号MCBAT0を活性化して、第1のメモリバンクBank0にアクセスする。
一方、他のメモリチップ(CC1~CC3)200A−1~200A−3内のチップアドレス比較回路210Aは、チップアドレス信号(チップ選択情報)SIDが自身のチップ情報と一致していないこと及びアクティブコマンド信号IACTに応じて補助アクティブフラグ信号MDBANTを活性化し、それに応じてバンクアクティブ制御回路180は、当該アクセスコマンドACTに応じて、第1のバンクアクティブガード信号MCBAG0を活性化し、それに応じて他のメモリチップ(CC1~CC3)200A−1~200A−3内におけるバンク選択制御回路220Aのバンクアクティブガード信号発生回路226−0が、第1のバンクアクティブガード信号MCBAG0を活性化する。
次に、第1のメモリチップ(CC0)200−0の第1のメモリバンクBank0が選択状態であって、第1のメモリチップ(CC0)200−0の第1のメモリバンクBank0に対するデータリード/ライトが完了していないうちに、外部から第1のメモリバンクBank0を指定するバンクアドレス信号(バンクアドレス情報)BA、第3のメモリチップ(CC2)200−2を指定するチップアドレス信号(チップ選択情報)SID、を含む新たなアクセスコマンドACTが入力される。
この場合、選択された第3のメモリチップ(CC2)200−2内において第1のバンクアクティブガード信号MCBAG0が活性化されているため、新たなアクセスコマンドACTに応じて第3のメモリチップ(CC2)200−2内の第1のメモリバンクBank0がアクセスされることはない。一方、第1のメモリバンクBank0が選択状態の第1のメモリチップ(CC0)200−0は、新たなアクセスコマンドACTに応じて補助アクティブフラグ信号MDBANTが活性化されるため、第1のメモリチップ(CC0)200−0内においても第1のバンクアクティブガード信号MCBAG0が活性化される。
第1のバンクアクティブガード信号MCBAG0は、外部から入力されるプリチャージコマンドIPREによって非活性化される。
半導体装置1Bの内部構成は、図1に示した半導体装置1、又は図7に示した半導体装置1Aと同様である。
図示の半導体装置1Bは、パッケージ基板400を有する。パッケージ基板400の主面上に半導体チップIFが搭載されている。この半導体チップIF上に、第1乃至第4のメモリチップCC0~CC3が積層されている。半導体チップIFおよび第1乃至第4のメモリチップCC0~CC3を、貫通電極TSVが貫通している。半導体チップIFおよび第1乃至第4のメモリチップCC0~CC3は、封止樹脂500で覆われている。半導体チップIFの裏面には複数のボール600が設けられている。
半導体装置1Cの内部構成は、図1に示した半導体装置1、又は図7に示した半導体装置1Aと同様である。
図示の半導体装置1Cは、貫通電極TSVの設け方が相違する点を除いて、図14に示した半導体装置1Bと同様の構成を有する。したがって、以下では相違点についてのみ説明する。
図14に示した半導体装置1Bでは、全てのメモリチップCC0~CC3に貫通電極TSVを設けている。
これに対して、図15に示した半導体装置1Cでは、他のチップに信号を伝送する必要のない一番上に積層された第4のメモリチップCC3には貫通電極TSVが設けられていない。
以上、実施形態(実施例)を参照して本願発明を説明したが、本願発明は上記実施形態(及び実施例)に限定されるものではない。本願発明の構成や詳細には、本願発明のスコープ内で当業者が理解し得る様々な変更をすることができる。
100(IF) 半導体チップ(コントロールチップ)
100A(IF) 半導体チップ(コントロールチップ)
110 アドレス入力回路
120、130 ラッチ回路
140 コマンドデコーダ
150 コマンド入力回路
160 内部クロック発生回路
170 データ入出力回路
180 バンクアクティブ制御回路
200−0~200−3(CC0~CC3) メモリチップ
200A−0~200A−3(CC0~CC3) メモリチップ
210、210−A チップアドレス比較回路
212 コマンド検知回路
220、220A バンク選択制御回路
230 メモリセルアレイ
240 ロウデコーダ
250 カラムデコーダ
260 センスアンプ列
270−0~270−7 ロウ系制御回路
280 カラム系制御回路
290 データアンプ回路
300(TSV) 貫通電極
400 パッケージ基板
500 封止樹脂
600 ボール
MC メモリセル
WL ワード線
BL ビット線
SA センスアンプ
この出願は、2012年8月22日に出願された、日本特許出願第2012−183070号を基礎とする優先権を主張し、その開示の全てをここに取り込む。
Claims (8)
- チップ選択情報およびバンクアドレス情報を含むアクセスコマンドが共通に供給される複数のメモリチップを有する半導体装置であって、
前記複数のメモリチップの各々は、前記チップ選択情報が自身を選択していることに応答して前記バンクアドレス情報により指定されたメモリバンクに対しデータリード/ライト動作を行う制御回路を含み、
前記チップ選択情報により選択されたメモリチップを除く他のメモリチップにおける前記制御回路は、前記選択されたメモリチップの前記指定されたメモリバンクに対するデータリード/ライトが完了していないうちに供給される新たなアクセスコマンドが前記他のメモリチップを選択するチップ選択情報を含んでいても、当該新たなアクセスコマンド中のバンクアドレス情報が前記指定されたメモリバンクのためのバンクアドレス情報と同一の場合は、当該新たなアクセスコマンドを無視する、
半導体装置。 - 前記他のメモリチップの各々の前記制御回路は、前記選択されたメモリチップにおける前記指定されたメモリバンクのバンクステート情報を保持しており、前記バンクステート情報が、前記選択されたメモリチップにおける前記指定されたメモリバンクが活性状態であることを示している間は前記新たなアクセスコマンドを無視する請求項1に記載の半導体装置。
- 前記半導体装置は、前記複数のメモリチップに前記アクセスコマンドを共通に出力するコントロールチップを更に備え、
前記コントロールチップは、前記アクセスコマンドに応じて前記バンクステート情報を前記複数のメモリチップの各々の前記制御回路に出力する制御信号発生回路を有する請求項2に記載の半導体装置。 - 前記複数のメモリチップの各々は、自身のチップ情報を保持し、前記アクセスコマンドに含まれるチップ選択情報が前記自身のチップ情報と一致したときにチップ選択制御信号を活性化するチップアドレス比較回路を更に有し、
前記選択されたメモリチップの前記制御回路は、活性化された前記チップ選択制御信号に応じて前記指定されたメモリバンクにアクセスし、
前記他のメモリチップの各々の前記制御回路は、非活性状態の前記チップ選択制御信号に応じて前記バンクステート情報を出力する制御信号発生回路を含む請求項2に記載の半導体装置。 - 前記複数のメモリチップの各々は複数の貫通電極を有し、前記複数のメモリチップは互いに積層されて前記複数の貫通電極を介して前記アクセスコマンドが共通に供給される請求項1又は2又は4に記載の半導体装置。
- 前記コントロールチップは複数の第1の貫通電極を有し、前記複数のメモリチップの各々は前記複数の第1の貫通電極に其々対応する複数の第2の貫通電極を有し、前記コントロールチップ及び前記複数のメモリチップは互いに積層され、前記アクセスコマンドは前記コントロールチップの前記複数の第1の貫通電極から前記複数のメモリチップの各々の前記複数の第2の貫通電極に其々伝送される請求項3に記載の半導体装置。
- 前記制御信号発生回路は、前記指定されたメモリバンクの前記バンクアドレス情報を含むプリチャージコマンドに応じて前記バンクステート情報を解除する請求項2乃至4のいずれか1項に記載の半導体装置。
- チップ選択情報及びバンクアドレス情報を含むアクセスコマンドが共通に供給され、互いに積層された第1及び第2のメモリチップを備える半導体装置であって、
前記第1及び第2のメモリチップの各々は、所定のバンクアドレス情報によって指定され、複数のワード線を含む所定のメモリバンクを有し、
前記第1のメモリチップは、前記第1のメモリチップを選択するチップ情報及び前記所定のバンクアドレス情報を含み、前記第2のメモリチップの前記所定のメモリバンクにおける前記複数のワード線のいずれもが非活性状態である時に供給される第1のアクセスコマンドに応じて、前記所定のメモリバンク内における前記複数のワード線のうち選択されたワード線を活性化する制御回路を含み、
前記第2のメモリチップは、前記第2のメモリチップを選択するチップ情報及び前記所定のバンクアドレス情報を含み、前記第1のメモリチップの前記所定のメモリバンク内における前記選択されたワード線の活性状態が維持されている間に供給される第2のアクセスコマンドを受けても、前記所定のメモリバンク内における前記複数のワード線の非活性状態を維持する他の制御回路を含む、半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/422,333 US20150243347A1 (en) | 2012-08-22 | 2013-08-20 | Semiconductor device preventing multiword state |
KR20157007220A KR20150046245A (ko) | 2012-08-22 | 2013-08-20 | 멀티워드 상태를 방지하는 반도체 장치 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012-183070 | 2012-08-22 | ||
JP2012183070 | 2012-08-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014030758A1 true WO2014030758A1 (ja) | 2014-02-27 |
Family
ID=50150060
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/072636 WO2014030758A1 (ja) | 2012-08-22 | 2013-08-20 | マルチワード状態を防ぐ半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20150243347A1 (ja) |
KR (1) | KR20150046245A (ja) |
WO (1) | WO2014030758A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20170000684A (ko) * | 2015-06-24 | 2017-01-03 | 에스케이하이닉스 주식회사 | 반도체 장치 |
KR102506790B1 (ko) * | 2016-04-01 | 2023-03-08 | 에스케이하이닉스 주식회사 | 반도체 장치 및 이를 포함하는 시스템 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011081888A (ja) * | 2009-10-09 | 2011-04-21 | Elpida Memory Inc | 半導体記憶装置及びこれを備える情報処理システム |
JP2012146377A (ja) * | 2011-01-14 | 2012-08-02 | Elpida Memory Inc | 半導体装置 |
JP2012155814A (ja) * | 2011-01-28 | 2012-08-16 | Elpida Memory Inc | 半導体装置及びこれを備える情報処理システム |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4309368B2 (ja) * | 2005-03-30 | 2009-08-05 | エルピーダメモリ株式会社 | 半導体記憶装置 |
JP2011123955A (ja) * | 2009-12-11 | 2011-06-23 | Elpida Memory Inc | 半導体システム |
JP5710992B2 (ja) * | 2011-01-28 | 2015-04-30 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置 |
JP2012216652A (ja) * | 2011-03-31 | 2012-11-08 | Elpida Memory Inc | 半導体装置 |
-
2013
- 2013-08-20 US US14/422,333 patent/US20150243347A1/en not_active Abandoned
- 2013-08-20 KR KR20157007220A patent/KR20150046245A/ko not_active Application Discontinuation
- 2013-08-20 WO PCT/JP2013/072636 patent/WO2014030758A1/ja active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011081888A (ja) * | 2009-10-09 | 2011-04-21 | Elpida Memory Inc | 半導体記憶装置及びこれを備える情報処理システム |
JP2012146377A (ja) * | 2011-01-14 | 2012-08-02 | Elpida Memory Inc | 半導体装置 |
JP2012155814A (ja) * | 2011-01-28 | 2012-08-16 | Elpida Memory Inc | 半導体装置及びこれを備える情報処理システム |
Also Published As
Publication number | Publication date |
---|---|
US20150243347A1 (en) | 2015-08-27 |
KR20150046245A (ko) | 2015-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11681579B2 (en) | Semiconductor memory devices and memory systems including the same | |
US9761298B2 (en) | Method, apparatus and system for responding to a row hammer event | |
US10248340B2 (en) | Semiconductor apparatus, memory module and operation method thereof | |
KR102593379B1 (ko) | 메모리 패키지, 그것을 포함하는 메모리 모듈, 및 그것의 동작 방법 | |
TWI767072B (zh) | 半導體裝置 | |
US8854910B2 (en) | Semiconductor memory device and refresh method thereof | |
US9275711B2 (en) | Command processing circuit, memory device and memory system including the same | |
JP2017182854A (ja) | 半導体装置 | |
US10109344B2 (en) | Semiconductor memory devices with banks with different numbers of memory cells coupled to their bit-lines and memory systems including the same | |
TW201411642A (zh) | 記憶體控制器、記憶體系統及將資料寫入至記憶體裝置的方法 | |
KR20120132287A (ko) | 반도체 메모리 장치, 반도체 메모리 패키지 및 반도체 메모리 장치의 집적도 증대 방법 | |
TWI727896B (zh) | 用於在記憶體模組中累積並且儲存字線之各自的存取次數的方法以及設備 | |
US11030128B2 (en) | Multi-ported nonvolatile memory device with bank allocation and related systems and methods | |
USRE46474E1 (en) | Multiple write during simultaneous memory access of a multi-port memory device | |
US20230185460A1 (en) | Semiconductor memory device and methods of operation | |
US9196350B2 (en) | Active control device, semiconductor device and system including the same | |
KR20220121406A (ko) | 메모리 장치 및 그 동작방법 | |
KR102633091B1 (ko) | 메모리 셀의 에러 확인 기능을 갖는 메모리 장치 및 이를 포함하는 메모리 모듈 | |
US11670354B2 (en) | Memory device for reducing row hammer disturbance and a method of refreshing the same | |
US11551775B2 (en) | Semiconductor memory devices and memory systems including the same | |
WO2014030758A1 (ja) | マルチワード状態を防ぐ半導体装置 | |
US20240112719A1 (en) | Memory devices, memory systems having the same and operating methods thereof | |
US12080332B2 (en) | Memory device, a memory system having the same and an operating method thereof in which a row address is not separated depending on pages in a byte mode operation | |
JP2005196952A (ja) | ダイナミック半導体記憶装置及びこの装置の節電モード動作方法 | |
KR102458340B1 (ko) | 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13831503 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14422333 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
ENP | Entry into the national phase |
Ref document number: 20157007220 Country of ref document: KR Kind code of ref document: A |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13831503 Country of ref document: EP Kind code of ref document: A1 |