WO2014012300A1 - Soi mos器件的建模方法 - Google Patents

Soi mos器件的建模方法 Download PDF

Info

Publication number
WO2014012300A1
WO2014012300A1 PCT/CN2012/081781 CN2012081781W WO2014012300A1 WO 2014012300 A1 WO2014012300 A1 WO 2014012300A1 CN 2012081781 W CN2012081781 W CN 2012081781W WO 2014012300 A1 WO2014012300 A1 WO 2014012300A1
Authority
WO
WIPO (PCT)
Prior art keywords
model
junction
source
mos device
drain
Prior art date
Application number
PCT/CN2012/081781
Other languages
English (en)
French (fr)
Inventor
卜建辉
毕津顺
罗家俊
韩郑生
Original Assignee
中国科学院微电子研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 中国科学院微电子研究所 filed Critical 中国科学院微电子研究所
Priority to US14/415,275 priority Critical patent/US9626467B2/en
Publication of WO2014012300A1 publication Critical patent/WO2014012300A1/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • G06F30/367Design verification, e.g. using simulation, simulation program with integrated circuit emphasis [SPICE], direct methods or relaxation methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41758Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Definitions

  • the present invention relates to the field of device parameter modeling, and more particularly to a method for modeling a SOI MOS device with less source/drain implantation. Background technique
  • the device targeted by BSIMSOI is a device in which the source and drain are injected to the bottom.
  • the MOSFET will adopt a device structure in which the source and drain are not implanted, in this case.
  • the bottom side capacitor of the source body and the bottom surface of the body of the drain body are increased.
  • the original BSIM SOI model cannot consider the influence of this factor. Summary of the invention
  • the present invention provides an SOI MOS that does not inject the source/drain into the bottom, when the source-drain implant is not in the end, the source junction bottom capacitance and the drain junction bottom capacitance have an effect on device performance.
  • a method of device modeling comprising: a) Establish a primary MOS device model of the SOI MOS device including the analog source and drain implants, and a source PN junction bottom capacitance model of the source PN junction bottom capacitance and a leakage body PN junction bottom capacitance model of the simulated drain PN junction bottom capacitance Overall model
  • FIG. 1 is a flow chart showing a method of modeling a SOI MOS device in which source and drain implantation are not performed in accordance with the present invention
  • FIG. 2 is a schematic cross-sectional view of an exemplary SOI MOS device with less source-drain implants;
  • FIG. 3 is a schematic circuit diagram of an overall model of an SOI MOS device with analog source-drain implants in the end. detailed description
  • FIGS. 1 to 3 is a flow chart of a method of modeling a SOI MOS device in which source and sink implants are not completed in accordance with the present invention.
  • step S101 a primary MOS device model of the SOI MOS device including the analog source and drain implants and a source PN junction bottom capacitance model of the analog source PN junction bottom surface capacitance and a simulated drain body PN junction bottom surface capacitance are established.
  • the SOI MOS device is typically formed in an SOI substrate that typically includes an SOI layer 204, a buried oxide layer 205, and a bulk silicon substrate 206.
  • the SOI device typically includes a gate 201, a source 202, and a drain 203. As shown in the figure, since the source-drain implant is not in the end, part of the SOI layer under the source and drain regions still maintains the original doping type, thereby forming the source PN junction bottom capacitance 207 and the drain PN junction bottom capacitance 208.
  • the current PN junction bottom capacitance is not considered in the current BSIMSOI model, but only the source PN junction side capacitance 209 and the leakage body PN junction side capacitance 210 are considered.
  • a primary MOS device model ie, a BSIMSOI model
  • a primary MOS device model ie, a BSIMSOI model
  • the overall model (sub-circuit model) of the capacitance model of the PN junction bottom surface of the leakage body of the PN junction of the leakage body is simulated to simulate the SOI MOS device in which the source and drain are not implanted.
  • SPICE code can be used to define a sub-circuit model (ie, the overall model, which is roughly as shown in Figure 3): where ml, dl, and d2 are device names. Nmos, pwell is the name of the device model.
  • the BSIMSOI model includes the source PN junction side capacitance and the drain body PN junction side capacitance, it is necessary to set the PN junction side capacitances in the diodes dl and d2 to zero. For example, this can be done by setting the unit length side junction capacitance parameter cjsw to zero in dl and d2.
  • another subcircuit model ie, the overall model
  • SPICE code
  • the perimeter pj of the PN junction is set to 0, and the parameter cjsw is set to 0 without being set to 0.
  • the PN junction side capacitance is repeatedly defined in the primary MOS device ml and the source PN junction dl and the drain PN junction d2.
  • step S102 parameter extraction is performed on the primary MOS device model and the source PN junction bottom surface capacitance model and the leakage body PN junction bottom capacitance model in the overall model, respectively.
  • This process can be implemented by commercial software such as MBP (Model Builder Programmer) of Agilent.
  • MBP Model Builder Programmer
  • the SOI process can be injected for a specific source and drain, and the parameters of the primary MOS device model nmos and the PN junction bottom capacitance model pwell can be extracted separately. Therefore, it is possible to accurately model the SOI MOS device in which the source and drain are not implanted in the process.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Evolutionary Computation (AREA)
  • General Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明提供了一种SOI MOS器件的建模方法,其中该SOI MOS器件为源漏注入不到底的SOI MOS器件,该方法包括:a)建立包含模拟源漏注入到底的SOI MOS器件的初级MOS器件模型以及模拟源体PN结底面电容的源体PN结底面电容模型和模拟漏体PN结底面电容的漏体PN结底面电容模型的总体模型;b)对总体模型中的初级MOS器件模型和源体PN结底面电容模型和漏体PN结底面电容模型分别进行参数提取。本发明提供的建模方法考虑源漏注入不到底的SOI MOS器件中源体结底面电容以及漏体结底面电容对于器件性能的影响,提高了模型的精确度,能够有效的运用于对器件的仿真设计。

Description

SOI MOS器件的建模方法
[0001]本申请要求了 2012年 7月 17日提交的、 申请号为 201210248270.5、 发明名称为" SOI MOS器件的建模方法"的中国专利申请的优先权,其全部内 容通过引用结合在本申请中。 技术领域
[0002]本发明涉及器件提参建模领域, 特别涉及一种对源漏注入不到底的 SOI MOS器件建模的方法。 背景技术
[0003]随着集成电路技术的发展和越来越广泛的应用, 集成电路设计时必须 考虑其高可靠性、 高性能、 低成本的要求, 人们对 IC CAD软件统计容差分 析、 优化设计、 成品率、 成本分析及可靠性预测的功能和精度要求也越来越 高。 而在 IC CAD软件中, MOSFET的器件模型是将 IC设计和 IC产品功能 与性能联系起来的关键纽带。 伴随着集成器件尺寸越来越小, 集成规模越来 越大, 集成电路工序越来越复杂, 对器件模型的精度要求也越来越高。 当今 一个精确的 MOSFET模型无疑已成为 IC CAD设计者首要解决的问题, 一 直也是国际上研究的重点和热点。 目前业界主流的 MOSFET 器件模型为 BSIM模型, 所对应的 SOI MOSFET器件模型为 BSIMSOI模型。
[0004] BSIMSOI所针对的器件为源漏注入到底的器件, 在实际电路设计 时, 为了方便从沟道长度方向上进行体引出, MOSFET会采用源漏注入不 到底的器件结构, 在此种情况下会增加源体结底面电容以及漏体结底面电 容, 原有的 BSIM SOI模型无法考虑此因素的影响。 发明内容
[0005]针对之前建立的模型无法考虑到源漏注入不到底时, 源体结底面电容 以及漏体结底面电容对于器件性能的影响, 本发明提供了一种对源漏注入不 到底的 SOI MOS器件建模的方法, 该方法包括: a) 建立包含模拟源漏注入到底的 SOI MOS器件的初级 MOS器件模型以及 模拟源体 PN结底面电容的源体 PN结底面电容模型和模拟漏体 PN结底面 电容的漏体 PN结底面电容模型的总体模型;
b) 对总体模型中的初级 MOS 器件模型和源体 PN结底面电容模型和漏体 PN结底面电容模型分别进行参数提取。
[0006]根据本发明提供的建模方法, 考虑源体结底面电容以及漏体结底面电 容对于源漏注入不到底的 SOI器件的性能的影响, 提高了模型的精确度, 能 够有效的运用于对源漏注入不到底的 SOI器件的仿真设计。 附图说明
[0007]图 1为根据本发明的源漏注入不到底的 SOI MOS器件建模方法的流 程图;
[0008]图 2为示例性的源漏注入不到底的 SOI MOS器件的横截面示意图; [0009]图 3为本发明的模拟源漏注入不到底的 SOI MOS器件的总体模型的 大致电路图。 具体实施方式
[0010]为使本发明的目的、 技术方案和优点更加清楚, 下面将结合附图对本 发明的实施例作详细描述。
[0011]下面详细描述本发明的实施例, 所述实施例的示例在附图中示出, 其 中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功 能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本发明, 而不能解释为对本发明的限制。
[0012]下文的公开提供了许多不同的实施例或例子用来实现本发明的不同 结构。 为了筒化本发明的公开, 下文中对特定例子的部件和设置进行描述。 当然, 它们仅仅为示例, 并且目的不在于限制本发明。 此外, 本发明可以在 不同例子中重复参考数字和 /或字母。这种重复是为了筒化和清楚的目的,其 本身不指示所讨论各种实施例和 /或设置之间的关系。
[0013]下面参考图 1〜图 3来说明本发明。 [0014]图 1为根据本发明的源漏注入不到底的 SOI MOS器件建模方法的流 程图。
[0015]在步骤 S 101中,建立包含模拟源漏注入到底的 SOI MOS器件的初级 MOS器件模型以及模拟源体 PN结底面电容的源体 PN结底面电容模型和模 拟漏体 PN结底面电容的漏体 PN结底面电容模型的总体模型。
[0016]参考图 2来说明本发明所针对的源漏注入不到底的 SOI MOS器件。
[0017]图 2为示例性的源漏注入不到底的 SOI MOS器件的横截面示意图。 SOI MOS器件一般形成于 SOI衬底中, 该 SOI衬底一般包括 SOI层 204, 埋氧层 205以及体硅衬底 206。 SOI器件一般包括栅极 201、 源极 202以及 漏极 203。 如图所示, 由于源漏注入不到底, 因此源漏区下方的部分 SOI层 仍然保持原来的掺杂类型, 从而形成源体 PN结底面电容 207和漏体 PN结 底面电容 208。
[0018]而目前的 BSIMSOI模型中未考虑这两个 PN结底面电容, 而只考虑 了源体 PN结侧面电容 209和漏体 PN结侧面电容 210。
[0019]为此,本发明的实施例中通过建立包含模拟源漏注入到底的 SOI MOS 器件的初级 MOS器件模型(即 BSIMSOI模型 )以及模拟源体 PN结底面电 容的源体 PN结底面电容模型和模拟漏体 PN结底面电容的漏体 PN结底面 电容模型的总体模型(子电路模型), 来模拟源漏注入不到底的 SOI MOS器 件。
[0020]例如,可以采用以下的 SPICE代码来定义一个子电路模型(即总体模 型, 电路图大致如图 3所示): 其中 ml,dl,d2为器件名。 nmos, pwell为器 件模型名。
[0021] .subckt nch d g s b iw=3.5u il=0.35u as- iw*8e-7' ps- iw+1.6e-6' ad='iw*8e-7' pd='iw+1.6e-6' dtemp=0 count=l (定义子电路 nch的连接节点 和参数等 )
[0022] ml d g s e b nmos w=iw l=il as=as ps=ps ad=ad pd=pd dtemp=dtemp m=count (定义使用 BSIMSOI模型的 MOS器件 ml )
[0023] vl e GND! Ov
[0024] dl b s pwell area=as pj=ps dtemp=dtemp (定义模拟源体 PN结底面电 容的源体 PN结 dl )
[0025] d2 b d pwell area=ad pj=pd dtemp=dtemp (定义模拟漏体 PN结底面电 容的漏体 PN结 d2 )。
[0026]由于 BSIMSOI模型中包含了源体 PN结侧面电容和漏体 PN结侧面电 容, 因此需要将二极管 dl和 d2中的 PN结侧面电容设置为零。 例如, 可以 通过在 dl和 d2中将单位长度侧面结电容参数 cjsw设置为零来实现。或者, 也可以通过以下的 SPICE代码来定义另一个子电路模型 (即总体模型 ):
[0027] .subckt nch d g s b iw=3.5u il=0.35u as- iw*8e-7' ps- iw+1.6e-6' ad='iw* 8e-V pd='iw+ 1.6e-6' dtemp=0 count= 1
[0028] ml d g s e b nmos w=iw l=il as=as ps=ps ad=ad pd=pd dtemp=dtemp m=count
[0029] vl e GND! Ov
[0030] dl b s pwell area=as pj=0, dtemp=dtemp
[0031] d2 b d pwell area=ad pj=0 dtemp=dtemp
[0032]在该模型中 PN结的周长 pj设置为 0, 参数 cjsw置 0不置 0都可以。 从而,避免了在初级 MOS器件 ml和源体 PN结 dl和漏体 PN结 d2中重复 定义 PN结侧面电容。
[0033]在步骤 S102中,对总体模型中的初级 MOS器件模型和源体 PN结底 面电容模型和漏体 PN结底面电容模型分别进行参数提取。
[0034]此过程可以通过商用软件例如安捷伦的 MBP ( Model Builder Programmer )来实施。 可以针对某种特定的源漏注入不到底的 SOI工艺, 分 别提取初级 MOS器件模型 nmos和 PN结底面电容模型 pwell的参数。 从而 可以对该种工艺中的源漏注入不到底的 SOI MOS器件进行准确的建模。
[0035]利用环振对此建模方法进行了验证。 以中国科学院微电子研究所 0.35um SOI工艺为例, 101级环振的测试周期为 12ns。 采用标准方法(即仅 仅采用 BSIMSOI模型)的仿真结果为 9.5ns, 而采用根据本发明实施方式所 建立的模型 (有 PN结但不包括侧面结)模拟结果为 12ns。 可以看出根据本 发明实施方式所建立的模型与测试结果符合很好。
[0036]上述实施例为本发明较佳的实施方式,但本发明的实施方式并不受上 述实施例的限制, 其他的任何未背离本发明的精神实质与原理下所作的改 变、 修饰、 替代、 组合、 筒化, 均应为等效的置换方式, 都包含在本发明的 保护范围之内。

Claims

权 利 要 求
1、 一种 SOI M0S器件的建模方法, 其中该 SOI M0S器件为源漏注入 不到底的 SOI MOS器件, 该方法包括:
a )建立包含模拟源漏注入到底的 SOI MOS器件的初级 MOS器件模型 以及模拟源体 PN结底面电容的源体 PN结底面电容模型和模拟漏体 PN结 底面电容的漏体 PN结底面电容模型的总体模型;
b ) 对总体模型中的初级 MOS器件模型和源体 PN结底面电容模型和 漏体 PN结底面电容模型分别进行参数提取。
2、 根据权利要求 1所述的方法, 其中初级 MOS器件模型为 BSIMSOI 模型。
3、根据权利要求 1或 2中所述的方法,其中源体 PN结底面电容模型和 漏体 PN结底面电容模型为 SPICE中的 PN结电容模型, 其中侧面结电容设 置为令。
4、 根据权利要求 3所述的方法, 其中通过将 PN结的周长和 /或 PN结 单位周长的电容值设置为零, 将侧面结电容设置为零。
PCT/CN2012/081781 2012-07-17 2012-09-21 Soi mos器件的建模方法 WO2014012300A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/415,275 US9626467B2 (en) 2012-07-17 2012-09-21 SOI MOS device modeling method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201210248270.5A CN102789530B (zh) 2012-07-17 2012-07-17 Soi mos器件的建模方法
CN201210248270.5 2012-07-17

Publications (1)

Publication Number Publication Date
WO2014012300A1 true WO2014012300A1 (zh) 2014-01-23

Family

ID=47154933

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2012/081781 WO2014012300A1 (zh) 2012-07-17 2012-09-21 Soi mos器件的建模方法

Country Status (3)

Country Link
US (1) US9626467B2 (zh)
CN (1) CN102789530B (zh)
WO (1) WO2014012300A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105022878A (zh) * 2015-07-21 2015-11-04 中国科学院上海高等研究院 射频soi-mos变容管衬底模型及其参数提取方法
CN105138790A (zh) * 2015-09-08 2015-12-09 中国科学院上海高等研究院 Soi-mosfet模型及其参数提取方法
CN112883675A (zh) * 2021-03-10 2021-06-01 中国科学院微电子研究所 一种半导体器件建模方法及装置

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102982215B (zh) * 2013-01-06 2015-05-27 中国科学院微电子研究所 Soi h型栅mos器件的建模方法
CN103955570B (zh) * 2014-04-22 2017-01-18 中国科学院微电子研究所 一种h型栅soi器件的建模方法
CN104951599B (zh) * 2015-06-04 2018-11-02 中国科学院微电子研究所 一种soimosfet器件的建模方法
CN105138795B (zh) * 2015-09-11 2018-07-13 中国科学院微电子研究所 一种soi基的pn结建模方法
CN105740564B (zh) * 2016-02-15 2019-10-08 中国工程物理研究院电子工程研究所 一种soi mos管剂量率辐射spice宏模型建模法
CN106446420B (zh) * 2016-09-27 2019-10-18 中国科学院微电子研究所 一种包含自加热效应的soi电阻建模方法及装置
CN110135090B (zh) * 2019-05-21 2020-10-09 北京航空航天大学 一种基于响应面法的电路系统容差建模与分析方法
CN112232008B (zh) * 2020-10-15 2022-05-17 三峡大学 一种mosfet器件本征特性参数的描述模型及参数辨识方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101976283A (zh) * 2010-10-21 2011-02-16 中国科学院上海微系统与信息技术研究所 Bsimsoi4直流模型参数的确定方法
CN102214252A (zh) * 2010-04-09 2011-10-12 中国科学院微电子研究所 一种对半导体器件进行提参建模的方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6559470B2 (en) * 2000-06-22 2003-05-06 Progressed Technologies, Inc. Negative differential resistance field effect transistor (NDR-FET) and circuits using the same
CN101458722B (zh) * 2007-12-14 2010-09-08 上海华虹Nec电子有限公司 具有扩展性的rfcmos模型的参数计算方法
US8539408B1 (en) * 2008-07-29 2013-09-17 Clarkson University Method for thermal simulation
CN102081686B (zh) * 2010-12-21 2016-04-27 上海集成电路研发中心有限公司 Mos晶体管工艺角spice模型的建模方法
CN102142057B (zh) * 2011-05-04 2013-05-22 华东师范大学 应用于mosfet电学仿真的bsim4应力的建模方法
US20130117002A1 (en) * 2011-11-03 2013-05-09 Advanced Micro Devices, Inc. Method and Apparatus for Simulating Junction Capacitance of a Tucked Transistor Device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102214252A (zh) * 2010-04-09 2011-10-12 中国科学院微电子研究所 一种对半导体器件进行提参建模的方法
CN101976283A (zh) * 2010-10-21 2011-02-16 中国科学院上海微系统与信息技术研究所 Bsimsoi4直流模型参数的确定方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SONG, WENBIN ET AL.: "SOl MOSFET model parameter extraction based on hybrid arallel genetic algorithm", MICROELECTRONICS AND COMPUTER, vol. 26, no. 7, July 2009 (2009-07-01), pages 261 - 264 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105022878A (zh) * 2015-07-21 2015-11-04 中国科学院上海高等研究院 射频soi-mos变容管衬底模型及其参数提取方法
CN105138790A (zh) * 2015-09-08 2015-12-09 中国科学院上海高等研究院 Soi-mosfet模型及其参数提取方法
CN105138790B (zh) * 2015-09-08 2018-06-29 中国科学院上海高等研究院 Soi-mosfet模型及其参数提取方法
CN112883675A (zh) * 2021-03-10 2021-06-01 中国科学院微电子研究所 一种半导体器件建模方法及装置
CN112883675B (zh) * 2021-03-10 2024-05-14 中国科学院微电子研究所 一种半导体器件建模方法及装置

Also Published As

Publication number Publication date
US9626467B2 (en) 2017-04-18
CN102789530B (zh) 2014-10-15
US20150178429A1 (en) 2015-06-25
CN102789530A (zh) 2012-11-21

Similar Documents

Publication Publication Date Title
WO2014012300A1 (zh) Soi mos器件的建模方法
US11790141B2 (en) Systems and methods for designing integrated circuits
CN106991201B (zh) 一种soi mosfet总剂量模型参数确定方法
US11271160B2 (en) Rinse-removal of incubated nanotubes through selective exfoliation
CN105740564B (zh) 一种soi mos管剂量率辐射spice宏模型建模法
TW201017457A (en) Fast simulation method for integrated circuits with power management circuitry
Gildenblat et al. Introduction to PSP MOSFET model
CN102982215B (zh) Soi h型栅mos器件的建模方法
McAndrew Compact models for MOS transistors: successes and challenges
JP2003150663A (ja) 半導体集積回路の評価方法
CN104951599B (zh) 一种soimosfet器件的建模方法
US9996650B2 (en) Modeling the performance of a field effect transistor having a dynamically depleted channel region
Subramaniam et al. A finite-point method for efficient gate characterization under multiple input switching
Xue et al. Layout-dependent STI stress analysis and stress-aware RF/analog circuit design optimization
Arnal et al. An organic process design kit, from characterization to modelling and simulation
Ahn et al. A direct method to extract extrinsic capacitances of rf SOI MOSFETs using common source‐body and gate‐body configurations
Kharitonov Multi-level methodology for CMOS SOI/SOS MOSFET parameterization for IC radiation hardness simulation with SPICE
Jia et al. New Pcell based ring oscillator layout auto-generation method and application in advanced SPICE model verification
Fischer An Assura geometry extraction and Spectre re-simulation flow to simulate Shallow Trench Isolation (STI) stress effects in analogue circuits
Wang et al. Analysis, quantification, and mitigation of electrical variability due to layout dependent effects in SOC designs
CN103955574A (zh) 一种bts型栅soi器件的建模方法
Eissa Physical aware design methodology for analog & mixed signal integrated circuits
Sharma et al. The impact of process-induced mechanical stress on d-latch timing performance
Chan et al. Practical compact modeling approaches and options for sub-0.1 μm CMOS technologies
Bu et al. A simulation model for the PN junction based on SOI

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12881195

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14415275

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12881195

Country of ref document: EP

Kind code of ref document: A1