WO2013150896A1 - 磁気検出装置および紙幣識別装置 - Google Patents

磁気検出装置および紙幣識別装置 Download PDF

Info

Publication number
WO2013150896A1
WO2013150896A1 PCT/JP2013/058001 JP2013058001W WO2013150896A1 WO 2013150896 A1 WO2013150896 A1 WO 2013150896A1 JP 2013058001 W JP2013058001 W JP 2013058001W WO 2013150896 A1 WO2013150896 A1 WO 2013150896A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
amplifier circuit
magnetic detection
magnetic
detection device
Prior art date
Application number
PCT/JP2013/058001
Other languages
English (en)
French (fr)
Inventor
落合千貴
奥田哲聡
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to EP13772401.9A priority Critical patent/EP2835660B1/en
Priority to CN201380015073.1A priority patent/CN104169734B/zh
Priority to KR1020147026602A priority patent/KR101614102B1/ko
Priority to JP2014509101A priority patent/JP5930024B2/ja
Publication of WO2013150896A1 publication Critical patent/WO2013150896A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07DHANDLING OF COINS OR VALUABLE PAPERS, e.g. TESTING, SORTING BY DENOMINATIONS, COUNTING, DISPENSING, CHANGING OR DEPOSITING
    • G07D7/00Testing specially adapted to determine the identity or genuineness of valuable papers or for segregating those which are unacceptable, e.g. banknotes that are alien to a currency
    • G07D7/04Testing magnetic properties of the materials thereof, e.g. by detection of magnetic imprint

Definitions

  • the present invention relates to a magnetic detection device that detects a magnetic pattern included in a medium such as a banknote, and a banknote identification device that identifies a banknote based on a magnetic detection result.
  • a conventional general magnetic detection device includes a resistance voltage dividing circuit that is a series circuit of a magnetoresistive element and a fixed resistance element, and an amplifier circuit that amplifies the output voltage of the resistance voltage dividing circuit.
  • a resistance voltage dividing circuit that is a series circuit of a magnetoresistive element and a fixed resistance element
  • an amplifier circuit that amplifies the output voltage of the resistance voltage dividing circuit.
  • Patent Document 1 discloses an integration circuit that outputs an offset component signal by integrating an output voltage of a resistance voltage dividing circuit that is a series circuit of a magnetoresistive element and a fixed resistance element, and an output voltage of the resistance voltage dividing circuit.
  • a magnetic detection device including a differential amplification circuit that differentially amplifies an offset component signal is shown.
  • an object of the present invention is to provide a magnetic detection device capable of obtaining a high gain and performing magnetic detection without being affected by an offset voltage, and a banknote identification device including the magnetic detection device. Yes.
  • the magnetic detection device of the present invention includes a magnetic sensor having a resistance voltage dividing circuit including a magnetoresistive element, and an amplification circuit that amplifies the output signal of the magnetic sensor.
  • the amplification circuit amplifies the output signal of the magnetic sensor by alternating current.
  • An AC amplifier circuit that integrates the output signal of the AC amplifier circuit, and a differential amplifier circuit that differentially amplifies the output signal of the AC amplifier circuit and the output signal of the integrator circuit .
  • the banknote identification device of the present invention includes the above-described magnetic detection device, and includes a signal processing unit that recognizes information on a magnetic pattern provided on the medium based on the magnetic detection result of the magnetic detection device.
  • This configuration can more accurately identify the magnetic pattern provided on the banknote.
  • a weak magnetic field change can be detected without being affected by the offset voltage of the amplifier circuit, and the magnetic pattern provided on the identification target can be detected more accurately. Moreover, the magnetic pattern provided on the banknote can be identified more accurately.
  • FIG. 1 is a circuit diagram of a magnetic detection apparatus 101 according to the first embodiment of the present invention.
  • FIG. 2A is a diagram showing the frequency characteristics of the gain of the magnetic detection device 101 shown in FIG.
  • FIG. 2B is a diagram illustrating a frequency characteristic of the gain when the capacitance value of the capacitor C21 in the magnetic detection device 101 illustrated in FIG. 1 is changed.
  • FIG. 3A is a waveform diagram of an input signal to the AC amplifier circuit 20 in the magnetic detection device 101 shown in FIG.
  • FIG. 3B is a waveform diagram of output signals of the AC amplifier circuit 20 and the integrating circuit 30 in the magnetic detection apparatus 101 shown in FIG.
  • FIG. 3C is a waveform diagram of an output signal of the differential amplifier circuit 40 in the magnetic detection device 101 shown in FIG.
  • FIG. 3A is a waveform diagram of an input signal to the AC amplifier circuit 20 in the magnetic detection device 101 shown in FIG.
  • FIG. 3B is a waveform diagram of output signals of the AC amplifier circuit 20 and the integrating
  • FIG. 4 is a circuit configuration diagram of the banknote recognition apparatus 201 according to the second embodiment of the present invention.
  • FIG. 5 is a circuit diagram of the magnetic detection apparatus 102 according to the third embodiment of the present invention.
  • FIG. 6A is a plan view showing an example of a magnetic pattern provided in the medium, and the higher the magnetism, the higher the density.
  • FIG. 6B is an output voltage waveform diagram of the magnetic detection device 102 when the medium having the magnetic pattern shown in FIG. 6A is moved.
  • FIG. 7 is a circuit diagram of a magnetic detection device according to a comparative example.
  • FIG. 8 is an output voltage waveform diagram of the magnetic detection device according to the comparative example.
  • FIG. 1 is a circuit diagram of a magnetic detection apparatus 101 according to the first embodiment of the present invention.
  • the magnetic detection device 101 includes a magnetic sensor 1, an AC amplification circuit 20, an integration circuit 30, and a differential amplification circuit 40.
  • the magnetic sensor 1 includes a magnetoresistive element R1 and a fixed resistive element R2.
  • the magnetoresistive element R1 and the fixed resistance element R2 constitute a resistance voltage dividing circuit.
  • the power supply voltage Vcc is input to a resistance voltage dividing circuit including the magnetoresistive element R 1 and the fixed resistance element R 2, and the divided voltage is output to the AC amplifier circuit 20 as an output signal of the magnetic sensor 1.
  • the AC amplifying circuit 20 AC amplifies the output signal of the magnetic sensor 1 with a predetermined gain and outputs it to the integrating circuit 30 and the differential amplifying circuit 40.
  • the integrating circuit 30 integrates the output signal of the AC amplifier circuit 20 with a predetermined time constant and outputs the integrated signal to one input section of the differential amplifier circuit 40.
  • the differential amplifier circuit 40 differentially amplifies the output signal of the AC amplifier circuit 20 and the output signal of the integrator circuit 30 with a predetermined gain.
  • the output of the differential amplifier circuit 40 is the output signal of the magnetic detection device 101.
  • the AC amplifier circuit 20 includes an operational amplifier OP21.
  • the output signal of the magnetic sensor 1 is input to the inverting input terminal of the operational amplifier OP21 via the capacitor C21 and the resistor R21.
  • a parallel circuit of a capacitor C23 and a resistor R23 is connected between the output terminal and the inverting input terminal of the operational amplifier OP21.
  • the reference voltage Vr output from the reference voltage source 5 is input to the non-inverting input terminal of the operational amplifier OP21 via the resistor R22.
  • a capacitor C24 is connected as a bypass capacitor between the connection line of the power supply voltage Vcc of the operational amplifier OP21 and the ground.
  • the integrating circuit 30 includes an operational amplifier OP31.
  • the output signal of the AC amplifier circuit 20 is input to the inverting input terminal of the operational amplifier OP31 via the resistor R31.
  • a parallel circuit of a capacitor C33 and a resistor R33 is connected between the output terminal and the inverting input terminal of the operational amplifier OP31.
  • the reference voltage Vr output from the reference voltage source 5 is input to the non-inverting input terminal of the operational amplifier OP31.
  • the resistor R33 is a feedback resistor.
  • the theoretical integration circuit is a circuit without the resistor R33 shown in FIG. In other words, the gain is infinite in the low frequency band. However, since the gain in the low frequency band of the operational amplifier OP31 is practically limited, the resistor R33 is required as a feedback resistor. The resistance value of the resistor R33 may be determined as appropriate, but there is also an influence due to the offset voltage of the operational amplifier OP31. If the resistance value of the resistor R33 is increased, the dynamic range of the operational amplifier OP31 is exceeded and the output signal is saturated. Therefore, the resistance value of the resistor R33 is determined in consideration of the cutoff frequency of the high-pass filter composed of the capacitor C33 and the resistor R33 and the offset voltage of the operational amplifier OP31.
  • the differential amplifier circuit 40 includes an operational amplifier OP41.
  • the output signal of the AC amplifier circuit 20 is input to the inverting input terminal of the operational amplifier OP41 via the resistor R41.
  • a parallel circuit of a capacitor C43 and a resistor R43 is connected between the output terminal and the inverting input terminal of the operational amplifier OP41.
  • a resistor R42 is connected between the non-inverting input terminal of the operational amplifier OP41 and the reference voltage source 5.
  • a resistor R44 is connected between the non-inverting input terminal of the operational amplifier OP41 and the output unit of the integrating circuit 30.
  • the values and voltages of the elements of the circuit shown in FIG. 1 are as follows.
  • FIG. 2A is a diagram showing the frequency characteristics of the gain of the magnetic detection device 101 shown in FIG.
  • FIG. 2B is a diagram showing the frequency characteristics of the gain when the capacitance value of the capacitor C21 in the magnetic detection device 101 shown in FIG. 1 is changed, as will be described later.
  • a characteristic curve A represents a frequency characteristic between the input and output of the AC amplifier circuit 20.
  • a characteristic curve I represents a frequency characteristic between the input part of the AC amplifier circuit 20 (the output part of the magnetic sensor 1) and the output part of the integrating circuit 30, that is, the combined frequency characteristic of the AC amplifier circuit 20 and the integrating circuit 30. ing.
  • a characteristic curve D is a frequency characteristic between the input part of the AC amplifier circuit 20 (output part of the magnetic sensor 1) and the output part of the differential amplifier circuit 40, that is, the AC amplifier circuit 20, the integrating circuit 30, and the differential amplifier circuit. 40 synthetic frequency characteristics are shown.
  • the gain of the AC amplifier circuit 20 is determined by the ratio of the resistance value of the resistor R23 to the resistance value of the resistor R21. As shown in FIG. 2A, the gain of the AC amplifier circuit 20 is 100 times (40 dB).
  • the AC amplifier circuit 20 has a band pass characteristic, and a corner frequency (cut-off frequency of the high-pass filter) on the low frequency side is determined by a product (time constant) of the capacitance value of the capacitor C21 and the resistance value of the resistor R21.
  • the corner frequency on the high frequency side (cut-off frequency of the low-pass filter) is determined by the product (time constant) of the capacitance value of the capacitor C23 and the resistance value of the resistor R23.
  • the gain of the integrating circuit 30 is determined by the ratio of the resistance value of the resistor R33 to the resistance value of the resistor R31. As shown in FIG. 2A, the gain of the integrating circuit 30 is 10 times (20 dB). The integrating circuit 30 exhibits low-pass characteristics, and the corner frequency (cut-off frequency) is determined by the product (time constant) of the capacitance value of the capacitor C33 and the capacitance value of the resistor R33.
  • the differential amplifier circuit 40 differentially amplifies the output signal of the AC amplifier circuit 20 and the output signal of the integrating circuit 30, and the gain is determined by the ratio of the resistance value of the resistor R43 to the resistance value of the resistor R41.
  • the capacitor C43 is provided for removing high frequency noise.
  • the time constant for determining the corner frequency of the signal coincides with the time constant for determining the corner frequency of the integrating circuit 30. Therefore, as shown by the characteristic curve D, the frequency characteristics of the entire magnetic detection device 101 are flat with a wide band of 0.1 Hz to 10 kHz.
  • the capacitance value of the capacitor C21 2.2 ⁇ F
  • the capacitance value of the capacitor C23 22 ⁇ F. Therefore, the corner frequency of the low frequency side of the AC amplifier circuit 20 and the corner frequency of the integrating circuit 30 do not coincide with each other, and the frequency characteristics of the entire magnetic detection device 101 are swelled as indicated by the characteristic curve D.
  • the output voltage of the integrating circuit 30 matches the offset voltage generated in the AC amplifying circuit 20 because the corner frequency of the low frequency side of the AC amplifying circuit 20 and the corner frequency of the integrating circuit 30 match. To do. Therefore, by amplifying the difference voltage between the output voltage of the AC amplifier circuit 20 and the output voltage of the integrating circuit 30 by the differential amplifier circuit 40, a magnetic detection signal without an offset voltage can be obtained.
  • FIG. 3A is a waveform diagram of an input signal to the AC amplifier circuit 20 in the magnetic detection device 101 shown in FIG.
  • FIG. 3B is a waveform diagram of output signals of the AC amplifier circuit 20 and the integrating circuit 30 in the magnetic detection apparatus 101 shown in FIG.
  • FIG. 3C is a waveform diagram of an output signal of the differential amplifier circuit 40 in the magnetic detection device 101 shown in FIG.
  • the input signal to the AC amplifier circuit 20 is a rectangular wave of 2 V-2.002 V.
  • a waveform A is an output voltage waveform of the AC amplifier circuit 20
  • a waveform I is an output voltage waveform of the integration circuit 30.
  • the waveform A which is the output voltage waveform of the AC amplifier circuit 20, is initially a square wave of 2 V-1.8 V (center voltage is 1.9 V), but due to the influence of the capacitor C21 provided at the input section, the center voltage Gradually increases. That is, the charging voltage of the capacitor C21 starts from 0 V and is gradually charged.
  • the center voltage of the waveform A that is the output voltage waveform of the AC amplifier circuit 20 becomes higher as the capacitor C21 is charged, and the voltage at the inverting input terminal of the operational amplifier OP21 gradually approaches the reference voltage Vr (2 V). That is, the offset voltage superimposed on the output voltage of the AC amplifier circuit 20 gradually changes from 0.1 to V.
  • a waveform I which is an output voltage waveform of the integrating circuit 30 is obtained by integrating the output voltage of the AC amplifying circuit 20 around the reference voltage Vr (2 V). Therefore, the output voltage waveform I of the integrating circuit 30 is a waveform indicating a voltage corresponding to the offset voltage superimposed on the output voltage of the AC amplifier circuit 20. That is, it starts from 2V and gradually approaches 2.1V.
  • the differential amplifier circuit 40 differentially amplifies the output signal of the AC amplifier circuit 20 and the output signal of the integration circuit 30 with a predetermined gain
  • the waveform of the output signal of the differential amplifier circuit 40 is shown in FIG. As shown, the square wave is 2 V-2.2 V. That is, the offset voltage generated by the change in the charging voltage of the capacitor C21 is canceled out, and a stable magnetic detection signal is always obtained.
  • the DC amplifier circuit is configured by removing the capacitor C21 at the input portion of the AC amplifier circuit 20 shown in FIG. 1, and the amplifier circuit of the magnetic detection device is configured only by this DC amplifier circuit, no offset voltage is generated by the capacitor.
  • the output voltage of the magnetic sensor 1 is biased with a DC voltage, a high gain cannot be obtained for the purpose of operating in a range not exceeding the dynamic range of the amplifier circuit using the operational amplifier. Further, since the temperature drift is amplified as it is, good temperature characteristics cannot be obtained.
  • FIG. 4 is a circuit configuration diagram of the banknote recognition apparatus 201 according to the second embodiment of the present invention.
  • the banknote identification device 201 includes a magnetic detection device 101 ⁇ / b> A, an AD converter 31, and a signal processing unit 32.
  • the magnetic detection device 101A includes a plurality of magnetic sensors (not shown) arranged in a row, and the banknote recognition device 201 amplifies the output of each magnetic sensor and outputs a magnetic detection result.
  • the magnetic detection device 101A includes a plurality of sets of the magnetic detection devices 101 shown in the first embodiment.
  • the AD converter 31 converts the output signal of the magnetic detection device 101A into digital data, and the signal processing unit 32 sequentially reads the digital data in time series to recognize information on the magnetic pattern provided on the medium.
  • a multiplexer is provided at the input section of one AD converter, and the output of each magnetic detection device is input to the AD converter in a time division manner via the multiplexer. You may do it.
  • a characteristic change pattern of a detection signal generated when a medium provided with a magnetic pattern such as magnetic ink is conveyed is detected, and a bill type is determined and authenticity is identified.
  • FIG. 5 is a circuit diagram of the magnetic detection apparatus 102 according to the third embodiment of the present invention.
  • the magnetic detection device 102 includes a magnetic sensor 1, AC amplifier circuits 20A and 20B, integration circuits 30A and 30B, and differential amplifier circuits 40A and 40B.
  • the magnetic detection device 102 is obtained by connecting the circuit configuration of the magnetic detection device 101 of the first embodiment in two stages.
  • the resistance value of the resistor R23 of the second stage AC amplifier circuit 20B is 330 k ⁇ , and the gain of the AC amplifier circuit 20B is 33 times.
  • the resistance value of the resistor R43 of the second-stage differential amplifier circuit 40B is 22 k ⁇ , and the gain of the differential amplifier circuit 40B is 2.2 times.
  • the resistance value of the resistor R42 is 22 k ⁇
  • the resistance value of the resistor R44 is 33 k ⁇
  • the capacitance value of the capacitor C43 is 470 pF.
  • an intermediate voltage Vo (2.5 V) is applied to the inverting input terminal of the operational amplifier OP41 via the resistor R45.
  • FIG. 6A is a plan view showing an example of a magnetic pattern included in the medium, and the higher the magnetism, the higher the density.
  • FIG. 6B is an output voltage waveform diagram of the magnetic detection device 102 when the medium having the magnetic pattern shown in FIG. 6A is moved.
  • the pulses generated at the time of 30 ms, 50 to 60 ms, and 80 ms correspond to the steep portions of the magnetic ink density change at the front, center, and rear ends of the magnetic pattern. .
  • FIG. 7 is a circuit diagram of a magnetic detection device according to a comparative example. As illustrated in FIG. 7, the magnetic detection device according to the comparative example includes only the magnetic sensor 1 and the AC amplifier circuit 20 included in the magnetic detection device 101 according to the first embodiment.
  • FIG. 8 is an output voltage waveform diagram of the magnetic detection device according to the comparative example. Specifically, FIG. 8 is an output voltage waveform diagram of the magnetic detection device according to the comparative example when a medium having the same magnetic pattern as the example of the magnetic pattern shown in FIG. 6A is moved.
  • the magnetic detection device when configured only by the magnetic sensor 1 and the AC amplifier circuit 20, as shown by a right-up arrow in FIG. 8, the offset voltage fluctuates due to the charging of the capacitor C21.
  • the present invention as shown in FIG. 6B, a stable magnetic detection signal that is not affected by the offset voltage can be obtained.
  • the magnetoresistive element R1 is provided on the high side of the magnetic sensor 1 and the fixed resistive element R2 is provided on the low side.
  • the fixed resistive element is provided on the high side, A magnetoresistive element may be provided.
  • the fixed resistance element may be a simple resistor, but if a magnetoresistive element having a small resistance change with respect to a magnetic change is used as the fixed resistance element, the temperature dependence of the magnetic sensor can be almost eliminated.

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measuring Magnetic Variables (AREA)
  • Inspection Of Paper Currency And Valuable Securities (AREA)
  • Hall/Mr Elements (AREA)
  • Investigating Or Analyzing Materials By The Use Of Magnetic Means (AREA)

Abstract

 高い増幅率を得るとともにオフセット電圧の影響を受けずに磁気検出を行えるようにした磁気検出装置および、それを備えた紙幣識別装置を構成する。 磁気検出装置(101)は、磁気抵抗素子(R1)を含む抵抗分圧回路を備えた磁気センサ(1)と、磁気センサ(1)の出力信号を交流増幅する交流増幅回路(20)と、交流増幅回路(20)の出力信号を積分する積分回路(30)と、交流増幅回路(20)の出力信号と積分回路(30)の出力信号とを差動増幅する差動増幅回路(40)とを備える。

Description

磁気検出装置および紙幣識別装置
 本発明は、例えば紙幣等の媒体が備える磁気パターンを検出する磁気検出装置および磁気検出結果に基づいて紙幣の識別を行う紙幣識別装置に関するものである。
 従来の一般的な磁気検出装置は、磁気抵抗素子と固定抵抗素子との直列回路である抵抗分圧回路と、この抵抗分圧回路の出力電圧を増幅する増幅回路とを備えている。このような磁気検出装置においては、増幅回路のオフセット電圧の影響をいかに低減するかが課題であった。
 特許文献1には、磁気抵抗素子と固定抵抗素子との直列回路である抵抗分圧回路の出力電圧を積分処理することでオフセット成分信号を出力する積分回路と、抵抗分圧回路の出力電圧とオフセット成分信号とを差動増幅処理する差動増幅回路とを備えた磁気検出装置が示されている。
特開2010-223862号公報
 特許文献1に示されている磁気検出装置においては、増幅回路のオフセット電圧をオフセット成分信号によってキャンセルすることで増幅回路のオフセット電圧の影響を低減しているが、回路構成上、高い増幅率が得られない。そのため、微弱な磁気検出信号を扱う場合には増幅回路の段数を多くする必要があり、全体の回路構成が複雑化するという問題があった。
 本発明は、上記の問題に鑑み、高い増幅率を得るとともにオフセット電圧の影響を受けずに磁気検出を行えるようにした磁気検出装置および、それを備えた紙幣識別装置を提供することを目的としている。
 本発明の磁気検出装置は、磁気抵抗素子を含む抵抗分圧回路を備えた磁気センサと、磁気センサの出力信号を増幅する増幅回路とを備え、増幅回路は、磁気センサの出力信号を交流増幅する交流増幅回路と、交流増幅回路の出力信号を積分する積分回路と、交流増幅回路の出力信号と積分回路の出力信号とを差動増幅する差動増幅回路とを備えたことを特徴とする。
 この構成により、増幅回路のオフセット電圧の影響を受けずに、微弱な磁界変化を検出できる。また、そのため、識別対象物に設けられている磁気パターン等をより的確に検知できる。
 本発明の紙幣識別装置は、上記磁気検出装置を備え、磁気検出装置の磁気検出結果に基づいて、媒体に設けられた磁気パターンの情報の認識を行う信号処理部を備える。
 この構成により、紙幣に設けられている磁気パターンをより的確に識別できる。
 本発明によれば、増幅回路のオフセット電圧の影響を受けずに、微弱な磁界変化を検出でき、識別対象物に設けられている磁気パターンをより的確に検知できる。また、紙幣に設けられている磁気パターンをより的確に識別できる。
図1は、本発明の第1の実施形態に係る磁気検出装置101の回路図である。 図2(A)は、図1に示した磁気検出装置101のゲインの周波数特性を示す図である。図2(B)は、図1に示した磁気検出装置101におけるコンデンサC21の容量値を変えたときのゲインの周波数特性を示す図である。 図3(A)は、図1に示した磁気検出装置101における交流増幅回路20への入力信号の波形図である。図3(B)は、図1に示した磁気検出装置101における交流増幅回路20および積分回路30それぞれの出力信号の波形図である。図3(C)は、図1に示した磁気検出装置101における差動増幅回路40の出力信号の波形図である。 図4は、本発明の第2の実施形態に係る紙幣識別装置201の回路構成図である。 図5は、本発明の第3の実施形態に係る磁気検出装置102の回路図である。 図6(A)は、媒体が備える磁性パターンの例を示す平面図であり、磁性が強いほど濃度を高く表している。図6(B)は、図6(A)に示した磁性パターンを備えた媒体を移動させたときの磁気検出装置102の出力電圧波形図である。 図7は、比較例に係る磁気検出装置の回路図である。 図8は、比較例に係る磁気検出装置の出力電圧波形図である。
《第1の実施形態》
 図1は、本発明の第1の実施形態に係る磁気検出装置101の回路図である。磁気検出装置101は、磁気センサ1、交流増幅回路20、積分回路30および差動増幅回路40を備えている。磁気センサ1は、磁気抵抗素子R1と固定抵抗素子R2とを備えている。磁気抵抗素子R1および固定抵抗素子R2は、抵抗分圧回路を構成している。磁気センサ1では、磁気抵抗素子R1および固定抵抗素子R2からなる抵抗分圧回路に電源電圧Vccが入力され、分圧電圧が磁気センサ1の出力信号として交流増幅回路20へ出力される。交流増幅回路20は、磁気センサ1の出力信号を所定のゲインで交流増幅し、積分回路30および差動増幅回路40へ出力する。積分回路30は、交流増幅回路20の出力信号を所定時定数で積分し、差動増幅回路40の一方の入力部へ出力する。差動増幅回路40は、交流増幅回路20の出力信号と積分回路30の出力信号とを所定ゲインで差動増幅する。差動増幅回路40の出力が磁気検出装置101の出力信号である。
 交流増幅回路20は、オペアンプOP21を備えている。オペアンプOP21の反転入力端子には、コンデンサC21および抵抗R21を介して、磁気センサ1の出力信号が入力される。オペアンプOP21の出力端子と反転入力端子との間には、コンデンサC23および抵抗R23の並列回路が接続されている。オペアンプOP21の非反転入力端子には、抵抗R22を介して、基準電圧源5が出力する基準電圧Vrが入力される。なお、オペアンプOP21の電源電圧Vccの接続ラインとグラウンドとの間にはバイパスコンデンサとしてコンデンサC24が接続されている。
 積分回路30は、オペアンプOP31を備えている。オペアンプOP31の反転入力端子には、抵抗R31を介して、交流増幅回路20の出力信号が入力される。オペアンプOP31の出力端子と反転入力端子との間には、コンデンサC33および抵抗R33の並列回路が接続されている。オペアンプOP31の非反転入力端子には、基準電圧源5が出力する基準電圧Vrが入力される。抵抗R33はフィードバック抵抗である。
 なお、理論上の積分回路は、図1に示した抵抗R33の無い回路である。つまり低周波帯域ではゲインが無限になる。しかし、実用上はオペアンプOP31の低周波帯域でのゲインには限界があるため、フィードバック抵抗として抵抗R33が必要となる。抵抗R33の抵抗値は適宜定めればよいが、オペアンプOP31のオフセット電圧による影響もあり、抵抗R33の抵抗値を大きくするとオペアンプOP31のダイナミックレンジを超えてしまい、出力信号が飽和する。そこで、コンデンサC33と抵抗R33とで構成されるハイパスフィルタのカットオフ周波数と、上述のオペアンプOP31のオフセット電圧を考慮して、抵抗R33の抵抗値を定める。
 差動増幅回路40は、オペアンプOP41を備えている。オペアンプOP41の反転入力端子には、抵抗R41を介して、交流増幅回路20の出力信号が入力される。オペアンプOP41の出力端子と反転入力端子との間には、コンデンサC43および抵抗R43の並列回路が接続されている。オペアンプOP41の非反転入力端子と基準電圧源5との間には、抵抗R42が接続されている。また、オペアンプOP41の非反転入力端子と積分回路30の出力部との間には抵抗R44が接続されている。
 図1に示した回路の各素子の値および各電圧は例えば次のとおりである。
[交流増幅回路20]
 抵抗R21:10kΩ
 抵抗R22:10kΩ
 抵抗R23:1MΩ
 コンデンサC21:22μF
 コンデンサC23:10pF
 コンデンサC24:1μF
[積分回路30]
 抵抗R31:10kΩ
 抵抗R33:100kΩ
 コンデンサC33:22μF
[差動増幅回路40]
 抵抗R41:10kΩ
 抵抗R42:10kΩ
 抵抗R43:10kΩ
 抵抗R44:10kΩ
 コンデンサC43:1nF
[電源電圧]
 電源電圧Vcc:5V
 基準電圧Vr:2V
 図2(A)は、図1に示した磁気検出装置101のゲインの周波数特性を示す図である。図2(B)は、後に述べるように、図1に示した磁気検出装置101におけるコンデンサC21の容量値を変えたときのゲインの周波数特性を示す図である。特性曲線Aは、交流増幅回路20の入出力間の周波数特性を表している。特性曲線Iは、交流増幅回路20の入力部(磁気センサ1の出力部)と積分回路30の出力部との間の周波数特性、すなわち交流増幅回路20と積分回路30との合成周波数特性を表している。特性曲線Dは、交流増幅回路20の入力部(磁気センサ1の出力部)と差動増幅回路40の出力部との間の周波数特性、すなわち交流増幅回路20、積分回路30および差動増幅回路40の合成周波数特性を表している。
 交流増幅回路20のゲインは抵抗R21の抵抗値に対する抵抗R23の抵抗値の比で定まる。図2(A)に表れているように、交流増幅回路20のゲインは100倍(40dB)である。交流増幅回路20は帯域通過特性を有し、低域側のコーナー周波数(ハイパスフィルタのカットオフ周波数)はコンデンサC21の容量値および抵抗R21の抵抗値の積(時定数)により定まる。高域側のコーナー周波数(ローパスフィルタのカットオフ周波数)はコンデンサC23の容量値および抵抗R23の抵抗値の積(時定数)で定まる。
 積分回路30のゲインは抵抗R31の抵抗値に対する抵抗R33の抵抗値の比で定まる。図2(A)に表れているように、積分回路30のゲインは10倍(20dB)である。積分回路30は低域通過特性を示し、コーナー周波数(カットオフ周波数)はコンデンサC33の容量値および抵抗R33の容量値の積(時定数)により定まる。
 差動増幅回路40は交流増幅回路20の出力信号と積分回路30の出力信号とを差動増幅するが、そのゲインは抵抗R41の抵抗値に対する抵抗R43の抵抗値の比で定まる。なお、コンデンサC43は高周波ノイズ除去用に設けられている。
 図2(A)に示した例では、抵抗R21の抵抗値=抵抗R31の抵抗値=10kΩ、コンデンサC21の容量値=コンデンサC33の容量値=22μFであるので、交流増幅回路20の低域側のコーナー周波数を決定する時定数と積分回路30のコーナー周波数を決定する時定数とが一致している。そのため、磁気検出装置101全体の周波数特性は特性曲線Dで示すように、0.1Hz~10kHzの広帯域で平坦な特性が得られている。
 図2(B)に示した例では、抵抗R21の抵抗値=抵抗R31の抵抗値=10kΩ、コンデンサC21の容量値=2.2μF、コンデンサC23の容量値=22μFとしている。したがって、交流増幅回路20の低域側のコーナー周波数と積分回路30のコーナー周波数とが一致せず、磁気検出装置101全体の周波数特性は特性曲線Dで示すようにうねりが生じている。後で述べるように、交流増幅回路20の低域側のコーナー周波数と積分回路30のコーナー周波数とが一致していることにより、積分回路30の出力電圧は交流増幅回路20で生じるオフセット電圧に一致する。そのため、差動増幅回路40で交流増幅回路20の出力電圧と積分回路30の出力電圧との差電圧を増幅することにより、オフセット電圧の無い磁気検出信号が得られる。
 図3(A)は、図1に示した磁気検出装置101における交流増幅回路20への入力信号の波形図である。図3(B)は、図1に示した磁気検出装置101における交流増幅回路20および積分回路30それぞれの出力信号の波形図である。図3(C)は、図1に示した磁気検出装置101における差動増幅回路40の出力信号の波形図である。
 図3(A)の例では、交流増幅回路20への入力信号は2 V-2.002 V の矩形波である。図3(B)において、波形Aは交流増幅回路20の出力電圧波形であり、波形Iは積分回路30の出力電圧波形である。交流増幅回路20の出力電圧波形である波形Aは、初期には2 V-1.8 V の矩形波(中心電圧は1.9 V )であるが、入力部に設けられたコンデンサC21の影響により、中心電圧は次第に高くなる。すなわちコンデンサC21の充電電圧は0 V から始まり、次第に充電される。したがって、交流増幅回路20の出力電圧波形である波形Aの中心電圧はコンデンサC21の充電がすすむにつれて高くなり、オペアンプOP21の反転入力端子の電圧は基準電圧Vr(2 V)に漸近する。すなわち、交流増幅回路20の出力電圧に重畳されるオフセット電圧は0.1 V から次第に0 V になる。
 一方、積分回路30の出力電圧波形である波形Iは、基準電圧Vr(2 V)を中心として交流増幅回路20の出力電圧を積分したものである。そのため、積分回路30の出力電圧波形Iは、交流増幅回路20の出力電圧に重畳されるオフセット電圧に相当する電圧を示す波形となる。すなわち、2 Vから始まり、次第に2.1 Vに漸近する。
 差動増幅回路40は、交流増幅回路20の出力信号と積分回路30の出力信号とを所定ゲインで差動増幅するので、差動増幅回路40の出力信号の波形は、図3(C)に表れているように、2 V-2.2 V の矩形波となる。すなわち、コンデンサC21の充電電圧の変化によって生じるオフセット電圧が打ち消されて、常に安定した磁気検出信号が得られる。
 仮に図1に示した交流増幅回路20の入力部のコンデンサC21を除去して直流増幅回路を構成し、この直流増幅回路のみで磁気検出装置の増幅回路を構成すると、コンデンサによるオフセット電圧は生じないが、磁気センサ1の出力電圧は直流電圧のバイアスが掛かっているので、オペアンプによる増幅回路のダイナミックレンジを超えない範囲で動作させる都合上、高いゲインを得ることができない。また、温度ドリフトまでそのまま増幅されてしまうので、良好な温度特性は得られない。
《第2の実施形態》
 図4は、本発明の第2の実施形態に係る紙幣識別装置201の回路構成図である。紙幣識別装置201は、磁気検出装置101A、AD変換器31及び信号処理部32を備えている。磁気検出装置101Aは、列状に配列された複数の磁気センサ(図示せず)を備えており、紙幣識別装置201は各磁気センサの出力を増幅して磁気検出結果を出力する。磁気検出装置101Aは、第1の実施形態で示した磁気検出装置101を複数組備えたものである。AD変換器31は磁気検出装置101Aの出力信号をディジタルデータに変換し、信号処理部32はこのディジタルデータを時系列に順次読み取って、媒体に設けられた磁気パターンの情報の認識を行う。
 なお、複数の磁気検出装置でAD変換器を共用するために、一つのAD変換器の入力部にマルチプレクサを設け、各磁気検出装置の出力をマルチプレクサを介して時分割でAD変換器へ入力するようにしてもよい。
 このような信号処理によって、磁気インクなどによる磁気パターンが設けられた媒体が搬送される際に生じる検出信号の特有の変化パターンを検知して紙幣の種別の判定および真贋鑑別を行う。
《第3の実施形態》
 図5は、本発明の第3の実施形態に係る磁気検出装置102の回路図である。磁気検出装置102は、磁気センサ1、交流増幅回路20A,20B、積分回路30A,30Bおよび差動増幅回路40A,40Bを備えている。磁気検出装置102は、第1の実施形態の磁気検出装置101の回路構成を2段に接続したものである。但し、2段目の交流増幅回路20Bの抵抗R23の抵抗値は330kΩであり、交流増幅回路20Bのゲインを33倍としている。また、2段目の差動増幅回路40Bの抵抗R43の抵抗値は22kΩであり、差動増幅回路40Bのゲインを2.2倍としている。なお、2段目の差動増幅回路40Bにおいて、抵抗R42の抵抗値は22kΩ、抵抗R44の抵抗値は33kΩ、コンデンサC43の容量値は470pFとしている。また、2段目の差動増幅回路40Bにおいて、オペアンプOP41の反転入力端子に抵抗R45を介して中間電圧Vo(2.5 V)が印加されるように構成されている。
 図6(A)は、媒体が備える磁性パターンの例を示す平面図であり、磁性が強いほど濃度を高く表している。図6(B)は、図6(A)に示した磁性パターンを備えた媒体を移動させたときの磁気検出装置102の出力電圧波形図である。図6(B)において、時間30 ms、50~60ms、80 ms に生じているパルスは、磁性パターンの先端、中央および後端にある磁性インクの濃度変化の急峻な部分に対応するものである。
 このように、磁性パターンの磁性(磁気量)に応じた電圧信号として出力することができる。
 ここで、比較例として、従来技術による磁気検出装置を用意する。の回路図と波形図を示す。図7は、比較例に係る磁気検出装置の回路図である。図7に示すように、比較例に係る磁気検出装置は、第1の実施形態に係る磁気検出装置101が備える磁気センサ1と交流増幅回路20のみで構成されている。図8は、比較例に係る磁気検出装置の出力電圧波形図である。具体的には、図8は、図6(A)に示した磁性パターンの例と同一の磁性パターンを備える媒体を移動させたときの比較例に係る磁気検出装置の出力電圧波形図である。
 このように、磁気センサ1と交流増幅回路20のみで磁気検出装置を構成した場合、図8に右上がりの矢印で示すように、コンデンサC21の充電に伴うオフセット電圧の変動が生じる。これに対し、本発明によれば、図6(B)に表れているように、オフセット電圧の影響の無い常に安定した磁気検出信号が得られる。
 なお、図1等に示した例では、磁気センサ1のハイサイドに磁気抵抗素子R1を設け、ローサイドに固定抵抗素子R2を設けたが、逆に、ハイサイドに固定抵抗素子を設け、ローサイドに磁気抵抗素子を設けてもよい。また、固定抵抗素子は単なる抵抗体であってもよいが、磁気変化に対する抵抗値変化の小さな磁気抵抗素子を固定抵抗素子として用いれば、磁気センサの温度依存性を殆ど無くすことができる。
OP21,OP31,OP41…オペアンプ
R1…磁気抵抗素子
R2…固定抵抗素子
1…磁気センサ
5…基準電圧源
20,20A,20B…交流増幅回路
30,30A,30B…積分回路
31…AD変換器
32…信号処理部
40,40A,40B…差動増幅回路
101,101A,102…磁気検出装置
201…紙幣識別装置

Claims (2)

  1.  磁気抵抗素子を含む抵抗分圧回路を備えた磁気センサと、前記磁気センサの出力信号を増幅する増幅回路とを備えた磁気検出装置において、
     前記増幅回路は、前記磁気センサの出力信号を交流増幅する交流増幅回路と、前記交流増幅回路の出力信号を積分する積分回路と、前記交流増幅回路の出力信号と前記積分回路の出力信号とを差動増幅する差動増幅回路とを備えたことを特徴とする磁気検出装置。
  2.  請求項1に記載の磁気検出装置を備えた紙幣識別装置であって、
     前記磁気検出装置の磁気検出結果に基づいて、媒体に設けられた磁気パターンの情報の認識を行う信号処理部を備えたことを特徴とする紙幣識別装置。
PCT/JP2013/058001 2012-04-04 2013-03-21 磁気検出装置および紙幣識別装置 WO2013150896A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP13772401.9A EP2835660B1 (en) 2012-04-04 2013-03-21 Magnetic sensing device and bill validator
CN201380015073.1A CN104169734B (zh) 2012-04-04 2013-03-21 磁检测装置以及纸币识别装置
KR1020147026602A KR101614102B1 (ko) 2012-04-04 2013-03-21 자기 검출 장치 및 지폐 식별 장치
JP2014509101A JP5930024B2 (ja) 2012-04-04 2013-03-21 磁気検出装置および紙幣識別装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012085472 2012-04-04
JP2012-085472 2012-04-04

Publications (1)

Publication Number Publication Date
WO2013150896A1 true WO2013150896A1 (ja) 2013-10-10

Family

ID=49300389

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/058001 WO2013150896A1 (ja) 2012-04-04 2013-03-21 磁気検出装置および紙幣識別装置

Country Status (5)

Country Link
EP (1) EP2835660B1 (ja)
JP (1) JP5930024B2 (ja)
KR (1) KR101614102B1 (ja)
CN (1) CN104169734B (ja)
WO (1) WO2013150896A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103760505A (zh) * 2014-02-14 2014-04-30 太原理工大学 一种双差式低噪声微弱磁信号采集处理装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6454228B2 (ja) * 2015-06-09 2019-01-16 株式会社ヴィーネックス 磁気センサ装置
CN110706398A (zh) * 2018-06-22 2020-01-17 厦门临泰微科技有限公司 一种兼容世界各国货币(纸币)磁性信号识别电路模块
CN112748337B (zh) * 2019-10-31 2023-08-04 北京小米移动软件有限公司 电子设备、控制电子设备内马达的方法和装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56138306U (ja) * 1980-03-20 1981-10-20
JP2010223862A (ja) 2009-03-25 2010-10-07 Murata Mfg Co Ltd 磁気センサ
WO2012015012A1 (ja) * 2010-07-30 2012-02-02 三菱電機株式会社 磁気センサ装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3248832B2 (ja) * 1995-08-31 2002-01-21 三菱電機株式会社 センサ回路
JPH1090742A (ja) * 1996-09-10 1998-04-10 Nikon Corp ブレ検出回路
JP4211074B2 (ja) * 1998-01-14 2009-01-21 パナソニック株式会社 磁気信号検出装置
JP2000055998A (ja) * 1998-08-05 2000-02-25 Tdk Corp 磁気センサ装置および電流センサ装置
WO2005083457A1 (ja) * 2004-02-27 2005-09-09 Murata Manufacturing Co., Ltd. 長尺型磁気センサ
WO2006120825A1 (ja) * 2005-05-02 2006-11-16 Nidec Sankyo Corporation 磁気センサおよび紙葉類識別装置
JP4890891B2 (ja) * 2006-03-10 2012-03-07 山梨日本電気株式会社 磁気センサ、その製造方法および電子機器
WO2007135788A1 (ja) * 2006-05-23 2007-11-29 Alps Electric Co., Ltd. 磁気センサ及びこれを備えた磁気式エンコーダ
JP4798191B2 (ja) * 2008-09-02 2011-10-19 株式会社村田製作所 磁気センサ装置
CN101976475A (zh) * 2010-06-08 2011-02-16 北京新岸线软件科技有限公司 一种纸币识别方法和装置
CN102096962A (zh) * 2010-12-23 2011-06-15 北京新岸线软件科技有限公司 一种纸币检测方法及装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56138306U (ja) * 1980-03-20 1981-10-20
JP2010223862A (ja) 2009-03-25 2010-10-07 Murata Mfg Co Ltd 磁気センサ
WO2012015012A1 (ja) * 2010-07-30 2012-02-02 三菱電機株式会社 磁気センサ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103760505A (zh) * 2014-02-14 2014-04-30 太原理工大学 一种双差式低噪声微弱磁信号采集处理装置

Also Published As

Publication number Publication date
EP2835660A1 (en) 2015-02-11
EP2835660B1 (en) 2017-11-29
JPWO2013150896A1 (ja) 2015-12-17
CN104169734A (zh) 2014-11-26
KR20140137386A (ko) 2014-12-02
EP2835660A4 (en) 2016-01-06
CN104169734B (zh) 2017-03-22
KR101614102B1 (ko) 2016-04-20
JP5930024B2 (ja) 2016-06-08

Similar Documents

Publication Publication Date Title
TWI550495B (zh) 高靈敏度的電容觸控裝置及其運作方法
JP5930024B2 (ja) 磁気検出装置および紙幣識別装置
US8023667B2 (en) Micro-electro-mechanical systems (MEMS) capacitive sensing circuit
US20190079609A1 (en) Capacitance detection circuit, capacitance detection method, touch detection apparatus, and terminal device
US20190079124A1 (en) Capacitance detection circuit, capacitance detection method, touch detection apparatus, and terminal device
KR20110117008A (ko) 차동 서미스터 회로
JP3664041B2 (ja) 電荷型センサ用増幅回路
US8621924B2 (en) Humidity sensing circuit with temperature compensation
CN104685331B (zh) 用于位于内燃机中的压电传感器的经改进的测量放大器电路
JP2010223862A (ja) 磁気センサ
CN106249037B (zh) 电流检测电路
WO2015083604A1 (ja) 信号増幅装置及びセンサー装置
JP4281124B2 (ja) ピーク検波器
WO2013129214A1 (ja) 磁気検出装置
KR101001863B1 (ko) 비접촉식 센서 회로
WO2024090239A1 (ja) 差動入力差動出力型の反転増幅回路および測定装置
CN111819528B (zh) 电容检测电路、触控芯片和电子设备
TWI755139B (zh) 用於電弧偵測的訊號取樣電路
WO2018105360A1 (ja) 磁気検出装置
US8018273B2 (en) Filter circuit
CN107959911B (zh) 放大器装置
JP5395929B2 (ja) 電圧検出回路
JP2015171011A (ja) 信号処理回路
TW201635126A (zh) 高靈敏度的電容觸控裝置及其運作方法
JP2009128213A (ja) センサ信号検出回路及びセンサモジュール

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13772401

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014509101

Country of ref document: JP

Kind code of ref document: A

REEP Request for entry into the european phase

Ref document number: 2013772401

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2013772401

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 20147026602

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE