WO2012176417A1 - アクティブマトリクス基板及びそれを備えた表示装置 - Google Patents
アクティブマトリクス基板及びそれを備えた表示装置 Download PDFInfo
- Publication number
- WO2012176417A1 WO2012176417A1 PCT/JP2012/003932 JP2012003932W WO2012176417A1 WO 2012176417 A1 WO2012176417 A1 WO 2012176417A1 JP 2012003932 W JP2012003932 W JP 2012003932W WO 2012176417 A1 WO2012176417 A1 WO 2012176417A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- film
- substrate
- resin
- active matrix
- matrix substrate
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 493
- 239000011159 matrix material Substances 0.000 title claims description 201
- 239000011347 resin Substances 0.000 claims abstract description 242
- 229920005989 resin Polymers 0.000 claims abstract description 242
- 239000000463 material Substances 0.000 claims abstract description 16
- 239000010408 film Substances 0.000 claims description 581
- 239000004973 liquid crystal related substance Substances 0.000 claims description 82
- 229920001721 polyimide Polymers 0.000 claims description 39
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 31
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 31
- 239000009719 polyimide resin Substances 0.000 claims description 27
- 239000010409 thin film Substances 0.000 claims description 24
- 230000001681 protective effect Effects 0.000 claims description 23
- 230000014509 gene expression Effects 0.000 claims description 18
- 239000004925 Acrylic resin Substances 0.000 claims description 17
- 229920000178 Acrylic resin Polymers 0.000 claims description 17
- 239000004065 semiconductor Substances 0.000 claims description 16
- 229920006015 heat resistant resin Polymers 0.000 abstract description 3
- 238000004519 manufacturing process Methods 0.000 description 30
- 238000000034 method Methods 0.000 description 29
- 239000002243 precursor Substances 0.000 description 26
- 230000008569 process Effects 0.000 description 24
- 238000010438 heat treatment Methods 0.000 description 14
- 229910021417 amorphous silicon Inorganic materials 0.000 description 12
- 239000000243 solution Substances 0.000 description 12
- 239000004642 Polyimide Substances 0.000 description 11
- 238000004528 spin coating Methods 0.000 description 11
- 239000003960 organic solvent Substances 0.000 description 9
- IAZDPXIOMUYVGZ-UHFFFAOYSA-N Dimethylsulphoxide Chemical compound CS(C)=O IAZDPXIOMUYVGZ-UHFFFAOYSA-N 0.000 description 8
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 8
- 230000008878 coupling Effects 0.000 description 8
- 238000010168 coupling process Methods 0.000 description 8
- 238000005859 coupling reaction Methods 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 8
- 239000002184 metal Substances 0.000 description 8
- 229910000077 silane Inorganic materials 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 7
- 239000011521 glass Substances 0.000 description 7
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 7
- 238000000926 separation method Methods 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 6
- 238000005530 etching Methods 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000005452 bending Methods 0.000 description 5
- 238000006243 chemical reaction Methods 0.000 description 5
- 230000008602 contraction Effects 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 238000004544 sputter deposition Methods 0.000 description 5
- HZAXFHJVJLSVMW-UHFFFAOYSA-N 2-Aminoethan-1-ol Chemical compound NCCO HZAXFHJVJLSVMW-UHFFFAOYSA-N 0.000 description 4
- SECXISVLQFMRJM-UHFFFAOYSA-N N-Methylpyrrolidone Chemical compound CN1CCCC1=O SECXISVLQFMRJM-UHFFFAOYSA-N 0.000 description 4
- 239000006087 Silane Coupling Agent Substances 0.000 description 4
- 125000003118 aryl group Chemical group 0.000 description 4
- 229920005575 poly(amic acid) Polymers 0.000 description 4
- 238000004088 simulation Methods 0.000 description 4
- 238000002834 transmittance Methods 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 238000002679 ablation Methods 0.000 description 3
- 230000008859 change Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 230000007935 neutral effect Effects 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 239000003566 sealing material Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- FXHOOIRPVKKKFG-UHFFFAOYSA-N N,N-Dimethylacetamide Chemical compound CN(C)C(C)=O FXHOOIRPVKKKFG-UHFFFAOYSA-N 0.000 description 2
- 239000004952 Polyamide Substances 0.000 description 2
- 229910004205 SiNX Inorganic materials 0.000 description 2
- 238000010521 absorption reaction Methods 0.000 description 2
- 239000002253 acid Substances 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 2
- 150000001732 carboxylic acid derivatives Chemical class 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 150000004985 diamines Chemical class 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005401 electroluminescence Methods 0.000 description 2
- 150000003949 imides Chemical class 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 239000011259 mixed solution Substances 0.000 description 2
- 229920002647 polyamide Polymers 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 239000000565 sealant Substances 0.000 description 2
- 229920002050 silicone resin Polymers 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 1
- 229910013641 LiNbO 3 Inorganic materials 0.000 description 1
- 239000004988 Nematic liquid crystal Substances 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000004962 Polyamide-imide Substances 0.000 description 1
- 239000004693 Polybenzimidazole Substances 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000011651 chromium Substances 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000002845 discoloration Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 230000009477 glass transition Effects 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 239000005011 phenolic resin Substances 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 229920002312 polyamide-imide Polymers 0.000 description 1
- 229920002480 polybenzimidazole Polymers 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920002379 silicone rubber Polymers 0.000 description 1
- 239000004945 silicone rubber Substances 0.000 description 1
- 239000002904 solvent Substances 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- 230000001131 transforming effect Effects 0.000 description 1
- 238000009834 vaporization Methods 0.000 description 1
- 230000008016 vaporization Effects 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1218—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133305—Flexible substrates, e.g. plastics, organic film
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133345—Insulating layers
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T428/00—Stock material or miscellaneous articles
- Y10T428/24—Structurally defined web or sheet [e.g., overall dimension, etc.]
- Y10T428/24942—Structurally defined web or sheet [e.g., overall dimension, etc.] including components having same physical characteristic in differing degree
- Y10T428/2495—Thickness [relative or absolute]
Definitions
- the present invention relates to an active matrix substrate and a display device including the same, and more particularly to an active matrix substrate using a resin substrate and a display device including the same.
- the liquid crystal display device includes, for example, an active matrix substrate in which a thin film electric element such as a thin film transistor (hereinafter also referred to as “TFT”) is provided for each sub-pixel which is a minimum unit of an image, and an active matrix substrate.
- TFT thin film electric element
- a counter substrate provided to face each other and a liquid crystal layer provided between the active matrix substrate and the counter substrate are provided.
- Patent Document 1 discloses that a main substrate on which an active element is formed includes an insulating film formed of a highly heat-resistant resin material, and a metal thin film made of a metal or alloy having a smaller thermal expansion coefficient than that of the insulating film. Is disclosed as a laminated film composed of an odd number of 3 or more.
- buffer layers are formed on both surfaces of a substrate, a silicon channel (silicon channel) is formed on one side (one side) of the buffer layer, a gate insulating layer is formed on the silicon channel, and a gate is formed.
- a silicon thin film transistor having a gate formed on an insulating layer is disclosed.
- a resin substrate made of polyimide or the like is suitable.
- a polyimide resin substrate is obtained by applying a solution obtained by dissolving polyamic acid, which is a precursor of polyimide, in an organic solvent such as dimethylacetamide or N-methylpyrrolidone on the surface of a support substrate such as a glass substrate. It can be formed by volatilizing the organic solvent and causing an imidization reaction by heating the support substrate.
- the resin substrate made of polyimide for example, on the resin substrate formed on the surface of the support substrate, that is, after forming a TFT or the like on the film formation surface, by irradiating laser light from the back surface of the support substrate, It can be separated from the support substrate by utilizing the ablation phenomenon caused by the laser light.
- the thermal expansion coefficient of the resin substrate is larger than the thermal expansion coefficient of the inorganic film formed on the resin substrate.
- the surface side on which the TFT or the like is formed is outside.
- the active matrix substrate may be curved in a curved shape so as to face the roll, for example, the active matrix substrate may be rounded into a roll having a diameter of about 2 mm or less.
- the present invention has been made in view of the above points, and an object of the present invention is to suppress the warpage of the active matrix substrate using the resin substrate and to ensure workability with respect to the active matrix substrate.
- the present invention provides a film thickness set in a predetermined range with respect to the total film thickness of a plurality of surface-side inorganic films on the surface side on the back surface side of a transparent resin substrate having heat resistance.
- the back surface side inorganic film is provided.
- the reason why the active matrix substrate using the resin substrate is rounded is due to the difference in expansion and contraction of the material between the resin substrate at the manufacturing process temperature and each insulating film provided on the resin substrate. Conceivable.
- the parameters for determining the amount of warpage to be generated are as follows: (1) temperature difference, (2) linear expansion coefficient of each substrate, and (3) each substrate.
- the elastic modulus (Young's modulus) and (4) the thickness of each substrate are considered to be four.
- the linear expansion coefficient is the ratio of expansion / contraction per temperature difference, and the elastic modulus is difficult to bend when subjected to the same force. Therefore, if the elastic modulus of one substrate is almost close to zero, the linear expansion coefficient Even if there is a large difference in the coefficient, the warp of a pair of bonded substrates is governed by the elastic modulus of the other substrate.
- Table 1 below shows examples of the linear expansion coefficient and linear elastic modulus (elastic modulus) of various materials used in the active matrix substrate.
- the linear expansion coefficient of the organic film is several tens of times larger than that of the inorganic film (SiNx, SiOx), and the elastic modulus is organic film (polyimide resin, acrylic resin).
- the inorganic film SiNx, SiOx
- the organic film has a large expansion and contraction with respect to a temperature change, it is considered that the organic film has a tendency to easily follow the expansion and contraction of the inorganic film because it has lower rigidity and higher flexibility than the inorganic film.
- an inorganic film has higher rigidity than an organic film, it is considered that even when a thin film is combined with an organic film, the warp of the substrate is easily affected.
- FIG. 1 is a sectional view of an active matrix substrate 120 using a resin substrate 110 formed on a glass substrate 100.
- FIG. 2 is a simplified cross-sectional view of the active matrix substrate 120 of FIG.
- the active matrix substrate 120 includes a resin substrate 110, a base film 111 provided on the resin substrate 110, a gate electrode 112a and a capacitor line 112b provided on the base film 111, and a gate electrode.
- 112 a and a gate insulating film 113 provided so as to cover the capacitor line 112 b, a semiconductor layer 114 including an intrinsic amorphous silicon layer 114 a and an n + amorphous silicon layer 114 b provided on the gate insulating film 113, and a semiconductor layer 114
- the active matrix substrate 120 it is considered that the resin substrate 110, the base film 111, the gate insulating film 113, the protective film 116, and the planarizing film 117 provided on almost the entire surface of the substrate are affected by the warpage of the substrate. Therefore, assuming that the base film 111, the gate insulating film 113, and the protective film 116 are the same inorganic insulating film, the active matrix substrate 120 for examining the warpage of the substrate is a resin substrate as shown in FIG. 110, a three-layer structure of an inorganic film Fi and an organic film Fo is simplified.
- FIG. 3 is a perspective view of a model substrate B on which three types of substrates for obtaining curvature deformation of the active matrix substrate are bonded.
- the length of the model substrate B is L
- the first substrate B 1 of the upper linear elastic modulus E 1 the linear expansion coefficient alpha 1
- the linear elastic modulus E 2 the linear expansion coefficient ⁇ 2 , the thickness h 2 , and in the lower third substrate B 3 , the linear elastic modulus E 3.
- Linear expansion coefficient ⁇ 3 , thickness h 3 In FIG. 3, A 1 , A 2, and A 3 are cross-sectional areas of the first substrate B 1 , the second substrate B 2, and the third substrate B 3 .
- FIG. 4 is a side view of the model board B.
- y 1 is the positive and coordinate axes a downward direction when taking the origin to the first upper surface of the substrate B 1, from y n, the first upper surface of the substrate B 1 , The length up to a surface (neutral axis N) that does not expand and contract when the model substrate M is deformed
- y is a coordinate axis with the downward direction being positive when the origin is taken on the neutral axis N.
- I i in the equation 2 is the second moment of the section Ai with respect to the neutral axis, and therefore, the following equation 3 is obtained.
- I 1 , I 2 and I 3 are represented by the following formula 4, formula 5 and formula 6.
- Equation 7 the value of the denominator on the right side of Equation 2 is obtained as in Equation 7 below.
- the bending moment M is obtained by the following formula 8.
- ⁇ i is a stress generated on each of the first substrate B 1 , the second substrate B 2 and the third substrate B 3 .
- FIG. 5 is an explanatory diagram showing the extension of each substrate when the first substrate B 1 , the second substrate B 2 and the third substrate B 3 constituting the model substrate B are not bonded together.
- the first substrate B 1 , the second substrate B 2, and the third substrate B 3 constituting the model substrate B are not bonded
- the first substrate B 1 , the second substrate B 2 and the third substrate B 3 extend by ⁇ 1 Lt, ⁇ 2 Lt, and ⁇ 3 Lt, respectively, in proportion to the linear expansion coefficient of each substrate.
- ⁇ i E i ⁇ i ⁇ (E 1 ⁇ 1 h 1 + E 2 ⁇ 2 h 2 + E 3 ⁇ 3 h 3 ) / (E 1 h 1 + E 2 h 2 + E 3 h 3 ) ⁇ / t (Formula 11 ) Specifically, the bending moment M is expressed by the following expression 12.
- the curvature radius ⁇ is calculated mechanically based on the temperature difference t, the physical property values (linear elastic modulus E i , linear expansion coefficient ⁇ i ), and thickness h i of each substrate.
- the curvature radius ⁇ is calculated based on the same concept even when the model substrate has a structure of four or more layers.
- the resin substrate 110 is formed of a polyimide resin having a thickness of 10 ⁇ m
- the base film 111 is formed of a silicon nitride film having a thickness of 250 nm
- the gate insulating film 113 is formed of a silicon nitride film having a thickness of 400 nm.
- the protective film 116 is formed of a silicon nitride film having a thickness of 250 nm
- the planarizing film 117 is formed of an acrylic resin having a thickness of 2.5 ⁇ m, that is, a polyimide film having a thickness of 10 ⁇ m and a thickness of 900 nm.
- the calculated radius of curvature is about 0.6 mm to 0.9 mm. Since the actual active matrix substrate is matched to the extent of rounding, the radius of curvature calculation method based on the above model substrate Is reasonable, is presumed.
- an active matrix substrate according to the present invention is provided with a heat-resistant resin substrate, a thin-film electric element provided on the surface side of the resin substrate, and different layers on the surface side of the resin substrate using the same material.
- Linear elastic modulus, linear expansion coefficient and film thickness of substrate, each linear elastic coefficient of each of the plurality of front-side inorganic films, each linear expansion coefficient and total film thickness, and each of the back-side inorganic films Is set within a predetermined range with respect to the total film thickness of the plurality of surface-side inorganic films so that the radius of curvature calculated based on the above is (+) 20 mm or more or ⁇ 20 mm or less.
- the radius of curvature is basically a positive value, but the direction of bending is indicated by a positive or negative sign.
- the radius of curvature of the active matrix substrate is, as described above, the linear elastic modulus, linear expansion coefficient and film thickness of the resin substrate, each linear elastic coefficient of the plurality of surface-side inorganic films, each linear expansion coefficient and the total film thickness, and Based on the linear elastic modulus, linear expansion coefficient, and film thickness of the back-side inorganic film, calculation is performed using Expression 2, Expression 7, Expression 11, and Expression 13.
- the thickness of the back-side inorganic film is set within a predetermined range with respect to the total thickness of the plurality of front-side inorganic films so that the calculated radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less. Therefore, workability for the active matrix substrate is ensured. Therefore, warpage of the active matrix substrate using the resin substrate is suppressed, and workability for the active matrix substrate is ensured.
- the resin substrate is formed of a polyimide resin
- each of the surface-side inorganic films is a silicon nitride film
- the total thickness of the plurality of surface-side inorganic films is X a ⁇ m.
- Thickness Y a ⁇ m is -0.1263X a 2 + 0.674X a + 0.0733 ⁇ Y a ⁇ 25.321X a 3 -49.8X a 2 + 34.76X a -7.355 May be satisfied.
- FIG. 6 shows a back surface made of a silicon nitride film when the surface-side inorganic film made of a silicon nitride film has a thickness of 0.9 ⁇ m and the resin substrate is made of polyimide resin to a thickness of 5 ⁇ m, 10 ⁇ m, 20 ⁇ m, and 50 ⁇ m.
- the curve a is for a film thickness of 5 ⁇ m
- the curve b is for a film thickness of 10 ⁇ m
- the curve c is for a film thickness of 20 ⁇ m
- the curve d is for a film thickness of 50 ⁇ m.
- linear elastic modulus E 1 , 290 GPa
- linear expansion coefficient ⁇ 1 , 2.3 ppm / K
- film thickness h 1 0.9 ⁇ m
- linear elastic modulus E 2 4 GPa
- the linear expansion coefficient ⁇ 2 50 ppm / K
- the film thickness h 2 10 ⁇ m
- the linear elastic modulus E 3 290 GPa
- the linear expansion coefficient ⁇ 3 , 2.3 ppm / K
- the film thickness h 3 0.60 ⁇ m.
- the radius of curvature ⁇ is ⁇ 22.6 mm.
- the resin substrate is formed of polyimide resin to a thickness of 10 ⁇ m, and the thickness of the surface-side inorganic film made of a silicon nitride film is 0.5 ⁇ m, 0.7 ⁇ m, 0.9 ⁇ m, 1.2 ⁇ m, and 1.
- the curve a is a case where the film thickness is 0.5 ⁇ m
- the curve b is a case where the film thickness is 0.7 ⁇ m
- the curve c is a case where the film thickness is 0.9 ⁇ m
- the curve d is a film. This is the case when the thickness is 1.2 ⁇ m
- the curve e is when the film thickness is 1.5 ⁇ m.
- the range of the film thickness of the back-side inorganic film in which the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less can vary depending on the film thickness of the front-side inorganic film made of a silicon nitride film. I understand.
- FIG. 8 for each total thickness X a surface side inorganic film is a graph showing the film thickness Y a of the back-side inorganic film curvature radius of the active matrix substrate is 20 mm.
- circles indicate the upper limit at which the radius of curvature of the active matrix substrate is 20 mm, and triangles indicate the lower limit at which the radius of curvature of the active matrix substrate is 20 mm.
- the thickness Y a of the back-side inorganic film curvature radius of the active matrix substrate becomes less 20mm or more and -20mm, relative to the total film thickness X a surface side inorganic film is represented by a polynomial It can be seen that there is a certain correlation.
- the total film thickness X a surface side inorganic film thickness Y a of the back-side inorganic film -0.1263X a 2 + 0.674X a + 0.0733 ⁇ Y a ⁇ 25.321X a 3 -49.8X a 2 + 34.76X a -7.355
- the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less.
- each surface-side inorganic film is a silicon nitride film
- the total film thickness of the plurality of surface-side inorganic films is X a ⁇ m
- the film thickness Y a ⁇ m is ⁇ 0.1263X a 2 + 0.674X a + 0.0733 ⁇ Y a ⁇ 25.321X a 3 ⁇ 49.8X a 2 + 34.76X a ⁇ 7.355 Therefore, based on the simulation results of FIGS. 6 and 7, the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less, and workability for the active matrix substrate is specifically ensured.
- a surface-side resin film for flattening the substrate surface may be provided on the surface side of the resin substrate.
- the surface side resin film for flattening the substrate surface is provided on the surface side of the resin substrate, in the liquid crystal display device including the active matrix substrate, the alignment of the liquid crystal layer is disturbed. It is suppressed.
- a heat-resistant back-side resin film is provided on the back side of the resin substrate, and the film thickness of the back-side resin film includes a linear elastic modulus, a linear expansion coefficient and a film thickness of the resin substrate, and the plurality of surfaces.
- the curvature radius calculated based on the linear elastic modulus, linear expansion coefficient, and film thickness of the back surface side resin film is within a predetermined range with respect to the film thickness of the surface side resin film so that the radius of curvature is 20 mm or more or ⁇ 20 mm or less. It may be set.
- the radius of curvature of the active matrix substrate is the linear elasticity coefficient, linear expansion coefficient and film thickness of the resin substrate, each linear elasticity coefficient of each of the plurality of surface side inorganic films, each linear expansion coefficient and the total film thickness, and the back surface.
- the linear expansion coefficient and the film thickness of the side inorganic film, the linear elastic coefficient, the linear expansion coefficient and the film thickness of the surface side resin film, and the linear elastic coefficient, the linear expansion coefficient and the film thickness of the back side resin film Equation 2, Equation 7, Equation 11 and Equation 13.
- the film thickness of the back surface side transparent insulating film is set within a predetermined range with respect to the film thickness of the front surface side resin film so that the calculated curvature radius of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less. Therefore, workability for the active matrix substrate is ensured. Therefore, warpage of the active matrix substrate using the resin substrate is suppressed, and workability for the active matrix substrate is ensured.
- the front surface side resin film is formed of acrylic resin with a film thickness of X b ⁇ m
- the back surface side resin film is formed of polyimide resin with a film thickness of Y b ⁇ m
- the resin substrate, each front surface side inorganic film, and the back surface side are formed.
- the film thickness Y b of the back side resin film is ( ⁇ 0.045X b 2 + 1.4939X b ⁇ 1.9462) ( ⁇ 0.0348X c 2 + 0.1518X c +1.4817) ⁇ Y b ⁇ (0.0173X b 2 + 0.8303X b +1.4109) (0.0073X c 2 -0.0011X c +0.7038) May be satisfied.
- FIG. 9 shows an acrylic resin in which a resin substrate having a surface-side resin film formed of 2.5 ⁇ m thick acrylic resin and a polyimide resin having a film thickness of 10 ⁇ m is replaced with a 4.7 ⁇ m thick silicon nitride substrate.
- 5 is a graph showing the relationship between the film thickness of the backside resin film made of and the radius of curvature of the active matrix substrate.
- the curve a is a case of a resin substrate formed with a polyimide resin to a thickness of 10 ⁇ m
- the curve b is a case of a silicon nitride substrate with a thickness of 4.7 ⁇ m.
- the resin substrate formed with a polyimide resin to a film thickness of 10 ⁇ m can be replaced with a silicon nitride substrate with a film thickness of 4.7 ⁇ m for convenience.
- FIG. 10 shows that a resin substrate formed with polyimide resin to a film thickness of 10 ⁇ m is replaced with a silicon nitride substrate with a film thickness of 4.7 ⁇ m, and a plurality of surface-side inorganic films are made into silicon nitride films with a total film thickness of 0.9 ⁇ m.
- the back-side inorganic film is a 0.9 ⁇ m thick silicon nitride film, that is, the resin substrate, the front-side inorganic film and the back-side inorganic film are combined into a 6.5 ⁇ m-thick silicon nitride film, which is made of acrylic resin.
- the curve a is for a film thickness of 1.0 ⁇ m
- the curve b is for a film thickness of 1.5 ⁇ m
- the curve c is for a film thickness of 2.0 ⁇ m
- the curve d is a film.
- the thickness is 2.5 ⁇ m
- the curve e is a thickness of 3.0 ⁇ m
- the curve f is a thickness of 4.0 ⁇ m
- the curve g is a thickness of 5.0 ⁇ m.
- the range of the film thickness of the back side resin film in which the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less varies depending on the film thickness of the front side resin film made of acrylic resin. .
- FIG. 11 for each film thickness X b of the surface side resin film is a graph showing the film thickness Y b of the back side resin film radius of curvature of the active matrix substrate is 20 mm.
- circles indicate the upper limit at which the radius of curvature of the active matrix substrate is 20 mm, and triangles indicate the lower limit at which the radius of curvature of the active matrix substrate is 20 mm.
- the film thickness Y b of the back side resin film in which the radius of curvature of the active matrix substrate is 20 mm or more and ⁇ 20 mm or less is expressed by a polynomial with respect to the film thickness X b of the surface side resin film. It can be seen that there is a certain correlation.
- the resin substrate if the total thickness of the surface side inorganic layer and the rear surface side inorganic film was 6.5 [mu] m, with respect to the film thickness X b of the surface side resin film, the thickness Y b of the back side resin film - 0.045X b 2 + 1.4939X b -1.9462 ⁇ Y b ⁇ 0.0173X b 2 + 0.8303X b +1.4109
- the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less.
- the thickness of the surface-side resin film made of acrylic resin is 2.5 ⁇ m, and the resin substrate, the front-side inorganic film, and the back-side inorganic film are collectively 4.0 ⁇ m, 5.0 ⁇ m, 6.
- a silicon nitride film of 5 micrometers, 8.0 micrometers, and 10.0 micrometers.
- the curve a is for a film thickness of 4.0 ⁇ m
- the curve b is for a film thickness of 5.0 ⁇ m
- the curve c is for a film thickness of 6.5 ⁇ m
- the curve d is a film. This is the case when the thickness is 8.0 ⁇ m
- the curve e is when the film thickness is 10.0 ⁇ m.
- the range of the film thickness of the back surface side resin film in which the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less depends on the total film thickness of the resin substrate, the front surface side inorganic film, and the back surface side inorganic film. You can see that it changes.
- FIG. 13 a resin substrate, for each total thickness X c of the surface side inorganic layer and the rear surface side inorganic layer, the thickness Y b of the back side resin film radius of curvature of the active matrix substrate is 20mm It is a graph to show.
- circles indicate the upper limit at which the radius of curvature of the active matrix substrate is 20 mm, and triangles indicate the lower limit at which the radius of curvature of the active matrix substrate is 20 mm.
- the film thickness Y b of the back side resin film where the radius of curvature of the active matrix substrate is 20 mm or more and ⁇ 20 mm or less is the total film thickness X c of the resin substrate, the front side inorganic film, and the back side inorganic film. It can be seen that there is a certain correlation expressed by a polynomial.
- the film thickness Y b of the back surface side resin film is ⁇ 0.0522X c 2 + 0.2277X c + 2.2226 ⁇ Y b ⁇ the total film thickness X c of the resin substrate, the front surface side inorganic film, and the back surface side inorganic film. 0.0261X c 2 -0.0039X c +2.5336
- the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less.
- the film thickness X b of the surface side resin film and the resin substrate the total thickness X c of the surface side inorganic layer and the rear surface side inorganic film, film thickness Y b of the back-side resin film ( ⁇ 0.045X b 2 + 1.4939X b ⁇ 1.9462) ( ⁇ 0.0348X c 2 + 0.1518X c +1.4817) ⁇ Y b ⁇ (0.0173X b 2 + 0.8303X b +1.4109) (0.0073X c 2 -0.0011X c +0.7038)
- the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less.
- the surface side resin film is formed with the film thickness Xb ( micro
- the back surface side resin film is formed with the film thickness Yb ( micro
- the thickness Y b of the back side resin film ( ⁇ 0.045X b 2 + 1.4939X b ⁇ 1.9462) ( ⁇ 0.0348X c 2 + 0.1518X c +1.4817) ⁇ Y b ⁇ (0.0173X b 2 + 0.8303X b +1.4109) (0.0073X c 2 -0.0011X c +0.7038) Therefore, based on the simulation results of FIGS. 10 and 12, the radius of curvature of the active matrix substrate is 20 mm or more or ⁇ 20 mm or less, and workability for the active matrix substrate is specifically ensured.
- the thin film electrical element is a thin film transistor including a gate electrode and a semiconductor layer, and the plurality of surface-side inorganic films are provided between a base film provided on the surface of the resin substrate, the gate electrode and the semiconductor layer. Further, a protective film provided to cover the gate insulating film and the thin film transistor may be used.
- the some surface side inorganic film was provided so that the base film provided between the resin substrate and the thin-film transistor, the gate insulating film provided as a part of thin-film transistor, and the thin-film transistor might be covered Since it is a protective film, a thin film transistor type active matrix substrate is specifically configured.
- the resin substrate may have transparency.
- an active matrix substrate used for a transmissive or transflective liquid crystal display device is specifically configured.
- the front surface side resin film and the back surface side resin film may have transparency.
- an active matrix substrate used for a transmissive or transflective liquid crystal display device is specifically configured.
- the display device of the present invention includes the above-described active matrix substrate, a counter substrate provided to face the surface side of the active matrix substrate on which the thin film electric element is provided, the active matrix substrate, and the counter substrate. And a display medium layer provided therebetween.
- the active matrix substrate and the counter substrate provided so as to face each other and the display medium layer provided between the two substrates are provided, the active matrix substrate and the same are provided. Warpage in the display device is suppressed, and workability for the active matrix substrate and the display device including the active matrix substrate is ensured.
- the display medium layer may be a liquid crystal layer.
- a liquid crystal display device is specifically configured as a display device.
- the back-side inorganic film having a film thickness set in a predetermined range with respect to the total film thickness of the plurality of front-side inorganic films on the front side is provided on the back side of the transparent resin substrate having heat resistance. Accordingly, warping of the active matrix substrate using the resin substrate can be suppressed, and workability for the active matrix substrate can be ensured.
- FIG. 1 is a cross-sectional view of an active matrix substrate using a resin substrate formed on a glass substrate.
- FIG. 2 is a simplified cross-sectional view of the active matrix substrate of FIG.
- FIG. 3 is a perspective view of a model substrate for obtaining curvature deformation of the active matrix substrate.
- FIG. 4 is a side view of the model board.
- FIG. 5 is an explanatory diagram showing the extension of the first substrate, the second substrate, and the third substrate when the first substrate, the second substrate, and the third substrate constituting the model substrate are not bonded together.
- FIG. 6 is a graph showing the relationship between the film thickness of the back-side inorganic film and the radius of curvature of the active matrix substrate when the film thickness of the resin substrate is changed.
- FIG. 7 is a graph showing the relationship between the thickness of the back-side inorganic film and the radius of curvature of the active matrix substrate when the thickness of the front-side inorganic film is changed.
- FIG. 8 is a graph showing the film thickness of the back-side inorganic film where the radius of curvature of the active matrix substrate is 20 mm for each film thickness of the front-side inorganic film.
- FIG. 9 is a graph showing the relationship between the film thickness of the back surface side resin film and the radius of curvature of the active matrix substrate when the resin substrate is replaced with a silicon nitride film.
- FIG. 10 is a graph showing the relationship between the film thickness of the back surface side resin film and the radius of curvature of the active matrix substrate when the film thickness of the front surface side resin film is changed.
- FIG. 11 is a graph showing the film thickness of the back surface side resin film in which the radius of curvature of the active matrix substrate is 20 mm for each film thickness of the front surface side resin film.
- FIG. 12 is a graph showing the relationship between the film thickness of the back surface side resin film and the radius of curvature of the active matrix substrate when the film thickness of the resin substrate is changed.
- FIG. 13 is a graph showing the film thickness of the back-side resin film in which the radius of curvature of the active matrix substrate is 20 mm with respect to the total film thickness of the resin substrate, the front-side inorganic film, and the back-side inorganic film.
- FIG. 14 is a graph obtained by converting the graph of FIG. 13 so that the film thickness of the back surface side resin film becomes 1 when the total film thickness of the resin substrate, the front surface side inorganic film, and the back surface side inorganic film is 6.5 ⁇ m. It is.
- FIG. 15 is a cross-sectional view of the liquid crystal display device according to the first embodiment.
- FIG. 15 is a cross-sectional view of the liquid crystal display device according to the first embodiment.
- FIG. 16 is a first explanatory diagram illustrating, in cross section, a part of the manufacturing process of the liquid crystal display device according to the first embodiment.
- FIG. 17 is a second explanatory view showing, in section, a part of the manufacturing process of the liquid crystal display device following FIG.
- FIG. 18 is a third explanatory view, in section, showing a part of the manufacturing process of the liquid crystal display device following FIG.
- FIG. 19 is a fourth explanatory view showing, in cross section, a part of the manufacturing process of the liquid crystal display device following FIG.
- FIG. 20 is a fifth explanatory view showing, in cross section, a part of the manufacturing process of the liquid crystal display device following FIG. FIG.
- FIG. 21 is a sixth explanatory view, in section, showing a part of the manufacturing process of the liquid crystal display device following FIG.
- FIG. 22 is a seventh explanatory view showing in cross section a part of the manufacturing process of the liquid crystal display device following FIG.
- FIG. 23 is an eighth explanatory view showing, in section, a part of the manufacturing process of the liquid crystal display device following FIG.
- FIG. 24 is a ninth explanatory view showing, in cross section, a part of the manufacturing process of the liquid crystal display device following FIG.
- FIG. 25 is a cross-sectional view of the liquid crystal display device according to the second embodiment.
- FIG. 26 is a cross-sectional view of the liquid crystal display device according to the third embodiment.
- Embodiment 1 of the Invention 15 to 24 show Embodiment 1 of an active matrix substrate and a display device including the same according to the present invention.
- FIG. 15 is a cross-sectional view of the liquid crystal display device 60a of the present embodiment.
- FIGS. 16 to 24 are first to ninth explanatory views showing the manufacturing process of the liquid crystal display device 60a in section.
- the liquid crystal display device 60a includes an active matrix substrate 20 and a counter substrate 40 provided so as to face each other, a liquid crystal layer 50 provided between the active matrix substrate 20 and the counter substrate 40, A sealant (not shown) provided in a frame shape for adhering the active matrix substrate 20 and the counter substrate 40 to each other and enclosing the liquid crystal layer 50 between the active matrix substrate 20 and the counter substrate 40, and the active matrix substrate 20, a retardation compensation film 51 provided on the lower surface of the figure, a polarizing film 53 provided on the lower surface of the retardation compensation film 51, and a retardation compensation film 52 provided on the upper surface of the counter substrate 40 in the figure. And a polarizing film 54 provided on the upper surface of the retardation compensation film 52 in the drawing.
- the active matrix substrate 20 includes a heat-resistant transparent backside resin film 8, a backside inorganic film 9 provided on the top surface of the backside resin film 8, and a backside inorganic film.
- a plurality of capacitance lines 12b provided between the gate lines 12 and arranged so as to extend in parallel with each other
- the gate insulating film 13 provided as one of the surface-side inorganic films so as to cover the gate line 12 and each capacitor line 12b, and the upper surface of the gate insulating film 13 in the drawing are parallel to each other in the direction perpendicular to each gate line 12
- a plurality of extending A plurality of TFTs 5 provided as thin film electric elements for each crossing portion of the source line (not shown), each gate line 12 and each source line, that is, each subpixel, and each TFT 5 and each source line are covered.
- the protective film 16 provided as one of the surface-side inorganic films
- the transparent planarizing film 17 provided as the surface-side resin film on the upper surface of the protective film 16 in the figure
- the upper surface of the planarizing film 17 in the figure And a plurality of pixel electrodes 18a respectively connected to the TFTs 5 and an alignment film 19 provided so as to cover the pixel electrodes 18a.
- the glass transition point is desirably 250 ° C. to 300 ° C. or higher.
- the gate line 12 extends from the counter substrate 40 to the terminal area of the active matrix substrate, and is connected to the transparent conductive layer 18b in the terminal area.
- the TFT 5 includes a gate electrode 12a provided on the first resin substrate 10 via a base film 11, a gate insulating film 13 provided so as to cover the gate electrode 12a, and a gate insulating film.
- 13 includes a semiconductor layer 14 provided in an island shape so as to overlap the gate electrode 12a, and a source electrode 15a and a drain electrode 15b provided on the semiconductor layer 14 so as to be spaced apart from each other.
- the gate electrode 12a is, for example, a portion where each of the gate lines 12 protrudes laterally for each subpixel.
- the semiconductor layer 14 is provided on the intrinsic amorphous silicon layer 14a having a channel region and the intrinsic amorphous silicon layer 14a so that the channel region is exposed, and is connected to the source electrode 15a and the drain electrode 15b, respectively.
- the source electrode 15a is, for example, a portion where the source line protrudes laterally for each subpixel.
- the drain electrode 15 b is connected to the pixel electrode 18 a through a through hole 17 c formed in the planarizing film 17. Further, as shown in FIG. 15, the drain electrode 15b overlaps the capacitor line 12b via the gate insulating film 13 in each sub-pixel, thereby constituting the auxiliary capacitor 6.
- the back-side inorganic film 9, the base film 11, the gate insulating film 13, and the protective film 16 are, for example, silicon nitride films.
- the film thickness Y a ( ⁇ m) of the back-side inorganic film 9 is ⁇ 0.1263X a 2 + 0.674X a + 0.0733 ⁇ Y a ⁇ 25.321X a 3 ⁇ 49.8X a 2 + 34.76X a ⁇ 7.355 Is satisfied.
- the planarizing film 17 is made of, for example, an acrylic resin.
- the planarization film 17 made of an acrylic resin having excellent transparency and heat resistance is illustrated, but the planarization film 17 is formed of polyimide resin, epoxy resin, phenol resin, silicone resin, or the like. May be.
- the back side resin film 8 is made of, for example, a polyimide resin.
- the film thickness of the planarizing film 17 is X b ( ⁇ m)
- the total film thickness of the first resin substrate 10, the base film 11, the gate insulating film 13, the protective film 16 and the back-side inorganic film 9 is X c ( ⁇ m)
- the film thickness Y b ( ⁇ m) of the back side resin film 8 is ( ⁇ 0.045X b 2 + 1.4939X b ⁇ 1.9462) ( ⁇ 0.0348X c 2 + 0.1518X c +1.4817) ⁇ Y b ⁇ (0.0173X b 2 + 0.8303X b +1.4109) (0.0073X c 2 -0.0011X c +0.7038) Is satisfied.
- the back-side resin film 8 made of a highly heat-resistant polyimide resin is exemplified, but the back-side resin film 8 may be formed of a polyamideimide resin, a polybenzimidazole resin, a silicone resin, or the like. Good.
- the counter substrate 40 includes a heat-resistant transparent back-side resin film 28, a back-side inorganic film 29 provided on the bottom surface of the back-side resin film 28, and a back-side inorganic film 29.
- the transparent second resin substrate 30 having heat resistance provided on the lower surface in the figure, the base film 31 provided on the lower surface in the figure of the second resin substrate 30, and the lower surface in the figure of the base film 31 in a lattice shape
- a black matrix 32 provided, a color filter 33 in which a red layer, a green layer, a blue layer, and the like are provided between the lattices of the black matrix 32, and a surface side resin film so as to cover the black matrix 31 and the color filter 32
- a transparent planarizing film 34 provided as a common electrode 35, a common electrode 35 provided on the lower surface of the planarizing film 34 in the figure, and an alignment film 36 provided so as to cover the common electrode 35.
- the first resin substrate 10 and the second resin substrate 30 are (all) aromatic polyimide, aromatic (carboxylic acid component) -cycloaliphatic (diamine component) polyimide, cycloaliphatic (carboxylic acid component) -aromatic.
- (Diamine component) It is made of polyimide resin such as polyimide, (all) cycloaliphatic polyimide, fluorinated aromatic polyimide or the like.
- cycloaliphatic polyimides in which charge transfer complexes are not formed in and between molecules, and fluorinated aromatic polyimides in which charge transfer complexes are difficult to form in and between molecules due to a fluorine-containing structure are in the visible light range.
- the transparency of is improved.
- the total light transmittance with respect to the visible light region is 80% or more. desirable.
- the liquid crystal layer 50 is made of, for example, a nematic liquid crystal material having electro-optical characteristics.
- the liquid crystal display device 60a configured as described above applies a predetermined voltage for each subpixel to the liquid crystal layer 50 disposed between each pixel electrode 18a on the active matrix substrate 20 and the common electrode 35 on the counter substrate 40. By changing the alignment state of the liquid crystal layer 50, the light transmittance is adjusted for each sub-pixel to display an image.
- the manufacturing method of the present embodiment includes a first resin substrate forming step, an active matrix substrate precursor preparing step, a second resin substrate forming step, a counter substrate precursor forming step, a panel precursor preparing step, and a first resin substrate.
- a silane coupling film (not shown) is applied to a first support substrate 7 (see FIG. 16) such as a glass substrate by applying a silane coupling agent by spin coating, for example, and then performing heat treatment. Form.
- the back-side resin film 8 is formed with a film thickness of about 1.5 ⁇ m to 3.5 ⁇ m.
- the resin solution is obtained by dissolving polyamic acid, which is a precursor of polyimide, in an organic solvent such as dimethylacetamide or N-methylpyrrolidone.
- the heat treatment of the resin solution for example, the first support substrate 7 to which the resin solution is applied is placed on a hot plate, and the atmosphere is about 40 ° C. to 100 ° C.
- heating is performed at about 250 to 350 ° C. for about 1 to 3 hours in a nitrogen atmosphere (oxygen concentration of 100 ppm or less).
- a silicon nitride film is formed to a film thickness of about 0.6 ⁇ m to 2.0 ⁇ m at a temperature of about 300 ° C. or more by, for example, plasma CVD (Chemical Vapor Deposition) method on the entire substrate on which the back side resin film 8 is formed. Then, as shown in FIG. 17, the back-side inorganic film 9 is formed.
- plasma CVD Chemical Vapor Deposition
- a silane coupling film (not shown) is formed by applying a silane coupling agent to the entire substrate on which the back-side inorganic film 9 has been formed, for example, by spin coating, followed by heat treatment. .
- the first resin substrate 10 is formed with a film thickness of about 5 ⁇ m to 20 ⁇ m.
- the film thickness of the first resin substrate 10 maintains the shape of the first resin substrate 10 when separating the first resin substrate 10 from the first support substrate 7 in the first resin substrate separation step described later.
- it is preferably 5 ⁇ m or more, and in order to volatilize the solvent so that irregularities are not formed on the surface during the heat treatment, it is 20 ⁇ m or less. Preferably there is.
- the surface of the first resin substrate 10 formed in the first resin substrate formation step is subjected to, for example, a mixed solution of 2-aminoethanol and dimethyl sulfoxide (weight ratio 70:30), dimethyl sulfoxide, N-methylpyrrolidone.
- a silicon nitride film is formed on the surface of the first resin substrate 10 to a thickness of about 250 nm at a film formation temperature of about 250 ° C. to 300 ° C. by, for example, plasma CVD.
- the base film 11 is formed.
- a titanium film (thickness of about 30 nm to 150 nm), an aluminum film (thickness of about 200 nm to 500 nm), and a titanium film (thickness of 30 nm to 150 nm) are formed on the entire substrate on which the base film 11 has been formed by, for example, sputtering.
- a photolithography process, an etching process, and a resist peeling process are performed on the metal laminated film, whereby the gate line 12, the gate electrode 12a, and the capacitor line are formed. 12b is formed.
- a silicon nitride film is formed to a thickness of about 400 nm on the entire substrate on which the gate line 12, the gate electrode 12a, and the capacitor line 12b are formed, for example, by a plasma CVD method at a film formation temperature of about 250 ° C. to 300 ° C. Then, the gate insulating film 13 is formed.
- an intrinsic amorphous silicon film (thickness of about 70 nm to 150 nm) and an n + amorphous silicon film doped with phosphorus (thickness of 40 nm to 40 nm) are formed on the entire substrate on which the gate insulating film 13 is formed, for example, by plasma CVD.
- the semiconductor layer forming layer is formed by performing a photolithography process, an etching process, and a resist peeling process on the stacked film of the intrinsic amorphous silicon film and the n + amorphous silicon film. .
- an aluminum film (thickness of about 100 nm to 400 nm) and a titanium film (thickness of about 30 nm to 100 nm) are sequentially formed on the entire substrate on which the semiconductor layer forming layer has been formed by sputtering.
- the source line, the source electrode 15a, and the drain electrode 15b are formed by performing a photolithography process, an etching process, and a resist peeling process on the metal multilayer film.
- the source electrode 15a and the drain electrode 15b as a mask, the n + amorphous silicon layer of the semiconductor layer forming layer is etched to form a channel region, and the semiconductor layer 14 and the TFT 5 including the semiconductor layer 14 are formed.
- a silicon nitride film is formed to a thickness of about 250 nm on the entire substrate on which the TFT 5 is formed, for example, by a plasma CVD method at a film formation temperature of about 250 ° C. to 300 ° C.
- the protective film 16 is formed by performing a photolithography process, an etching process, and a resist peeling process.
- an acrylic photosensitive resin is applied to the entire substrate on which the protective film 16 has been formed, for example, by spin coating to a thickness of about 2 ⁇ m to 3 ⁇ m, and the applied photosensitive resin is exposed to light. Then, the planarizing film 17 is formed by performing development.
- a transparent conductive film such as an ITO (Indium Tin Oxide) film or an IZO (Indium Zinc Oxide) film is formed on the entire substrate on which the planarizing film 17 is formed, for example, by sputtering. Then, the pixel electrode 18a and the transparent conductive layer 18b are formed by performing a photolithography process, an etching process, and a resist peeling process on the transparent conductive film.
- ITO Indium Tin Oxide
- IZO Indium Zinc Oxide
- the alignment film 19 is formed.
- the active matrix substrate precursor 21 as shown in FIG. 20 can be manufactured.
- a silane coupling film (not shown) is formed on the second support substrate 27 such as a glass substrate by applying a silane coupling agent by spin coating, for example, and then performing heat treatment.
- the back side resin film 28 is formed to a thickness of about 2.0 ⁇ m to 3.2 ⁇ m.
- a silicon nitride film is formed to a thickness of about 0.2 ⁇ m to 0.3 ⁇ m on the entire substrate on which the back side resin film 28 has been formed, for example, by plasma CVD, to form a back side inorganic film 29. .
- a silane coupling film (not shown) is formed by applying a silane coupling agent to the entire substrate on which the back-side inorganic film 29 has been formed, for example, by spin coating, followed by heat treatment. .
- the second resin substrate 30 is formed with a film thickness of about 5 ⁇ m to 20 ⁇ m.
- ⁇ Opposite substrate precursor manufacturing process First, after the surface of the second resin substrate 30 formed in the second resin substrate formation step is washed with an organic solvent such as a mixed solution of 2-aminoethanol and dimethyl sulfoxide, dimethyl sulfoxide, N-methylpyrrolidone, or the like.
- a base film 31 is formed on the surface of the second resin substrate 30 by, for example, forming a silicon nitride film with a thickness of about 250 nm by plasma CVD.
- a metal film such as a chromium film (thickness of about 100 nm) is formed on the entire substrate on which the base film 31 is formed by, for example, a sputtering method, photolithography treatment and etching are performed on the metal film.
- the black matrix 32 is formed by performing the process and the resist peeling process.
- the coating film was exposed and developed, and then selected.
- a colored layer for example, a red layer
- the other two colored layers for example, a green layer and a blue layer
- the color filter 33 is formed with a thickness of about 1 ⁇ m.
- the planarization film 34 is formed by performing heat treatment.
- the common electrode 35 is formed on the entire substrate on which the planarizing film 34 is formed by forming a transparent conductive film such as an ITO film or an IZO film with a thickness of about 100 nm by a sputtering method, for example. Form.
- the coating film is baked and rubbed.
- the alignment film 36 is formed.
- the counter substrate precursor 41 as shown in FIG. 21 can be produced.
- ⁇ Panel precursor production process> For example, on the surface of the alignment film 36 on the counter substrate precursor 41 manufactured in the counter substrate precursor manufacturing step, a seal material made of a thermosetting resin or the like and having a liquid crystal injection port is printed in a frame shape, After the counter substrate precursor 41 printed with the sealing material and the active matrix substrate precursor 21 prepared in the active matrix substrate precursor manufacturing step are bonded together and the sealing material is cured, the active matrix substrate A liquid crystal material is injected between the precursor 21 and the counter substrate precursor 41 by a vacuum injection method, and the liquid crystal injection port is sealed, so that a liquid crystal is interposed between the active matrix substrate precursor 21 and the counter substrate precursor 41.
- Encapsulating layer 50 produces a panel precursor 61 as shown in FIG.
- the panel support 61 manufactured in the panel precursor manufacturing step is irradiated with ultraviolet laser light Lu from the active matrix substrate precursor 21 side, thereby providing the first support substrate 7.
- an ablation (decomposition / vaporization of the film due to heat absorption) phenomenon due to absorption of ultraviolet light occurs in a portion on the back side resin film 8 side of the boundary part between the back side resin film 8 and the first support substrate 7 and the back side resin.
- the first resin substrate 10 including the film 8 is separated.
- the ultraviolet laser light Lu to be irradiated for example, laser light having a wavelength of 308 nm oscillated from a XeCl laser is suitable.
- the ablation condition needs to be determined depending on the resin substrate to be irradiated.
- the irradiation energy intensity is about 300 mW / cm 2 to 500 mW / cm 2 , and about 1 to 10 shots. Irradiation is performed.
- the transmittance of the ultraviolet laser light Lu is about 1% or less for the back surface side resin film 8 and about 40% or more for the glass substrate (first support substrate 7).
- a retardation compensation film 51 is attached to the surface of the active matrix substrate 20 constituting the panel precursor 61 from which the first support substrate 7 has been separated.
- ⁇ Second resin substrate separation step> First, an ultraviolet laser beam is irradiated from the counter substrate precursor 41 side to the panel precursor to which the retardation compensation film 51 is attached in the first resin substrate separation step, as in the first resin substrate separation step. As a result, the second support substrate 27 and the second resin substrate 30 including the back surface side resin film 28 are separated.
- the polarizing film 53 is applied to each surface of the retardation compensation films 51 and 52. And 54 are pasted.
- the liquid crystal display device 60a of the present embodiment can be manufactured.
- the back-side inorganic film 9 is provided on the back side of the transparent first resin substrate 10 having heat resistance. 11, warpage of the active matrix substrate 20 caused by the gate insulating film 13 and the protective film 16 can be compensated.
- the radius of curvature of the active matrix substrate 20 includes the linear elastic modulus, linear expansion coefficient and film thickness of the first resin substrate 10, and a plurality of surface-side inorganic films (the base film 11, the gate insulating film 13, Based on each linear elastic coefficient, each linear expansion coefficient and the total film thickness of the protective film 16), and the linear elastic coefficient, linear expansion coefficient and film thickness of the back-side inorganic film 9, Expressions 2, 7, 11, and 13 are obtained. Can be used to calculate.
- the first resin substrate 10 is formed of polyimide resin
- the plurality of surface-side inorganic films (the base film 11, the gate insulating film 13, and the protective film 16) are silicon nitride films
- the total film of the plurality of surface-side inorganic films When the thickness is X a ⁇ m, the film thickness Y a ⁇ m of the back side inorganic film is ⁇ 0.1263X a 2 + 0.674X a + 0.0733 ⁇ Y a ⁇ 25.321X a 3 ⁇ 49.8X a 2 + 34.76X a ⁇ 7.355 Therefore, based on the simulation results of FIGS.
- the radius of curvature of the active matrix substrate 20 is 20 mm or more or ⁇ 20 mm or less, and workability for the active matrix substrate 20 is ensured. Can do. Therefore, warp of the active matrix substrate 20 using the resin substrate can be suppressed, and workability for the active matrix substrate 20 can be ensured.
- the active matrix substrate 20 of the present embodiment since the planarizing film 17 is provided on the surface side of the first resin substrate 10, the liquid crystal layer 50 in the liquid crystal display device 60a including the active matrix substrate 20 is provided. The disorder of the orientation can be suppressed.
- the back side resin film 8 is provided on the back side of the transparent first resin substrate 10 having heat resistance.
- the warp of the active matrix substrate 20 can be compensated.
- the radius of curvature of the active matrix substrate 20 includes the linear elastic modulus, linear expansion coefficient and film thickness of the first resin substrate 10, and a plurality of surface-side inorganic films (the base film 11, the gate insulating film 13, Each of the linear elasticity coefficient, each linear expansion coefficient and the total film thickness of the protective film 16), the linear elasticity coefficient, the linear expansion coefficient and the film thickness of the back-side inorganic film 9, the linear elasticity coefficient, the linear expansion coefficient and the film thickness of the flattening film 17, And based on the linear elastic modulus, linear expansion coefficient, and film thickness of the back surface side resin film 8, it can be calculated using Equation 2, Equation 7, Equation 11, and Equation 13.
- the planarizing film 17 is formed of acrylic resin with a film thickness X b ⁇ m
- the back surface side resin film 8 is formed of polyimide resin with a film thickness Y b ⁇ m, and the first resin substrate 10, each front surface side inorganic film, and the back surface
- the film thickness Y b of the back surface side resin film 8 is ( ⁇ 0.045X b 2 + 1.4939X b ⁇ 1.9462) ( ⁇ 0.0348X c 2 + 0.1518X c +1.4817) ⁇ Y b ⁇ (0.0173X b 2 + 0.8303X b +1.4109) (0.0073X c 2 -0.0011X c +0.7038) Therefore, based on the simulation results of FIGS.
- the radius of curvature of the active matrix substrate 20 is 20 mm or more or ⁇ 20 mm or less, and workability for the active matrix substrate 20 is ensured. Can do. Therefore, warp of the active matrix substrate 20 using the resin substrate can be suppressed, and workability for the active matrix substrate 20 can be ensured.
- the active matrix substrate 20 and the liquid crystal display device 60a including the active matrix substrate 20 according to the present embodiment, warpage of the active matrix substrate 20 is suppressed, so that electronic components are placed in the terminal regions of the active matrix substrate of the liquid crystal display device 60a. It is possible to improve the electrical connection between the electronic component mounted in the mounting process and the terminal.
- the active matrix substrate 20 and the liquid crystal display device 60a including the active matrix substrate 20 of the present embodiment warpage of the active matrix substrate 20 is suppressed, and a machine for elements and wirings formed on the active matrix substrate 20 is also suppressed. Stress can be suppressed, and the manufacturing yield and reliability of the active matrix substrate 20 and the liquid crystal display device 60a can be improved.
- the flatness of the liquid crystal display device 60a can be improved by suppressing the warpage of the active matrix substrate 20, and the display The quality can be improved.
- the liquid crystal display device 60a provided with the active matrix substrate 20 of the present embodiment since the warpage of the active matrix substrate 20 is suppressed, in order to ensure the rigidity and reliability of the device with respect to the liquid crystal display device 60a.
- the workability in the laminating process can be improved, and the manufacturing yield and reliability of the active matrix substrate 20 and the liquid crystal display device 60a can be improved.
- the active matrix substrate 20 and the counter substrate 40 are connected via the common transition material by suppressing the warpage of the active matrix substrate 20. Connection failures in electrically connected portions can be suppressed, and the manufacturing yield, reliability, and quality of the active matrix substrate 20 and the liquid crystal display device 60a can be improved.
- the warpage of the active matrix substrate 20 is suppressed, so that the handling of the substrate during the manufacturing process is facilitated and the productivity is improved. Can be improved.
- the manufacturing yield and productivity of the active matrix substrate 20 and the liquid crystal display device 60a can be improved, thereby reducing the manufacturing cost. can do.
- the active matrix substrate 20 and the liquid crystal display device 60a including the active matrix substrate 20 according to the present embodiment a substrate configuration and a correction device for directly correcting the roundness of the substrate are unnecessary, and therefore, the number of members used is reduced.
- the manufacturing cost can be reduced, and the liquid crystal display device 60a can be reduced in weight and thickness.
- the active matrix substrate 20 of the present embodiment since the existing TFT manufacturing apparatus and manufacturing process can be used, a new capital investment can be reduced and a display device can be manufactured at a low cost. .
- the back side resin film 8 and the back side inorganic film 9 function as a barrier film that suppresses the permeation of moisture and the like, so that the reliability of the TFT 5 can be improved.
- the inorganic insulating film is formed at a relatively high temperature (about 250 ° C. to 300 ° C.), it is possible to form a high-quality and highly reliable thin-film electric element. it can.
- FIG. 25 is a cross-sectional view of the liquid crystal display device 60b of this embodiment.
- the same parts as those in FIGS. 15 to 24 are denoted by the same reference numerals, and detailed description thereof will be omitted.
- the liquid crystal display device 60a provided with the phase difference compensation films 51 and 52 is exemplified.
- the liquid crystal display device 60b provided with no phase difference compensation film is exemplified.
- the liquid crystal display device 60b includes an active matrix substrate 20 and a counter substrate 40 provided so as to face each other, a liquid crystal layer 50 provided between the active matrix substrate 20 and the counter substrate 40, A sealant (not shown) provided in a frame shape for adhering the active matrix substrate 20 and the counter substrate 40 to each other and enclosing the liquid crystal layer 50 between the active matrix substrate 20 and the counter substrate 40, and the active matrix substrate 20 includes a polarizing film 53 provided on the lower surface in the drawing and a polarizing film 54 provided on the upper surface in the drawing of the counter substrate 40.
- the front surface side of the transparent first resin substrate 10 having heat resistance is disposed on the front surface side.
- a back-side inorganic film 9 having a film thickness set within a predetermined range with respect to the total film thickness of the base film 11, the gate insulating film 13, and the protective film 16 is provided, and the surface-side planarizing film 17 is formed. Since the back surface side resin film 8 having a film thickness set in a predetermined range with respect to the thickness is provided, warpage of the active matrix substrate 20 using the resin substrate is suppressed, and workability for the active matrix substrate 20 is improved. Can be secured.
- the liquid crystal display device 60b of the present embodiment in addition to the effects described in the first embodiment, since no retardation compensation film is provided, the balance of the laminated structure of the liquid crystal display device 60b is impaired. In addition, the thickness of the liquid crystal display device 60b can be reduced, and the number of manufacturing steps can be reduced and the number of manufacturing steps can be reduced by reducing the number of members used.
- FIG. 26 is a cross-sectional view of the liquid crystal display device 60c of this embodiment.
- the flat liquid crystal display devices 60a and 60b are illustrated, but in the present embodiment, a flexible curved liquid crystal display device 60c is illustrated.
- the liquid crystal display device 60 c includes an active matrix substrate 20 and a counter substrate 40 provided so as to face each other, and a liquid crystal provided between the active matrix substrate 20 and the counter substrate 40.
- the layer 50, the active matrix substrate 20 and the counter substrate 40 are bonded to each other, and the sealing material 51 provided in a frame shape to enclose the liquid crystal layer 50 between the active matrix substrate 20 and the counter substrate 40, and the active matrix And a backlight 57 provided on the lower side of the substrate 20 in the figure.
- optical sheets (polarizing film, retardation compensation film, etc.) attached to the surfaces of the active matrix substrate 20 and the counter substrate 40 are omitted.
- the backlight 57 is provided along a flexible light guide plate 55 that deforms in accordance with the shapes of the active matrix substrate 20 and the counter substrate 40, and one side (left end in the figure) of the light guide plate 55.
- a plurality of light sources 56 and a reflection sheet (not shown) that is provided on the lower surface of the light guide plate 55 in the drawing and reflects the light from each light source 56 toward the active matrix substrate 20 side.
- the light guide plate 55 is made of, for example, transparent silicone rubber.
- the light source 56 is configured by, for example, a light emitting diode (Light Emitting Diode (LED)).
- an optical sheet such as a diffusion sheet or a lens sheet may be disposed between the active matrix substrate 20 and the light guide plate 55.
- the liquid crystal display device 60c configured as described above applies a predetermined voltage for each subpixel to the liquid crystal layer 50 disposed between each pixel electrode 18a on the active matrix substrate 20 and the common electrode 35 on the counter substrate 40. After adjusting the light transmittance for each sub-pixel by changing the alignment state of the liquid crystal layer 50, the display light Ld is emitted and an image is displayed as shown in FIG. Yes.
- the back surface of the transparent first resin substrate 10 having heat resistance As described above, according to the active matrix substrate 20 of the present embodiment and the liquid crystal display device 60c including the same, the back surface of the transparent first resin substrate 10 having heat resistance, as in the first and second embodiments.
- a back-side inorganic film 9 having a film thickness set in a predetermined range with respect to the total film thickness of the base film 11 on the front surface side, the gate insulating film 13 and the protective film 16 is provided. Since the back surface side resin film 8 having a film thickness set within a predetermined range with respect to the film thickness of the planarizing film 17 is provided, the warpage of the active matrix substrate 20 using the resin substrate is suppressed and the active matrix is suppressed. Workability for the substrate 20 can be ensured.
- an active matrix substrate provided with a three-terminal TFT as a thin-film electric element has been exemplified.
- the present invention is a two-terminal thin-film electric element such as a diode using amorphous silicon.
- the present invention can also be applied to an active matrix substrate provided with.
- an active matrix substrate using a silicon nitride film is exemplified as the inorganic insulating film constituting the base film 11, the gate insulating film 13, and the protective film 16.
- the present invention provides an inorganic insulating film as an inorganic insulating film.
- the present invention can also be applied to an active matrix substrate using a silicon oxide film or a silicon oxynitride film alone or in combination with a silicon nitride film.
- transparent acrylic resin and polyimide resin were illustrated as a surface side resin film and a back surface side resin film, respectively, by using opaque resin as a surface side resin film and a back surface side resin film, respectively.
- a reflective liquid crystal display device, a self-luminous display device, or the like may be configured.
- the liquid crystal display device is exemplified as the display device.
- the present invention is not limited to the organic EL (Electro-Luminescence) display device, the electrowetting method or the electrochromic display device. It can also be applied to.
- the liquid crystal display device has been exemplified.
- the present invention is not limited to the liquid crystal material, but, for example, a material having an electro-optic effect (for example, KDP (KH 2 PO 4 ) crystal, LiTaO 3 , LiNbO 3 , Ba 2 NaNb 5 O 15 , Sr 0.5 Ba 0.5 Nb 2 O 6, etc.) and can also be applied to spatial light modulation elements (such as parallel information processing optical computing devices) that use polarized light.
- KDP KH 2 PO 4
- LiTaO 3 LiNbO 3
- Ba 2 NaNb 5 O 15 Ba 2 NaNb 5 O 15
- spatial light modulation elements such as parallel information processing optical computing devices
- an active matrix substrate in which a TFT electrode connected to a pixel electrode is used as a drain electrode is exemplified.
- an active matrix in which a TFT electrode connected to a pixel electrode is referred to as a source electrode. It can also be applied to a substrate.
- the present invention can suppress warping of an active matrix substrate using a resin substrate, and thus is useful for display devices such as electronic books, electronic notebooks, electronic newspapers, and digital signage (electronic signage). is there.
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
耐熱性を有する樹脂基板(10)の裏面側に各表面側無機膜(11、13、16)と同一材料により設けられた裏面側無機膜(9)の膜厚は、樹脂基板(10)の線弾性係数、線膨張係数及び膜厚、複数の表面側無機膜(11、13、16)の各線弾性係数、各線膨張係数及び総膜厚、並びに裏面側無機膜(9)の線弾性係数、線膨張係数及び膜厚に基づいて算出される曲率半径が20mm以上又は-20mm以下になるように、複数の表面側無機膜(11、13、16)の総膜厚に対して所定範囲に設定されている。
Description
本発明は、アクティブマトリクス基板及びそれを備えた表示装置に関し、特に、樹脂基板を用いたアクティブマトリクス基板及びそれを備えた表示装置に関するものである。
液晶表示装置は、例えば、画像の最小単位である各副画素毎に薄膜トランジスタ(Thin Film Transistor、以下、「TFT」とも称する)などの薄膜電気素子が設けられたアクティブマトリクス基板と、アクティブマトリクス基板に対向するように設けられた対向基板と、アクティブマトリクス基板及び対向基板の間に設けられた液晶層とを備えている。
近年、液晶表示装置などの表示装置では、従来より用いられてきたガラス基板の代わりに、樹脂基板を用いたアクティブマトリクス基板が提案されている。
例えば、特許文献1には、能動素子を形成した主基板を、高耐熱性の樹脂材料で形成される絶縁膜と、その絶縁膜のよりも熱膨張係数が小さい金属もしくは合金からなる金属薄膜とを3以上の奇数からなる積層膜とした表示装置が開示されている。
また、特許文献2には、基板の両面にバッファ層が形成され、一側(一方側)のバッファ層にシリコンチャンネル(シリコンチャネル)が形成され、シリコンチャンネル上にゲート絶縁層が形成され、ゲート絶縁層上にゲートが形成されたシリコン薄膜トランジスタが開示されている。
ところで、基板上にアモルファスシリコンを用いたTFTを形成する際には、300℃程度以上で絶縁膜や半導体膜を成膜する工程を行うので、TFTを形成する基板には、例えば、高い耐熱性を有するポリイミド製などの樹脂基板が適している。そして、例えば、ポリイミド製の樹脂基板は、ジメチルアセトアミドやN-メチルピロリドンなどの有機溶剤にポリイミドの前駆体であるポリアミド酸を溶解させた溶液をガラス基板などの支持基板の表面に塗布した後に、支持基板の加熱によって、有機溶剤を揮発させると共にイミド化反応を行わせることにより、形成することができる。なお、ポリイミド製の樹脂基板は、例えば、支持基板の表面に形成された樹脂基板上、すなわち、被成膜面にTFTなどを形成した後に、支持基板の裏面からレーザー光を照射することにより、そのレーザー光によるアブレーション現象を利用して、支持基板から分離することができる。
しかしながら、TFTなどが形成された樹脂基板、すなわち、アクティブマトリクス基板を支持基板から分離すると、例えば、樹脂基板上に形成された無機膜の熱膨張係数よりも樹脂基板の熱膨張係数が大きいので、無機膜を成膜する際の250℃~300℃程度の温度から室温に戻した際の樹脂基板の収縮率が無機膜の収縮率よりも大きくなることにより、TFTなどが形成された表面側が外方に向くようにアクティブマトリクス基板が湾曲状に反り、例えば、直径が2mm程度以下のロール状にアクティブマトリクス基板が丸まるおそれがある。そうなると、例えば、アクティブマトリクス基板の端子領域にFPC(Flexible Printed Circuit)やIC(Integrated Circuit)チップなどの電子部品を実装する実装工程で電子部品と端子との電気的な接続に不具合が生じたり、アクティブマトリクス基板に形成された素子や配線に機械的なストレスが生じたり、表示装置の表面が波打って平坦性に不具合が生じたり、装置の剛性や信頼性を確保するために行うラミネート工程で作業性が悪くなって気泡が挟み込み易くなるなどの不具合が生じたり、コモン転移材を介してアクティブマトリクス基板と対向基板とを電気的に接続する部分で剥がれに起因する接続不良が生じたりするなどの種々の問題が発生し易くなってしまう。
本発明は、かかる点に鑑みてなされたものであり、その目的とするところは、樹脂基板を用いたアクティブマトリクス基板の反りを抑制して、アクティブマトリクス基板に対する作業性を確保することにある。
上記目的を達成するために、本発明は、耐熱性を有する透明な樹脂基板の裏面側に、表面側の複数の表面側無機膜の総膜厚に対して所定範囲に設定された膜厚を有する裏面側無機膜を設けるようにしたものである。
ここで、樹脂基板を用いたアクティブマトリクス基板が丸まる原因は、製造プロセス温度における樹脂基板と、樹脂基板上に設けられた各絶縁膜との間での材料の伸び縮みの違いに起因する、と考えられる。
ところで、互いに異なる一対の基板を貼り合わせて温度を変化させると、各基板の伸び縮みの違いにより、バイメタルのように、反りが発生する。そして、発生する反りの量を決定するパラメータは、各基板の大きさ(長さ、幅)が等しいとすると、(1)温度差、(2)各基板の線膨張係数、(3)各基板の弾性率(ヤング率)、(4)各基板の厚さの4つである、と考えられる。
線膨張係数は、温度差当たりの伸縮の割合であり、弾性率は、同じ力を受けたときの曲がり難さであるので、仮に、一方の基板の弾性率がほとんど0に近ければ、線膨張係数に大きな差があっても、貼り合わせた一対の基板の反りは、他方の基板の弾性率に支配されることになる。
下記の表1は、アクティブマトリクス基板で用いる種々の材料の線膨張係数及び線弾性係数(弾性率)の例である。
表1に示すように、線膨張係数は、無機膜(SiNx、SiOx)に比べて有機膜(ポリイミド樹脂、アクリル樹脂)が数十倍大きく、弾性率は、有機膜(ポリイミド樹脂、アクリル樹脂)に比べて無機膜(SiNx、SiOx)が数十倍大きくなっている。したがって、有機膜は、温度変化に対する伸び縮みが大きいものの、無機膜よりも剛性が低く柔軟性が高いので、無機膜の伸び縮みに追従し易い傾向を有する、と考えられる。また、無機膜は、有機膜に比べて剛性が高いので、有機膜と組み合わせた場合、薄い膜であっても基板の反りに影響を与え易い、と考えられる。
図1は、ガラス基板100上に形成された樹脂基板110を用いたアクティブマトリクス基板120の断面図である。また、図2は、図1のアクティブマトリクス基板120を簡略化した断面図である。
アクティブマトリクス基板120は、図1に示すように、樹脂基板110と、樹脂基板110上に設けられた下地膜111と、下地膜111上に設けられたゲート電極112a及び容量線112bと、ゲート電極112a及び容量線112bを覆うように設けられたゲート絶縁膜113と、ゲート絶縁膜113上に設けられた真性アモルファスシリコン層114a及びn+アモルファスシリコン層114bからなる半導体層114と、半導体層114上に設けられたソース電極115a及びドレイン電極115bと、ソース電極115a及びドレイン電極115bを覆うように設けられた保護膜116と、保護膜116を覆うように設けられた樹脂製の平坦化膜117と、平坦化膜117上に設けられた画素電極118とを備えている。
アクティブマトリクス基板120において、基板の反りに影響を与えるのは、基板のほぼ全面に設けられている樹脂基板110、下地膜111、ゲート絶縁膜113、保護膜116及び平坦化膜117と考えられる。そのため、下地膜111、ゲート絶縁膜113、及び保護膜116が同一の無機絶縁膜であるとすると、基板の反りを検討する上でのアクティブマトリクス基板120は、図2に示すように、樹脂基板110、無機膜Fi及び有機膜Foの3層の積層構造に簡略化される。
図3は、アクティブマトリクス基板の曲率変形を求めるための3種類の基板を貼り合わせたモデル基板Bの斜視図である。ここで、図3に示すように、モデル基板Bの長さをLとし、モデル基板Bの幅をbとし、上側の第1基板B1では、線弾性係数E1、線膨張係数α1、厚さh1であり、中間の第2基板B2では、線弾性係数E2、線膨張係数α2、厚さh2であり、下側の第3基板B3では、線弾性係数E3、線膨張係数α3、厚さh3である。なお、図3において、A1、A2及びA3は、第1基板B1、第2基板B2及び第3基板B3の各横断面積である。
また、図4は、モデル基板Bの側面図である。ここで、図4に示すように、y1は、第1基板B1の上面に原点を取ったときの下向き方向を正とした座標軸であり、ynは、第1基板B1の上面から、モデル基板Mを変形させたときに伸び縮みのない面(中立軸N)までの長さであり、yは、中立軸Nに原点を取ったときの下向き方向を正とした座標軸である。
例えば、参考文献(宮本博、菊池正紀共著、「材料力学」、裳華房、1987年2月、p106-109)の「組み合せはり」に記載されているように、ynは、次の式1によって求められる。
また、モデル基板Bの曲率半径をρとし、そのときの曲げモーメントをMとすると、次の式2が成立する。
ここで、式2中のIiは、中立軸に関する断面Aiの断面2次モーメントであるので、次の式3となる。
具体的には、I1、I2及びI3は、次の式4、式5及び式6となる。
したがって、次の式7のように、式2の右辺における分母の値が求められる。
曲げモーメントMは、次の式8によって求められる。
ここで、σiは、第1基板B1、第2基板B2及び第3基板B3の各基板に発生する応力である。
図5は、モデル基板Bを構成する第1基板B1、第2基板B2及び第3基板B3が貼り合わされていない場合の各基板の延びを示す説明図である。
図5に示すように、モデル基板Bを構成する第1基板B1、第2基板B2及び第3基板B3が貼り合わされていない場合には、温度差tによって、第1基板B1、第2基板B2及び第3基板B3は、各基板の線膨張係数に比例して、α1Lt、α2Lt及びα3Ltだけそれぞれ延びることになる。
しかしながら、第1基板B1、第2基板B2及び第3基板B3は、互いに接着されているので、第1基板B1、第2基板B2及び第3基板B3は、同一の延びδとなり、発生する応力σiは、次の式9となる。
σi=Ei(αiLt-δ)/L (式9)
また、第1基板B1、第2基板B2及び第3基板B3の各基板の応力によって発生する力の総和は、同一の延びδにおいて相殺されるので、次の式10が成立する。
また、第1基板B1、第2基板B2及び第3基板B3の各基板の応力によって発生する力の総和は、同一の延びδにおいて相殺されるので、次の式10が成立する。
σibh1+σ2bh2+σ3bh3=0 (式10)
そして、式10に式9を代入して変形すると、
δ=(E1σ1h1+E2σ2h2+E3σ3h3)/(E1h1+E2h2+E3h3)×Lt
となり、これを式9に代入すると、応力σiは、次の式11となる。
そして、式10に式9を代入して変形すると、
δ=(E1σ1h1+E2σ2h2+E3σ3h3)/(E1h1+E2h2+E3h3)×Lt
となり、これを式9に代入すると、応力σiは、次の式11となる。
σi=Ei{αi-(E1σ1h1+E2σ2h2+E3σ3h3)/(E1h1+E2h2+E3h3)}/t (式11)
曲げモーメントMは、具体的に次の式12となる。
曲げモーメントMは、具体的に次の式12となる。
そして、式12に式1を代入すると、曲げモーメントMは、次の式13となる。
したがって、モデル基板Bでは、温度差t、各基板の物性値(線弾性係数Ei、線膨張係数αi)及び厚さhiに基づいて、材料力学的に曲率半径ρが算出される。なお、上記では、モデル基板が3層の構造である場合を説明したが、4層以上の構造である場合でも、同様の考え方により、曲率半径ρが算出される。
ここで、図2において、樹脂基板110が厚さ10μmのポリイミド樹脂により形成され、下地膜111が厚さ250nmのシリコン窒化膜により形成され、ゲート絶縁膜113が厚さ400nmのシリコン窒化膜により形成され、保護膜116が厚さ250nmのシリコン窒化膜により形成され、平坦化膜117が厚さ2.5μmのアクリル樹脂により形成されたとし、すなわち、厚さ10μmのポリイミド膜と、厚さ900nmのシリコン窒化膜と、厚さ2.5μmのアクリル樹脂膜との積層構造のモデル基板を想定し、プロセス温度を200℃~300℃とすると、算出される曲率半径が0.6mm~0.9mm程度となり、実際のアクティブマトリクス基板の丸まる程度に整合するので、上記モデル基板に基づく曲率半径の算出方法の妥当である、と推察される。
具体的に本発明に係るアクティブマトリクス基板は、耐熱性を有する樹脂基板と、上記樹脂基板の表面側に設けられた薄膜電気素子と、上記樹脂基板の表面側に互いに異なる層に同一材料により設けられた複数の表面側無機膜と、上記樹脂基板の裏面側に上記各表面側無機膜と同一材料により設けられた裏面側無機膜とを備え、上記裏面側無機膜の膜厚は、上記樹脂基板の線弾性係数、線膨張係数及び膜厚、上記複数の表面側無機膜の各線弾性係数、各線膨張係数及び総膜厚、並びに上記裏面側無機膜の線弾性係数、線膨張係数及び膜厚に基づいて算出される曲率半径が(+)20mm以上又は-20mm以下になるように、上記複数の表面側無機膜の総膜厚に対して所定範囲に設定されている。
ここで、曲率半径は、基本的に正の値であるが、正負の符号により、曲がる方向を示している。
上記の構成によれば、耐熱性を有する透明な樹脂基板の裏面側に裏面側無機膜が設けられているので、表面側の複数の表面側無機膜に起因するアクティブマトリクス基板の反りが補償される。ここで、アクティブマトリクス基板の曲率半径は、上述したように、樹脂基板の線弾性係数、線膨張係数及び膜厚、複数の表面側無機膜の各線弾性係数、各線膨張係数及び総膜厚、並びに裏面側無機膜の線弾性係数、線膨張係数及び膜厚に基づいて、式2、式7、式11及び式13を用いて算出される。そして、裏面側無機膜の膜厚は、その算出されたアクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になるように、複数の表面側無機膜の総膜厚に対して所定範囲に設定されているので、アクティブマトリクス基板に対する作業性が確保される。したがって、樹脂基板を用いたアクティブマトリクス基板の反りを抑制して、アクティブマトリクス基板に対する作業性が確保される。
上記樹脂基板は、ポリイミド樹脂により形成され、上記各表面側無機膜は、シリコン窒化膜であり、上記複数の表面側無機膜の総膜厚をXaμmとすると、上記裏面側無機膜の膜厚Yaμmは、
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしていてもよい。
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしていてもよい。
図6は、シリコン窒化膜からなる表面側無機膜の膜厚が0.9μmであり、樹脂基板がポリイミド樹脂により膜厚5μm、10μm、20μm及び50μmに形成されたときのシリコン窒化膜からなる裏面側無機膜の膜厚とアクティブマトリクス基板の曲率半径との関係を示すグラフである。ここで、図6では、曲線aが膜厚5μmの場合であり、曲線bが膜厚10μmの場合であり、曲線cが膜厚20μmの場合であり、曲線dが膜厚50μmの場合である。また、曲率半径が負の場合には、アクティブマトリクス基板が上に凸になるように湾曲し、曲率半径が正の場合には、アクティブマトリクス基板が下に凸になるように湾曲していることになる。さらに、曲率半径の算出例の1つとして、線弾性係数E1、=290GPa、線膨張係数α1、=2.3ppm/K、膜厚h1=0.9μm、線弾性係数E2=4GPa、線膨張係数α2=50ppm/K、膜厚h2=10μm、線弾性係数E3=290GPa、線膨張係数α3、=2.3ppm/K、膜厚h3=0.60μmであるとき、曲率半径ρは、-22.6mmとなる。
図6によれば、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる裏面側無機膜の膜厚の範囲は、樹脂基板の膜厚によって、あまり変化しないことが分かる。
また、図7は、樹脂基板がポリイミド樹脂により膜厚10μmに形成され、シリコン窒化膜からなる表面側無機膜の膜厚が0.5μm、0.7μm、0.9μm、1.2μm及び1.5μmであるときのシリコン窒化膜からなる裏面側無機膜の膜厚とアクティブマトリクス基板の曲率半径との関係を示すグラフである。ここで、図7では、曲線aが膜厚0.5μmの場合であり、曲線bが膜厚0.7μmの場合であり、曲線cが膜厚0.9μmの場合であり、曲線dが膜厚1.2μmの場合であり、曲線eが膜厚1.5μmの場合である。
図7によれば、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる裏面側無機膜の膜厚の範囲は、シリコン窒化膜からなる表面側無機膜の膜厚によって、変化することが分かる。
ここで、図8は、表面側無機膜の各総膜厚Xaに対して、アクティブマトリクス基板の曲率半径が20mmになる裏面側無機膜の膜厚Yaを示すグラフである。なお、図8において、丸印は、アクティブマトリクス基板の曲率半径が20mmになる上限を示し、三角印は、アクティブマトリクス基板の曲率半径が20mmになる下限を示している。
図8によれば、アクティブマトリクス基板の曲率半径が20mm以上及び-20mm以下になる裏面側無機膜の膜厚Yaは、表面側無機膜の総膜厚Xaに対して、多項式で表される一定の相関関係を有していることが分かる。
具体的に、図8中の各丸印を結ぶ曲線aは、
Ya=25.321Xa 3-49.8Xa 2+34.76Xa-7.355
で近似され、図8中の各三角印を結ぶ曲線bは、
Ya=-0.1263Xa 2+0.674Xa+0.0733
で近似される。
Ya=25.321Xa 3-49.8Xa 2+34.76Xa-7.355
で近似され、図8中の各三角印を結ぶ曲線bは、
Ya=-0.1263Xa 2+0.674Xa+0.0733
で近似される。
したがって、表面側無機膜の総膜厚Xaに対して、裏面側無機膜の膜厚Yaが
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
上記の構成によれば、樹脂基板がポリイミド樹脂により形成され、各表面側無機膜がシリコン窒化膜であり、複数の表面側無機膜の総膜厚をXaμmとすると、裏面側無機膜の膜厚Yaμmが、
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしているので、図6及び図7のシミュレーションの結果に基づいて、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板に対する作業性が具体的に確保される。
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしているので、図6及び図7のシミュレーションの結果に基づいて、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板に対する作業性が具体的に確保される。
上記樹脂基板の表面側には、基板表面を平坦化するための表面側樹脂膜が設けられていてもよい。
上記の構成によれば、樹脂基板の表面側に基板表面を平坦化するための表面側樹脂膜が設けられているので、アクティブマトリクス基板を備えた液晶表示装置において、液晶層の配向の乱れが抑制される。
上記樹脂基板の裏面側には、耐熱性を有する裏面側樹脂膜が設けられ、上記裏面側樹脂膜の膜厚は、上記樹脂基板の線弾性係数、線膨張係数及び膜厚、上記複数の表面側無機膜の各線弾性係数、各線膨張係数及び総膜厚、上記裏面側無機膜の線弾性係数、線膨張係数及び膜厚、上記表面側樹脂膜の線弾性係数、線膨張係数及び膜厚、上記裏面側樹脂膜の線弾性係数、線膨張係数及び膜厚に基づいて算出される曲率半径が20mm以上又は-20mm以下になるように、上記表面側樹脂膜の膜厚に対して所定範囲に設定されていてもよい。
上記の構成によれば、耐熱性を有する透明な樹脂基板の裏面側に裏面側樹脂膜が設けられているので、表面側の表面側樹脂膜に起因するアクティブマトリクス基板の反りが補償される。ここで、アクティブマトリクス基板の曲率半径は、上述したように、樹脂基板の線弾性係数、線膨張係数及び膜厚、複数の表面側無機膜の各線弾性係数、各線膨張係数及び総膜厚、裏面側無機膜の線弾性係数、線膨張係数及び膜厚、表面側樹脂膜の線弾性係数、線膨張係数及び膜厚、並びに裏面側樹脂膜の線弾性係数、線膨張係数及び膜厚に基づいて、式2、式7、式11及び式13を用いて算出される。そして、裏面側透明絶縁膜の膜厚は、その算出されたアクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になるように、表面側樹脂膜の膜厚に対して所定範囲に設定されているので、アクティブマトリクス基板に対する作業性が確保される。したがって、樹脂基板を用いたアクティブマトリクス基板の反りを抑制して、アクティブマトリクス基板に対する作業性が確保される。
上記表面側樹脂膜は、アクリル樹脂により膜厚Xbμmで形成され、上記裏面側樹脂膜は、ポリイミド樹脂により膜厚Ybμmで形成され、上記樹脂基板、各表面側無機膜及び裏面側無機膜の総膜厚をXcμmとすると、上記裏面側樹脂膜の膜厚Ybは、
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしていてもよい。
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしていてもよい。
図9は、表面側樹脂膜が膜厚2.5μmのアクリル樹脂により形成され、ポリイミド樹脂により膜厚10μmに形成された樹脂基板を膜厚4.7μmの窒化シリコン基板に置き換えたときのアクリル樹脂からなる裏面側樹脂膜の膜厚とアクティブマトリクス基板の曲率半径との関係を示すグラフである。ここで、図9では、曲線aがポリイミド樹脂により膜厚10μmに形成された樹脂基板の場合であり、曲線bが膜厚4.7μmの窒化シリコン基板の場合である。
図9から分かるように、曲線a及びbがほぼ一致しているので、ポリイミド樹脂により膜厚10μmに形成された樹脂基板は、便宜上、膜厚4.7μmの窒化シリコン基板に置き換え可能である。
また、図10は、ポリイミド樹脂により膜厚10μmに形成された樹脂基板を膜厚4.7μmの窒化シリコン基板に置き換え、複数の表面側無機膜を総膜厚0.9μmのシリコン窒化膜とし、裏面側無機膜を膜厚0.9μmのシリコン窒化膜とし、すなわち、樹脂基板、表面側無機膜及び裏面側無機膜をまとめて膜厚6.5μmのシリコン窒化膜とし、アクリル樹脂からなる表面側樹脂膜の膜厚を1.0μm、1.5μm、2.0μm、2.5μm、3.0μm、4.0μm及び5.0μmにそれぞれ変化させたときのポリイミド樹脂からなる裏面側樹脂膜の膜厚とアクティブマトリクス基板の曲率半径との関係を示すグラフである。ここで、図9では、曲線aが膜厚1.0μmの場合であり、曲線bが膜厚1.5μmの場合であり、曲線cが膜厚2.0μmの場合であり、曲線dが膜厚2.5μmの場合であり、曲線eが膜厚3.0μmの場合であり、曲線fが膜厚4.0μmの場合であり、曲線gが膜厚5.0μmの場合である。
図10によれば、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる裏面側樹脂膜の膜厚の範囲は、アクリル樹脂からなる表面側樹脂膜の膜厚によって、変化することが分かる。
ここで、図11は、表面側樹脂膜の各膜厚Xbに対して、アクティブマトリクス基板の曲率半径が20mmになる裏面側樹脂膜の膜厚Ybを示すグラフである。なお、図11において、丸印は、アクティブマトリクス基板の曲率半径が20mmになる上限を示し、三角印は、アクティブマトリクス基板の曲率半径が20mmになる下限を示している。
図11によれば、アクティブマトリクス基板の曲率半径が20mm以上及び-20mm以下になる裏面側樹脂膜の膜厚Ybは、表面側樹脂膜の膜厚Xbに対して、多項式で表される一定の相関関係を有していることが分かる。
具体的に、図11中の各丸印を結ぶ曲線aは、
Yb=0.0173Xb 2+0.8303Xb+1.4109
で近似され、図11中の各三角印を結ぶ曲線bは、
Yb=-0.045Xb 2+1.4939Xb-1.9462
で近似される。
Yb=0.0173Xb 2+0.8303Xb+1.4109
で近似され、図11中の各三角印を結ぶ曲線bは、
Yb=-0.045Xb 2+1.4939Xb-1.9462
で近似される。
したがって、樹脂基板、表面側無機膜及び裏面側無機膜の総膜厚を6.5μmとした場合、表面側樹脂膜の膜厚Xbに対して、裏面側樹脂膜の膜厚Ybが
-0.045Xb 2+1.4939Xb-1.9462≦Yb≦0.0173Xb 2+0.8303Xb+1.4109
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
-0.045Xb 2+1.4939Xb-1.9462≦Yb≦0.0173Xb 2+0.8303Xb+1.4109
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
さらに、図12は、アクリル樹脂からなる表面側樹脂膜の膜厚を2.5μmとし、樹脂基板、表面側無機膜及び裏面側無機膜をまとめて膜厚4.0μm、5.0μm、6.5μm、8.0μm及び10.0μmのシリコン窒化膜としたときのポリイミド樹脂からなる裏面側樹脂膜の膜厚とアクティブマトリクス基板の曲率半径との関係を示すグラフである。ここで、図12では、曲線aが膜厚4.0μmの場合であり、曲線bが膜厚5.0μmの場合であり、曲線cが膜厚6.5μmの場合であり、曲線dが膜厚8.0μmの場合であり、曲線eが膜厚10.0μmの場合である。
図12によれば、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる裏面側樹脂膜の膜厚の範囲は、樹脂基板、表面側無機膜及び裏面側無機膜の総膜厚によって、変化することが分かる。
ここで、図13は、樹脂基板、表面側無機膜及び裏面側無機膜の各総膜厚Xcに対して、アクティブマトリクス基板の曲率半径が20mmになる裏面側樹脂膜の膜厚Ybを示すグラフである。なお、図13において、丸印は、アクティブマトリクス基板の曲率半径が20mmになる上限を示し、三角印は、アクティブマトリクス基板の曲率半径が20mmになる下限を示している。
図13によれば、アクティブマトリクス基板の曲率半径が20mm以上及び-20mm以下になる裏面側樹脂膜の膜厚Ybは、樹脂基板、表面側無機膜及び裏面側無機膜の総膜厚Xcに対して、多項式で表される一定の相関関係を有していることが分かる。
具体的に、図13中の各丸印を結ぶ曲線aは、
Yb=0.0261Xc 2-0.0039Xc+2.5336
で近似され、図13中の各三角印を結ぶ曲線bは、
Yb=-0.0522Xc 2+0.2277Xc+2.2226
で近似される。
Yb=0.0261Xc 2-0.0039Xc+2.5336
で近似され、図13中の各三角印を結ぶ曲線bは、
Yb=-0.0522Xc 2+0.2277Xc+2.2226
で近似される。
したがって、樹脂基板、表面側無機膜及び裏面側無機膜の総膜厚Xcに対して、裏面側樹脂膜の膜厚Ybが
-0.0522Xc 2+0.2277Xc+2.2226≦Yb≦0.0261Xc 2-0.0039Xc+2.5336
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
-0.0522Xc 2+0.2277Xc+2.2226≦Yb≦0.0261Xc 2-0.0039Xc+2.5336
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
図14は、樹脂基板、表面側無機膜及び裏面側無機膜の総膜厚Xcが6.5μmであるときの裏面側樹脂膜の膜厚が1となるように、図13のグラフを変換(規格化)したグラフである。
そして、図14中の各丸印を結ぶ曲線aは、
Yb=0.0073Xc 2-0.0011Xc+0.7038
で近似され、図14中の各三角印を結ぶ曲線bは、
Yb=-0.0348Xc 2+0.1518Xc+1.4817
で近似される。
Yb=0.0073Xc 2-0.0011Xc+0.7038
で近似され、図14中の各三角印を結ぶ曲線bは、
Yb=-0.0348Xc 2+0.1518Xc+1.4817
で近似される。
したがって、表面側樹脂膜の膜厚Xb、並びに樹脂基板、表面側無機膜及び裏面側無機膜の総膜厚Xcに対して、裏面側樹脂膜の膜厚Ybが
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たす場合には、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になる。
上記の構成によれば、表面側樹脂膜がアクリル樹脂により膜厚Xbμmで形成され、裏面側樹脂膜がポリイミド樹脂により膜厚Ybμmで形成され、樹脂基板、各表面側無機膜及び裏面側無機膜の総膜厚をXcμmとすると、裏面側樹脂膜の膜厚Ybが、
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしているので、図10及び図12のシミュレーションの結果に基づいて、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板に対する作業性が具体的に確保される。
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしているので、図10及び図12のシミュレーションの結果に基づいて、アクティブマトリクス基板の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板に対する作業性が具体的に確保される。
上記薄膜電気素子は、ゲート電極及び半導体層を備えた薄膜トランジスタであり、上記複数の表面側無機膜は、上記樹脂基板の表面に設けられた下地膜、上記ゲート電極及び半導体層の間に設けられたゲート絶縁膜、及び上記薄膜トランジスタを覆うように設けられた保護膜であってもよい。
上記の構成によれば、複数の表面側無機膜が、樹脂基板と薄膜トランジスタとの間に設けられた下地膜、薄膜トランジスタの一部として設けられたゲート絶縁膜、及び薄膜トランジスタを覆うように設けられた保護膜であるので、薄膜トランジスタ方式のアクティブマトリクス基板が具体的に構成される。
上記樹脂基板は、透明性を有していてもよい。
上記の構成によれば、樹脂基板が透明性を有しているので、透過型や半透過型の液晶表示装置に用いるアクティブマトリクス基板が具体的に構成される。
上記表面側樹脂膜及び裏面側樹脂膜は、透明性を有していてもよい。
上記の構成によれば、表面側樹脂膜及び裏面側樹脂膜が透明性を有しているので、透過型や半透過型の液晶表示装置に用いるアクティブマトリクス基板が具体的に構成される。
また、本発明の表示装置は、上述したアクティブマトリクス基板と、上記アクティブマトリクス基板の上記薄膜電気素子が設けられた表面側に対向するように設けられた対向基板と、上記アクティブマトリクス基板及び対向基板の間に設けられた表示媒体層とを備えている。
上記の構成によれば、互いに対向するように設けられたアクティブマトリクス基板及び対向基板と、それらの両基板の間に設けられた表示媒体層とを備えているので、アクティブマトリクス基板及びそれを備えた表示装置における反りが抑制され、アクティブマトリクス基板及びそれを備えた表示装置に対する作業性が確保される。
上記表示媒体層は、液晶層であってもよい。
上記の構成によれば、表示媒体層が液晶層であるので、表示装置として液晶表示装置が具体的に構成される。
本発明によれば、耐熱性を有する透明な樹脂基板の裏面側に、表面側の複数の表面側無機膜の総膜厚に対して所定範囲に設定された膜厚を有する裏面側無機膜が設けられているので、樹脂基板を用いたアクティブマトリクス基板の反りを抑制して、アクティブマトリクス基板に対する作業性を確保することができる。
以下、本発明の実施形態を図面に基づいて詳細に説明する。なお、本発明は、以下の各実施形態に限定されるものではない。
《発明の実施形態1》
図15~図24は、本発明に係るアクティブマトリクス基板及びそれを備えた表示装置の実施形態1を示している。具体的に、図15は、本実施形態の液晶表示装置60aの断面図である。また、図16~図24は、液晶表示装置60aの製造工程を断面で示す第1~第9の説明図である。
図15~図24は、本発明に係るアクティブマトリクス基板及びそれを備えた表示装置の実施形態1を示している。具体的に、図15は、本実施形態の液晶表示装置60aの断面図である。また、図16~図24は、液晶表示装置60aの製造工程を断面で示す第1~第9の説明図である。
液晶表示装置60aは、図15に示すように、互いに対向するように設けられたアクティブマトリクス基板20及び対向基板40と、アクティブマトリクス基板20及び対向基板40の間に設けられた液晶層50と、アクティブマトリクス基板20及び対向基板40を互いに接着すると共に、アクティブマトリクス基板20及び対向基板40の間に液晶層50を封入するために枠状に設けられたシール材(不図示)と、アクティブマトリクス基板20の図中下面に設けられた位相差補償フィルム51と、位相差補償フィルム51の図中下面に設けられた偏光フィルム53と、対向基板40の図中上面に設けられた位相差補償フィルム52と、位相差補償フィルム52の図中上面に設けられた偏光フィルム54とを備えている。
アクティブマトリクス基板20は、図15に示すように、耐熱性を有する透明な裏面側樹脂膜8と、裏面側樹脂膜8の図中上面に設けられた裏面側無機膜9と、裏面側無機膜9の図中上面に設けられた耐熱性を有する透明な第1樹脂基板10と、第1樹脂基板10の図中上面に表面側無機膜の1つとして設けられた下地膜11と、下地膜11の図中上面に互いに平行に延びるように設けられた複数のゲート線12と、各ゲート線12の間にそれぞれ設けられ、互いに平行に延びるように配置された複数の容量線12bと、各ゲート線12及び各容量線12bを覆うように表面側無機膜の1つとして設けられたゲート絶縁膜13と、ゲート絶縁膜13の図中上面に各ゲート線12と直交する方向に互いに平行に延びるように設けられた複数のソース線(不図示)と、各ゲート線12及び各ソース線の交差部分毎、すなわち、各副画素毎に薄膜電気素子としてそれぞれ設けられた複数のTFT5と、各TFT5及び各ソース線を覆うように表面側無機膜の1つとして設けられた保護膜16と、保護膜16の図中上面に表面側樹脂膜として設けられた透明な平坦化膜17と、平坦化膜17の図中上面にマトリクス状に設けられ、各TFT5にそれぞれ接続された複数の画素電極18aと、各画素電極18aを覆うように設けられた配向膜19とを備えている。ここで、第1樹脂基板10に求められる耐熱性としては、例えば、ガラス転移点が250℃~300℃以上であることが望ましい。
ゲート線12は、図15に示すように、対向基板40から露出するアクティブマトリクス基板の端子領域まで延設され、その端子領域において透明導電層18bに接続されている。
TFT5は、図15に示すように、第1樹脂基板10上に下地膜11を介して設けられたゲート電極12aと、ゲート電極12aを覆うように設けられたゲート絶縁膜13と、ゲート絶縁膜13上にゲート電極12aに重なるように島状に設けられた半導体層14と、半導体層14上に互いに離間及び対峙するように設けられたソース電極15a及びドレイン電極15bとを備えている。
ゲート電極12aは、例えば、上記各ゲート線12線が各副画素毎に側方に突出した部分である。
半導体層14は、図15に示すように、チャネル領域を有する真性アモルファスシリコン層14aと、チャネル領域が露出するように真性アモルファスシリコン層14a上に設けられ、ソース電極15a及びドレイン電極15bにそれぞれ接続されたn+アモルファスシリコン層14bとを備えている。
ソース電極15aは、例えば、上記ソース線が各副画素毎に側方に突出した部分である。
ドレイン電極15bは、図15に示すように、平坦化膜17に形成されたスルーホール17cを介して、画素電極18aに接続されている。また、ドレイン電極15bは、図15に示すように、各副画素において、ゲート絶縁膜13を介して容量線12bに重なることにより、補助容量6を構成している。
裏面側無機膜9、下地膜11、ゲート絶縁膜13及び保護膜16は、例えば、シリコン窒化膜である。
ここで、下地膜11、ゲート絶縁膜13及び保護膜16の総膜厚をXa(μm)とすると、裏面側無機膜9の膜厚Ya(μm)は、
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしている。
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしている。
平坦化膜17は、例えば、アクリル樹脂により形成されている。なお、本実施形態では、透明性及び耐熱性に優れたアクリル樹脂からなる平坦化膜17を例示したが、平坦化膜17は、ポリイミド樹脂、エポキシ樹脂、フェノール樹脂、シリコーン樹脂などにより形成されていてもよい。
裏面側樹脂膜8は、例えば、ポリイミド樹脂により形成されている。
ここで、平坦化膜17の膜厚をXb(μm)とし、第1樹脂基板10、下地膜11、ゲート絶縁膜13、保護膜16及び裏面側無機膜9の総膜厚をXc(μm)とすると、裏面側樹脂膜8の膜厚Yb(μm)は、
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしている。
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしている。
なお、本実施形態では、高耐熱性のポリイミド樹脂からなる裏面側樹脂膜8を例示したが、裏面側樹脂膜8は、ポリアミドイミド樹脂、ポリベンゾイミダゾール樹脂、シリコーン樹脂などにより形成されていてもよい。
対向基板40は、図15に示すように、耐熱性を有する透明な裏面側樹脂膜28と、裏面側樹脂膜28の図中下面に設けられた裏面側無機膜29と、裏面側無機膜29の図中下面に設けられた耐熱性を有する透明な第2樹脂基板30と、第2樹脂基板30の図中下面に設けられた下地膜31と、下地膜31の図中下面に格子状に設けられたブラックマトリクス32と、ブラックマトリクス32の各格子間に赤色層、緑色層及び青色層などがそれぞれ設けられたカラーフィルター33と、ブラックマトリクス31及びカラーフィルター32を覆うように表面側樹脂膜として設けられた透明な平坦化膜34と、平坦化膜34の図中下面に設けられた共通電極35と、共通電極35を覆うように設けられた配向膜36とを備えている。
第1樹脂基板10及び第2樹脂基板30は、(全)芳香族ポリイミド、芳香族(カルボン酸成分)-環式脂肪族(ジアミン成分)ポリイミド、環式脂肪族(カルボン酸成分)-芳香族(ジアミン成分)ポリイミド、(全)環式脂肪族ポリイミド、フッ素化芳香族ポリイミドなどのポリイミド樹脂により形成されている。ここで、分子内及び分子間において電荷移動錯体が形成されない環式脂肪族ポリイミド、並びにフッ素含有構造により分子内及び分子間において電荷移動錯体が形成され難いフッ素化芳香族ポリイミドは、可視光域での透明性が良好になる。また、第1樹脂基板10及び第2樹脂基板30の透明性としては、例えば、可視光域(400nm~800nmの波長域)に対する全光線透過率(total luminous transmittance)が80%以上であることが望ましい。
液晶層50は、例えば、電気光学特性を有するネマチックの液晶材料などにより構成されている。
上記構成の液晶表示装置60aは、アクティブマトリクス基板20上の各画素電極18aと対向基板40上の共通電極35との間に配置する液晶層50に各副画素毎に所定の電圧を印加して、液晶層50の配向状態を変えることにより、各副画素毎に光の透過率を調整して、画像を表示するように構成されている。
次に、本実施形態の液晶表示装置60aを製造する方法について、図16~図24を用いて説明する。ここで、本実施形態の製造方法は、第1樹脂基板形成工程、アクティブマトリクス基板前駆体作製工程、第2樹脂基板形成工程、対向基板前駆体作製工程、パネル前駆体作製工程、第1樹脂基板分離工程及び第2樹脂基板分離工程を備える。
<第1樹脂基板形成工程>
まず、ガラス基板などの第1支持基板7(図16参照)上に、例えば、スピンコート法により、シランカップリング剤を塗布した後に、加熱処理を行うことにより、シランカップリング膜(不図示)を形成する。
まず、ガラス基板などの第1支持基板7(図16参照)上に、例えば、スピンコート法により、シランカップリング剤を塗布した後に、加熱処理を行うことにより、シランカップリング膜(不図示)を形成する。
続いて、上記シランカップリング膜が形成された基板全体に、例えば、スピンコート法により、ポリアミド酸の樹脂溶液を塗布した後に、加熱処理を行って、樹脂溶液から有機溶剤を揮発させると共に、イミド化反応を行わせることにより、図16に示すように、裏面側樹脂膜8を膜厚1.5μm~3.5μm程度に形成する。ここで、上記樹脂溶液は、例えば、ジメチルアセトアミドやN-メチルピロリドンなどの有機溶剤にポリイミドの前駆体であるポリアミド酸を溶解させたものである。また、上記樹脂溶液の加熱処理では、例えば、樹脂溶液が塗布された第1支持基板7をホットプレート上に載置し、大気雰囲気中で40℃~100℃程度で5分~1時間程度、加熱した後に、酸化による黄色への変色を抑制してイミド化するために、窒素雰囲気中(酸素濃度100ppm以下)で250℃~350℃程度で1時間~3時間程度、加熱する。
さらに、裏面側樹脂膜8が形成された基板全体に、例えば、プラズマCVD(Chemical Vapor Deposition)法により、シリコン窒化膜を300℃程度以上で膜厚0.6μm~2.0μm程度に成膜して、図17に示すように、裏面側無機膜9を形成する。
続いて、裏面側無機膜9が形成された基板全体に、例えば、スピンコート法により、シランカップリング剤を塗布した後に、加熱処理を行うことにより、シランカップリング膜(不図示)を形成する。
さらに、上記シランカップリング膜が形成された基板全体に、例えば、スピンコート法により、ポリアミド酸の樹脂溶液を塗布した後に、加熱処理を行って、塗布された樹脂溶液から有機溶剤を揮発させると共に、イミド化反応を行わせることにより、図18に示すように、第1樹脂基板10を膜厚5μm~20μm程度に形成する。ここで、第1樹脂基板10の膜厚は、後述する第1樹脂基板分離工程において、第1支持基板7から第1樹脂基板10を分離する際に第1樹脂基板10の形状を保持し、膜破損の発生を抑制し、再現性良く分離するために、5μm以上であることが好ましく、また、上記加熱処理の際に表面に凹凸が形成されないように溶剤を揮発させるために、20μm以下であることが好ましい。
<アクティブマトリクス基板前駆体作製工程>
まず、上記第1樹脂基板形成工程で形成された第1樹脂基板10の表面を、例えば、2-アミノエタノール及びジメチルスルホキシドの混合液(重量%比70:30)、ジメチルスルホキシド、N-メチルピロリドンなどの有機溶剤で洗浄した後に、第1樹脂基板10の表面に、例えば、プラズマCVD法により、250℃~300℃程度の成膜温度でシリコン窒化膜を厚さ250nm程度に成膜して、図19に示すように、下地膜11を形成する。
まず、上記第1樹脂基板形成工程で形成された第1樹脂基板10の表面を、例えば、2-アミノエタノール及びジメチルスルホキシドの混合液(重量%比70:30)、ジメチルスルホキシド、N-メチルピロリドンなどの有機溶剤で洗浄した後に、第1樹脂基板10の表面に、例えば、プラズマCVD法により、250℃~300℃程度の成膜温度でシリコン窒化膜を厚さ250nm程度に成膜して、図19に示すように、下地膜11を形成する。
続いて、下地膜11が形成された基板全体に、例えば、スパッタリング法により、チタン膜(厚さ30nm~150nm程度)、アルミニウム膜(厚さ200nm~500nm程度)及びチタン膜(厚さ30nm~150nm程度)を順に成膜して金属積層膜を形成した後に、その金属積層膜に対して、フォトリソグラフィ処理、エッチング処理及びレジストの剥離処理を行うことにより、ゲート線12、ゲート電極12a及び容量線12bを形成する。
さらに、ゲート線12、ゲート電極12a及び容量線12bが形成された基板全体に、例えば、プラズマCVD法により、250℃~300℃程度の成膜温度でシリコン窒化膜を厚さ400nm程度で成膜して、ゲート絶縁膜13を形成する。
そして、ゲート絶縁膜13が形成された基板全体に、例えば、プラズマCVD法により、真性アモルファスシリコン膜(厚さ70nm~150nm程度)、及びリンがドープされたn+アモルファスシリコン膜(厚さ40nm~80nm程度)を順に成膜した後に、真性アモルファスシリコン膜及びn+アモルファスシリコン膜の積層膜に対して、フォトリソグラフィ処理、エッチング処理及びレジストの剥離処理を行うことにより、半導体層形成層を形成する。
続いて、上記半導体層形成層が形成された基板全体に、スパッタリング法により、例えば、アルミニウム膜(厚さ100nm~400nm程度)及びチタン膜(厚さ30nm~100nm程度)などを順に成膜して金属積層膜を形成した後に、その金属積層膜に対して、フォトリソグラフィ処理、エッチング処理及びレジストの剥離処理を行うことにより、ソース線、ソース電極15a及びドレイン電極15bを形成する。
さらに、ソース電極15a及びドレイン電極15bをマスクとして、上記半導体層形成層のn+アモルファスシリコン層をエッチングすることにより、チャネル領域を形成して、半導体層14及びそれを備えたTFT5を形成する。
そして、TFT5が形成された基板全体に、例えば、プラズマCVD法により、250℃~300℃程度の成膜温度でシリコン窒化膜を厚さ250nm程度で成膜して、その無機絶縁膜に対して、フォトリソグラフィ処理、エッチング処理及びレジストの剥離処理を行うことにより、保護膜16を形成する。
続いて、保護膜16が形成された基板全体に、例えば、スピンコート法により、アクリル系の感光性樹脂を厚さ2μm~3μm程度で塗布し、その塗布された感光性樹脂に対して、露光及び現像を行うことにより、平坦化膜17を形成する。
さらに、平坦化膜17が形成された基板全体に、例えば、スパッタリング法により、ITO(Indium Tin Oxide)膜やIZO(Indium Zinc Oxide)膜などの透明導電膜を厚さ100nm~200nm程度で成膜した後に、その透明導電膜に対して、フォトリソグラフィ処理、エッチング処理及びレジストの剥離処理を行うことにより、画素電極18a及び透明導電層18bを形成する。
最後に、画素電極18a及び透明導電層18bが形成された基板全体に、例えば、スクリーン印刷法により、ポリイミド系の樹脂膜を厚さ100nm程度で塗布した後に、その塗布膜に対して、焼成及びラビング処理を行うことにより、配向膜19を形成する。
以上のようにして、図20に示すようなアクティブマトリクス基板前駆体21を作製することができる。
<第2樹脂基板形成工程>
まず、ガラス基板などの第2支持基板27上に、例えば、スピンコート法により、シランカップリング剤を塗布した後に、加熱処理を行うことにより、シランカップリング膜(不図示)を形成する。
まず、ガラス基板などの第2支持基板27上に、例えば、スピンコート法により、シランカップリング剤を塗布した後に、加熱処理を行うことにより、シランカップリング膜(不図示)を形成する。
続いて、上記シランカップリング膜が形成された基板全体に、例えば、スピンコート法により、ポリアミド酸の樹脂溶液を塗布した後に、加熱処理を行って、樹脂溶液から有機溶剤を揮発させると共に、イミド化反応を行わせることにより、裏面側樹脂膜28を膜厚2.0μm~3.2μm程度に形成する。
さらに、裏面側樹脂膜28が形成された基板全体に、例えば、プラズマCVD法により、シリコン窒化膜を膜厚0.2μm~0.3μm程度で成膜して、裏面側無機膜29を形成する。
続いて、裏面側無機膜29が形成された基板全体に、例えば、スピンコート法により、シランカップリング剤を塗布した後に、加熱処理を行うことにより、シランカップリング膜(不図示)を形成する。
さらに、上記シランカップリング膜が形成された基板全体に、例えば、スピンコート法により、ポリアミド酸の樹脂溶液を塗布した後に、加熱処理を行って、塗布された樹脂溶液から有機溶剤を揮発させると共に、イミド化反応を行わせることにより、第2樹脂基板30を膜厚5μm~20μm程度に形成する。
<対向基板前駆体作製工程>
まず、上記第2樹脂基板形成工程で形成された第2樹脂基板30の表面を、例えば、2-アミノエタノール及びジメチルスルホキシドの混合液、ジメチルスルホキシド、N-メチルピロリドンなどの有機溶剤で洗浄した後に、第2樹脂基板30の表面に、例えば、プラズマCVD法により、シリコン窒化膜を厚さ250nm程度で成膜して、下地膜31を形成する。
まず、上記第2樹脂基板形成工程で形成された第2樹脂基板30の表面を、例えば、2-アミノエタノール及びジメチルスルホキシドの混合液、ジメチルスルホキシド、N-メチルピロリドンなどの有機溶剤で洗浄した後に、第2樹脂基板30の表面に、例えば、プラズマCVD法により、シリコン窒化膜を厚さ250nm程度で成膜して、下地膜31を形成する。
続いて、下地膜31が形成された基板全体に、例えば、スパッタリング法により、クロム膜(厚さ100nm程度)などの金属膜を成膜した後に、その金属膜に対して、フォトリソグラフィ処理、エッチング処理及びレジストの剥離処理を行うことにより、ブラックマトリクス32を形成する。
さらに、ブラックマトリクス32が形成された基板全体に、例えば、スピンコート法により、赤色、緑色又は青色に着色された感光性樹脂を塗布した後に、その塗布膜を露光及び現像することにより、選択した色の着色層(例えば、赤色層)を厚さ1μm程度に形成し、他の2色についても同様な工程を繰り返すことにより、他の2色の着色層(例えば、緑色層及び青色層)を厚さ1μm程度に形成して、カラーフィルター33を形成する。
続いて、カラーフィルター33が形成された基板全体に、例えば、スピンコート法により、アクリル樹脂を厚さ2.5μm程度で塗布した後に、加熱処理を行うことにより、平坦化膜34を形成する。
さらに、平坦化膜34が形成された基板全体に、例えば、スパッタリング法により、ITO膜やIZO膜などの透明導電膜を厚さ100nm程度でマスクを用いて成膜することにより、共通電極35を形成する。
最後に、共通電極35が形成された基板全体に、例えば、スクリーン印刷法により、ポリイミド系の樹脂膜を厚さ100nm程度で塗布した後に、その塗布膜に対して、焼成及びラビング処理を行うことにより、配向膜36を形成する。
以上のようにして、図21に示すような対向基板前駆体41を作製することができる。
<パネル前駆体作製工程>
例えば、上記対向基板前駆体作製工程で作製された対向基板前駆体41上の配向膜36の表面に、熱硬化性樹脂などにより構成され、液晶注入口を有するシール材を枠状に印刷し、そのシール材が印刷された対向基板前駆体41と、上記アクティブマトリクス基板前駆体作製工程で作製されたアクティブマトリクス基板前駆体21とを貼り合わせて、上記シール材を硬化させた後に、アクティブマトリクス基板前駆体21及び対向基板前駆体41の間に真空注入法により液晶材料を注入すると共に、上記液晶注入口を封止することにより、アクティブマトリクス基板前駆体21及び対向基板前駆体41の間に液晶層50を封入して、図22に示すようなパネル前駆体61を作製する。
例えば、上記対向基板前駆体作製工程で作製された対向基板前駆体41上の配向膜36の表面に、熱硬化性樹脂などにより構成され、液晶注入口を有するシール材を枠状に印刷し、そのシール材が印刷された対向基板前駆体41と、上記アクティブマトリクス基板前駆体作製工程で作製されたアクティブマトリクス基板前駆体21とを貼り合わせて、上記シール材を硬化させた後に、アクティブマトリクス基板前駆体21及び対向基板前駆体41の間に真空注入法により液晶材料を注入すると共に、上記液晶注入口を封止することにより、アクティブマトリクス基板前駆体21及び対向基板前駆体41の間に液晶層50を封入して、図22に示すようなパネル前駆体61を作製する。
<第1樹脂基板分離工程>
まず、上記パネル前駆体作製工程で作製されたパネル前駆体61に対して、図23に示すように、アクティブマトリクス基板前駆体21側から紫外レーザー光Luを照射することにより、第1支持基板7及び裏面側樹脂膜8の境界部分の裏面側樹脂膜8側の部分において、紫外光の吸収によるアブレーション(熱吸収による膜の分解/気化)現象を起こして、第1支持基板7と裏面側樹脂膜8を含む第1樹脂基板10とを分離する。ここで、照射する紫外レーザー光Luとしては、例えば、XeClレーザーから発振される波長308nmのレーザー光が好適である。また、アブレーション条件としては、照射対象の樹脂基板によって条件出しを行うことが必要であるが、例えば、照射するエネルギー強度が300mW/cm2~500mW/cm2程度であり、1ショット~10ショット程度の照射を行うものである。なお、紫外線レーザー光Luの透過率は、裏面側樹脂膜8で1%程度以下であり、ガラス基板(第1支持基板7)で40%程度以上である。
まず、上記パネル前駆体作製工程で作製されたパネル前駆体61に対して、図23に示すように、アクティブマトリクス基板前駆体21側から紫外レーザー光Luを照射することにより、第1支持基板7及び裏面側樹脂膜8の境界部分の裏面側樹脂膜8側の部分において、紫外光の吸収によるアブレーション(熱吸収による膜の分解/気化)現象を起こして、第1支持基板7と裏面側樹脂膜8を含む第1樹脂基板10とを分離する。ここで、照射する紫外レーザー光Luとしては、例えば、XeClレーザーから発振される波長308nmのレーザー光が好適である。また、アブレーション条件としては、照射対象の樹脂基板によって条件出しを行うことが必要であるが、例えば、照射するエネルギー強度が300mW/cm2~500mW/cm2程度であり、1ショット~10ショット程度の照射を行うものである。なお、紫外線レーザー光Luの透過率は、裏面側樹脂膜8で1%程度以下であり、ガラス基板(第1支持基板7)で40%程度以上である。
続いて、第1支持基板7が分離されたパネル前駆体61を構成するアクティブマトリクス基板20の表面に、図24に示すように、位相差補償フィルム51を貼り付ける。
<第2樹脂基板分離工程>
まず、上記第1樹脂基板分離工程で位相差補償フィルム51が貼り付けられたパネル前駆体に対して、上記第1樹脂基板分離工程と同様に、対向基板前駆体41側から紫外レーザー光を照射することにより、第2支持基板27と裏面側樹脂膜28を含む第2樹脂基板30とを分離する。
まず、上記第1樹脂基板分離工程で位相差補償フィルム51が貼り付けられたパネル前駆体に対して、上記第1樹脂基板分離工程と同様に、対向基板前駆体41側から紫外レーザー光を照射することにより、第2支持基板27と裏面側樹脂膜28を含む第2樹脂基板30とを分離する。
続いて、第2支持基板27が分離されたパネル前駆体を構成する対向基板40の表面に、位相差補償フィルム52を貼り付けた後に、位相差補償フィルム51及び52の各表面に偏光フィルム53及び54をそれぞれ貼り付ける。
以上のようにして、本実施形態の液晶表示装置60aを製造することができる。
以上説明したように、本実施形態のアクティブマトリクス基板20によれば、耐熱性を有する透明な第1樹脂基板10の裏面側に裏面側無機膜9が設けられているので、表面側の下地膜11、ゲート絶縁膜13及び保護膜16に起因するアクティブマトリクス基板20の反りを補償することができる。ここで、アクティブマトリクス基板20の曲率半径は、上述したように、第1樹脂基板10の線弾性係数、線膨張係数及び膜厚、複数の表面側無機膜(下地膜11、ゲート絶縁膜13、保護膜16)の各線弾性係数、各線膨張係数及び総膜厚、並びに裏面側無機膜9の線弾性係数、線膨張係数及び膜厚に基づいて、式2、式7、式11及び式13を用いて算出することができる。そして、第1樹脂基板10がポリイミド樹脂により形成され、複数の表面側無機膜(下地膜11、ゲート絶縁膜13及び保護膜16)がシリコン窒化膜であり、複数の表面側無機膜の総膜厚をXaμmとすると、裏面側無機膜の膜厚Yaμmが、
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしているので、図6及び図7のシミュレーションの結果に基づいて、アクティブマトリクス基板20の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板20に対する作業性を確保することができる。したがって、樹脂基板を用いたアクティブマトリクス基板20の反りを抑制して、アクティブマトリクス基板20に対する作業性を確保することができる。
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしているので、図6及び図7のシミュレーションの結果に基づいて、アクティブマトリクス基板20の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板20に対する作業性を確保することができる。したがって、樹脂基板を用いたアクティブマトリクス基板20の反りを抑制して、アクティブマトリクス基板20に対する作業性を確保することができる。
また、本実施形態のアクティブマトリクス基板20によれば、第1樹脂基板10の表面側に平坦化膜17が設けられているので、アクティブマトリクス基板20を備えた液晶表示装置60aにおいて、液晶層50の配向の乱れを抑制することができる。
また、本実施形態のアクティブマトリクス基板20によれば、耐熱性を有する透明な第1樹脂基板10の裏面側に裏面側樹脂膜8が設けられているので、表面側の平坦化膜17に起因するアクティブマトリクス基板20の反りを補償することができる。ここで、アクティブマトリクス基板20の曲率半径は、上述したように、第1樹脂基板10の線弾性係数、線膨張係数及び膜厚、複数の表面側無機膜(下地膜11、ゲート絶縁膜13、保護膜16)の各線弾性係数、各線膨張係数及び総膜厚、裏面側無機膜9の線弾性係数、線膨張係数及び膜厚、平坦化膜17の線弾性係数、線膨張係数及び膜厚、並びに裏面側樹脂膜8の線弾性係数、線膨張係数及び膜厚に基づいて、式2、式7、式11及び式13を用いて算出することができる。そして、平坦化膜17がアクリル樹脂により膜厚Xbμmで形成され、裏面側樹脂膜8がポリイミド樹脂により膜厚Ybμmで形成され、第1樹脂基板10、各表面側無機膜及び裏面側無機膜9の総膜厚をXcμmとすると、裏面側樹脂膜8の膜厚Ybが、
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしているので、図10及び図12のシミュレーションの結果に基づいて、アクティブマトリクス基板20の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板20に対する作業性を確保することができる。したがって、樹脂基板を用いたアクティブマトリクス基板20の反りを抑制して、アクティブマトリクス基板20に対する作業性を確保することができる。
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしているので、図10及び図12のシミュレーションの結果に基づいて、アクティブマトリクス基板20の曲率半径が20mm以上又は-20mm以下になり、アクティブマトリクス基板20に対する作業性を確保することができる。したがって、樹脂基板を用いたアクティブマトリクス基板20の反りを抑制して、アクティブマトリクス基板20に対する作業性を確保することができる。
また、本実施形態のアクティブマトリクス基板20及びそれを備えた液晶表示装置60aによれば、アクティブマトリクス基板20の反りが抑制されるので、液晶表示装置60aのアクティブマトリクス基板の端子領域に電子部品を実装する実装工程で実装される電子部品と端子との電気的な接続を良好にすることができる。
また、本実施形態のアクティブマトリクス基板20及びそれを備えた液晶表示装置60aによれば、アクティブマトリクス基板20の反りが抑制されるので、また、アクティブマトリクス基板20に形成された素子や配線に対する機械的なストレスを抑制することができ、アクティブマトリクス基板20及び液晶表示装置60aの製造歩留まり及び信頼性を向上させることができる。
また、本実施形態のアクティブマトリクス基板20を備えた液晶表示装置60aによれば、アクティブマトリクス基板20の反りが抑制されることにより、液晶表示装置60aの平坦性を良好にすることができ、表示品位を向上させることができる。
また、本実施形態のアクティブマトリクス基板20を備えた液晶表示装置60aによれば、アクティブマトリクス基板20の反りが抑制されるので、液晶表示装置60aに対して装置の剛性や信頼性を確保するために行うラミネート工程における作業性を良好にすることができ、アクティブマトリクス基板20及び液晶表示装置60aの製造歩留まり及び信頼性を向上させることができる。
また、本実施形態のアクティブマトリクス基板20を備えた液晶表示装置60aによれば、アクティブマトリクス基板20の反りが抑制されることにより、コモン転移材を介してアクティブマトリクス基板20と対向基板40とを電気的に接続する部分における接続不良を抑制することができ、アクティブマトリクス基板20及び液晶表示装置60aの製造歩留まり、信頼性及び品質を向上させることができる。
また、本実施形態のアクティブマトリクス基板20及びそれを備えた液晶表示装置60aによれば、アクティブマトリクス基板20の反りが抑制されるので、製造工程時の基板の取り扱いが容易になり、生産性を向上させることができる。
また、本実施形態のアクティブマトリクス基板20及びそれを備えた液晶表示装置60aによれば、アクティブマトリクス基板20及び液晶表示装置60aの製造歩留まり及び生産性を向上させることができるので、製造コストを低減することができる。
また、本実施形態のアクティブマトリクス基板20及びそれを備えた液晶表示装置60aによれば、基板の丸まりを直接的に矯正するための基板構成や矯正装置などが不要であるので、使用部材の削減及び製造コストの低減を実現することができると共に、液晶表示装置60aの軽量化及び薄型化を実現することができる。
また、本実施形態のアクティブマトリクス基板20によれば、既存のTFT製造装置及び製造プロセスを利用することができるので、新たな設備投資を少なくして、低コストで表示装置を製造することができる。
また、本実施形態のアクティブマトリクス基板20によれば、裏面側樹脂膜8及び裏面側無機膜9が水分などの透過を抑制するバリア膜として機能するので、TFT5の信頼性を向上させることができる。
また、本実施形態のアクティブマトリクス基板20によれば、無機絶縁膜を比較的高温(250℃~300℃程度)で成膜するので、高品質で高信頼性の薄膜電気素子を形成することができる。
《発明の実施形態2》
図25は、本実施形態の液晶表示装置60bの断面図である。なお、以下の各実施形態において、図15~図24と同じ部分については同じ符号を付して、その詳細な説明を省略する。
図25は、本実施形態の液晶表示装置60bの断面図である。なお、以下の各実施形態において、図15~図24と同じ部分については同じ符号を付して、その詳細な説明を省略する。
上記実施形態1では、位相差補償フィルム51及び52を備えた液晶表示装置60aを例示したが、本実施形態では、位相差補償フィルムを備えない液晶表示装置60bを例示する。
液晶表示装置60bは、図25に示すように、互いに対向するように設けられたアクティブマトリクス基板20及び対向基板40と、アクティブマトリクス基板20及び対向基板40の間に設けられた液晶層50と、アクティブマトリクス基板20及び対向基板40を互いに接着すると共に、アクティブマトリクス基板20及び対向基板40の間に液晶層50を封入するために枠状に設けられたシール材(不図示)と、アクティブマトリクス基板20の図中下面に設けられた偏光フィルム53と、対向基板40の図中上面に設けられた偏光フィルム54とを備えている。
以上説明したように、本実施形態のアクティブマトリクス基板20及び液晶表示装置60bによれば、上記実施形態1と同様に、耐熱性を有する透明な第1樹脂基板10の裏面側に、表面側の下地膜11、ゲート絶縁膜13及び保護膜16の総膜厚に対して所定範囲に設定された膜厚を有する裏面側無機膜9が設けられていると共に、表面側の平坦化膜17の膜厚に対して所定範囲に設定された膜厚を有する裏面側樹脂膜8が設けられているので、樹脂基板を用いたアクティブマトリクス基板20の反りを抑制して、アクティブマトリクス基板20に対する作業性を確保することができる。
また、本実施形態の液晶表示装置60bによれば、上記実施形態1で説明した各効果の他に、位相差補償フィルムが設けられていないので、液晶表示装置60bの積層構造のバランスを損なうことなく、液晶表示装置60bの厚さを小さくすることができ、また、使用部材が減ることにより、製造単価を低く抑えると共に、製造工程数を減らすことができる。
《発明の実施形態3》
図26は、本実施形態の液晶表示装置60cの断面図である。
図26は、本実施形態の液晶表示装置60cの断面図である。
上記各実施形態では、平面状の液晶表示装置60a及び60bを例示したが、本実施形態では、フレキシブルな曲面状の液晶表示装置60cを例示する。
具体的に、液晶表示装置60cは、図26に示すように、互いに対向するように設けられたアクティブマトリクス基板20及び対向基板40と、アクティブマトリクス基板20及び対向基板40の間に設けられた液晶層50と、アクティブマトリクス基板20及び対向基板40を互いに接着すると共に、アクティブマトリクス基板20及び対向基板40の間に液晶層50を封入するために枠状に設けられたシール材51と、アクティブマトリクス基板20の図中下側に設けられたバックライト57とを備えている。なお、図26では、アクティブマトリクス基板20及び対向基板40の各表面に貼り付けられる光学シート(偏光フィルム、位相差補償フィルムなど)が省略されている。
バックライト57は、図26に示すように、アクティブマトリクス基板20及び対向基板40の形状に合わせて変形するフレキシブルな導光板55と、導光板55の一辺(図中左端)に沿って設けられた複数の光源56と、導光板55の図中下面に設けられ、各光源56からの光をアクティブマトリクス基板20側に反射する反射シート(不図示)とを備えている。ここで、導光板55は、例えば、透明なシリコーンゴムなどに構成されている。また、光源56は、例えば、発光ダイオード(Light Emitting Diode(LED))などにより構成されている。ここで、アクティブマトリクス基板20及び導光板55の間には、拡散シートやレンズシートなどの光学シートが配置されていてもよい。
上記構成の液晶表示装置60cは、アクティブマトリクス基板20上の各画素電極18aと対向基板40上の共通電極35との間に配置する液晶層50に各副画素毎に所定の電圧を印加して、液晶層50の配向状態を変えることにより、各副画素毎に光の透過率を調整した後に、図26に示すように、表示光Ldを出射して、画像を表示するように構成されている。
以上説明したように、本実施形態のアクティブマトリクス基板20及びそれを備えた液晶表示装置60cによれば、上記実施形態1及び2と同様に、耐熱性を有する透明な第1樹脂基板10の裏面側に、表面側の下地膜11、ゲート絶縁膜13及び保護膜16の総膜厚に対して所定範囲に設定された膜厚を有する裏面側無機膜9が設けられていると共に、表面側の平坦化膜17の膜厚に対して所定範囲に設定された膜厚を有する裏面側樹脂膜8が設けられているので、樹脂基板を用いたアクティブマトリクス基板20の反りを抑制して、アクティブマトリクス基板20に対する作業性を確保することができる。
なお、上記各実施形態では、薄膜電気素子として3端子素子のTFTが設けられたアクティブマトリクス基板を例示したが、本発明は、例えば、アモルファスシリコンを用いたダイオードなどの2端子素子の薄膜電気素子が設けられたアクティブマトリクス基板にも適用することができる。
また、上記各実施形態では、下地膜11、ゲート絶縁膜13及び保護膜16を構成する無機絶縁膜として、シリコン窒化膜を用いたアクティブマトリクス基板を例示したが、本発明は、無機絶縁膜として、シリコン酸化膜やシリコン酸窒化膜を単独で又はシリコン窒化膜と組み合わせて用いたアクティブマトリクス基板にも適用することができる。
また、上記各実施形態では、表面側樹脂膜及び裏面側樹脂膜として、透明なアクリル樹脂及びポリイミド樹脂をそれぞれ例示したが、表面側樹脂膜及び裏面側樹脂膜として、不透明な樹脂を用いることにより、反射型の液晶表示装置や自発光型の表示装置などを構成してもよい。
また、上記各実施形態では、表示装置として、液晶表示装置を例示したが、本発明は、有機EL(Electro Luminescence)表示装置、エレクトロウェッティング方式やエレクトロクロミック方式の表示装置などの他の表示装置にも適用することができる。
また、上記各実施形態では、液晶表示装置を例示したが、本発明は、液晶材料の代わりに、例えば、電気光学効果を有する材料(例えば、KDP(KH2PO4)結晶、LiTaO3、LiNbO3、Ba2NaNb5O15、Sr0.5Ba0.5Nb2O6など)を用いて、偏光を利用する空間光変調素子(並列情報処理光コンピューティング装置など)にも適用することができる。
また、上記各実施形態では、画素電極に接続されたTFTの電極をドレイン電極としたアクティブマトリクス基板を例示したが、本発明は、画素電極に接続されたTFTの電極をソース電極と呼ぶアクティブマトリクス基板にも適用することができる。
以上説明したように、本発明は、樹脂基板を用いたアクティブマトリクス基板の反りを抑制することができるので、電子書籍、電子ノート、電子新聞、デジタルサイネージ(電子看板)などの表示装置について有用である。
5 TFT(薄膜電気素子)
8 裏面側樹脂膜
9 裏面側無機膜
10 第1樹脂基板
11 下地膜(表面側無機膜)
12a ゲート電極
13 ゲート絶縁膜(表面側無機膜)
14 半導体層
16 保護膜(表面側無機膜)
17 平坦化膜(表面側樹脂膜)
20 アクティブマトリクス基板
40 対向基板
50 液晶層(表示媒体層)
60a~60c 液晶表示装置
8 裏面側樹脂膜
9 裏面側無機膜
10 第1樹脂基板
11 下地膜(表面側無機膜)
12a ゲート電極
13 ゲート絶縁膜(表面側無機膜)
14 半導体層
16 保護膜(表面側無機膜)
17 平坦化膜(表面側樹脂膜)
20 アクティブマトリクス基板
40 対向基板
50 液晶層(表示媒体層)
60a~60c 液晶表示装置
Claims (10)
- 耐熱性を有する樹脂基板と、
上記樹脂基板の表面側に設けられた薄膜電気素子と、
上記樹脂基板の表面側に互いに異なる層に同一材料により設けられた複数の表面側無機膜と、
上記樹脂基板の裏面側に上記各表面側無機膜と同一材料により設けられた裏面側無機膜とを備え、
上記裏面側無機膜の膜厚は、上記樹脂基板の線弾性係数、線膨張係数及び膜厚、上記複数の表面側無機膜の各線弾性係数、各線膨張係数及び総膜厚、並びに上記裏面側無機膜の線弾性係数、線膨張係数及び膜厚に基づいて算出される曲率半径が20mm以上又は-20mm以下になるように、上記複数の表面側無機膜の総膜厚に対して所定範囲に設定されている、アクティブマトリクス基板。 - 上記樹脂基板は、ポリイミド樹脂により形成され、
上記各表面側無機膜は、シリコン窒化膜であり、
上記複数の表面側無機膜の総膜厚をXaμmとすると、
上記裏面側無機膜の膜厚Yaμmは、
-0.1263Xa 2+0.674Xa+0.0733≦Ya≦25.321Xa 3-49.8Xa 2+34.76Xa-7.355
の関係式を満たしている、請求項1に記載のアクティブマトリクス基板。 - 上記樹脂基板の表面側には、基板表面を平坦化するための表面側樹脂膜が設けられている、請求項1又は2に記載のアクティブマトリクス基板。
- 上記樹脂基板の裏面側には、耐熱性を有する裏面側樹脂膜が設けられ、
上記裏面側樹脂膜の膜厚は、上記樹脂基板の線弾性係数、線膨張係数及び膜厚、上記複数の表面側無機膜の各線弾性係数、各線膨張係数及び総膜厚、上記裏面側無機膜の線弾性係数、線膨張係数及び膜厚、上記表面側樹脂膜の線弾性係数、線膨張係数及び膜厚、上記裏面側樹脂膜の線弾性係数、線膨張係数及び膜厚に基づいて算出される曲率半径が20mm以上又は-20mm以下になるように、上記表面側樹脂膜の膜厚に対して所定範囲に設定されている、請求項3に記載のアクティブマトリクス基板。 - 上記表面側樹脂膜は、アクリル樹脂により膜厚Xbμmで形成され、
上記裏面側樹脂膜は、ポリイミド樹脂により膜厚Ybμmで形成され、
上記樹脂基板、各表面側無機膜及び裏面側無機膜の総膜厚をXcμmとすると、
上記裏面側樹脂膜の膜厚Ybは、
(-0.045Xb 2+1.4939Xb-1.9462)(-0.0348Xc 2+0.1518Xc+1.4817)≦Yb≦
(0.0173Xb 2+0.8303Xb+1.4109)(0.0073Xc 2-0.0011Xc+0.7038)
の関係式を満たしている、請求項4に記載のアクティブマトリクス基板。 - 上記薄膜電気素子は、ゲート電極及び半導体層を備えた薄膜トランジスタであり、
上記複数の表面側無機膜は、上記樹脂基板の表面に設けられた下地膜、上記ゲート電極及び半導体層の間に設けられたゲート絶縁膜、及び上記薄膜トランジスタを覆うように設けられた保護膜である、請求項1乃至5の何れか1つに記載のアクティブマトリクス基板。 - 上記樹脂基板は、透明性を有している、請求項1乃至6の何れか1つに記載のアクティブマトリクス基板。
- 上記表面側樹脂膜及び裏面側樹脂膜は、透明性を有している、請求項4又は5に記載のアクティブマトリクス基板。
- 請求項1乃至8の何れか1つに記載されたアクティブマトリクス基板と、
上記アクティブマトリクス基板の上記薄膜電気素子が設けられた表面側に対向するように設けられた対向基板と、
上記アクティブマトリクス基板及び対向基板の間に設けられた表示媒体層とを備えている、表示装置。 - 上記表示媒体層は、液晶層である、請求項9に記載の表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/118,587 US9245904B2 (en) | 2011-06-24 | 2012-06-15 | Active matrix substrate and display device including the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011139993 | 2011-06-24 | ||
JP2011-139993 | 2011-06-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2012176417A1 true WO2012176417A1 (ja) | 2012-12-27 |
Family
ID=47422275
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2012/003932 WO2012176417A1 (ja) | 2011-06-24 | 2012-06-15 | アクティブマトリクス基板及びそれを備えた表示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9245904B2 (ja) |
WO (1) | WO2012176417A1 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI561325B (en) * | 2014-08-01 | 2016-12-11 | Au Optronics Corp | Display module manufacturing method and display module |
WO2017173685A1 (zh) * | 2016-04-08 | 2017-10-12 | 深圳市华星光电技术有限公司 | 阵列基板及制作方法 |
JP2017195189A (ja) * | 2017-06-16 | 2017-10-26 | 株式会社ジャパンディスプレイ | 表示装置及びその製造方法 |
CN107611120A (zh) * | 2013-02-20 | 2018-01-19 | 株式会社日本显示器 | 显示装置及其制造方法 |
WO2022064710A1 (ja) * | 2020-09-28 | 2022-03-31 | シャープ株式会社 | 表示装置 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5850178B2 (ja) * | 2013-06-17 | 2016-02-03 | 凸版印刷株式会社 | 表示装置用基板及びこれを用いた表示装置 |
CN103681486B (zh) * | 2013-12-06 | 2018-07-17 | 京东方科技集团股份有限公司 | 一种柔性显示基板的制造方法 |
TWI555150B (zh) | 2014-05-27 | 2016-10-21 | 財團法人工業技術研究院 | 電子元件及其製法 |
US9391208B2 (en) * | 2014-10-17 | 2016-07-12 | Industrial Technology Research Institute | Electronic device and method of manufacturing the same |
KR102320564B1 (ko) * | 2015-01-28 | 2021-11-03 | 삼성디스플레이 주식회사 | 표시 장치 |
JP2018205594A (ja) * | 2017-06-07 | 2018-12-27 | 株式会社ジャパンディスプレイ | 表示装置 |
JP6678638B2 (ja) * | 2017-12-28 | 2020-04-08 | 恵和株式会社 | バックライトユニット及び液晶表示装置 |
CN110518146B (zh) * | 2019-08-30 | 2022-02-25 | 京东方科技集团股份有限公司 | 薄膜封装结构及显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03203245A (ja) * | 1989-12-28 | 1991-09-04 | Nitto Denko Corp | 薄膜トランジスタアレイ |
JP2006058764A (ja) * | 2004-08-23 | 2006-03-02 | Fuji Photo Film Co Ltd | 面状表示パネル |
JP2007065644A (ja) * | 2005-08-03 | 2007-03-15 | Asahi Kasei Corp | ディスプレイ用基板及びディスプレイ並びにそれらの製造方法 |
JP2010009017A (ja) * | 2008-05-26 | 2010-01-14 | Mitsubishi Electric Corp | 表示装置およびその製造方法 |
JP2011103341A (ja) * | 2009-11-10 | 2011-05-26 | Hitachi Displays Ltd | 画像表示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004354648A (ja) | 2003-05-28 | 2004-12-16 | Hitachi Ltd | 表示装置 |
KR100695154B1 (ko) | 2005-06-18 | 2007-03-14 | 삼성전자주식회사 | 실리콘 박막 트랜지스터 및 이의 제조방법 |
KR101171192B1 (ko) * | 2005-10-21 | 2012-08-06 | 삼성전자주식회사 | 박막트랜지스터 기판와 그 제조방법 |
TWI332580B (en) * | 2007-05-14 | 2010-11-01 | Ind Tech Res Inst | Transparent substrate with low birefringence |
JP5074129B2 (ja) * | 2007-08-21 | 2012-11-14 | 株式会社ジャパンディスプレイイースト | 表示装置 |
JP2009145745A (ja) * | 2007-12-17 | 2009-07-02 | Hitachi Displays Ltd | 液晶表示装置およびその製造方法 |
-
2012
- 2012-06-15 WO PCT/JP2012/003932 patent/WO2012176417A1/ja active Application Filing
- 2012-06-15 US US14/118,587 patent/US9245904B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03203245A (ja) * | 1989-12-28 | 1991-09-04 | Nitto Denko Corp | 薄膜トランジスタアレイ |
JP2006058764A (ja) * | 2004-08-23 | 2006-03-02 | Fuji Photo Film Co Ltd | 面状表示パネル |
JP2007065644A (ja) * | 2005-08-03 | 2007-03-15 | Asahi Kasei Corp | ディスプレイ用基板及びディスプレイ並びにそれらの製造方法 |
JP2010009017A (ja) * | 2008-05-26 | 2010-01-14 | Mitsubishi Electric Corp | 表示装置およびその製造方法 |
JP2011103341A (ja) * | 2009-11-10 | 2011-05-26 | Hitachi Displays Ltd | 画像表示装置 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107611120A (zh) * | 2013-02-20 | 2018-01-19 | 株式会社日本显示器 | 显示装置及其制造方法 |
US10416485B2 (en) | 2013-02-20 | 2019-09-17 | Japan Display Inc. | Display device |
US10976580B2 (en) | 2013-02-20 | 2021-04-13 | Japan Display Inc. | Display device |
US11409145B2 (en) | 2013-02-20 | 2022-08-09 | Japan Display Inc. | Display device |
US11656488B2 (en) | 2013-02-20 | 2023-05-23 | Japan Display Inc. | Display device |
TWI561325B (en) * | 2014-08-01 | 2016-12-11 | Au Optronics Corp | Display module manufacturing method and display module |
WO2017173685A1 (zh) * | 2016-04-08 | 2017-10-12 | 深圳市华星光电技术有限公司 | 阵列基板及制作方法 |
JP2017195189A (ja) * | 2017-06-16 | 2017-10-26 | 株式会社ジャパンディスプレイ | 表示装置及びその製造方法 |
WO2022064710A1 (ja) * | 2020-09-28 | 2022-03-31 | シャープ株式会社 | 表示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20140078458A1 (en) | 2014-03-20 |
US9245904B2 (en) | 2016-01-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2012176417A1 (ja) | アクティブマトリクス基板及びそれを備えた表示装置 | |
US11204628B2 (en) | Flexible display apparatus and electronic device comprising the same | |
US10175548B2 (en) | Display device, manufacturing method thereof, driving method thereof, and display apparatus | |
US9618817B2 (en) | Array substrate and narrow bezel-type liquid crystal display device including the same | |
JP5150138B2 (ja) | 表示装置の製造方法 | |
JP4988691B2 (ja) | 液晶表示装置 | |
US9239495B2 (en) | Display device, electronic device including display device, and method for manufacturing display device | |
US9612497B2 (en) | Array substrate and manufacturing method thereof and liquid crystal display panel using the array substrate | |
KR101331942B1 (ko) | 표시 장치 및 그 제조 방법 | |
WO2013080495A1 (ja) | 表示装置用基板およびそれを備えた表示装置 | |
US11137635B2 (en) | Display device including an adhesive layer and a non-adhesive layer | |
JP2011248072A (ja) | 画像表示装置の製造方法 | |
US20100073615A1 (en) | Liquid crystal display device and fabrication method thereof | |
JP2014157311A (ja) | 表示装置および表示装置の製造方法 | |
US10591762B2 (en) | Liquid crystal display device and method for manufacturing the same | |
KR102503756B1 (ko) | 표시 장치 및 그 제조 방법 | |
Garner et al. | Cholesteric liquid crystal display with flexible glass substrates | |
WO2014205904A1 (zh) | 阵列基板及其制造方法和显示装置 | |
US20160062168A1 (en) | Display device and thin-film transistor substrate and method for producing same | |
JP2017107158A (ja) | 液晶表示パネル及びその製造方法 | |
JP4875702B2 (ja) | 半透過型液晶表示装置及びその製造方法 | |
US10795211B2 (en) | Liquid crystal display device | |
JP2005215277A (ja) | 液晶表示装置とその製造方法 | |
US20120119217A1 (en) | Nonplanar display device and method of manufacturing the same | |
JP2005140836A5 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12803156 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14118587 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 12803156 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |