WO2011027591A1 - 酸化物半導体、薄膜トランジスタ及び表示装置 - Google Patents

酸化物半導体、薄膜トランジスタ及び表示装置 Download PDF

Info

Publication number
WO2011027591A1
WO2011027591A1 PCT/JP2010/057777 JP2010057777W WO2011027591A1 WO 2011027591 A1 WO2011027591 A1 WO 2011027591A1 JP 2010057777 W JP2010057777 W JP 2010057777W WO 2011027591 A1 WO2011027591 A1 WO 2011027591A1
Authority
WO
WIPO (PCT)
Prior art keywords
oxide semiconductor
tft
display device
layer
composition ratio
Prior art date
Application number
PCT/JP2010/057777
Other languages
English (en)
French (fr)
Inventor
近間義雅
錦博彦
太田純史
水野裕二
原猛
中川興史
会田哲也
鈴木正彦
竹井美智子
春本祥征
中川和男
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US13/393,335 priority Critical patent/US20130105788A1/en
Publication of WO2011027591A1 publication Critical patent/WO2011027591A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Definitions

  • the present invention relates to an oxide semiconductor, a thin film transistor (hereinafter also referred to as TFT), and a display device. More specifically, the present invention relates to an oxide semiconductor suitable for a TFT, a TFT having a channel layer formed of the oxide semiconductor, and a display device including the TFT.
  • TFT thin film transistor
  • TFTs are widely used for active matrix substrates for display devices such as liquid crystal display devices.
  • a silicon-based material such as polycrystalline silicon or amorphous silicon is used for the channel layer of the TFT. Since semiconductor compounds can improve the electrical characteristics of TFTs, they are being developed as next-generation materials that can replace silicon materials.
  • Patent Documents 1 and 2 disclose oxide semiconductors containing In, Ga, and Zn.
  • Patent Document 3 discloses an amorphous oxide semiconductor containing at least one of In, Ga, Al, Fe, Sn, Mg, Ca, Si, and Ge and having a resistance value of 10 8 ⁇ ⁇ m.
  • Patent Document 4 discloses an oxide semiconductor containing at least one of In, Zn, and Sn.
  • Patent Document 4 includes In, Zn, and O, and at least one selected from the group consisting of Ga, Al, Fe, Sn, Mg, Ca, Si, and Ge, and has a conductivity of 10 ⁇ .
  • An amorphous oxide semiconductor of 3 S / cm or more and 10 ⁇ 7 S / cm or less is disclosed.
  • Patent Document 5 discloses a semiconductor thin film made of an amorphous film containing zinc oxide and indium oxide, having a carrier density of 10 +17 cm ⁇ 3 or less, a hole mobility of 2 cm 2 / V ⁇ sec or more, an energy band.
  • a semiconductor device having a channel layer composed of z (ZnO) is disclosed.
  • the characteristics of an oxide semiconductor vary depending on its atomic composition ratio (hereinafter also referred to as “composition”). Therefore, when the TFT channel layer is formed using an oxide semiconductor, depending on the composition of the oxide semiconductor, the electrical characteristics of the TFT may become unstable or the process resistance may decrease. Thus, the oxide semiconductor for TFT still has room for improvement with regard to the optimization of the composition.
  • the present invention has been made in view of the above situation, and an oxide semiconductor capable of realizing a TFT excellent in electrical characteristics and reliability, a TFT having a channel layer formed of the oxide semiconductor, and the TFT It aims at providing a display apparatus provided with.
  • the present inventors have made various studies on oxide semiconductors capable of realizing TFTs having excellent electrical characteristics and reliability.
  • Si silicon
  • In indium
  • Zn zinc
  • O oxygen
  • oxide semiconductors we focused on oxide semiconductors. Then, by adjusting the respective composition ratios of In, Si, and Zn in this oxide semiconductor, it was found that a TFT having excellent electrical characteristics and reliability can be realized, and the inventors have conceived that the above problems can be solved brilliantly.
  • the present invention has been achieved.
  • the present invention is an oxide semiconductor for TFT, and the oxide semiconductor includes an oxide semiconductor containing Si, In, Zn and O as constituent atoms, a TFT using the semiconductor as a semiconductor layer, and It is an electronic device device such as a display device using such a TFT.
  • the oxide semiconductor of the present invention contains Si, In, Zn, and O as constituent atoms.
  • the oxide semiconductor consists essentially of Si, In, Zn, and O.
  • An oxide semiconductor layer composed of only Si, In, Zn, and O is a material whose content of constituent atoms other than Si, In, Zn, and O is less than 0.1% by weight with respect to the total weight of the oxide semiconductor.
  • the composition of the oxide semiconductor can be confirmed by Auger Electron Spectroscopy (AES: Auger Electron Spectroscopy), X-ray Photoelectron Spectroscopy (XPS: X-ray Photoelectron Spectroscopy), or the like.
  • AES Auger Electron Spectroscopy
  • XPS X-ray Photoelectron Spectroscopy
  • the atomic composition ratio of Si contained in the oxide semiconductor preferably satisfies Si / (In + Si + Zn) ⁇ 0.35.
  • Si / (In + Si + Zn) ⁇ 0.30 In order to realize the mobility exceeding the mobility (about 0.5 cm 2 / Vs) of a typical a-Si (amorphous silicon) TFT, it is preferable to satisfy Si / (In + Si + Zn) ⁇ 0.30.
  • the atomic composition ratio of Si in the oxide semiconductor of the present invention must be larger than 0.00. It has been found that when the atomic composition ratio of Si becomes too low, the stability of the manufacturing process decreases. For example, the allowable range of the O 2 partial pressure during film formation that provides good characteristics may be reduced, and process stability and film formation uniformity over a large area may be reduced. Therefore, it is preferable to satisfy Si / (In + Si + Zn) ⁇ 0.02. In recent years, a liquid crystal display has been manufactured with a large glass substrate far exceeding 1 m square, and when a TFT is formed on such a substrate, a high level of process stability is required. For that purpose, it is preferable to satisfy Si / (In + Si + Zn) ⁇ 0.05.
  • a method of forming an oxide semiconductor by a sputtering method and then patterning the formed film into a desired shape by a photolithography method can be given.
  • various chemical solutions such as an etching solution and a resist stripping solution are used in the patterning step.
  • the oxygen content of the oxide semiconductor of the present invention is (3a / 2 + 2b + c) when the component composition ratio of the oxide semiconductor of the present invention is defined as (In) a (Si) b (Zn) c (O) d It is desirable to satisfy ⁇ 0.60 ⁇ d ⁇ (3a / 2 + 2b + c) ⁇ 0.95. As a result, the electrical characteristics of the TFT can be improved, particularly the off current can be reduced.
  • the present invention is also a TFT having a channel layer formed of the oxide semiconductor of the present invention.
  • the TFT channel layer is formed using the oxide semiconductor of the present invention, whereby the electrical characteristics and reliability of the TFT can be improved.
  • the present invention is also a display device including the TFT of the present invention.
  • the TFT of the present invention has excellent electrical characteristics and reliability, so that the display quality of the display device can be improved.
  • Examples of the display device of the present invention include various display devices including a TFT array substrate such as a liquid crystal display device, an organic EL display device, an inorganic EL display device, and an electrophoretic display device.
  • an oxide semiconductor capable of realizing a TFT having excellent electrical characteristics and reliability, a TFT having a channel layer formed of the oxide semiconductor, and the TFT And a display device comprising:
  • FIGS. 5A to 5E are flow charts showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIGS. (A)-(c) is a flowchart which shows the manufacturing process of the opposing board
  • FIGS. 7A to 7E are flowcharts showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 2.
  • FIGS. It is a graph which shows the relationship between the atomic composition ratio of Si and the mobility in the oxide semiconductor of this invention. It is a graph which shows the relationship between the filling ratio of O and the off-state current in the oxide semiconductor of the present invention.
  • the liquid crystal display device of Embodiment 1 includes an active matrix substrate and a counter substrate. A plurality of TFTs using an oxide semiconductor as a channel layer are arranged on the active matrix substrate. On the counter substrate, red, green and blue color filters are arranged. The active matrix substrate and the counter substrate are bonded to each other with a sealant, and liquid crystal is filled between the two substrates.
  • the manufacturing process of the liquid crystal display device of Embodiment 1 will be described with reference to the drawings.
  • FIGS. 1A to 1E are flowcharts showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIGS. 1A to 1E are flowcharts showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • the scanning wiring 102 having a structure in which the scanning wiring layers 102a, 102b, and 102c are stacked will be described.
  • the materials of the scanning wiring layers 102a, 102b, and 102c are sequentially deposited on the glass substrate 101 to form a laminated film.
  • the scanning wiring 102 having a structure in which the scanning wiring layers 102a, 102b, and 102c are stacked can be formed.
  • a material of the scanning wiring layers 102a and 102c for example, Ti can be used.
  • the film thickness of the scanning wiring layers 102a and 102c is, for example, about 30 to 150 nm.
  • the material of the scanning wiring layer 102b for example, Al can be used.
  • the film thickness of the scanning wiring layer 102b is, for example, about 200 to 500 nm.
  • the scanning wiring 102 has a laminated structure composed of Ti / Al / Ti. A part of the scanning wiring 102 functions as a gate electrode of the TFT.
  • the insulating layer 103 is formed so as to cover the glass substrate 101 and the scanning wiring 102 by using a CVD method.
  • a SiO x layer can be used as the insulating layer 103.
  • the film thickness of the insulating layer 103 is, for example, about 200 to 500 nm.
  • a part of the insulating layer 103 functions as a gate insulating film of the TFT.
  • the material of the oxide semiconductor layer 104 is deposited by sputtering, a film is formed, and then this film is patterned by using a photolithography method including a wet etching process and a resist peeling process, thereby oxidizing the film.
  • the physical semiconductor layer 104 can be formed. Part of the oxide semiconductor layer 104 functions as a channel layer of the TFT.
  • an oxide semiconductor film (ISZO film) containing Si, In, Zn, and O is used as the oxide semiconductor layer 104.
  • the thickness of the oxide semiconductor layer 104 is, for example, about 10 to 300 nm.
  • a method will be described. Note that here, the case where the material of the signal wiring 106 and the drain electrode 107 is the same is described, but the material of the signal wiring 106 and the drain electrode 107 may be different.
  • the material of the signal wiring layer 106a and the drain electrode layer 107a is deposited by sputtering, and then the material of the signal wiring layer 106b and the drain electrode layer 107b is deposited thereon to form a stacked film.
  • the laminated film is patterned by using a photolithography method including a dry etching process and a resist stripping process, whereby the signal wiring 106 having a structure in which the signal wiring layers 106a and 106b are stacked, and the drain electrode layers 107a and 107b. And the drain electrode 107 having a stacked structure.
  • a part of the signal wiring 106 functions as a source electrode of the TFT.
  • a material of the signal wiring layer 106a and the drain electrode layer 107a for example, Ti can be used.
  • the film thickness of the signal wiring layer 106a and the drain electrode layer 107a is, for example, about 30 to 150 nm.
  • the material of the signal wiring layer 106b and the drain electrode layer 107b for example, Al can be used as the material of the signal wiring layer 106b and the drain electrode layer 107b.
  • the film thickness of the signal wiring layer 106b and the drain electrode layer 107b is, for example, about 50 to 400 nm.
  • the signal wiring 106 and the drain electrode 107 have a laminated structure made of Al / Ti. Through the steps so far, a TFT including a gate electrode, a gate insulating film, a channel layer, a source electrode, and a drain electrode 107 is formed.
  • a method for forming the protective layer 108 and the interlayer insulating film 109 will be described with reference to FIG.
  • a material for the protective layer 108 is deposited using a CVD method or a sputtering method, and then a material for the interlayer insulating film 109 is deposited thereon to form a laminated film.
  • the protective film 108 and the interlayer insulating film 109 can be formed by patterning this laminated film using a photolithography method including a dry etching process and a resist stripping process.
  • a SiO x layer can be used as the protective layer 108.
  • the film thickness of the protective layer 108 is, for example, about 50 to 300 nm.
  • a material of the interlayer insulating film 109 for example, a photosensitive resin can be used.
  • a material for the pixel electrode 110 is deposited by sputtering to form a film. Then, the pixel electrode 110 can be formed by patterning this film by a photolithography method including a wet etching process and a resist stripping process.
  • a material of the pixel electrode 110 for example, ITO (indium tin oxide) can be used.
  • the film thickness of the pixel electrode 110 is, for example, about 50 to 200 nm.
  • the active matrix substrate included in the liquid crystal display device of Embodiment 1 can be manufactured through the steps described with reference to FIGS.
  • FIGS. 2A to 2C are flowcharts showing manufacturing steps of the counter substrate provided in the liquid crystal display device of Embodiment 1.
  • FIGS. 2A to 2C are flowcharts showing manufacturing steps of the counter substrate provided in the liquid crystal display device of Embodiment 1.
  • the BM 202 and the red, green, and blue color filters 203R, 203G, and 203B can be formed by patterning a photosensitive resin containing a pigment using a photolithography method.
  • the red color filter 203R, the green color filter 203G, and the blue color filter 203B are sequentially formed in an area partitioned by the BM 202. Good. In this manner, the red color filter 203R, the green color filter 203G, and the blue color filter 203B can be arranged on the glass substrate 201.
  • a method for forming the counter electrode 204 will be described with reference to FIG. First, a material for the counter electrode 204 is deposited by sputtering to form a film. Then, the counter electrode 204 can be formed by patterning this film by a photolithography method including a wet etching step and a resist stripping step. Examples of the material of the counter electrode 204 include indium tin oxide (ITO). The thickness of the counter electrode 204 is, for example, about 50 to 200 nm.
  • the photo spacer 205 can be formed by patterning a photosensitive resin using a photolithography method.
  • the counter substrate included in the liquid crystal display device of Embodiment 1 can be manufactured through the steps described with reference to FIGS.
  • alignment films are formed on the surfaces of the active matrix substrate and the counter substrate by a printing method.
  • a material for the alignment film for example, a polyimide resin can be used.
  • liquid crystal is dropped. Thereafter, the active matrix substrate and the counter substrate are bonded together.
  • the substrate bonded in the above-described process is divided by dicing.
  • the liquid crystal display panel with which the liquid crystal display device of this embodiment is provided can be produced.
  • the liquid crystal display device of this embodiment can be manufactured by mounting a general member such as a driving device on the liquid crystal display panel manufactured in the above-described process.
  • the scanning wiring has a laminated structure composed of Ti / Al / Ti.
  • the scanning wiring may have a laminated structure composed of Cu / Ti.
  • the drain electrode may have a laminated structure composed of Cu / Ti.
  • the BM 202, the red color filter 203R, the green color filter 203G, and the blue color filter 203B may be formed not on the counter substrate but on the active matrix substrate.
  • the display device of the present invention is not limited to the liquid crystal display device, and can be applied to display devices other than the liquid crystal display device.
  • Embodiment 2 In this embodiment, a layer (channel protective layer) for protecting the channel layer of the TFT is provided.
  • FIGS. 3A to 3E are flowcharts showing the manufacturing process of the active matrix substrate provided in the liquid crystal display device according to the second embodiment. Hereinafter, a manufacturing process of an active matrix substrate having a channel protective layer will be described.
  • the scanning wiring 102 and the insulating layer are formed on the glass substrate 101 by the method described with reference to FIGS. 103 and the oxide semiconductor layer 104 are formed. Then, after depositing the material of the channel protective layer 121 by sputtering and forming a film, the film is patterned using a photolithography method including a dry etching step and a resist stripping step. In this way, the channel protective layer 121 can be formed as shown in FIG.
  • a material of the channel protective layer 121 for example, SiO x can be used.
  • the film thickness of the channel protective layer 121 is, for example, about 20 to 500 nm.
  • an active matrix substrate including the channel protective film 121 is manufactured by performing the steps shown in FIGS. 3C to 3E by the method described with reference to FIGS. 1C to 1E. be able to.
  • the channel protective layer 121 damage to the oxide semiconductor 104 during the manufacturing process can be reduced and the reliability of the TFT can be increased. Further, desorption of oxygen from the oxide semiconductor layer 104 during the manufacturing process can be suppressed.
  • the liquid crystal display device of the second embodiment has the same configuration as that of the liquid crystal display device of the first embodiment except that the channel protective layer 121 is provided, the description after the manufacturing process of the counter substrate is omitted. .
  • the mobility of the oxide semiconductor of the present invention tends to decrease as the atomic composition ratio of Si increases. .
  • the tendency is described based on actual experimental data.
  • the mobility of the oxide semiconductor may be 0.1 cm 2 / Vs or more.
  • the resistivity of the oxide semiconductor is 10 5 ⁇ ⁇ cm or more.
  • the mobility is 0.1 cm 2 / Vs or more, it is sufficiently applicable to an electronic device such as a display device having a low driving frequency such as electronic paper.
  • the mobility of a typical a-Si (amorphous silicon) TFT (about 0.5 cm 2 / Vs) may actually be exceeded.
  • the atomic composition ratio of Si in the oxide semiconductor of the present invention should be Si / (In + Si + Zn) ⁇ 0.30.
  • the atomic composition ratio of Si in the oxide semiconductor of the present invention should be Si / (In + Si + Zn) ⁇ 0.24.
  • the atomic composition ratio of Si in the oxide semiconductor of the present invention should be Si / (In + Si + Zn) ⁇ 0.20.
  • the atomic composition ratio of Si in the oxide semiconductor of the present invention should be Si / (In + Si + Zn) ⁇ 0.18.
  • the above-mentioned atomic composition ratio of Si is larger than 0.00. It has also been found that when the atomic composition ratio of Si becomes too low, the stability of the manufacturing process decreases. For example, the allowable range of the O 2 partial pressure during film formation that provides good characteristics may be reduced, and process stability and film formation uniformity over a large area may be reduced. Therefore, it is preferable to satisfy Si / (In + Si + Zn) ⁇ 0.02.
  • a liquid crystal display has been manufactured with a large glass substrate far exceeding 1 m square, and when a TFT is formed on such a substrate, a high level of process stability is required. For that purpose, it is preferable to satisfy Si / (In + Si + Zn) ⁇ 0.05.
  • the oxygen content of the oxide semiconductor of the present invention is (3a / 2 + 2b + c) when the component composition ratio of the oxide semiconductor of the present invention is defined as (In) a (Si) b (Zn) c (O) d It is desirable to satisfy ⁇ 0.60 ⁇ d ⁇ (3a / 2 + 2b + c) ⁇ 0.95. As a result, as shown in FIG. 5, it is possible to improve the electrical characteristics of the TFT, particularly to reduce the off-current.
  • Method for confirming composition of oxide semiconductor examples include Auger electron spectroscopy (AES) and X-ray photoelectron spectroscopy (XPS).
  • AES Auger electron spectroscopy
  • XPS X-ray photoelectron spectroscopy
  • the composition of constituent atoms at a position about 20 nm deep from the surface of the oxide semiconductor layer 104 was confirmed using an AES analyzer (manufactured by JEOL, model number JAMP-9500F).
  • the detection peak was determined for each of the constituent atoms of Si, In, Zn, and O at 0.0 eV.
  • AES analysis a sample measurement site is irradiated with an electron beam, and a spectrum is obtained from the kinetic energy and detected intensity of Auger electrons emitted from the surface. Since the peak position and shape of the spectrum are unique to the element, element analysis is performed by specifying the element from the peak position and shape and calculating the element concentration in the material from the intensity (amplitude) of the spectrum. Furthermore, since the peak position and shape of the spectrum are unique to the bonding state of atoms, it is possible to analyze the chemical bonding state (oxidation state and the like) of each element.

Abstract

本発明は、電気特性及び信頼性に優れた薄膜トランジスタを実現可能な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有する薄膜トランジスタと、その薄膜トランジスタを備える表示装置とを提供する。本発明の酸化物半導体は、薄膜トランジスタ用の酸化物半導体であって、上記酸化物半導体は、Si、In、Zn及びOを構成原子として含む。

Description

酸化物半導体、薄膜トランジスタ及び表示装置
本発明は、酸化物半導体、薄膜トランジスタ(以下、TFTとも言う。)及び表示装置に関する。より詳しくは、TFTに好適な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有するTFTと、そのTFTを備える表示装置に関するものである。
TFTは、液晶表示装置等の表示装置用のアクティブマトリクス基板に広く使用されている。一般的に、TFTのチャネル層には、多結晶シリコン、アモルファスシリコン等のシリコン系材料が用いられている。半導体化合物は、TFTの電気特性の向上が可能であることから、シリコン系材料に代わる次世代材料として開発が進められている。
TFTのチャネル層に使用される半導体化合物として、例えば、特許文献1、2には、In、Ga及びZnを含む酸化物半導体が開示されている。また、特許文献3には、In、Ga、Al、Fe、Sn、Mg、Ca、Si及びGeの少なくとも一種を含み、かつ、抵抗値が10Ω・mのアモルファス性の酸化物半導体が開示されている。更に、特許文献4には、In、Zn及びSnの少なくとも1つを含む酸化物半導体が開示されている。また、特許文献4には、In、Zn及びOと、Ga、Al、Fe、Sn、Mg、Ca、Si及びGeからなる群より選択される少なくとも1つとを含み、かつ、伝導率が10-3S/cm以上、10-7S/cm以下のアモルファス性の酸化物半導体が開示されている。
特許文献5には、酸化亜鉛と酸化インジウムを含有する非晶質膜からなる半導体薄膜であって、キャリア密度が10+17cm-3以下、ホール移動度が2cm/V・sec以上、エネルギーバンドギャップが2.4eV以上である半導体薄膜が開示されており、その好ましい組成として、Zn/(Zn+In)=0.51~0.80であることが開示されている。また、特許文献6には、0.75≦x/y≦3.15、0.55≦y/z≦1.70の条件を満たすx(Ga)・y(In)・z(ZnO)でチャネル層が構成された半導体装置が開示されている。
特開2007-281409号公報 特開2008-277326号公報 特開2008-235871号公報 特開2008-166716号公報 特開2007-142195号公報 米国特許出願公開第2007/0252147号明細書
酸化物半導体の特性は、その原子組成比率(以下、「組成」とも言う。)によって変化する。したがって、酸化物半導体を用いてTFTのチャネル層を形成する場合、酸化物半導体の組成によっては、TFTの電気特性が不安定になったり、プロセス耐性が低下する場合があった。このように、TFT用の酸化物半導体は、組成の最適化に関して、未だ改善の余地があった。
本発明は、上記現状に鑑みてなされたものであり、電気特性及び信頼性に優れたTFTを実現可能な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有するTFTと、そのTFTを備える表示装置とを提供することを目的とするものである。
本発明者らは、電気特性及び信頼性に優れたTFTを実現可能な酸化物半導体について種々検討したところ、Si(ケイ素)、In(インジウム)、Zn(亜鉛)及びO(酸素)を構成原子として含む酸化物半導体に着目した。そして、この酸化物半導体におけるIn、Si、Znのそれぞれの組成比を調整することにより、電気特性及び信頼性に優れたTFTを実現できることを見いだし、上記課題をみごとに解決することができることに想到し、本発明に到達したものである。
すなわち、本発明は、TFT用の酸化物半導体であって、上記酸化物半導体は、Si、In、Zn及びOを構成原子として含む酸化物半導体、それを半導体層として用いたTFTと、及び、そのようなTFTを用いた表示装置等の電子デバイス装置である。
なお、本発明の酸化物半導体は、Si、In、Zn及びOを構成原子として含むものであるが、本質的にSi、In、Zn及びOのみからなるものであることが好ましい。これにより、電気特性及び信頼性に優れたTFTをより容易に実現することができる。Si、In、Zn及びOのみからなる酸化物半導体層とは、酸化物半導体の全重量に対して、Si、In、Zn及びO以外の構成原子の含有量が0.1重量%未満のものをいう。酸化物半導体の組成は、オージェ電子分光法(AES:Auger Electron Spectroscopy)、X線光電子分光法(XPS:X-ray Photoelectron Spectroscopy)等で確認できる。
本発明の酸化物半導体においては、Siの原子組成比率を大きくすると、酸化物半導体の移動度が低下する傾向がある。酸化物半導体の移動度が0.1cm/Vs未満の場合には、TFTとして表示装置に使用することが難しくなる。したがって、上記酸化物半導体に含まれるSiの原子組成比率は、Si/(In+Si+Zn)≦0.35を満たすことが好ましい。典型的なa-Si(アモルファスシリコン)TFTの移動度(0.5cm/Vs程度)を超える移動度を実現するためには、Si/(In+Si+Zn)≦0.30を満たすことが好ましい。典型的なマイクロクリスタルシリコンTFTの移動度(2.0cm/Vs程度)を超える移動度を実現するためには、Si/(In+Si+Zn)≦0.24を満たすことが好ましい。典型的な低分子型有機ELに求められるTFTの移動度(5.0cm/Vs程度)を超える移動度を実現するためには、Si/(In+Si+Zn)≦0.20を満たすことが好ましい。典型的な高分子型有機ELに求められるTFTの移動度(10.0cm/Vs程度)を超える移動度を実現するためには、Si/(In+Si+Zn)≦0.18を満たすことが好ましい。
本発明の酸化物半導体におけるSiの原子組成比率は、0.00よりも大きくなければならない。Siの原子組成比率が低くなりすぎると、製造プロセスの安定性が低下することが分かっている。例えば、良好な特性が得られる成膜時のO分圧の許容範囲が小さくなり、プロセス安定性、大面積への成膜均一性が低下することがある。そのため、Si/(In+Si+Zn)≧0.02を満たすことが好ましい。近年、液晶ディスプレイは1m角をはるかに越えるような大きなガラス基板で製造されており、そのような基板上にTFTを形成する場合には高水準のプロセス安定性が求められる。そのためには、Si/(In+Si+Zn)≧0.05を満たすことが好ましい。
本発明の酸化物半導体の好ましい形成方法として、スパッタ法によって酸化物半導体を成膜した後、形成された膜をフォトリソグラフィ法によって所望の形状にパターニングする方法が挙げられる。このような方法を用いた場合、パターニング工程では、エッチング液や、レジストの剥離液等の様々な薬液が使用される。
本発明の酸化物半導体の酸素含有量は、本発明の酸化物半導体の成分組成比を(In)(Si)(Zn)(O)と定義したときに、(3a/2+2b+c)×0.60≦d≦(3a/2+2b+c)×0.95を満たすことが望ましい。これにより、TFTの電気特性の向上、特にオフ電流の低減が可能となる。
本発明はまた、本発明の酸化物半導体で形成されたチャネル層を有するTFTでもある。上述したように、本発明の酸化物半導体でTFTのチャネル層を形成することにより、TFTの電気特性及び信頼性を向上させることができる。
本発明はまた、本発明のTFTを備える表示装置でもある。上述したように、本発明のTFTは、優れた電気特性及び信頼性を有することから、表示装置の表示品位を高めることができる。本発明の表示装置としては、例えば、液晶表示装置、有機EL表示装置、無機EL表示装置、電気泳動表示装置等のTFTアレイ基板を備える各種の表示装置が挙げられる。
上述した各形態は、本発明の要旨を逸脱しない範囲において適宜組み合わされてもよい。
本発明の酸化物半導体、TFT及び表示装置によれば、電気特性及び信頼性に優れたTFTを実現可能な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有するTFTと、そのTFTを備える表示装置とを提供することができる。
(a)~(e)は、実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 (a)~(c)は、実施形態1の液晶表示装置が備える対向基板の製造工程を示すフロー図である。 (a)~(e)は、実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 本発明の酸化物半導体におけるSiの原子組成比率と移動度との関係を示すグラフである。 本発明の酸化物半導体におけるOの充填比率とオフ電流との関係を示すグラフである。
以下に実施形態を掲げ、本発明を、図面を参照して更に詳細に説明するが、本発明はこれらの実施形態のみに限定されるものではない。なお、以下に示す図においては、丸括弧内に単位を記載している。
実施形態1
実施形態1の液晶表示装置は、アクティブマトリクス基板及び対向基板を備える。アクティブマトリクス基板上には、酸化物半導体をチャネル層として用いたTFTが複数配置されている。対向基板上には、赤、緑、青のカラーフィルタが配置されている。アクティブマトリクス基板及び対向基板は、シール材によって貼り合わされており、両基板の間には、液晶が充填されている。以下、図を参照して、実施形態1の液晶表示装置の製造工程について説明する。
(アクティブマトリクス基板の製造工程)
図1(a)~(e)は、実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。
図1(a)を参照して、走査配線層102a、102b及び102cが積層された構造を有する走査配線102の形成方法について説明する。
まず、スパッタ法を用いて、走査配線層102a、102b及び102cの材料を順番にガラス基板101上に堆積させ、積層膜を形成する。その後、この積層膜をウェットエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、走査配線層102a、102b及び102cが積層された構造を有する走査配線102を形成することができる。走査配線層102a、102cの材料としては、例えば、Tiを用いることができる。走査配線層102a、102cの膜厚は、例えば30~150nm程度にする。また、走査配線層102bの材料としては、例えば、Alを用いることができる。走査配線層102bの膜厚は、例えば200~500nm程度にする。本実施形態において、走査配線102は、Ti/Al/Tiで構成された積層構造を有する。この走査配線102の一部が、TFTのゲート電極として機能する。
次に、図1(b)を参照して、絶縁層103及び酸化物半導体層104の形成方法について説明する。
まず、CVD法を用いて、ガラス基板101及び走査配線102を覆うように絶縁層103を形成する。絶縁層103としては、例えば、SiO層を使用することができる。絶縁層103の膜厚は、例えば200~500nm程度にする。この絶縁層103の一部が、TFTのゲート絶縁膜として機能する。その後、スパッタ法を用いて、酸化物半導体層104の材料を堆積させ、膜形成を行ってから、この膜をウェットエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、酸化物半導体層104を形成することができる。この酸化物半導体層104の一部が、TFTのチャネル層として機能する。本実施形態では、酸化物半導体層104として、Si、In、Zn及びOを含んだ酸化物半導体膜(ISZO膜)を使用する。酸化物半導体層104の膜厚は、例えば10~300nm程度にする。
次に、図1(c)を参照して、信号配線層106a、106bが積層された構造を有する信号配線106、及び、ドレイン電極層107a、107bが積層された構造を有するドレイン電極107の形成方法について説明する。なお、ここでは、信号配線106及びドレイン電極107の材料が同一の場合について説明するが、信号配線106及びドレイン電極107の材料は異なっていてもよい。
まず、スパッタ法を用いて、信号配線層106a及びドレイン電極層107aの材料を堆積させた後、その上に、信号配線層106b及びドレイン電極層107bの材料を堆積させ、積層膜を形成する。その後、この積層膜をドライエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、信号配線層106a、106bが積層された構造を有する信号配線106と、ドレイン電極層107a、107bが積層された構造を有するドレイン電極107とを形成することができる。この信号配線106の一部が、TFTのソース電極として機能する。信号配線層106a及びドレイン電極層107aの材料としては、例えば、Tiを用いることができる。信号配線層106a及びドレイン電極層107aの膜厚は、例えば30~150nm程度にする。また、信号配線層106b及びドレイン電極層107bの材料としては、例えば、Alを用いることができる。信号配線層106b及びドレイン電極層107bの膜厚は、例えば50~400nm程度にする。本実施形態において、信号配線106及びドレイン電極107は、Al/Tiで構成された積層構造を有する。ここまでの工程により、ゲート電極、ゲート絶縁膜、チャネル層、ソース電極及びドレイン電極107を備えるTFTが形成される。
次に、図1(d)を参照して、保護層108及び層間絶縁膜109の形成方法について説明する。
まず、CVD法又はスパッタ法を用いて、保護層108の材料を堆積させた後、その上に層間絶縁膜109の材料を堆積させ、積層膜を形成する。その後、この積層膜をドライエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、保護層108及び層間絶縁膜109を形成することができる。保護層108としては、例えば、SiO層を使用することができる。保護層108の膜厚は、例えば50~300nm程度にする。また、層間絶縁膜109の材料としては、例えば、感光性樹脂を使用することができる。
次に、図1(e)を参照して、画素電極110の形成方法について説明する。
まず、スパッタ法により、画素電極110の材料を堆積させ、膜形成を行う。その後、この膜をウェットエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法によってパターニングすることで、画素電極110を形成することができる。画素電極110の材料としては、例えば、ITO(酸化インジウム錫)を使用することができる。画素電極110の膜厚は、例えば50~200nm程度にする。
以上、図1(a)~(e)を参照して説明した工程を経て、実施形態1の液晶表示装置が備えるアクティブマトリクス基板を作製することができる。
(対向基板の製造工程)
次に、本実施形態の液晶表示装置が備える対向基板の製造方法について説明する。図2(a)~(c)は、実施形態1の液晶表示装置が備える対向基板の製造工程を示すフロー図である。
はじめに、図2(a)を参照して、ブラックマトリクス(BM)202、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、青色のカラーフィルタ203Bの形成方法について説明する。
BM202、並びに、赤色、緑色及び青色のカラーフィルタ203R、203G、203Bは、フォトリソグラフィ法を用いて、顔料を含む感光性樹脂をパターニングすることにより形成することができる。形成する順番としては、BM202をガラス基板201上に形成してから、BM202で区画された領域に、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、及び、青色のカラーフィルタ203Bを順次形成すればよい。このようにして、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、及び、青色のカラーフィルタ203Bをガラス基板201上に配置することができる。
次に、図2(b)を参照して、対向電極204の形成方法について説明する。
まず、スパッタ法により、対向電極204の材料を堆積させ、膜形成を行う。その後、この膜をウェットエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法によってパターニングすることで、対向電極204を形成することができる。対向電極204の材料としては、例えば、酸化インジウム錫(ITO)が挙げられる。対向電極204の膜厚は、例えば50~200nm程度にする。
次に、図2(c)を参照して、フォトスペーサ205の形成方法について説明する。
フォトスペーサ205は、フォトリソグラフィ法を用いて、感光性樹脂をパターニングすることにより、形成することができる。
以上、図2(a)~(c)を参照して説明した工程を経て、実施形態1の液晶表示装置が備える対向基板を作製することができる。
(パネル作製工程)
ここからは、上述した工程により作製したアクティブマトリクス基板及び対向基板を貼り合わせる工程と、液晶の封入工程とについて説明する。
まず、アクティブマトリクス基板及び対向基板のそれぞれの表面に、印刷法により、配向膜を形成する。配向膜の材料としては、例えば、ポリイミド樹脂を使用することができる。
次に、アクティブマトリクス基板及び対向基板のいずれかに対して、印刷法により、シール材を配置してから、液晶を滴下する。その後、アクティブマトリクス基板及び対向基板を貼り合わせる。
次に、ダイシングにより、上述の工程で貼り合わせた基板を分断する。このようにして、本実施形態の液晶表示装置が備える液晶表示パネルを作製することができる。
その後、上述の工程で作製した液晶表示パネルに対して、駆動装置等の一般的な部材を実装することにより、本実施形態の液晶表示装置を作製することができる。
なお、上述の工程では、走査配線がTi/Al/Tiで構成された積層構造を有する場合について説明したが、走査配線は、Cu/Tiで構成された積層構造を有していてもよい。同様に、ドレイン電極も、Cu/Tiで構成された積層構造を有していてもよい。
また、BM202、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、及び、青色のカラーフィルタ203Bは、対向基板に形成せず、アクティブマトリクス基板に形成してもよい。
更に、本発明の表示装置は、液晶表示装置に限定されず、液晶表示装置以外の表示装置に適用することもできる。
実施形態2
本実施形態では、TFTのチャネル層を保護するための層(チャネル保護層)が設けられる。図3(a)~(e)は、実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。以下、チャネル保護層を備えるアクティブマトリクス基板の製造工程について説明する。
まず、図1(a)及び図1(b)を参照して説明した方法により、図3(a)及び図3(b)に示すように、ガラス基板101上に、走査配線102、絶縁層103及び酸化物半導体層104を形成する。その後、スパッタ法により、チャネル保護層121の材料を堆積させ、膜形成を行った後、その膜をドライエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングする。このようにして、図3(b)に示すように、チャネル保護層121を形成することができる。チャネル保護層121の材料としては、例えば、SiOを使用することができる。チャネル保護層121の膜厚は、例えば20~500nm程度にする。
その後、図1(c)~(e)を参照して説明した方法により、図3(c)~(e)に示した工程を行うことで、チャネル保護膜121を備えるアクティブマトリクス基板を作製することができる。このように、チャネル保護層121を設けることにより、酸化物半導体104が製造工程中に受けるダメージを低減することができ、また、TFTの信頼性を高めることができる。また、製造工程中における酸化物半導体層104からの酸素の脱離を抑制することができる。
実施形態2の液晶表示装置は、チャネル保護層121を備える点以外は、実施形態1の液晶表示装置と同様の構成を有するものであることから、対向基板の製造工程以降の説明については省略する。
次に、本発明の酸化物半導体の組成と得られる特性との関係について説明する。
酸化物半導体の組成を変更し、TFT特性、特に移動度を評価した結果、本発明の酸化物半導体においては、Siの原子組成比率が大きくなると、移動度が低下する傾向にあることがわかった。図4には、その傾向が実際の実験データをもとに記載されている。TFTが充分な電気特性を発揮するためには、移動度が0.1cm/Vs以上であることが望ましい。複数の試験結果から、酸化物半導体に含まれるSiの原子組成比率が、Si/(In+Si+Zn)≦0.35を満たす場合、酸化物半導体の移動度が0.1cm/Vs以上になることが分かった。また、酸化物半導体に含まれるSiの原子組成比率がSi/(In+Si+Zn)≦0.35を満たすとき、酸化物半導体の抵抗率は、10Ω・cm以上であった。
移動度が0.1cm/Vs以上あれば、電子ペーパー等の駆動周波数の低い表示装置等の電子デバイスには十分適用可能である。しかしながら、液晶ディスプレイ等の動画表示を目的とした表示装置を作製するには、実際には典型的なa-Si(アモルファスシリコン)TFTの移動度(0.5cm/Vs程度)を超えることが要求される。それには、本発明の酸化物半導体中のSiの原子組成比率をSi/(In+Si+Zn)≦0.30とすればよいことがわかった。
典型的なマイクロクリスタルシリコンTFTの移動度(2.0cm/Vs程度)を超える移動度を実現することができれば、ゲートドライバやソースドライバ等の駆動回路の一部を表示装置に内蔵することにより、表示装置のコストを低減することができる。そのためには、本発明の酸化物半導体中のSiの原子組成比率をSi/(In+Si+Zn)≦0.24とすればよいことがわかった。
典型的な低分子型有機ELに求められるTFTの移動度(5.0cm/Vs程度)を超える移動度を実現することができれば、低分子型有機ELディスプレイを作製することができる。そのためには、本発明の酸化物半導体中のSiの原子組成比率をSi/(In+Si+Zn)≦0.20とすればよいことがわかった。
典型的な高分子型有機ELに求められるTFTの移動度(10.0cm/Vs程度)を超える移動度を実現することができれば、高分子型有機ELディスプレイを作製することができる。そのためには、本発明の酸化物半導体中のSiの原子組成比率をSi/(In+Si+Zn)≦0.18とすればよいことがわかった。
本発明において、上述のSiの原子組成比率は、0.00よりも大きい。Siの原子組成比率が低くなりすぎると、製造プロセスの安定性が低下することも分かっている。例えば、良好な特性が得られる成膜時のO分圧の許容範囲が小さくなり、プロセス安定性、大面積への成膜均一性が低下することがある。そのため、Si/(In+Si+Zn)≧0.02を満たすことが好ましい。
近年、液晶ディスプレイは1m角をはるかに越えるような大きなガラス基板で製造されており、そのような基板上にTFTを形成する場合には高水準のプロセス安定性が求められる。そのためには、Si/(In+Si+Zn)≧0.05を満たすことが好ましい。
本発明の酸化物半導体の酸素含有量は、本発明の酸化物半導体の成分組成比を(In)(Si)(Zn)(O)と定義したときに、(3a/2+2b+c)×0.60≦d≦(3a/2+2b+c)×0.95を満たすことが望ましい。これにより、図5に示すように、TFTの電気特性の向上、特にオフ電流の低減が可能となる。
(酸化物半導体の組成の確認方法)
酸化物半導体の組成を確認する方法としては、オージェ電子分光法(AES)、X線光電子分光法(XPS)等が挙げられる。本実施形態では、AES分析装置(JEOL社製、型番JAMP-9500F)を用いて、酸化物半導体層104の表面から深さ約20nmの位置における構成原子の組成を確認した。AES分析の測定条件は、電子線照射条件:5kV、5nA、試料:75deg傾斜、中和条件:Arイオン10eV、1μA、検出器エネルギー分解能:dE/E=0.35%、検出エネルギーステップ:1.0eVとし、Si、In、Zn及びOの各構成原子について検出ピークを求めた。
ここで、AES分析の原理について説明する。AES分析は、試料測定箇所に電子ビームを照射し、表面から放出されるオージェ電子の運動エネルギーと検出強度からスペクトルを得るものである。スペクトルのピーク位置や形状は元素固有のものであるため、ピーク位置や形状から元素を特定し、スペクトルの強度(振幅)から材料中の元素濃度を算出することで元素分析を行う。更に、スペクトルのピーク位置や形状は、原子の結合状態についても固有のものであるため、各元素の化学結合状態(酸化状態等)の分析も可能である。
オージェ電子は、検出される膨大な電子量の中のごく一部分であるために、低周波成分のバックグランドにより検出量の精度が影響を受ける。そこで、一般的に行われるように、スペクトルを微分して低周波成分のバックグランドを除去した上で、各元素のピーク強度から各元素固有の感度係数(装置付属の純元素の値を使用)を用いて組成比を算出した。
また、各元素のピーク強度や形状は、化学結合状態が大きく変わると変化するため、組成比を高い精度で求めるには感度係数も補正することが望ましい。そこで組成比算出に際して、ラザフォード後方散乱分析(RBS:Rutherford Backscattering Spectrometry)及び粒子励起X線分析(PIXE:Particle Induced X-ray Emission)を行い、得られた値を用いて各元素の感度係数を補正した。
上述した実施形態における各形態は、本発明の要旨を逸脱しない範囲において適宜組み合わされてもよい。
なお、本願は、2009年9月7日に出願された日本国特許出願2009-206178号を基礎として、パリ条約ないし移行する国における法規に基づく優先権を主張するものである。該出願の内容は、その全体が本願中に参照として組み込まれている。
101、201:ガラス基板
102:走査配線
102a、102b、102c:走査配線層
103:絶縁層
104:酸化物半導体層
106:信号配線
106a、106b:信号配線層
107:ドレイン電極
107a、107b:ドレイン電極層
108:保護層
109:層間絶縁膜
110:画素電極
121:チャネル保護層
202:ブラックマトリクス(BM)
203R、203G、203B:カラーフィルタ(CF)
204:対向電極
205:フォトスペーサ

Claims (10)

  1. 薄膜トランジスタ用の酸化物半導体であって、
    該酸化物半導体は、Si、In、Zn及びOを構成原子として含むことを特徴とする酸化物半導体。
  2. 前記酸化物半導体に含まれるSiの原子組成比率は、0.02≦Si/(In+Si+Zn)≦0.35を満たすことを特徴とする請求項1記載の酸化物半導体。
  3. 前記酸化物半導体に含まれるSiの原子組成比率は、0.02≦Si/(In+Si+Zn)≦0.30を満たすことを特徴とする請求項1記載の酸化物半導体。
  4. 前記酸化物半導体に含まれるSiの原子組成比率は、0.02≦Si/(In+Si+Zn)≦0.24を満たすことを特徴とする請求項1記載の酸化物半導体。
  5. 前記酸化物半導体に含まれるSiの原子組成比率は、0.05≦Si/(In+Si+Zn)≦0.20を満たすことを特徴とする請求項1記載の酸化物半導体。
  6. 前記酸化物半導体に含まれるSiの原子組成比率は、0.05≦Si/(In+Si+Zn)≦0.18を満たすことを特徴とする請求項1記載の酸化物半導体。
  7. 前記酸化物半導体の原子組成比率を(In)(Si)(Zn)(O)と定義したときに、
    該酸化物半導体に含まれるOの原子組成比率は、(3a/2+2b+c)×0.60≦d≦(3a/2+2b+c)×0.95を満たすことを特徴とする請求項1~6のいずれかに記載の酸化物半導体。
  8. 前記酸化物半導体の抵抗率は、10Ω・cm以上を満たすことを特徴とする請求項1~7のいずれかに記載の酸化物半導体。
  9. 請求項1~8のいずれかに記載の酸化物半導体で形成されたチャネル層を有することを特徴とする薄膜トランジスタ。
  10. 請求項9記載の薄膜トランジスタを備えることを特徴とする表示装置。
PCT/JP2010/057777 2009-09-07 2010-05-06 酸化物半導体、薄膜トランジスタ及び表示装置 WO2011027591A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US13/393,335 US20130105788A1 (en) 2009-09-07 2010-05-06 Oxide semiconductor, thin film transistor, and display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009206178 2009-09-07
JP2009-206178 2009-09-07

Publications (1)

Publication Number Publication Date
WO2011027591A1 true WO2011027591A1 (ja) 2011-03-10

Family

ID=43649143

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/057777 WO2011027591A1 (ja) 2009-09-07 2010-05-06 酸化物半導体、薄膜トランジスタ及び表示装置

Country Status (2)

Country Link
US (1) US20130105788A1 (ja)
WO (1) WO2011027591A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013110399A (ja) * 2011-10-27 2013-06-06 Semiconductor Energy Lab Co Ltd 半導体装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009081413A (ja) * 2007-09-05 2009-04-16 Canon Inc 電界効果型トランジスタ

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009081413A (ja) * 2007-09-05 2009-04-16 Canon Inc 電界効果型トランジスタ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013110399A (ja) * 2011-10-27 2013-06-06 Semiconductor Energy Lab Co Ltd 半導体装置

Also Published As

Publication number Publication date
US20130105788A1 (en) 2013-05-02

Similar Documents

Publication Publication Date Title
WO2011030582A1 (ja) 酸化物半導体、薄膜トランジスタ及び表示装置
KR101549797B1 (ko) 전계 효과형 트랜지스터의 제조 방법, 그리고 전계 효과형 트랜지스터, 표시 장치, 이미지 센서 및 x 선 센서
WO2011001715A1 (ja) 酸化物半導体、薄膜トランジスタアレイ基板及びその製造方法、並びに、表示装置
CN105280717B (zh) Tft及其制作方法、阵列基板及显示装置
JP5657433B2 (ja) 薄膜トランジスタの製造方法、薄膜トランジスタ、表示装置、センサ及びx線デジタル撮影装置
WO2012043338A1 (ja) 薄膜トランジスタ及びその製造方法、薄膜トランジスタを備える画像表示装置
WO2013018447A1 (ja) 半導体素子の製造方法
JP5795551B2 (ja) 電界効果型トランジスタの製造方法
WO2011013682A1 (ja) 配線構造およびその製造方法、並びに配線構造を備えた表示装置
JP2014131047A (ja) 薄膜トランジスタ、および薄膜トランジスタ表示板
EP2533293A1 (en) Amorphous oxide thin film, thin film transistor comprising same, and process for production of the thin film transistor
JP5995504B2 (ja) 電界効果型トランジスタ及びその製造方法、表示装置、イメージセンサ並びにx線センサ
US9035390B2 (en) Thin film transistor substrate and method for producing same
US8906739B2 (en) Thin film transistor substrate and method for manufacturing same
JP5869110B2 (ja) 薄膜トランジスタ、表示装置、イメージセンサ及びx線センサ
WO2011027591A1 (ja) 酸化物半導体、薄膜トランジスタ及び表示装置
US20210018780A1 (en) Methods for forming thin film transistors on a glass substrate and liquid crystal displays formed therefrom
KR20100059587A (ko) 산화물 박막 트랜지스터 및 그 제조방법
KR101717336B1 (ko) 박막 트랜지스터의 제조 방법
WO2011024501A1 (ja) 酸化物半導体、薄膜トランジスタ及び表示装置
WO2012124408A1 (ja) 酸化物半導体薄膜の製造方法
CN107180875A (zh) 一种薄膜晶体管及其制作方法
KR20110073038A (ko) 산화물 박막 트랜지스터 및 그 제조방법
WO2022009823A1 (ja) 薄膜トランジスタ、薄膜トランジスタアレイおよび薄膜トランジスタの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10813542

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10813542

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13393335

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: JP