WO2011024501A1 - 酸化物半導体、薄膜トランジスタ及び表示装置 - Google Patents

酸化物半導体、薄膜トランジスタ及び表示装置 Download PDF

Info

Publication number
WO2011024501A1
WO2011024501A1 PCT/JP2010/055582 JP2010055582W WO2011024501A1 WO 2011024501 A1 WO2011024501 A1 WO 2011024501A1 JP 2010055582 W JP2010055582 W JP 2010055582W WO 2011024501 A1 WO2011024501 A1 WO 2011024501A1
Authority
WO
WIPO (PCT)
Prior art keywords
oxide semiconductor
tft
display device
layer
liquid crystal
Prior art date
Application number
PCT/JP2010/055582
Other languages
English (en)
French (fr)
Inventor
太田純史
錦博彦
近間義雅
原猛
会田哲也
鈴木正彦
中川興史
中川和男
水野裕二
竹井美智子
春本祥征
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US13/391,638 priority Critical patent/US8829513B2/en
Publication of WO2011024501A1 publication Critical patent/WO2011024501A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/0004Devices characterised by their operation
    • H01L33/0041Devices characterised by their operation characterised by field-effect operation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements

Definitions

  • the present invention relates to an oxide semiconductor, a thin film transistor (hereinafter also referred to as TFT), and a display device. More specifically, the present invention relates to an oxide semiconductor suitable for a TFT, a TFT having a channel layer formed of the oxide semiconductor, and a display device including the TFT.
  • TFT thin film transistor
  • TFTs are widely used for active matrix substrates for display devices such as liquid crystal display devices.
  • a silicon-based material such as polycrystalline silicon or amorphous silicon is used for the channel layer of the TFT. Since semiconductor compounds can improve the electrical characteristics of TFTs, they are being developed as next-generation materials that can replace silicon materials.
  • Patent Documents 1 and 2 disclose oxide semiconductors containing In, Ga, and Zn, and FIGS. A phase diagram showing preferred compositions of In, Ga and Zn in an oxide semiconductor is disclosed.
  • Patent Document 3 discloses an amorphous oxide semiconductor containing at least one of In, Ga, Al, Fe, Sn, Mg, Ca, Si, and Ge and having a resistance value of 10 8 ⁇ ⁇ m. Has been.
  • Patent Document 4 discloses an oxide semiconductor containing at least one of In, Zn, and Sn.
  • Patent Document 5 discloses a semiconductor thin film made of an amorphous film containing zinc oxide and indium oxide, having a carrier density of 10 +17 cm ⁇ 3 or less, a hole mobility of 2 cm 2 / V ⁇ sec or more, an energy band.
  • Patent Document 6 discloses x (Ga 2 O 3 ) ⁇ y (In) that satisfies the conditions of about 0.75 ⁇ x / y ⁇ about 3.15 and about 0.55 ⁇ y / z ⁇ about 1.70.
  • a semiconductor device in which a channel layer is formed of 2 O 3 ) ⁇ z (ZnO) is disclosed.
  • composition atomic composition ratio
  • the present invention has been made in view of the above situation, an oxide semiconductor capable of realizing a TFT having excellent electrical characteristics and process resistance, a TFT having a channel layer formed of the oxide semiconductor, and the An object of the present invention is to provide a display device including a TFT.
  • the inventors of the present invention have made various studies on oxide semiconductors capable of realizing TFTs having excellent electrical characteristics and process resistance. As a result, Ga (gallium), In (indium), Zn (zinc), and O (oxygen) are formed. We focused on oxide semiconductors that contain atoms. Then, by adjusting the respective composition ratios of In, Ga, and Zn in this oxide semiconductor, it has been found that a TFT having excellent electrical characteristics and process resistance can be realized, and the above problems can be solved brilliantly. The present invention has been conceived and reached the present invention.
  • the present invention is an oxide semiconductor for TFT, and the oxide semiconductor includes Ga, In, Zn, and O as constituent atoms, and the atomic composition ratio of Zn included in the oxide semiconductor is 0. .01 ⁇ Zn / (In + Zn) ⁇ 0.22 is preferably satisfied.
  • the oxide semiconductor of the present invention contains Ga, In, Zn, and O as constituent atoms, but is preferably composed essentially of Ga, In, Zn, and O. Thereby, a TFT having excellent electrical characteristics and process resistance can be realized more easily.
  • An oxide semiconductor layer composed only of Ga, In, Zn, and O means that the content of constituent atoms other than Ga, In, Zn, and O is less than 0.1% by weight with respect to the total weight of the oxide semiconductor.
  • the composition of the oxide semiconductor can be confirmed by Auger Electron Spectroscopy (AES: Auger Electron Spectroscopy), X-ray Photoelectron Spectroscopy (XPS: X-ray Photoelectron Spectroscopy), or the like.
  • an oxide semiconductor of the present invention for example, a method of forming an oxide semiconductor by a sputtering method and patterning the formed film into a desired shape by a photolithography method can be given.
  • various chemical solutions such as an etching solution and a resist stripping solution are used in the patterning step.
  • An oxide semiconductor containing Ga, In, Zn, and O as constituent atoms easily reacts with a chemical solution when the atomic composition ratio of Zn increases, and thus damage in the patterning process increases. Therefore, when the atomic composition ratio of Zn contained in the oxide semiconductor satisfies 0.01 ⁇ Zn / (In + Zn) ⁇ 0.22, damage to the oxide semiconductor of the present invention in the patterning step can be suppressed. it can.
  • the oxide semiconductor of the present invention when the atomic composition ratio of Ga is increased and the atomic composition ratio of In is decreased, mobility of the oxide semiconductor is decreased.
  • the mobility of the oxide semiconductor is less than 0.1 cm 2 / Vs, it is difficult to use the oxide semiconductor as a TFT in a display device. Therefore, the atomic composition ratio of In contained in the oxide semiconductor preferably satisfies 0.25 ⁇ In / (In + Ga) ⁇ 0.99. Accordingly, the mobility of the oxide semiconductor can be 0.1 cm 2 / Vs or higher.
  • the oxide semiconductor of the present invention when the atomic composition ratio of Ga is reduced and the atomic composition ratio of In is increased, the mobility of the oxide semiconductor increases and the off-state current of the TFT increases. A TFT having a high off-current may not be able to exhibit a sufficient switching function. Therefore, the atomic composition ratio of In contained in the oxide semiconductor preferably satisfies 0.01 ⁇ In / (In + Ga) ⁇ 0.60. Thereby, a margin for an increase in off-current can be secured.
  • the present invention is also a TFT having a channel layer formed of the oxide semiconductor of the present invention. As described above, by forming a TFT channel layer using the oxide semiconductor of the present invention, the electrical characteristics and process resistance of the TFT can be improved.
  • the present invention is also a display device including the TFT of the present invention.
  • the display device of the present invention includes various display devices including a TFT array substrate such as a liquid crystal display device, an organic EL display device, an inorganic EL display device, an electrophoretic display device, a plasma display display device, and a field emission display device. Is mentioned.
  • an oxide semiconductor capable of realizing a TFT having excellent electrical characteristics and process resistance, a TFT having a channel layer formed of the oxide semiconductor, and the A display device including a TFT can be provided.
  • FIG. 6 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 6 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 6 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 6 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 6 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 6 is a flowchart showing a manufacturing process of a counter substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 6 is a flowchart showing a manufacturing process of a counter substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 6 is a flowchart showing a manufacturing process of a counter substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 10 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 2.
  • FIG. 10 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 2.
  • FIG. 10 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 2.
  • FIG. 10 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 2.
  • FIG. 10 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 2.
  • FIG. 10 is a flowchart showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 2. It is a graph which shows the electrical property of TFT of Example 1 and 2.
  • FIG. 6 is a graph showing electrical characteristics of TFTs of Examples 3 to 5. It is a graph which shows the etching rate of the oxide semiconductor from which the atomic composition ratio of In and Zn differs. It is a graph which shows the mobility of the oxide semiconductor from which the atomic composition ratio of In and Ga differs.
  • the liquid crystal display device of Embodiment 1 includes an active matrix substrate and a counter substrate. A plurality of TFTs using an oxide semiconductor as a channel layer are arranged on the active matrix substrate. On the counter substrate, red, green and blue color filters are arranged. The active matrix substrate and the counter substrate are bonded to each other with a sealant, and liquid crystal is filled between the two substrates.
  • the manufacturing process of the liquid crystal display device of Embodiment 1 will be described with reference to the drawings.
  • FIG. 1 to 5 are flow charts showing manufacturing steps of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • FIG. 1 is a diagrammatic representation of an active matrix substrate included in the liquid crystal display device of Embodiment 1.
  • the scanning wiring 102 having a structure in which the scanning wiring layers 102a, 102b, and 102c are stacked will be described.
  • the materials of the scanning wiring layers 102a, 102b, and 102c are sequentially deposited on the glass substrate 101 to form a laminated film.
  • the scanning wiring 102 having a structure in which the scanning wiring layers 102a, 102b, and 102c are stacked can be formed.
  • a material of the scanning wiring layers 102a and 102c for example, Ti can be used.
  • the film thickness of the scanning wiring layers 102a and 102c is, for example, about 30 to 150 nm.
  • the material of the scanning wiring layer 102b for example, Al can be used.
  • the film thickness of the scanning wiring layer 102b is, for example, about 200 to 500 nm.
  • the scanning wiring 102 has a laminated structure composed of Ti / Al / Ti. A part of the scanning wiring 102 functions as a gate electrode of the TFT.
  • the insulating layer 103 is formed so as to cover the glass substrate 101 and the scanning wiring 102 by using a CVD method.
  • a SiN x layer can be used as the insulating layer 103.
  • the film thickness of the insulating layer 103 is, for example, about 200 to 500 nm.
  • a part of the insulating layer 103 functions as a gate insulating film of the TFT.
  • the material of the oxide semiconductor layer 104 is deposited by sputtering, a film is formed, and then this film is patterned by using a photolithography method including a dry etching process and a resist peeling process, thereby oxidizing the film.
  • the physical semiconductor layer 104 can be formed. Part of the oxide semiconductor layer 104 functions as a channel layer of the TFT.
  • an oxide semiconductor film (IGZO film) containing In, Ga, Zn, and O is used as the oxide semiconductor layer 104.
  • the thickness of the oxide semiconductor layer 104 is, for example, about 10 to 300 nm.
  • the signal wiring 106 having a structure in which the signal wiring layers 106a and 106b are stacked and the drain electrode 107 having a structure in which the drain electrode layers 107a and 107b are stacked will be described with reference to FIG. To do. Note that here, the case where the material of the signal wiring 106 and the drain electrode 107 is the same is described, but the material of the signal wiring 106 and the drain electrode 107 may be different. First, the material of the signal wiring layer 106a and the drain electrode layer 107a is deposited by sputtering, and then the material of the signal wiring layer 106b and the drain electrode layer 107b is deposited thereon to form a stacked film.
  • the laminated film is patterned by using a photolithography method including a dry etching process and a resist stripping process, whereby the signal wiring 106 having a structure in which the signal wiring layers 106a and 106b are stacked, and the drain electrode layers 107a and 107b. And the drain electrode 107 having a stacked structure.
  • a part of the signal wiring 106 functions as a source electrode of the TFT.
  • a material of the signal wiring layer 106a and the drain electrode layer 107a for example, Ti can be used.
  • the film thickness of the signal wiring layer 106a and the drain electrode layer 107a is, for example, about 30 to 150 nm.
  • the material of the signal wiring layer 106b and the drain electrode layer 107b for example, Al can be used as the material of the signal wiring layer 106b and the drain electrode layer 107b.
  • the film thickness of the signal wiring layer 106b and the drain electrode layer 107b is, for example, about 50 to 400 nm.
  • the signal wiring 106 and the drain electrode 107 have a laminated structure made of Al / Ti. Through the steps so far, a TFT including a gate electrode, a gate insulating film, a channel layer, a source electrode, and a drain electrode 107 is formed.
  • a method for forming the protective layer 108 and the interlayer insulating film 109 will be described with reference to FIG.
  • a material for the protective layer 108 is deposited using a CVD method or a sputtering method, and then a material for the interlayer insulating film 109 is deposited thereon to form a laminated film.
  • the protective film 108 and the interlayer insulating film 109 can be formed by patterning this laminated film using a photolithography method including a dry etching process and a resist stripping process.
  • a SiOx layer can be used as the protective layer 108.
  • the film thickness of the protective layer 108 is, for example, about 50 to 300 nm.
  • a material of the interlayer insulating film 109 for example, a photosensitive resin can be used.
  • a material for the pixel electrode 110 is deposited by sputtering to form a film. Then, the pixel electrode 110 can be formed by patterning this film by a photolithography method including a wet etching process and a resist stripping process.
  • a material of the pixel electrode 110 for example, ITO (indium tin oxide) can be used.
  • the film thickness of the pixel electrode 110 is, for example, about 50 to 200 nm.
  • the active matrix substrate included in the liquid crystal display device of Embodiment 1 can be manufactured through the steps described with reference to FIGS.
  • FIG. 6 to 8 are flowcharts showing manufacturing steps of the counter substrate included in the liquid crystal display device of Embodiment 1.
  • the BM 202 and the red, green, and blue color filters 203R, 203G, and 203B can be formed by patterning a photosensitive resin containing a pigment using a photolithography method.
  • the red color filter 203R, the green color filter 203G, and the blue color filter 203B are sequentially formed in an area partitioned by the BM 202. Good. In this manner, the red color filter 203R, the green color filter 203G, and the blue color filter 203B can be arranged on the glass substrate 201, respectively.
  • a method for forming the counter electrode 204 will be described with reference to FIG. First, a material for the counter electrode 204 is deposited by sputtering to form a film. Then, the counter electrode 204 can be formed by patterning this film by a photolithography method including a wet etching step and a resist stripping step. Examples of the material of the counter electrode 204 include indium tin oxide (ITO). The thickness of the counter electrode 204 is, for example, about 50 to 200 nm.
  • the photo spacer 205 can be formed by patterning a photosensitive resin using a photolithography method.
  • the counter substrate included in the liquid crystal display device of Embodiment 1 can be manufactured through the steps described with reference to FIGS.
  • alignment films are formed on the surfaces of the active matrix substrate and the counter substrate by a printing method.
  • a material for the alignment film for example, a polyimide resin can be used.
  • liquid crystal is dropped. Thereafter, the active matrix substrate and the counter substrate are bonded together.
  • the substrate bonded in the above-described process is divided by dicing.
  • the liquid crystal display panel with which the liquid crystal display device of this embodiment is provided can be produced.
  • the liquid crystal display device of this embodiment can be manufactured by mounting a general member such as a driving device on the liquid crystal display panel manufactured in the above-described process.
  • the scanning wiring has a laminated structure composed of Ti / Al / Ti.
  • the scanning wiring may have a laminated structure composed of Cu / Ti.
  • the drain electrode may have a laminated structure composed of Cu / Ti.
  • the BM 202, the red color filter 203R, the green color filter 203G, and the blue color filter 203B may be formed not on the counter substrate but on the active matrix substrate.
  • the display device of the present invention is not limited to the liquid crystal display device, and can be applied to display devices other than the liquid crystal display device.
  • Embodiment 2 In this embodiment, a layer (channel protective layer) for protecting the channel layer of the TFT is provided.
  • 9 to 13 are flow charts showing manufacturing steps of the active matrix substrate included in the liquid crystal display device according to the second embodiment. Hereinafter, a manufacturing process of an active matrix substrate having a channel protective layer will be described.
  • the scan wiring 102, the insulating layer 103, and the oxide semiconductor layer 104 are formed over the glass substrate 101 by the method described with reference to FIGS. 1 and 2.
  • the film is patterned using a photolithography method including a dry etching step and a resist stripping step.
  • the channel protective layer 121 can be formed as shown in FIG.
  • a material of the channel protective layer 121 for example, SiO 2 can be used.
  • the film thickness of the channel protective layer 121 is, for example, about 20 to 500 nm.
  • an active matrix substrate including a channel protective layer 121 (channel protective film) can be manufactured by performing the steps shown in FIGS. 11 to 13 by the method described with reference to FIGS.
  • a channel protective layer 121 channel protective film
  • damage to the oxide semiconductor 104 during the manufacturing process can be reduced and the reliability of the TFT can be increased. Further, desorption of oxygen from the oxide semiconductor layer 104 during the manufacturing process can be suppressed.
  • the liquid crystal display device of the second embodiment has the same configuration as that of the liquid crystal display device of the first embodiment except that the channel protective layer 121 is provided, the description after the manufacturing process of the counter substrate is omitted. .
  • Examples 1 to 5 The TFTs of Examples 1 to 5 each have a channel protective layer and were manufactured using the method described in Embodiment Mode 2. For the channel layers of the TFTs of Examples 1 to 5, oxide semiconductors (IGZO films) having different compositions were used. The composition of the oxide semiconductor provided in the TFTs of Examples 1 to 5 is shown below. In the composition shown below, in order to confirm the influence of the oxygen content of the oxide semiconductor, the oxygen content is also described.
  • FIG. 14 is a graph showing the electrical characteristics of the TFTs of Examples 1 and 2
  • FIG. 15 is a graph showing the electrical characteristics of the TFTs of Examples 3-5.
  • the result of TFT using amorphous silicon for the channel layer is described as “conventional product” for comparison.
  • Table 1 shows the threshold voltage (Vth) of the TFTs of Examples 1 to 5 and the mobility of the oxide semiconductor included in each TFT.
  • TFTs of Examples 1 to 5 are provided with a channel protective layer
  • TFTs that are not provided with the channel protective layer manufactured by using the method described in Embodiment 1 have the same excellent electrical characteristics. Have.
  • Example 6 to 13 The TFTs of Examples 6 to 13 each have a channel protective layer, and were manufactured using the method described in Embodiment 2.
  • Table 2 shows the resistivity of the oxide semiconductor included in the TFTs of Examples 6 to 13 and the evaluation results of the electrical characteristics of each TFT. Note that the resistivity shown in Table 2 is a result of measurement after baking an oxide semiconductor.
  • the TFT characteristics indicate whether the TFT was able to exhibit a sufficient switching function.
  • the column marked with ⁇ means that a sufficient switching function was exhibited, and the column marked with ⁇ means that a sufficient switching function could not be exhibited.
  • the TFT of Example 6 had a lower resistivity than the TFTs of Examples 7 to 13, and could not exhibit a sufficient switching function. From this result, it can be seen that in the case of a TFT using an IGZO film as a channel layer, a resistivity of 4.0 ⁇ 10 4 ⁇ ⁇ cm or more is necessary in order to exhibit a sufficient switching function.
  • TFTs of Examples 6 to 13 are provided with a channel protective layer, the same measurement results can be obtained for a TFT without the channel protective layer manufactured by using the method described in Embodiment 1. .
  • FIG. 16 is a graph showing etching rates of oxide semiconductors having different atomic composition ratios of In and Zn. Table 3 summarizes the results of FIG. For the measurement of the etching rate, oxalic acid (concentration 3%) was used as a chemical solution.
  • the atomic composition ratio of Zn As shown in FIG. 16 and Table 3, as the atomic composition ratio of Zn increases, the etching rate increases. When the etching rate is high, the film is easily damaged in a process using a chemical solution such as a patterning process. Therefore, in order to ensure sufficient process resistance, the atomic composition ratio of Zn contained in the oxide semiconductor only needs to satisfy 0.01 ⁇ Zn / (In + Zn) ⁇ 0.22.
  • FIG. 17 is a graph illustrating mobility of oxide semiconductors having different atomic composition ratios of In and Ga. Table 4 summarizes the results shown in FIG. In the leftmost column of Table 4, the composition ratio (In: Ga: Zn) of the target used when forming each oxide semiconductor is described.
  • the mobility of the oxide semiconductor tends to decrease.
  • the mobility of the oxide semiconductor be 0.1 cm 2 / Vs or higher. From the results in FIG. 17, it was found that the composition of the oxide semiconductor with mobility of 0.1 cm 2 / Vs or higher is in the range of 0.25 ⁇ In / (In + Ga). Further, when the mobility of the oxide semiconductor becomes too high, off-state current increases and sufficient switching characteristics cannot be exhibited.
  • the atomic composition ratio of In contained in the oxide semiconductor preferably satisfies 0.25 ⁇ In / (In + Ga) ⁇ 0.60.
  • the atomic composition ratio of Zn contained in the oxide semiconductor satisfies 0.01 ⁇ Zn / (In + Zn) ⁇ 0.22. And it turned out that it is preferable that the atomic composition ratio of In satisfy
  • fills 0.25 ⁇ In / (In + Ga).
  • the atomic composition ratio of Zn contained in the oxide semiconductor satisfies 0.01 ⁇ Zn / (In + Zn) ⁇ 0.22, and the atomic composition ratio of In is 0.25 ⁇ In / (In + Ga) ⁇ . It was found that satisfying 0.60 is more preferable.
  • Method for confirming composition of oxide semiconductor examples include Auger electron spectroscopy (AES) and X-ray photoelectron spectroscopy (XPS).
  • AES Auger electron spectroscopy
  • XPS X-ray photoelectron spectroscopy
  • the composition of constituent atoms at a position about 20 nm deep from the surface of the oxide semiconductor layer 104 was confirmed using an AES analyzer (manufactured by JEOL, model number JAMP-9500F).
  • AES analysis a sample measurement site is irradiated with an electron beam, and a spectrum is obtained from the kinetic energy and detected intensity of Auger electrons emitted from the surface. Since the peak position and shape of the spectrum are unique to the element, element analysis is performed by specifying the element from the peak position and shape and calculating the element concentration in the material from the intensity (amplitude) of the spectrum. Furthermore, since the peak position and shape of the spectrum are unique to the bonding state of atoms, it is possible to analyze the chemical bonding state (oxidation state and the like) of each element.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

本発明は、優れた電気特性及びプロセス耐性を有するTFTを実現可能な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有するTFTと、そのTFTを備える表示装置とを提供する。本発明の酸化物半導体は、TFT用の酸化物半導体であって、上記酸化物半導体は、Ga(ガリウム)、In(インジウム)、Zn(亜鉛)及びO(酸素)を構成原子として含み、上記酸化物半導体に含まれるZnの原子組成比率は、0.01≦Zn/(In+Zn)≦0.22を満たす酸化物半導体である。

Description

酸化物半導体、薄膜トランジスタ及び表示装置
本発明は、酸化物半導体、薄膜トランジスタ(以下、TFTとも言う。)及び表示装置に関する。より詳しくは、TFTに好適な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有するTFTと、そのTFTを備える表示装置に関するものである。
TFTは、液晶表示装置等の表示装置用のアクティブマトリクス基板に広く使用されている。一般的に、TFTのチャネル層には、多結晶シリコン、アモルファスシリコン等のシリコン系材料が用いられている。半導体化合物は、TFTの電気特性の向上が可能であることから、シリコン系材料に代わる次世代材料として開発が進められている。
TFTのチャネル層に使用される半導体化合物として、例えば、特許文献1、2には、In、Ga及びZnを含む酸化物半導体が開示されており、特許文献1の図1、10及び18には、酸化物半導体におけるIn、Ga及びZnの好ましい組成を示す相図が開示されている。また、特許文献3には、In、Ga、Al、Fe、Sn、Mg、Ca、Si及びGeの少なくとも一種を含むアモルファス性の酸化物半導体で、抵抗値が10Ω・mのものが開示されている。更に、特許文献4には、In、Zn及びSnの少なくとも一つを含む酸化物半導体が開示されている。
特許文献5には、酸化亜鉛と酸化インジウムを含有する非晶質膜からなる半導体薄膜であって、キャリア密度が10+17cm-3以下、ホール移動度が2cm/V・sec以上、エネルギーバンドギャップが2.4eV以上である半導体薄膜が開示されており、その好ましい組成として、Zn/(Zn+In)=0.51~0.80であることが開示されている。また、特許文献6には、約0.75≦x/y≦約3.15、約0.55≦y/z≦約1.70の条件を満たすx(Ga)・y(In)・z(ZnO)でチャネル層が構成された半導体装置が開示されている。
特開2007-281409号公報 特開2008-277326号公報 特開2008-235871号公報 特開2008-166716号公報 特開2007-142195号公報 米国特許出願公開第2007/0252147号明細書
酸化物半導体の特性は、その原子組成比率(以下、「組成」とも言う。)によって変化する。したがって、酸化物半導体をTFTのチャネル層に用いた場合、酸化物半導体の組成によっては、TFTの電気特性が不安定になったり、プロセス耐性が低下する場合があった。このように、TFT用の酸化物半導体は、組成の最適化に関して、未だ改善の余地があった。
本発明は、上記現状に鑑みてなされたものであり、優れた電気特性及びプロセス耐性を有するTFTを実現可能な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有するTFTと、そのTFTを備える表示装置とを提供することを目的とするものである。
本発明者らは、優れた電気特性及びプロセス耐性を有するTFTを実現可能な酸化物半導体について種々検討したところ、Ga(ガリウム)、In(インジウム)、Zn(亜鉛)及びO(酸素)を構成原子として含む酸化物半導体に着目した。そして、この酸化物半導体におけるIn、Ga、Znのそれぞれの組成比を調整することにより、優れた電気特性及びプロセス耐性を有するTFTを実現できることを見いだし、上記課題をみごとに解決することができることに想到し、本発明に到達したものである。
すなわち、本発明は、TFT用の酸化物半導体であって、上記酸化物半導体は、Ga、In、Zn及びOを構成原子として含み、上記酸化物半導体に含まれるZnの原子組成比率は、0.01≦Zn/(In+Zn)≦0.22を満たすことが好ましい。
なお、本発明の酸化物半導体は、Ga、In、Zn及びOを構成原子として含むものであるが、本質的にGa、In、Zn及びOのみからなるものが好ましい。これにより、優れた電気特性及びプロセス耐性を有するTFTをより容易に実現することができる。Ga、In、Zn及びOのみからなる酸化物半導体層とは、酸化物半導体の全重量に対して、Ga、In、Zn及びO以外の構成原子の含有量が0.1重量%未満のものをいう。酸化物半導体の組成は、オージェ電子分光法(AES:Auger Electron Spectroscopy)、X線光電子分光法(XPS:X-ray Photoelectron Spectroscopy)等で確認できる。
本発明の酸化物半導体の好ましい形成方法として、例えば、スパッタ法によって酸化物半導体を成膜した後、形成された膜をフォトリソグラフィ法によって所望の形状にパターニングする方法が挙げられる。このような方法を用いた場合、パターニング工程では、エッチング液や、レジストの剥離液等の様々な薬液が使用される。Ga、In、Zn及びOを構成原子として含む酸化物半導体は、Znの原子組成比率が大きくなると、薬液と反応しやすくなるため、パターニング工程におけるダメージが増加する。したがって、上記酸化物半導体に含まれるZnの原子組成比率が0.01≦Zn/(In+Zn)≦0.22を満たすことにより、本発明の酸化物半導体がパターニング工程で受けるダメージを抑制することができる。
本発明の酸化物半導体において、Gaの原子組成比率を大きく、Inの原子組成比率を小さくすると、酸化物半導体の移動度が低下する。酸化物半導体の移動度が0.1cm/Vs未満の場合には、TFTとして表示装置に使用することが難しくなる。したがって、上記酸化物半導体に含まれるInの原子組成比率は、0.25≦In/(In+Ga)≦0.99を満たすことが好ましい。これにより、酸化物半導体の移動度を0.1cm/Vs以上にすることができる。
本発明の酸化物半導体において、Gaの原子組成比率を小さく、Inの原子組成比率を大きくすると、酸化物半導体の移動度が高くなり、TFTのオフ電流が増加する。オフ電流が高いTFTは、充分なスイッチング機能を発揮することができないおそれがある。したがって、上記酸化物半導体に含まれるInの原子組成比率は、0.01≦In/(In+Ga)≦0.60を満たすことが好ましい。これにより、オフ電流の増加に対するマージンを確保することができる。
本発明はまた、本発明の酸化物半導体で形成されたチャネル層を有するTFTでもある。上述したように、本発明の酸化物半導体でTFTのチャネル層を形成することにより、TFTの電気特性及びプロセス耐性を向上させることができる。
本発明はまた、本発明のTFTを備える表示装置でもある。上述したように、本発明のTFTは、優れた電気特性を有することから、表示装置の表示品位を高めることができる。また、本発明のTFTは、優れたプロセス耐性を有することから、表示装置の生産性を高めることができる。本発明の表示装置としては、例えば、液晶表示装置、有機EL表示装置、無機EL表示装置、電気泳動表示装置、プラズマディスプレイ表示装置、電界放出ディスプレイ表示装置等のTFTアレイ基板を備える各種の表示装置が挙げられる。
上述した各形態は、本発明の要旨を逸脱しない範囲において適宜組み合わされてもよい。
本発明の酸化物半導体、TFT及び表示装置によれば、優れた電気特性及びプロセス耐性を有するTFTを実現可能な酸化物半導体と、その酸化物半導体で形成されたチャネル層を有するTFTと、そのTFTを備える表示装置とを提供することができる。
実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態1の液晶表示装置が備える対向基板の製造工程を示すフロー図である。 実施形態1の液晶表示装置が備える対向基板の製造工程を示すフロー図である。 実施形態1の液晶表示装置が備える対向基板の製造工程を示すフロー図である。 実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。 実施例1及び2のTFTの電気特性を示すグラフである。 実施例3~5のTFTの電気特性を示すグラフである。 In、Znの原子組成比率が異なる酸化物半導体のエッチングレートを示すグラフである。 In、Gaの原子組成比率が異なる酸化物半導体の移動度を示すグラフである。
以下に実施形態を掲げ、本発明を図面を参照して更に詳細に説明するが、本発明はこれらの実施形態のみに限定されるものではない。なお、以下に示す図及び表においては、角括弧(ブラケット)内に単位を記載している。
実施形態1
実施形態1の液晶表示装置は、アクティブマトリクス基板及び対向基板を備える。アクティブマトリクス基板上には、酸化物半導体をチャネル層として用いたTFTが複数配置されている。対向基板上には、赤、緑、青のカラーフィルタが配置されている。アクティブマトリクス基板及び対向基板は、シール材によって貼り合わされており、両基板の間には、液晶が充填されている。以下、図を参照して、実施形態1の液晶表示装置の製造工程について説明する。
(アクティブマトリクス基板の製造工程)
図1~5は、実施形態1の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。
図1を参照して、走査配線層102a、102b及び102cが積層された構造を有する走査配線102の形成方法について説明する。
まず、スパッタ法を用いて、走査配線層102a、102b及び102cの材料を順番にガラス基板101上に堆積させ、積層膜を形成する。その後、この積層膜をウェットエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、走査配線層102a、102b及び102cが積層された構造を有する走査配線102を形成することができる。走査配線層102a、102cの材料としては、例えば、Tiを用いることができる。走査配線層102a、102cの膜厚は、例えば30~150nm程度にする。また、走査配線層102bの材料としては、例えば、Alを用いることができる。走査配線層102bの膜厚は、例えば200~500nm程度にする。本実施形態において、走査配線102は、Ti/Al/Tiで構成された積層構造を有する。この走査配線102の一部が、TFTのゲート電極として機能する。
次に、図2を参照して、絶縁層103及び酸化物半導体層104の形成方法について説明する。
まず、CVD法を用いて、ガラス基板101及び走査配線102を覆うように絶縁層103を形成する。絶縁層103としては、例えば、SiN層を使用することができる。絶縁層103の膜厚は、例えば200~500nm程度にする。この絶縁層103の一部が、TFTのゲート絶縁膜として機能する。その後、スパッタ法を用いて、酸化物半導体層104の材料を堆積させ、膜形成を行ってから、この膜をドライエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、酸化物半導体層104を形成することができる。この酸化物半導体層104の一部が、TFTのチャネル層として機能する。本実施形態では、酸化物半導体層104として、In、Ga、Zn及びOを含んだ酸化物半導体膜(IGZO膜)を使用する。酸化物半導体層104の膜厚は、例えば10~300nm程度にする。
次に、図3を参照して、信号配線層106a、106bが積層された構造を有する信号配線106、及び、ドレイン電極層107a、107bが積層された構造を有するドレイン電極107の形成方法について説明する。なお、ここでは、信号配線106及びドレイン電極107の材料が同一の場合について説明するが、信号配線106及びドレイン電極107の材料は異なっていてもよい。
まず、スパッタ法を用いて、信号配線層106a及びドレイン電極層107aの材料を堆積させた後、その上に、信号配線層106b及びドレイン電極層107bの材料を堆積させ、積層膜を形成する。その後、この積層膜をドライエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、信号配線層106a、106bが積層された構造を有する信号配線106と、ドレイン電極層107a、107bが積層された構造を有するドレイン電極107とを形成することができる。この信号配線106の一部が、TFTのソース電極として機能する。信号配線層106a及びドレイン電極層107aの材料としては、例えば、Tiを用いることができる。信号配線層106a及びドレイン電極層107aの膜厚は、例えば30~150nm程度にする。また、信号配線層106b及びドレイン電極層107bの材料としては、例えば、Alを用いることができる。信号配線層106b及びドレイン電極層107bの膜厚は、例えば50~400nm程度にする。本実施形態において、信号配線106及びドレイン電極107は、Al/Tiで構成された積層構造を有する。ここまでの工程により、ゲート電極、ゲート絶縁膜、チャネル層、ソース電極及びドレイン電極107を備えるTFTが形成される。
次に、図4を参照して、保護層108及び層間絶縁膜109の形成方法について説明する。
まず、CVD法又はスパッタ法を用いて、保護層108の材料を堆積させた後、その上に層間絶縁膜109の材料を堆積させ、積層膜を形成する。その後、この積層膜をドライエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングすることにより、保護層108及び層間絶縁膜109を形成することができる。保護層108としては、例えば、SiOx層を使用することができる。保護層108の膜厚は、例えば50~300nm程度にする。また、層間絶縁膜109の材料としては、例えば、感光性樹脂を使用することができる。
次に、図5を参照して、画素電極110の形成方法について説明する。
まず、スパッタ法により、画素電極110の材料を堆積させ、膜形成を行う。その後、この膜をウェットエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法によってパターニングすることで、画素電極110を形成することができる。画素電極110の材料としては、例えば、ITO(酸化インジウム錫)を使用することができる。画素電極110の膜厚は、例えば50~200nm程度にする。
以上、図1~5を参照して説明した工程を経て、実施形態1の液晶表示装置が備えるアクティブマトリクス基板を作製することができる。
(対向基板の製造工程)
次に、本実施形態の液晶表示装置が備える対向基板の製造方法について説明する。図6~8は、実施形態1の液晶表示装置が備える対向基板の製造工程を示すフロー図である。
はじめに、図6を参照して、ブラックマトリクス(BM)202、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、青色のカラーフィルタ203Bの形成方法について説明する。
BM202、並びに、赤色、緑色及び青色のカラーフィルタ203R、203G、203Bは、フォトリソグラフィ法を用いて、顔料を含む感光性樹脂をパターニングすることにより、形成することができる。形成する順番としては、BM202をガラス基板201上に形成してから、BM202で区画された領域に、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、及び、青色のカラーフィルタ203Bを順次形成すればよい。このようにして、それぞれ、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、及び、青色のカラーフィルタ203Bをガラス基板201上に配置することができる。
次に、図7を参照して、対向電極204の形成方法について説明する。
まず、スパッタ法により、対向電極204の材料を堆積させ、膜形成を行う。その後、この膜をウェットエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法によってパターニングすることで、対向電極204を形成することができる。対向電極204の材料としては、例えば、酸化インジウム錫(ITO)が挙げられる。対向電極204の膜厚は、例えば50~200nm程度にする。
次に、図8を参照して、フォトスペーサ205の形成方法について説明する。
フォトスペーサ205は、フォトリソグラフィ法を用いて、感光性樹脂をパターニングすることにより、形成することができる。
以上、図6~8を参照して説明した工程を経て、実施形態1の液晶表示装置が備える対向基板を作製することができる。
(パネル作製工程)
ここからは、上述した工程により作製したアクティブマトリクス基板及び対向基板を貼り合わせる工程と、液晶の封入工程とについて説明する。
まず、アクティブマトリクス基板及び対向基板のそれぞれの表面に、印刷法により、配向膜を形成する。配向膜の材料としては、例えば、ポリイミド樹脂を使用することができる。
次に、アクティブマトリクス基板及び対向基板のいずれかに対して、印刷法により、シール材を配置してから、液晶を滴下する。その後、アクティブマトリクス基板及び対向基板を貼り合わせる。
次に、ダイシングにより、上述の工程で貼り合わせた基板を分断する。このようにして、本実施形態の液晶表示装置が備える液晶表示パネルを作製することができる。
その後、上述の工程で作製した液晶表示パネルに対して、駆動装置等の一般的な部材を実装することにより、本実施形態の液晶表示装置を作製することができる。
なお、上述の工程では、走査配線がTi/Al/Tiで構成された積層構造を有する場合について説明したが、走査配線は、Cu/Tiで構成された積層構造を有していてもよい。同様に、ドレイン電極も、Cu/Tiで構成された積層構造を有していてもよい。
また、BM202、赤色のカラーフィルタ203R、緑色のカラーフィルタ203G、及び、青色のカラーフィルタ203Bは、対向基板に形成せず、アクティブマトリクス基板に形成してもよい。
更に、本発明の表示装置は、液晶表示装置に限定されず、液晶表示装置以外の表示装置に適用することもできる。
実施形態2
本実施形態では、TFTのチャネル層を保護するための層(チャネル保護層)が設けられる。図9~13は、実施形態2の液晶表示装置が備えるアクティブマトリクス基板の製造工程を示すフロー図である。以下、チャネル保護層を備えるアクティブマトリクス基板の製造工程について説明する。
まず、図1及び図2を参照して説明した方法により、図9及び図10に示すように、ガラス基板101上に、走査配線102、絶縁層103及び酸化物半導体層104を形成する。その後、スパッタ法により、チャネル保護層121の材料を堆積させ、膜形成を行った後、その膜をドライエッチング工程及びレジスト剥離工程を含むフォトリソグラフィ法を用いてパターニングする。このようにして、図10に示すように、チャネル保護層121を形成することができる。チャネル保護層121の材料としては、例えば、SiOを使用することができる。チャネル保護層121の膜厚は、例えば20~500nm程度にする。
その後、図3~5を参照して説明した方法により、図11~13に示した工程を行うことで、チャネル保護層121(チャネル保護膜)を備えるアクティブマトリクス基板を作製することができる。このように、チャネル保護層121を設けることにより、酸化物半導体104が製造工程中に受けるダメージを低減することができ、また、TFTの信頼性を高めることができる。また、製造工程中における酸化物半導体層104からの酸素の脱離を抑制することができる。
実施形態2の液晶表示装置は、チャネル保護層121を備える点以外は、実施形態1の液晶表示装置と同様の構成を有するものであることから、対向基板の製造工程以降の説明については省略する。
(実施例1~5)
実施例1~5のTFTは、チャネル保護層を有しており、実施形態2で説明した方法を用いて作製した。実施例1~5のTFTのチャネル層には、それぞれ、組成の異なる酸化物半導体(IGZO膜)を使用した。以下、実施例1~5のTFTが備える酸化物半導体の組成を示す。以下に示した組成には、酸化物半導体の酸素含有量の影響を確認するため、酸素含有量も合わせて記載している。
実施例1  In:Ga:Zn:O=4:5:1:8
実施例2  In:Ga:Zn:O=4:5:1:12
実施例3  In:Ga:Zn:O=4:5:1:13
実施例4  In:Ga:Zn:O=4:5:1:14
実施例5  In:Ga:Zn:O=5:5:1:16
図14は、実施例1及び2のTFTの電気特性を示すグラフであり、図15は、実施例3~5のTFTの電気特性を示すグラフである。図14及び図15においては、比較対象として、アモルファスシリコンをチャネル層に用いたTFTの結果を「従来品」として記載している。また、表1は、実施例1~5のTFTの閾値電圧(Vth)と、各TFTが備える酸化物半導体の移動度とを示している。
Figure JPOXMLDOC01-appb-T000001
図14、図15及び表1に示した結果から、実施例1~5のTFTは、優れた電気特性を有することが分かる。
なお、実施例1~5のTFTは、チャネル保護層を備えるものであるが、実施形態1で説明した方法を用いて作製したチャネル保護層を有しないTFTについても、同様の優れた電気特性を有している。
(実施例6~13)
実施例6~13のTFTは、チャネル保護層を有しており、実施形態2で説明した方法を用いて作製した。表2に、実施例6~13のTFTが備える酸化物半導体の抵抗率と、各TFTの電気特性の評価結果とを記載した。なお、表2に記載した抵抗率は、酸化物半導体をベークした後に測定した結果である。
Figure JPOXMLDOC01-appb-T000002
表2において、TFT特性とは、そのTFTが充分なスイッチング機能を発揮することが可能であったかを示している。○を付した欄は、充分なスイッチング機能を発揮したことを意味しており、▲を付した欄は、充分なスイッチング機能が発揮できなかったことを意味している。表2に示すように、実施例6のTFTは、実施例7~13のTFTと比較して、抵抗率が低く、充分なスイッチング機能が発揮できなかった。この結果から、IGZO膜をチャネル層として用いたTFTの場合、充分なスイッチング機能を発揮するためには、抵抗率が4.0×10Ω・cm以上必要であることが分かる。
なお、実施例6~13のTFTは、チャネル保護層を備えるものであるが、実施形態1で説明した方法を用いて作製したチャネル保護層を有しないTFTについても、同様の測定結果が得られる。
(酸化物半導体の薬液耐性の組成依存性)
酸化物半導体の薬液耐性の組成依存性を調査するため、それぞれ組成の異なる複数の酸化物半導体のエッチングレートを測定した。図16は、In、Znの原子組成比率が異なる酸化物半導体のエッチングレートを示すグラフである。また、表3は、図16の結果をまとめたものである。エッチングレートの測定には、薬液としてシュウ酸(濃度3%)を用いた。
Figure JPOXMLDOC01-appb-T000003
図16及び表3に示すように、Znの原子組成比率が大きくなると、エッチングレートが大きくなる。エッチングレートが大きいと、パターニング工程等の薬液を使用する工程においてダメージを受けやすい。したがって、充分なプロセス耐性を確保するためには、酸化物半導体に含まれるZnの原子組成比率が、0.01≦Zn/(In+Zn)≦0.22を満たしていればよい。
(酸化物半導体の移動度の組成依存性)
酸化物半導体の移動度の組成依存性を調査するため、それぞれ組成の異なる複数の酸化物半導体の移動度を測定した。図17は、In、Gaの原子組成比率が異なる酸化物半導体の移動度を示すグラフである。また、表4は、図17に示した結果をまとめたものである。表4の一番左の欄には、それぞれの酸化物半導体を形成する際に用いたターゲットの組成比(In:Ga:Zn)を記載している。
Figure JPOXMLDOC01-appb-T000004
図17及び表4に示すように、Gaの原子組成比率が大きくなり、Inの原子組成比率が小さくなると、酸化物半導体の移動度が低下する傾向にある。酸化物半導体をチャネル層に用いたTFTが充分な電気特性を発揮するためには、酸化物半導体の移動度が0.1cm/Vs以上であることが望ましい。図17の結果から、移動度が0.1cm/Vs以上となる酸化物半導体の組成は、0.25≦In/(In+Ga)の範囲であることが分かった。また、酸化物半導体の移動度が高くなり過ぎると、オフ電流が増加し、充分なスイッチング特性を発揮することができなくなる。オフ電流の増加に対するマージンを確保するためには、0.01≦In/(In+Ga)≦0.60であることが好ましい。したがって、酸化物半導体に含まれるInの原子組成比率は、0.25≦In/(In+Ga)≦0.60を満たすことが好ましい。
以上、説明した実験結果から、In、Ga、Zn及びOを含む酸化物半導体は、酸化物半導体に含まれるZnの原子組成比率が、0.01≦Zn/(In+Zn)≦0.22を満たし、かつ、Inの原子組成比率が、0.25≦In/(In+Ga)を満たすことが好ましいことが分かった。また、酸化物半導体に含まれるZnの原子組成比率が、0.01≦Zn/(In+Zn)≦0.22を満たし、かつ、Inの原子組成比率が、0.25≦In/(In+Ga)≦0.60を満たすことがより好ましいことが分かった。
(酸化物半導体の組成の確認方法)
酸化物半導体の組成を確認する方法としては、オージェ電子分光法(AES)、X線光電子分光法(XPS)等が挙げられる。本実施形態では、AES分析装置(JEOL社製、型番JAMP-9500F)を用いて、酸化物半導体層104の表面から深さ約20nmの位置における構成原子の組成を確認した。AES分析の測定条件は、電子線照射条件:5kV、5nA、試料:75deg傾斜、中和条件:Arイオン10eV、1μA、検出器エネルギー分解能:dE/E=0.35%、検出エネルギーステップ:1.0eVとし、Ga、In、Zn及びOの各構成原子について検出ピークを求めた。
ここで、AES分析の原理について説明する。AES分析は、試料測定箇所に電子ビームを照射し、表面から放出されるオージェ電子の運動エネルギーと検出強度からスペクトルを得るものである。スペクトルのピーク位置や形状は元素固有のものであるため、ピーク位置や形状から元素を特定し、スペクトルの強度(振幅)から材料中の元素濃度を算出することで元素分析を行う。更に、スペクトルのピーク位置や形状は、原子の結合状態についても固有のものであるため、各元素の化学結合状態(酸化状態等)の分析も可能である。
オージェ電子は、検出される膨大な電子量の中のごく一部分であるために、低周波成分のバックグランドにより検出量の精度が影響を受ける。そこで、一般的に行われるように、スペクトルを微分して低周波成分のバックグランドを除去した上で、各元素のピーク強度から各元素固有の感度係数(装置付属の純元素の値を使用)を用いて組成比を算出した。
また、各元素のピーク強度や形状は、化学結合状態が大きく変わると変化するため、組成比を高い精度で求めるには感度係数も補正することが望ましい。そこで組成比算出に際して、ラザフォード後方散乱分析(RBS:Rutherford Backscattering Spectrometry)及び粒子励起X線分析(PIXE:Particle Induced X-ray Emission)を行い、得られた値を用いて各元素の感度係数を補正した。
上述した実施形態における各形態は、本発明の要旨を逸脱しない範囲において適宜組み合わされてもよい。
なお、本願は、2009年8月31日に出願された日本国特許出願2009-200341号を基礎として、パリ条約ないし移行する国における法規に基づく優先権を主張するものである。該出願の内容は、その全体が本願中に参照として組み込まれている。
101、201:ガラス基板
102a、102b、102c:走査配線層
102:走査配線
103:絶縁層
104:酸化物半導体層
106a、106b:信号配線層
106:信号配線
107a、107b:ドレイン電極層
107:ドレイン電極
108:保護層
109:層間絶縁膜
110:画素電極
121:チャネル保護層
202:ブラックマトリクス(BM)
203R、203G、203B:カラーフィルタ(CF)
204:対向電極
205:フォトスペーサ

Claims (6)

  1. 薄膜トランジスタ用の酸化物半導体であって、
    該酸化物半導体は、Ga、In、Zn及びOを構成原子として含み、
    該酸化物半導体に含まれるZnの原子組成比率は、0.01≦Zn/(In+Zn)≦0.22を満たす
    ことを特徴とする酸化物半導体。
  2. 前記酸化物半導体に含まれるInの原子組成比率は、0.25≦In/(In+Ga)≦0.99を満たすことを特徴とする請求項1記載の酸化物半導体。
  3. 前記酸化物半導体に含まれるInの原子組成比率は、0.01≦In/(In+Ga)≦0.60を満たすことを特徴とする請求項1又は2記載の酸化物半導体。
  4. 前記酸化物半導体の抵抗率は、4.0×10Ω・cm以上を満たすことを特徴とする請求項1~3のいずれかに記載の酸化物半導体。
  5. 請求項1~4のいずれかに記載の酸化物半導体で形成されたチャネル層を有することを特徴とする薄膜トランジスタ。
  6. 請求項5記載の薄膜トランジスタを備えることを特徴とする表示装置。
PCT/JP2010/055582 2009-08-31 2010-03-29 酸化物半導体、薄膜トランジスタ及び表示装置 WO2011024501A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US13/391,638 US8829513B2 (en) 2009-08-31 2010-03-29 Oxide semiconductor including Ga, In, Zn, and O and A thin film transistor and a display with the oxide semiconductor including Ga, In, Zn, and O

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009200341 2009-08-31
JP2009-200341 2009-08-31

Publications (1)

Publication Number Publication Date
WO2011024501A1 true WO2011024501A1 (ja) 2011-03-03

Family

ID=43627615

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/055582 WO2011024501A1 (ja) 2009-08-31 2010-03-29 酸化物半導体、薄膜トランジスタ及び表示装置

Country Status (2)

Country Link
US (1) US8829513B2 (ja)
WO (1) WO2011024501A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017017333A (ja) * 2011-07-22 2017-01-19 株式会社半導体エネルギー研究所 半導体装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009093625A1 (ja) * 2008-01-23 2009-07-30 Idemitsu Kosan Co., Ltd. 電界効果型トランジスタ及びその製造方法、それを用いた表示装置、並びに半導体装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5006598B2 (ja) 2005-09-16 2012-08-22 キヤノン株式会社 電界効果型トランジスタ
US20070115219A1 (en) 2005-11-22 2007-05-24 Matsushita Electric Industrial Co., Ltd. Apparatus for driving plasma display panel and plasma display
JP5376750B2 (ja) 2005-11-18 2013-12-25 出光興産株式会社 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル
US7998372B2 (en) 2005-11-18 2011-08-16 Idemitsu Kosan Co., Ltd. Semiconductor thin film, method for manufacturing the same, thin film transistor, and active-matrix-driven display panel
US20090237000A1 (en) 2005-11-22 2009-09-24 Matsushita Electric Industrial Co., Ltd. Pdp driving apparatus and plasma display
KR100785038B1 (ko) 2006-04-17 2007-12-12 삼성전자주식회사 비정질 ZnO계 TFT
US8143115B2 (en) 2006-12-05 2012-03-27 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
JP5305630B2 (ja) 2006-12-05 2013-10-02 キヤノン株式会社 ボトムゲート型薄膜トランジスタの製造方法及び表示装置の製造方法
JP2008235871A (ja) 2007-02-20 2008-10-02 Canon Inc 薄膜トランジスタの形成方法及び表示装置
US8436349B2 (en) 2007-02-20 2013-05-07 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
JP5196870B2 (ja) 2007-05-23 2013-05-15 キヤノン株式会社 酸化物半導体を用いた電子素子及びその製造方法
JP2008277326A (ja) 2007-04-25 2008-11-13 Canon Inc アモルファス酸化物半導体、半導体デバイス及び薄膜トランジスタ

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009093625A1 (ja) * 2008-01-23 2009-07-30 Idemitsu Kosan Co., Ltd. 電界効果型トランジスタ及びその製造方法、それを用いた表示装置、並びに半導体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017017333A (ja) * 2011-07-22 2017-01-19 株式会社半導体エネルギー研究所 半導体装置
US10153378B2 (en) 2011-07-22 2018-12-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor
US10991829B2 (en) 2011-07-22 2021-04-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor

Also Published As

Publication number Publication date
US20130193430A1 (en) 2013-08-01
US8829513B2 (en) 2014-09-09

Similar Documents

Publication Publication Date Title
JP7324826B2 (ja) 半導体装置
WO2011001715A1 (ja) 酸化物半導体、薄膜トランジスタアレイ基板及びその製造方法、並びに、表示装置
JP7329575B2 (ja) 半導体装置
WO2011030582A1 (ja) 酸化物半導体、薄膜トランジスタ及び表示装置
JP4982620B1 (ja) 電界効果型トランジスタの製造方法、並びに、電界効果型トランジスタ、表示装置、イメージセンサ及びx線センサ
TWI532187B (zh) Thin film transistor
KR20210023933A (ko) 반도체 장치
JP6599518B2 (ja) 酸化物半導体層を含む薄膜トランジスタ、その製造方法及び表示装置
US9236454B2 (en) Method of manufacturing thin-film transistor, thin-film transistor, display apparatus, sensor, and digital X-ray image-capturing apparatus
WO2011013682A1 (ja) 配線構造およびその製造方法、並びに配線構造を備えた表示装置
JP5795551B2 (ja) 電界効果型トランジスタの製造方法
JP2014131047A (ja) 薄膜トランジスタ、および薄膜トランジスタ表示板
JP5995504B2 (ja) 電界効果型トランジスタ及びその製造方法、表示装置、イメージセンサ並びにx線センサ
JP6341198B2 (ja) 酸化物半導体ターゲット、酸化物半導体膜及びその製造方法、並びに薄膜トランジスタ
TW201322456A (zh) 薄膜電晶體及其製造方法
JP5869110B2 (ja) 薄膜トランジスタ、表示装置、イメージセンサ及びx線センサ
WO2011024501A1 (ja) 酸化物半導体、薄膜トランジスタ及び表示装置
US20210018780A1 (en) Methods for forming thin film transistors on a glass substrate and liquid crystal displays formed therefrom
CN106206744A (zh) 一种金属氧化物薄膜晶体管及其制备方法
WO2011027591A1 (ja) 酸化物半導体、薄膜トランジスタ及び表示装置
WO2017002384A1 (ja) 半導体デバイスおよびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10811554

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10811554

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13391638

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: JP