WO2010026648A1 - Macアドレス管理方法 - Google Patents

Macアドレス管理方法 Download PDF

Info

Publication number
WO2010026648A1
WO2010026648A1 PCT/JP2008/066093 JP2008066093W WO2010026648A1 WO 2010026648 A1 WO2010026648 A1 WO 2010026648A1 JP 2008066093 W JP2008066093 W JP 2008066093W WO 2010026648 A1 WO2010026648 A1 WO 2010026648A1
Authority
WO
WIPO (PCT)
Prior art keywords
mac address
printed board
ona
stored
ona printed
Prior art date
Application number
PCT/JP2008/066093
Other languages
English (en)
French (fr)
Inventor
広樹 小林
Original Assignee
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士通株式会社 filed Critical 富士通株式会社
Priority to JP2010527631A priority Critical patent/JP5110166B2/ja
Priority to PCT/JP2008/066093 priority patent/WO2010026648A1/ja
Publication of WO2010026648A1 publication Critical patent/WO2010026648A1/ja
Priority to US13/040,554 priority patent/US8462787B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems

Definitions

  • the present invention relates to management of MAC addresses used for data transmission and reception.
  • the ONA (open network adapter) printed board is an expansion board mounted in the channel slot of the server casing, and the ONA mounted thereon is a LAN adapter for Ethernet (registered trademark of Fuji Xerox Co., Ltd.) connection.
  • the network is connected to a plurality of terminals through a network, and supports open network protocols such as TCP / IP, OSI, and FNA.
  • a server processor is equipped with a service processor (SVP), which is a dedicated processor for monitoring server setting information, initial diagnosis, and operation status from power-on to power-off.
  • SVP service processor
  • the above-mentioned ONA generates a MAC frame by adding information such as a destination MAC address and its own MAC address to communication data received from the server, broadcasts it to the network, and receives it from each terminal through the network. Data is extracted from the MAC frame having its own MAC address as the destination MAC address and delivered to the server. Therefore, a unique MAC address is assigned to each ONA printed board at the time of factory shipment, and the MAC address is written in a memory (EEPROM) on the ONA printed board.
  • EEPROM electrically erasable programmable read-only memory
  • the MAC address written in the EEPROM is not read out as it is and used for data transmission / reception, but the above-mentioned ONA printed board first mounted on the server casing.
  • the MAC address read from the EEPROM by the SVP and stored in the hard disk is subsequently copied to the SDRAM on the ONA printed board mounted on the server's chassis and used for data transmission / reception by the ONA on the ONA printed board. It is done.
  • a terminal that uses a MAC address for communication to an ONA mounted on a server includes an ARP table for ARP (Address Resolution Protocol), and the MAC address of the ONA and the IP address of the server Must be set in association with each other. Therefore, if the MAC address written in the EEPROM of the ONA printed board is used as it is, as in the operation in a small-scale computer using a general LAN card, the ONA printed board is replaced from the server casing. Each time, the MAC address must be reset in the ARP table in each terminal.
  • ARP Address Resolution Protocol
  • a maintenance person starts the mounting work (S501), and the ONA printed board is first placed in the server case (housing A). Is implemented. Then, it detects that the CPU on the ONA printed board is mounted on the housing A (S521), and thereby, the SVP starts the mounting process (S511), and the relevant data written in the EEPROM on the ONA printed board
  • the MAC address (MAC address A) unique to the ONA printed board is read (S512) and stored in the hard disk (S513).
  • the CPU on the ONA printed board invalidates the MAC address A by setting the flag on the EEPROM to “invalid” (S522). Thus, the replacement process for the SVP and the ONA printed board is completed.
  • the maintenance staff sets the MAC address A in the ARP table of each terminal that communicates with the server.
  • the initial setting process is executed, and the MAC address A stored in the SVP hard disk is copied to the SDRAM on the ONA printed board and used for data transmission / reception by the ONA. is there.
  • the SVP starts a replacement process (S621), and enables removal of the ONA printed board (old ONA) (S622). Therefore, the maintenance person removes the old ONA from the housing A. Subsequently, the maintenance person mounts the ONA printed board (new ONA) in which the MAC address B is written in the EEPROM (FIG. 21). Then, the CPU on the ONA printed board of the new ONA detects that it is mounted on the housing A (S631), notifies the SVP of the new ONA mounting (S632), and sets the flag on the EEPROM to “invalid”. By setting to, the MAC address B is invalidated (S633, FIG. 22). On the other hand, the SVP that has received the notification notifies the maintenance staff through the console that the new ONA has been installed (S623). As described above, the mounting process on the SVP and the ONA printed board is completed.
  • the MAC address A stored in the SVP hard disk is not changed. Further, the MAC address A set in the ARP table of each terminal is not changed. Therefore, after that, when the server user turns on the main power, the initial setting process is executed, and the MAC address A stored in the SVP hard disk is copied to the SDRAM on the ONA printed board and used for data transmission / reception by the ONA. It is done.
  • the flag on the EEPROM on the ONA printed board has a function of prohibiting reading of the MAC address from the EEPROM by being set to “invalid”. Accordingly, since the “invalid” flag is set in the EEPROM on the ONA printed board of the old ONA (FIG. 23), if the flag remains set to “invalid”, the ONA printed board of the old ONA Is removed from the housing A and mounted in another housing (housing B), the MAC address A unique to the ONA printed board written in the EEPROM is not read. As a result, a situation in which the MAC address A is duplicated between the casing A and the casing B and the uniqueness thereof is impaired is prevented. JP-A-10-65702 JP 2004-13327 A JP 2005-51527 A
  • the operation example of the MAC address described above is for the case where only the ONA printed board is replaced without replacing the server casing. However, a part on the casing side, for example, a server device that newly includes the casing is used.
  • a server device that newly includes the casing is used.
  • the ONA printed board can continue to use the MAC address A used in the original casing (casing A), it is not necessary to change the setting of the ARP table of each terminal. It is.
  • the MAC address A is not originally stored in the SVP hard disk in the new housing (housing B). Further, as described above, the ONA printed board once mounted on the original casing (casing A) has its flag on the EEPROM set to “invalid”. Even if it is mounted on the body B), the MAC address A is not read from the EEPROM and stored in the hard disk of the SVP. In order to protect the uniqueness of the MAC address, the maintenance staff should not be given the authority to delete the MAC address on the hard disk of the SVP and the authority to change the flag on the EEPROM on the ONA printed board. The flag cannot be changed manually by the maintenance staff.
  • the EEPROM is used in the original casing (casing A).
  • the unique MAC address B different from the MAC address A was written, but not the MAC address A. Even if the flag can be changed to “valid”, the MAC address A is newly Cannot be inherited to a simple case (housing B).
  • the first problem of the present invention is that manual maintenance work is required when the server casing is replaced and the ONA printed board mounted on the original casing is moved to a new casing.
  • a MAC address management method that allows a new case to inherit the MAC address used by the ONA printed board in the original case without losing the uniqueness of the MAC address. Is to provide.
  • the second problem of the present invention is that, in addition to the first problem, the ONA printed circuit board is installed in the original casing regardless of the unique MAC address originally assigned to the ONA printed circuit board.
  • the object is to provide a MAC address management method that makes it possible to transfer a MAC address that has been used to a new housing.
  • the computer when an ONA printed board is first mounted on the casing, the computer reads the MAC address from the memory mounted on the ONA printed board and reads the disk
  • the MAC address stored in the apparatus is invalidated and the transfer instruction is input, the MAC address stored in the memory mounted on the ONA printed board mounted in the case Is valid.
  • the computer when the ONA printed board is first mounted on the casing, the computer reads the MAC address from the memory mounted on the ONA printed board. If the MAC address stored in the memory is invalidated, and another ONA printed board is mounted on the housing after the replacement instruction is input, it is mounted on the ONA printed board. When the MAC address stored in the memory is invalidated without being stored in the disk device, and a relocation instruction is input, the MAC address stored in the disk device is replaced with the ONA print installed in the case. Overwrites the memory installed on the board.
  • the computer may be a single computer installed on each housing side, or a distributed system including a CPU installed on the housing side and a CPU installed on the ONA printed board side. It may be a processing computer. In the latter case, for example, the CPU installed on the housing side is in charge of input / output of the MAC address to the disk device, and the CPU installed on the ONA printed board side enables and disables the MAC address stored in the memory. May be in charge.
  • the server casing when the server casing is replaced and the ONA printed board mounted on the original casing is moved to a new casing,
  • the MAC address used by the ONA printed board in the original case can be transferred to the new case without requiring manual maintenance by the maintenance staff and without compromising the uniqueness of the MAC address. It becomes possible.
  • the MAC address used by the ONA printed board in the original casing is newly set regardless of the unique MAC address originally assigned to the ONA printed board. It is also possible to succeed to a simple housing.
  • FIG. 1 is a block diagram illustrating a schematic configuration of the server apparatus.
  • FIG. 2 is a flowchart showing the new mounting process.
  • FIG. 3 is an explanatory diagram of the new implementation.
  • FIG. 4 is an explanatory diagram of the new implementation.
  • FIG. 5 is an explanatory diagram of the new implementation.
  • FIG. 6 is a flowchart showing the relocation process.
  • FIG. 7 is an explanatory diagram of moving the ONA printed board.
  • FIG. 8 is an explanatory diagram of moving the ONA printed board.
  • FIG. 9 is an explanatory diagram of moving the ONA printed board.
  • FIG. 10 is an explanatory diagram of moving the ONA printed board.
  • FIG. 11 is a flowchart showing the transfer process after the ONA printed board is replaced.
  • FIG. 11 is a flowchart showing the transfer process after the ONA printed board is replaced.
  • FIG. 12 is a flowchart showing the transfer process after the ONA printed board is replaced.
  • FIG. 13 is a flowchart showing the transfer process after the ONA printed board is replaced.
  • FIG. 14 is an explanatory view of the ONA printed board replacement.
  • FIG. 15 is an explanatory diagram of the ONA printed board replacement.
  • FIG. 16 is an explanatory diagram of the ONA printed board replacement.
  • FIG. 17 is an explanatory diagram of moving the ONA printed board.
  • FIG. 18 is an explanatory diagram of moving the ONA printed board.
  • FIG. 19 is an explanatory diagram of moving the ONA printed board.
  • FIG. 20 is a flowchart showing a conventional ONA printed board replacement process.
  • FIG. 21 is an explanatory diagram of the conventional ONA printed board replacement.
  • FIG. 22 is an explanatory view of conventional ONA printed board replacement.
  • FIG. 23 is an explanatory diagram of conventional ONA printed board replacement.
  • FIG. 1 is a block diagram showing a schematic configuration related to a MAC address in a server apparatus.
  • the server device includes a housing 10 in which a server main body 1 and a shared memory 2 are built, and a channel slot (not shown) formed on a side surface of the housing 10.
  • the ONA printed board 3 and the SVP 4 respectively mounted on (1) are configured as main parts.
  • a hardware system area 21 used for exchanging MAC addresses between the ONA printed board 3 and the SVP 4 is secured in a part of the shared memory 2.
  • the SVP 4 performs various processes for monitoring and diagnosing the server 1 and managing MAC addresses for the ONA printed board 3 by being read and executed by the CPU 41 and CPU 41 for executing processes on the printed board.
  • a storage medium 42 storing a program 43 to be executed by the CPU 41 and an SVP-HDD (hard disk) 43 storing a MAC address storage file 44 described later are installed.
  • the console 5 installed outside the housing 10 of the server device is connected to the SVP 4, and various commands can be input to the SVP 4 by operating the console 5 by a maintenance person. Yes.
  • the connection between the SVP 4 and the console 5 may be made directly through various interfaces, or may be made through a network such as the ONA printed board 3 and Ethernet (not shown).
  • a CPU 34 that executes various processes that control the exchange of MAC addresses with the shared memory 2 and a ROM 35 that stores a program 36 that the CPU 34 reads to execute such processes are mounted.
  • FIG. 5 shows the state where the MAC address A is set in each terminal
  • the maintenance staff mounts an ONA printed board in which the MAC address A that is a unique MAC address of the EEPROM 33 is held in the housing A and the flag in the EEPROM 33 is set to “valid” ( FIG. 3) (S001).
  • the CPU 34 on the ONA printed board 3 detects that it is mounted on the housing A (S021), and notifies the SVP4.
  • the CPU 41 of the SVP 4 Upon receiving the notification from the ONA 3, the CPU 41 of the SVP 4 starts the mounting process (S011).
  • the MAC address A which is the MAC address unique to the ONA printed board 3 written in the EEPROM 33 on the ONA printed board 3 is read out.
  • the read MAC address A is stored in the MAC address storage file 44 in the hard disk 43 on the SVP 4 (FIG. 4), and the mounting process is terminated.
  • the CPU 34 on the ONA printed circuit board 3 completes the mounting process after invalidating the MAC address stored in the EEPROM 33 by setting the flag on the EEPROM 33 to “invalid” in S022 (FIG. 4). To do.
  • each person in charge of maintenance uses the MAC address A, which is the MAC address used by the ONA body 31, in the ARP table for ARP (Address Resolution Protocol) This is set in association with the IP address of the device 1 (FIG. 5).
  • ARP Address Resolution Protocol
  • FIG. 7 shows the MAC address A stored in the EEPROM 33 when the ONA printed board 3 is mounted on the casing A as a result of the above-described new mounting process. Is copied to the hard disk 43 of the SVP 4 and the MAC address A itself remaining in the EEPROM 3 is invalidated.
  • FIG. 7 shows the MAC address A stored in the EEPROM 33 when the ONA printed board 3 is mounted on the casing A as a result of the above-described new mounting process. Is copied to the hard disk 43 of the SVP 4 and the MAC address A itself remaining in the EEPROM 3 is invalidated.
  • MAC address A that was activated and copied to the SVP4 hard disk 43 9 shows a state in which A is deleted
  • FIG. 9 shows a state in which the ONA printed board 3 is removed from the case A and is mounted in the case B
  • FIG. 10 shows a MAC address stored in the EEPROM 33 of the ONA printed board 3 A description will be given based on a conceptual diagram in which A is copied to the hard disk 43 of the SVP 4 in the housing B and the MAC address A itself left in the EEPROM 33 is invalidated.
  • the maintenance staff inputs a delete instruction as a transfer instruction to the SVP 4 of the casing A in which the ONA printed board 3 is first mounted through the console 5 (S101).
  • the delete command is input to the SVP 4 by operating a “delete” button from among a plurality of selection buttons displayed on the display of the console 5.
  • step S112 the ONA printed board 3 is notified of an instruction to overwrite the EEPROM 33 with the MAC address stored in the MAC address storage file 44 of the hard disk 43 at that time, and the MAC of the ONA printed board 3 is notified.
  • the address is deleted from the hard disk 43 (FIG. 8). As shown in FIG. 7, in the scene where the ONA printed board 3 whose MAC address A is stored in the EEPROM 33 is the ONA printed board 3 first mounted on the casing A, and the ONA printed board 3 is removed.
  • the MAC address to be overwritten / deleted is “MAC address A”.
  • the CPU 34 of the ONA printed board 3 notified of the overwrite instruction overwrites the EEPROM 33 with the MAC address A instructed to overwrite in S121 (FIG. 8). However, when S121 is executed in the scene shown in FIG. 7, there is no change in the MAC address A stored in the EEPROM 33 before and after the MAC address is overwritten.
  • the CPU 34 of the ONA printed board 3 sets the flag in the EEPROM 33 to “valid” to validate the MAC address A stored in the EEPROM 33 (FIG. 8).
  • the CPU 41 of the SVP 4 that has been notified of the completion of overwriting from the ONA 3 notifies the console 5 of the completion of deletion in S113 and displays that fact on a display (not shown) of the console 5 and then ends the deletion process. .
  • the maintenance person who visually recognizes the message of the completion of deletion displayed on the display of the console 5 can normally remove the ONA printed board 3 from the housing A (FIG. 9).
  • the CPU 41 of the SVP 4 Upon receiving this notification, the CPU 41 of the SVP 4 starts the mounting process (S011), reads the MAC address A written in the EEPROM 33 on the ONA printed board 3 in S012, and reads the MAC read in the next S013. After the address A is stored in the MAC address storage file 44 in the hard disk 43 on the SVP 4 (FIG. 10), the mounting process is terminated.
  • the CPU 34 on the ONA printed circuit board 3 completes the mounting process after invalidating the MAC address stored in the EEPROM 33 by setting the flag on the EEPROM 33 to “invalid” in S022 (FIG. 10). To do.
  • the maintenance staff disconnects the original casing A from which the ONA printed board 3 has been removed from the network, and replaces the new casing B with the same ONA printed board 3 transferred to the network instead of the casing A. Connecting.
  • the MAC address A stored in the hard disk 43 of the SVP 4 is copied to the SDRAM 32 on the ONA printed board 3 and used for data transmission / reception by the ONA main body 31.
  • FIG. 15 shows that the old ONA 3 is removed from the casing A, the new ONA 3 is mounted, and its EE Based on.) Showing a state in which the stored MAC address B was disabled in ROM 33, will be described.
  • the maintenance person mounts the new ONA 3 in which the unique MAC address B is written in the EEPROM 33 on the server device 1 (FIG. 14).
  • the CPU 34 on the new ONA 3 detects that it is mounted on the casing A (S231), and notifies the SVP 4 of the new ONA mounting in S232.
  • the CPU 34 of the new ONA 3 sets the flag on the EEPROM 33 to “invalid” in S233 to invalidate the MAC address B unique to the new ONA (FIG. 15), and then completes the mounting process.
  • the MAC address A stored in the hard disk 43 of the SVP 4 cannot be rewritten.
  • the CPU 41 of the SVP 4 that has been notified of the installation of the new ONA 3 notifies the console 5 of the completion of the installation of the new ONA 3 and displays that fact on the display (not shown) of the console 5 in S223. Complete the exchange process.
  • the processing executed by the CPU 41 of the SVP 4 according to the program 43 and the ONA print according to the program 36 The processing executed by the CPU 34 of the board 3 is shown in the flowcharts of FIGS. 12 and 13 and the conceptual diagrams of FIGS. 16 to 17 (FIG.
  • FIG. 17 shows that the new ONA 3 is removed from the casing A and the casing is activated.
  • FIG. 18 shows a state in which the MAC address A stored in the EEPROM 33 of the new ONA 3 is copied to the hard disk 43 of the SVP 4 in the chassis B, and the MAC address A itself left in the EEPROM 33 is invalidated.
  • FIG. 19 shows a state where the casings A and B and the old ONA 3 coexist.
  • the person in charge of maintenance inputs a deletion instruction as a relocation instruction to the SVP 4 of the chassis A in which the new ONA 3 is first mounted through the console 5 (S101).
  • the CPU 41 of the SVP4 to which the delete command is input starts the delete process in S111. Then, in the next S112, the new ONA 3 mounted in the housing A is instructed to overwrite the EEPROM 33 with the MAC address A stored in the MAC address storage file 44 of the hard disk 43 at that time. The MAC address is deleted from the hard disk 43 (FIG. 16).
  • the CPU 34 of the ONA printed board 3 notified of this overwrite instruction overwrites the EEPROM 33 with the MAC address A instructed to overwrite in S121. Therefore, the MAC address B unique to the new ONA 3 is erased from the EEPROM and rewritten to the MAC address A.
  • the CPU 34 of the ONA printed board 3 sets the flag in the EEPROM 33 to “valid” to validate the overwritten MAC address A stored in the EEPROM 33 (FIG. 16).
  • the CPU 41 of the SVP 4 that has been notified of the completion of overwriting notifies the console 5 of the completion of deletion in S113, displays that fact on a display (not shown) of the console 5, and then ends the deletion process.
  • the maintenance person who has visually recognized the deletion completion message displayed on the display of the console 5 can normally remove the new ONA 3 from the housing A (FIG. 17).
  • the CPU 41 of the SVP 4 Upon receiving this notification, the CPU 41 of the SVP 4 starts the mounting process (S011), reads the MAC address A written in the EEPROM 33 on the new ONA 3 in S012, and reads the MAC address A read in the next S103. Is stored in the MAC address storage file 44 in the hard disk 43 on the SVP 4 (FIG. 18), and the mounting process is terminated.
  • the CPU 34 on the new ONA 3 invalidates the MAC address A stored in the EEPROM 33 by setting the flag on the EEPROM 33 to “invalid” in S022 (FIG. 18), and then completes the mounting process. .
  • the maintenance person disconnects the original casing A from which the new ONA 3 has been removed from the network, and connects the new casing B to which the new ONA 3 has been transferred to the network instead of the casing A.
  • the old ONA 3 originally assigned with the MAC address A as a unique MAC address exists separately while the MAC address A is stored in the EEPROM 33.
  • the EEPROM 33 on the old ONA 3 has Since the “invalid” flag is set, the MAC address A stored in the EEPROM 33 on the old ONA 3 is invalid, so that the uniqueness of the MAC address A used in the case B is not impaired. .
  • the MAC address stored in the EEPROM 33 of the ONA printed board 3 is the MAC in the hard disk 43 of the SVP4.
  • the MAC address stored in the address storage file 44 and thereafter stored is copied to the SDRAM 32 of the ONA printed board 3 and used for communication. Since the flag of the EEPROM 33 of the ONA printed board 3 is set to “invalid” at least while the ONA printed board 3 is mounted on the housing 10, the MAC stored in the EEPROM 33 of the ONA printed board 3 is set. The address is invalid and is not used directly for communication.
  • the ONA printed board 3 When the ONA printed board 3 is removed from the casing 10 for the purpose of “replacement” the ONA printed board 3 mounted on the casing 10, it is stored in the MAC address storage file 44 in the hard disk 43 of the SVP 4.
  • the MAC address remains unchanged, while the flag of the EEPROM 33 on the ONA printed board 3 to be removed remains set to “invalid”.
  • the MAC address stored in the EEPROM 33 on the new ONA 3 is not read, and the SVP 4 hard disk 43 is loaded.
  • the MAC address stored in the MAC address storage file 44 is copied to the SDRAM 32 of the new ONA 3 and used for communication.
  • the MAC address stored in the EEPROM 33 of the old ONA 3 that is first mounted continues to be used, so the ARP table setting of each terminal is changed. There is no need to do.
  • the same MAC address remains stored in the EEPROM 33 of the ONA printed board 3 that is first mounted in the housing 10, but the ONA printed board 3 is reused because the flag is set to “invalid”. Thus, the uniqueness of the MAC address is not harmed.
  • the ONA printed board 3 is moved to the original casing for the purpose of “transferring” the ONA printed board 3 mounted on the original casing 10 to the new casing 10.
  • the MAC address stored in the MAC address storage file 44 in the hard disk 43 of the SVP 4 is overwritten in the EEPROM 33 of the ONA printed board 3 and the flag is set to “valid”.
  • the ONA printed board 3 is mounted in the new casing 10 regardless of whether the ONA printed board 3 is first mounted in the original casing 10 or after replacement, the original casing 10
  • the MAC address used in the body 10 that is, the MAC address stored in the EEPROM 33 of the ONA printed board first mounted in the original housing 10 is stored in the MAC address storage file 44 in the hard disk 43 of the SVP 4. Therefore, the MAC address stored in the hard disk 43 of the SVP 4 is continuously used, so that it is not necessary to change the setting of the ARP table of each terminal.
  • the replaced ONA printed board 3 in the original casing 10 is moved to the new casing 10, there are two ONA printed boards 3 having the same MAC address stored in the EEPROM 33. Since the flag of the EEPROM 33 of the ONA printed board 3 that is first mounted in the original casing 10 is set to “invalid”, the uniqueness of the MAC address is harmed because the ONA printed board 3 is reused. Absent.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Abstract

 筐体10にONAプリント板3が最初に実装されると、SVP4のCPU41が、ONAプリント板3上のEEPROM33に格納されているMACアドレスを、ハードディスク43中に格納するとともに、ONAプリント板3のCPU34が、EEPROM33上のMACアドレスを無効とする。コンソール5により移設命令が入力されると、SVP4のCPU41は、ハードディスク43中に格納されているMACアドレスをEEPROM33に上書きする。

Description

MACアドレス管理方法
 本発明は、データ送信及び受信用に用いられるMACアドレスの管理に関するものである。
 ONA(オープンネットワークアダプタ)プリント板は、サーバの筐体のチャネルスロットに実装される拡張基板であり、そこに搭載されるONAは、イーサネット(富士ゼロックス株式会社の登録商標)接続用LANアダプタであって、ネットワークを通じて複数の端末に接続され、TCP/IP,OSI,FNA等のオープンネットワークなプロトコルをサポートしている。なお、サーバの筐体には、他に、サーバの設定情報や初期診断、更に、電源投入から切断までの動作状態を監視する専用プロセッサであるサービスプロセッサ(SVP)が搭載される。
 上述したONAは、サーバから受け取った通信用のデータに宛先MACアドレス及び自己のMACアドレス等の情報を付加することによってMACフレームを生成して、ネットワークへブロードキャストするとともに、ネットワークを通じて各端末から受信したMACフレームのうち、自己のMACアドレスを宛先MACアドレスとするものからデータを抽出してサーバへ引き渡す。そのため、各ONAプリント板には、固有のMACアドレスが工場出荷時に付与され、かかるMACアドレスは、ONAプリント板上のメモリ(EEPROM)に書き込まれる。
 但し、サーバに用いられるONAプリント板においては、EEPROMに書き込まれたMACアドレスがそのまま読み出されてデータ送受信に用いられるのではなく、当該サーバの筐体に最初に実装されたONAプリント板の上記EEPROMからSVPによって読み込まれ、そのハードディスクに保存されたMACアドレスが、以後当該サーバの筐体に実装されるONAプリント板上のSDRAMにコピーされて、そのONAプリント板上のONAによるデータ送受信に用いられるのである。
 このようなMACアドレスの運用は、以下の理由による。即ち、サーバに実装されたONAへの通信のためにMACアドレスを使用している端末は、ARP(Address Resolution Protocol)のためにARPテーブルを備え、当該ONAのMACアドレスと当該サーバのIPアドレスとを対応付けて、設定しておく必要がある。従って、もし、一般的なLANカードを用いる小規模コンピュータにおける運用と同様に、ONAプリント板のEEPROMに書き込まれているMACアドレスをそのまま用いるのであるならば、サーバの筐体からONAプリント板が交換される都度、各端末におけるARPテーブルにMACアドレスを再設定しなければならなくなる。しかし、例えばONAプリント板の故障等においてONAのダウン時間を最低限に止めるにはONAプリント板全体を差し替える必要がある一方、サーバと通信する端末は膨大な数にのぼるので、システム全体のメンテナンスの手間を軽減するためには、端末におけるMACアドレスの再設定を不要にすることが望ましい。そのため、上述したSVPのハードディスクに保存されたMACアドレスをONAプリント板上のSDRAMにコピーして用いる上記運用が、採用されているのである。
 以下、上述したMACアドレスの運用を、図20乃至図23を参照して、詳しく説明する。
 先ず、新規実装持の作業の流れを示す図20の流れ図において、保守担当者(保守担当者)が実装作業を開始し(S501)、サーバの筐体(筐体A)に最初にONAプリント板を実装する。すると、ONAプリント板上のCPUが筐体Aに実装された事を検知して(S521)、これにより、SVPが実装処理を開始し(S511)、ONAプリント板上のEEPROMに書き込まれた当該ONAプリント板固有のMACアドレス(MACアドレスA)を読み出して(S512)、ハードディスクに保存する(S513)。一方、ONAプリント板上のCPUは、EEPROM上のフラグを「無効」にセットすることにより、MACアドレスAを無効にする(S522)。以上により、SVP及びONAプリント板における交換処理が夫々完了する。
 続いて、保守担当者は、当該サーバと通信する各端末のARPテーブルに、MACアドレスAを夫々設定する。
 以後、サーバのユーザが主電源を投入すると、初期設定処理が実行され、SVPのハードディスクに保存されたMACアドレスAがONAプリント板上のSDRAMにコピーされて、ONAによるデータ送受信用に用いられるのである。
 次に、保守担当者がコンソールからSVPに対して交換指示を入力すると、SVPは、交換処理を開始して(S621)、ONAプリント板(旧ONA)を取り外し可能にする(S622)。そこで、保守担当者は、筐体Aから旧ONAを取り外す。続いて、保守担当者は、そのEEPROMにMACアドレスBが書き込まれているONAプリント板(新ONA)を実装する(図21)。すると、新ONAのONAプリント板上のCPUは、筐体Aに実装された事を検知して(S631)、SVPに新ONA実装を通知した後に(S632)、EEPROM上のフラグを「無効」にセットすることにより、MACアドレスBを無効にする(S633,図22)。一方、通知を受けたSVPは、コンソールを通じて保守担当者に対して新ONAの実装完了を通知する(S623)。以上により、SVP及びONAプリント板における実装処理が夫々完了する。
 以上の処理を通じて、SVPのハードディスクに保存されたMACアドレスAは、変更されることがない。また、各端末のARPテーブルに設定されたMACアドレスAも、変更されない。よって、以後、サーバのユーザが主電源を投入すると、初期設定処理が実行され、SVPのハードディスクに保存されたMACアドレスAがONAプリント板上のSDRAMにコピーされて、ONAによるデータ送受信用に用いられるのである。
 なお、ONAプリント板上のEEPROM上のフラグは、「無効」にセットされることにより、当該EEPROMからのMACアドレスの読み出しを禁止する機能を有している。従って、旧ONAのONAプリント板上のEEPROMには、「無効」のフラグがセットされているので(図23)、当該フラグが「無効」にセットされたままであると、旧ONAのONAプリント板が筐体Aから外されて別筐体(筐体B)に実装されても、EEPROMに書き込まれた当該ONAプリント板固有のMACアドレスAが読み出されることはない。これにより、MACアドレスAが筐体Aと筐体Bとで重複してしまい、その唯一性が損なわれる事態が、防止されるのである。
特開平10-65702号公報 特開2004-13327号公報 特開2005-51527号公報
 上述したMACアドレスの運用例は、サーバの筐体を交換することなくONAプリント板のみを交換する場合におけるものであったが、当該筐体側のパーツ,例えば、新規に筐体を含むサーバ装置を購入して、従来の筐体に入れ替える場合、ONAプリント板が故障していないならば、新たな筐体(筐体B)にONAプリント板を移設して利用することが、経済上望ましい。この場合、当該ONAプリント板が、元の筐体(筐体A)において使用していたMACアドレスAを引き続き利用できるのであれば、各端末のARPテーブルの設定を変更する必要がないので、便利である。
 しかしながら、新たな筐体(筐体B)におけるSVPのハードディスクには、元々、当該MACアドレスAは保存されていない。また、上述したように、元の筐体(筐体A)に一旦実装されたONAプリント板は、そのEEPROM上のフラグが「無効」にセットされているので、これを新たな筐体(筐体B)に実装しても、当該EEPROMからMACアドレスAが読み出されて、SVPのハードディスクに格納されることはない。なお、MACアドレスの唯一性を守るために、保守担当者には、SVPのハードディスク上のMACアドレスを削除する権限及びONAプリント板上のEEPROM上のフラグを変更する権限は与えるべきではないので、保守担当者の手作業によるフラグの変更は不可能である。
 更に、上述したように元の筐体(筐体A)においてONAプリント板が交換された場合における新ONAのONAプリント板の場合、そのEEPROMには、元の筐体(筐体A)において使用していたMACアドレスAとは異なる固有のMACアドレスBが書き込まれているだけで当該MACアドレスAは書き込まれていないので、仮にフラグを「有効」に変更できたとしても、MACアドレスAを新たな筐体(筐体B)に承継させることができない。
 以上の事情に因り、現状においては、MACアドレスの承継は不可能であり、その結果、サーバの筐体を変更すると、不可避的に、これと通信する全端末のAPRテーブルにおけるMACアドレスの再設定が必要になっていた。
 そこで、本発明の第1の課題は、サーバの筐体を交換し、元の筐体に実装していたONAプリント板を新たな筐体に移設する場合に、保守担当者の手作業を要することなく、また、MACアドレスの唯一性を損なうことなく、元の筐体において当該ONAプリント板が使用していたMACアドレスを、新たな筐体に承継させることが可能となるMACアドレス管理方法を、提供することである。
 また、本発明の第2の課題は、上記第1の課題に加えて、当該ONAプリント板に元来付与されていた固有のMACアドレス如何に関わらず、元の筐体において当該ONAプリント板が使用していたMACアドレスを、新たな筐体に承継させることが可能となるMACアドレス管理方法を、提供することである。
 上記課題を解決するために、本案の第1の態様において、コンピュータは、当該筐体に最初にONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリからMACアドレスを読み出してディスク装置に格納するとともに、前記メモリに格納されたMACアドレスを無効とし、移設指示が入力された場合には、当該筐体に実装されているONAプリント板に搭載されたメモリに格納されたMACアドレスを有効とする。
 また、上記課題を解決するために、本案の第2の態様において、コンピュータは、当該筐体に最初にONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリからMACアドレスを読み出してディスク装置に格納するとともに、前記メモリに格納されたMACアドレスを無効とし、交換指示が入力された後に、別のONAプリント板が当該筐体に実装されると、当該ONAプリント板に搭載されたメモリに格納されたMACアドレスをディスク装置に格納することなく無効とし、移設指示が入力された場合には、ディスク装置に格納されているMACアドレスを、当該筐体に実装されているONAプリント板に搭載されたメモリに上書きする。
 なお、何れの態様においても、コンピュータは、各筐体側に設置された一台のコンピュータであっても良いし、筐体側に設置されたCPUとONAプリント板側に設置されたCPUとからなる分散処理コンピュータであっても良い。後者の場合、例えば、ディスク装置に対するMACアドレスの入出力を筐体側に設置されたCPUが担当し、メモリに格納されているMACアドレスの有効化及び無効化をONAプリント板側に設置されたCPUが担当しても良い。
 以上のように構成された本案の第1及び第2の態様によると、サーバの筐体を交換し、元の筐体に実装していたONAプリント板を新たな筐体に移設する場合に、保守担当者の手作業を要することなく、また、MACアドレスの唯一性を損なうことなく、元の筐体において当該ONAプリント板が使用していたMACアドレスを、新たな筐体に承継させることが可能となる。
 また、本案の第2の態様によると、当該ONAプリント板に元来付与されていた固有のMACアドレス如何に関わらず、元の筐体において当該ONAプリント板が使用していたMACアドレスを、新たな筐体に承継させることも可能となる。
図1は、サーバ装置の概略構成を示すブロック図である。 図2は、新規実装処理を示すフローチャートである。 図3は、新規実装の説明図である。 図4は、新規実装の説明図である。 図5は、新規実装の説明図である。 図6は、移設処理を示すフローチャートである。 図7は、ONAプリント板移設の説明図である。 図8は、ONAプリント板移設の説明図である。 図9は、ONAプリント板移設の説明図である。 図10は、ONAプリント板移設の説明図である。 図11は、ONAプリント板交換後の移設処理を示すフローチャートである。 図12は、ONAプリント板交換後の移設処理を示すフローチャートである。 図13は、ONAプリント板交換後の移設処理を示すフローチャートである。 図14は、ONAプリント板交換の説明図である。 図15は、ONAプリント板交換の説明図である。 図16は、ONAプリント板交換の説明図である。 図17は、ONAプリント板移設の説明図である。 図18は、ONAプリント板移設の説明図である。 図19は、ONAプリント板移設の説明図である。 図20は、従来におけるONAプリント板交換処理を示すフローチャートである。 図21は、従来におけるONAプリント板交換の説明図である。 図22は、従来におけるONAプリント板交換の説明図である。 図23は、従来におけるONAプリント板交換の説明図である。
符号の説明
 3  ONAプリント板
 4  SVP
 5  コンソール
10  筐体
31  ONA
33  EEPROM
41  CPU
43  ハードディスク
44  MACアドレス保存ファイル
 以下、本案を実施するための形態を、図面を参照して説明する。
[ハードウェア構成]
 図1は、サーバ装置におけるMACアドレスに関連する概略構成を示すブロック図である。この図1に示すように、本形態によるサーバ装置は、サーバ本体1及び共用メモリ2がその内部に構築されている筐体10と、この筐体10の側面に形成されたチャネルスロット(図示略)に夫々実装されたONAプリント板3及びSVP4とを、主要パーツとして構成されている。
 このうち、共用メモリ2の一部には、ONAプリント板3とSVP4との間のMACアドレスの交換に用いられるハードウェアシステム領域21が確保されている。
 また、SVP4は、プリント板上に、処理を実行するためのCPU41,CPU41に読み込まれて実行されることによってサーバ1に対する監視,診断やONAプリント板3に対するMACアドレスの管理のための各種処理をCPU41に実行させるプログラム43を格納した記憶媒体42,及び、後述するMACアドレス保存ファイル44を格納したSVP-HDD(ハードディスク)43を搭載することによって、構成されている。
 なお、SVP4には、サーバ装置の筐体10外に設置されたコンソール5が接続されており、コンソール5を保守担当者が操作することによって、SVP4に対して各種コマンドを入力できるようになっている。SVP4とコンソール5との間の接続は、各種インタフェースを介して直接なされていても良いし、ONAプリント板3及び図示せぬイーサネット(登録商標)などネットワークを通じてなされても良い。
 次に、ONAプリント板3上には、ONA本体31,ONA本体31が通信に用いるMACアドレスを記憶するSDRAM32,ONAプリント板3の工場出荷時にONAプリント板3に付与された固有のMACアドレス,及び、当該MACアドレスの読み出しが可能であることを示す値「有効」又は当該MACアドレスの読み出しが不可能であることを示す値「無効」がセットされるフラグを記憶するEEPROM33,SDRAM32及びEEPROM33と共用メモリ2との間におけるMACアドレスの授受を司る各種処理を実行するCPU34,CPU34がかかる処理を実行するために読み込むプログラム36を保存しているROM35が、搭載されている。
[処理内容]
 以下、SVP4のCPU41がプログラム43に従って実行する各種処理、及びONAプリント板3のCPU34がプログラム36に従って実行する各種処理を、場面毎に説明する。
〔新規実装処理〕
 先ず、筐体10(筐体A)に最初にONAプリント板3を実装する場面において、プログラム43に従ってSVP4のCPU41が実行する処理,及びプログラム36に従ってONAプリント板3のCPU34が実行する処理を、図2のフローチャート及び図3乃至図5の概略図(図3は、筐体10に最初にONAプリント板3を実装する際の状態を示し、図4は、ONAプリント板3のEEPROM33に格納されたMACアドレスAがSVP4のハードディスク43にコピーされてEEPROM33に残されたMACアドレスA自体が無効化された状態を示し、図5は、各端末にMACアドレスAが設定された状態を示す)に基づいて説明する。なお、図2では筐体10を「筐体A」と表記する。
 この場面では、筐体10(筐体A)には、未だONAプリント板3が実装されていないので、そのSVP4のハードディスク43には、何れのMACアドレスも格納されていない。
 そこで、保守担当者は、筐体Aに、EEPROM33に固有のMACアドレスであるMACアドレスAを保持しているとともに、EEPROM33中のフラグが「有効」に設定されているONAプリント板を実装する(図3)(S001)。
 ONAプリント板3上のCPU34は、筐体Aに実装された事を検知して(S021)、SVP4に通知する。
 ONA3からの通知を受けたSVP4のCPU41は、実装処理を開始し(S011)、S012において、ONAプリント板3上のEEPROM33に書き込まれたONAプリント板3固有のMACアドレスであるMACアドレスAを読み出して、次のS013において、読み出したMACアドレスAをSVP4上のハードディスク43内のMACアドレス保存ファイル44に保存した後に(図4)、実装処理を終了する。
 一方、ONAプリント板3上のCPU34は、S022において、EEPROM33上のフラグを「無効」にセットすることにより、EEPROM33に格納されているMACアドレスを無効にした後に(図4)、実装処理を完了する。
 以後、サーバユーザがサーバの主電源を投入すると、初期設定処理が実行され、SVP4のハードディスク43に保存されたMACアドレスAがONAプリント板3上のSDRAM32にコピーされて、ONA31によるデータ送受信用に用いられる。
 これに対応して、サーバ装置1と通信する各端末では、夫々の保守担当者が、ARP(Address Resolution Protocol)のためのARPテーブルに、ONA本体31が用いるMACアドレスであるMACアドレスAとサーバ装置1のIPアドレスとを対応付けて、設定することになる(図5)。
 以上により、MACアドレスAを用いて、サーバ装置1のONA本体31と各端末との間で、通信が可能となるのである。
〔新規実装後のONAプリント板の移設処理〕
 次に、筐体Aに最初に実装されたONAプリント板3を、他の筐体Bに移設する場面において、プログラム43に従ってSVP4のCPU41が実行する処理,及びプログラム36に従ってONAプリント板3のCPU34が実行する処理を、図6のフローチャート及び図7乃至図10(図7は、上述した新規実装処理の結果、ONAプリント板3が筐体Aに実装されてそのEEPROM33に格納されたMACアドレスAがSVP4のハードディスク43にコピーされているとともにEEPROM3に残されたMACアドレスA自体が無効化された状態を示し、図8は、筐体Aに実装されたONAプリント板3上のEEPROM33に格納されたMACアドレスAが有効化されて、SVP4ハードディスク43にコピーされたMACアドレスAが削除された状態を示し、図9は、ONAプリント板3を筐体Aから外して筐体Bに実装した状態を示し、図10は、ONAプリント板3のEEPROM33に格納されたMACアドレスAが筐体BのSVP4のハードディスク43にコピーされてEEPROM33に残されたMACアドレスA自体が無効化された状態を示す。)の概念図に基づいて、説明する。
 この場面では、保守担当者が、コンソール5を通じて、ONAプリント板3が最初に実装された筐体AのSVP4に対して、移設指示としての削除命令を、入力する(S101)。例えば、削除命令は、コンソール5のディスプレイ上に表示された複数の選択ボタンのうちから、「削除」ボタンを操作することによって、SVP4に対して入力される。
 削除命令が入力されたSVP4のCPU41は、S111において、削除処理を開始する。そして、次のS112において、ONAプリント板3に対して、その時点でハードディスク43のMACアドレス保存ファイル44に保存されているMACアドレスをEEPROM33へ上書きする指示を通知して、ONAプリント板3のMACアドレスをハードディスク43から削除する(図8)。なお、図7に示すように、MACアドレスAがEEPROM33に保存されているONAプリント板3が筐体Aに最初に実装されたONAプリント板3であり、且つ、ONAプリント板3を取り外す場面においては、上書き・削除の対象となるMACアドレスは「MACアドレスA」である。
 上書き指示を通知されたONAプリント板3のCPU34は、S121において、上書きを指示されたMACアドレスAを、EEPROM33に上書きする(図8)。ただし、図7に示す場面においてS121が実行される場合には、MACアドレスの上書き前後においてEEPROM33に保存されているMACアドレスAに、変化がないことになる。
 次のS122では、ONAプリント板3のCPU34は、EEPROM33中のフラグを「有効」にセットすることにより、EEPROM33に格納されているMACアドレスAを有効にする(図8)。
 次のS123では、ONAプリント板3のCPU34は、SVP4に対して、MACアドレスの上書き完了を報告する。
 ONA3から上書き完了を報告されたSVP4のCPU41は、S113において、コンソール5に対して削除完了を通知して、その旨をコンソール5の図示せぬディスプレイ上に表示させた後に、削除処理を終了する。
 以上の処理の後に、コンソール5のディスプレイ上に表示された削除完了のメッセージを視認した保守担当者は、筐体AからONAプリント板3を、正常に取り外すことができる(図9)。
 その後に、保守担当者が同じONAプリント板3を他の筐体Bに実装すると(S001)(図9)、上述した図1の場合と同様に、実装処理が実行される(なお、この実装処理は、上述した新規実装処理を行うためのプログラムと同じプログラムに従って実行されるので、図6において、図2のものと同じ処理ステップには同じステップ番号が付されている。)。即ち、ONAプリント板3上のCPU34は、筐体Bに実装された事を検知して(S021)、筐体Bへの実装をSVP4に通知する。
 この通知を受けたSVP4のCPU41は、実装処理を開始し(S011)、S012において、ONAプリント板3上のEEPROM33に書き込まれているMACアドレスAを読み出して、次のS013において、読みだしたMACアドレスAをSVP4上のハードディスク43内のMACアドレス保存ファイル44に保存した後に(図10)、実装処理を終了する。
 一方、ONAプリント板3上のCPU34は、S022において、EEPROM33上のフラグを「無効」にセットすることにより、EEPROM33に格納されているMACアドレスを無効にした後に(図10)、実装処理を完了する。
 更に、保守担当者は、ONAプリント板3を取り外された元の筐体Aをネットワークから切り離して、同じONAプリント板3を移設された新たな筐体Bを、筐体Aの代わりにネットワークに接続する。
 以後、ONAの初期設定処理では、SVP4のハードディスク43に保存されたMACアドレスAがONAプリント板3上のSDRAM32にコピーされて、ONA本体31によるデータ送受信用に用いられる。
 従って、サーバと通信する各端末のARPテーブルの設定変更を要することなく、サーバのONA本体31と各端末との間で、通信が可能となるのである。
〔ONAプリント板の交換処理〕
 次に、筐体10に既に実装されているONAプリント板3(以下、「旧ONA」という)を別のONAプリント板(以下、「新ONA」という)に交換する場面において、プログラム43に従ってSVP4のCPU41が実行する処理,新旧のONAプリント板3のCPU34がプログラム36に従って実行する処理を、図11及び図12のフローチャート,並びに、図14及び図15の概念図(図14は、上記新規実装処理の結果、旧ONA3が筐体Aに実装されてそのEEPROM33に格納されたMACアドレスAがSVP4のハードディスク43にコピーされているとともにEEPROM3に残されたMACアドレス自体が無効化された状態を示し、図15は、筐体Aから旧ONA3が取り外されて新ONA3が実装されてそのEEPROM33に格納されたMACアドレスBが無効化された状態を示す。)に基づいて、説明する。
 図11におけるS001,S021,S011,S012,S013,S022の処理は、上述した新規実装処理を行うためのプログラムと同じプログラムに従って実行されるので、図2のものと同じステップ番号が付されている。)。かかる実装処理によって、筐体Aに最初に実装された旧ONA3を、新ONA3に交換するためには、保守担当者が、コンソール5を通じて、筐体AのSVP4に対してONA交換指示を入力する(S201)。例えば、ONA交換指示は、コンソール5のディスプレイ上に表示された複数の選択ボタンのうちから、「交換」ボタンを操作することによって、SVP4に対して入力される。 次に、保守担当者がコンソールからSVP4に対して交換指示を入力すると、SVP4のCPU41は、交換処理を開始して(S221)、S222において、旧ONA3を取り外し可能にする。
 そこで、保守担当者は、筐体Aから旧ONAを取り外す。
 続いて、保守担当者は、そのEEPROM33に固有のMACアドレスBが書き込まれている新ONA3をサーバ装置1に実装する(図14)。すると、新ONA3上のCPU34は、筐体Aに実装された事を検知して(S231)、S232において、SVP4に対して新ONA実装を通知する。次いで、新ONA3のCPU34はS233において、EEPROM33上のフラグを「無効」にセットすることにより、新ONA固有のMACアドレスBを無効にした後に(図15)、実装処理を完了する。この場合、SVP4のハードディスク43に格納されているMACアドレスAは、書き換えられない。
 一方、新ONA3の実装を通知されたSVP4のCPU41は、S223において、コンソール5に対して新ONA3の実装完了を通知して、その旨をコンソール5の図示せぬディスプレイ上に表示させた後に、交換処理を完了する。
〔交換後のONAプリント板の移設処理〕
 次に、筐体Aに最初に実装された旧ONA3から交換された新ONA3を、他の筐体Bに移設する場面において、プログラム43に従ってSVP4のCPU41が実行する処理,及びプログラム36に従ってONAプリント板3のCPU34が実行する処理を、図12及び図13のフローチャート及び図16乃至図17の概念図(図16は、上述した新規実装処理の後に上述したONAプリント板3の交換処理が実行された結果、筐体AのSVP4のハードディスク43に旧ONA3のEEPROM33に格納されていたMACアドレスAがコピーされているとともに新ONA3が実装された状態から、MACアドレスAが新ONA3のEEPROM33に上書きされて有効化された状態を示し、図17は、新ONA3を筐体Aから外して筐体Bに実装する状態を示し、図18は、新ONA3のEEPROM33に格納されたMACアドレスAが筐体BのSVP4のハードディスク43にコピーされてEEPROM33に残されたMACアドレスA自体が無効化された状態を示し、図19は、筐体A,Bと旧ONA3が併存している状態を示す。)に基づいて説明する。なお、この場合における各CPU34,41の処理は、図6に示した処理と同じプログラムに従って実行されるので、図12及び図13において、図6のものと同じ処理ステップには同じステップ番号が付されている。但し、筐体Aに実装された新ONA3上のEEPROM3に格納されているMACアドレスがMACアドレスBであることの相違に因り、両CPU34,41は、以下のように動作することになる。
 まず、保守担当者が、コンソール5を通じて、新ONA3が最初に実装された筐体AのSVP4に対して、移設指示としての削除命令を入力する(S101)。
 削除命令が入力されたSVP4のCPU41は、S111において、削除処理を開始する。そして、次のS112において、筐体Aに実装されている新ONA3に対して、その時点でハードディスク43のMACアドレス保存ファイル44に保存されているMACアドレスAをEEPROM33へ上書きする指示を通知して、MACアドレスをハードディスク43から削除する(図16)。
 この上書き指示を通知されたONAプリント板3のCPU34は、S121において、上書きを指示されたMACアドレスAを、EEPROM33に上書きする。従って、新ONA3固有のMACアドレスBがEEPROMから消去され、MACアドレスAに書き換えられることになる。
 次のS122では、ONAプリント板3のCPU34は、EEPROM33中のフラグを「有効」にセットすることにより、EEPROM33に格納されている、上書きされたMACアドレスAを有効にする(図16)。
 次のS123では、新ONAのCPU34は、SVP4に対して、MACアドレスの上書き完了を報告する。
 この上書き完了を報告されたSVP4のCPU41は、S113において、コンソール5に対して削除完了を通知して、その旨をコンソール5の図示せぬディスプレイ上に表示させた後に、削除処理を終了する。
 以上の処理の後に、コンソール5のディスプレイ上に表示された削除完了のメッセージを視認した保守担当者は、筐体Aから新ONA3を、正常に取り外すことができる(図17)。
 その後に、保守担当者が筐体Aから取り外した新ONA3を他の筐体Bに実装すると(S102,図17)、上述した図1の場合と同様に、実装処理が実行される。即ち、新ONA3上のCPU34は、筐体Bに実装された事を検知して(S021)、SVP4に通知する。
 この通知を受けたSVP4のCPU41は、実装処理を開始し(S011)、S012において、新ONA3上のEEPROM33に書き込まれているMACアドレスAを読み出して、次のS103において、読みだしたMACアドレスAをSVP4上のハードディスク43内のMACアドレス保存ファイル44に保存した後に(図18)、実装処理を終了する。
 一方、新ONA3上のCPU34は、S022において、EEPROM33上のフラグを「無効」にセットすることにより、EEPROM33に格納されているMACアドレスAを無効にした後に(図18)、実装処理を完了する。
 更に、保守担当者は、新ONA3が取り外された元の筐体Aをネットワークから切り離して、新ONA3を移設された新たな筐体Bを、筐体Aの代わりにネットワークに接続する。
 以後、サーバユーザがサーバの主電源を投入すると、初期設定処理が実行され、SVP4のハードディスク43に保存されたMACアドレスAが新ONA上のSDRAM32にコピーされて、ONA本体31によるデータ送受信用に用いられる。
 従って、サーバ装置1と通信する各端末のARPテーブルの設定変更を要することなく、サーバ装置1のONA本体31と各端末との間で、通信が可能となるのである。
 なお、この場合、本来MACアドレスAを固有のMACアドレスとして付与されていた旧ONA3が、MACアドレスAをそのEEPROM33に格納したまま別途存在していることになるが、旧ONA3上のEEPROM33には「無効」のフラグがセットされている為に、旧ONA3上のEEPROM33に格納されているMACアドレスAは無効であるので、筐体Bにおいて用いられるMACアドレスAの唯一性が損なわれることはない。
 以上に説明したように、本実施形態によると、サーバの筐体10にONAプリント板3を最初に実装すると、ONAプリント板3のEEPROM33に格納されていたMACアドレスがSVP4のハードディスク43中のMACアドレス保存ファイル44に保存され、以後、保存されたMACアドレスが、ONAプリント板3のSDRAM32にコピーされて、通信のために用いられる。そして、少なくともONAプリント板3が筐体10に実装されている間は、ONAプリント板3のEEPROM33のフラグは「無効」に設定されているので、ONAプリント板3のEEPROM33に格納されているMACアドレスは無効であり、これが直接通信に用いられることがない。
 そして、筐体10に実装されているONAプリント板3を「交換」する目的で、ONAプリント板3を筐体10から取り外す場合には、SVP4のハードディスク43中のMACアドレス保存ファイル44に保存されたMACアドレスは、そのまま維持され、他方、取り外されるONAプリント板3上のEEPROM33のフラグは「無効」に設定されたままとなる。その上で、筐体10に新たなONAプリント板3である新ONA3を、「交換」のために実装すると、新ONA3上のEEPROM33に格納されているMACアドレスは読み出されず、SVP4のハードディスク43中のMACアドレス保存ファイル44に保存されたMACアドレスが、新ONA3のSDRAM32にコピーされて、通信のために用いられる。従って、筐体10に実装されたONAプリント板3を交換しても、最初に実装された旧ONA3のEEPROM33に格納されていたMACアドレスが使用され続けるので、各端末のARPテーブルの設定を変更する必要がない。他方、筐体10に最初に実装されたONAプリント板3のEEPROM33には同じMACアドレスが格納されたままであるが、フラグが「無効」に設定されているので、ONAプリント板3が再利用されてMACアドレスの唯一性が害されることはない。
 また、筐体10を新たな筐体10に交換すべく、元の筐体10に実装されていたONAプリント板3を新たな筐体に「移設」する目的で、ONAプリント板3を元の筐体10から取り外す場合には、SVP4のハードディスク43中のMACアドレス保存ファイル44に保存されたMACアドレスが、ONAプリント板3のEEPROM33に上書きされて、そのフラグが「有効」に設定される。従って、ONAプリント板3が元の筐体10に最初に実装されたものであるか交換後のものであるかに関わらず、ONAプリント板3を新たな筐体10に実装すると、元の筐体10において用いられていたMACアドレス,即ち、元の筐体10に最初に実装されたONAプリント板のEEPROM33に格納されていたMACアドレスがSVP4のハードディスク43中のMACアドレス保存ファイル44に保存されるので、SVP4のハードディスク43に保存されたMACアドレスが引き続き使用されることとなり、よって、各端末のARPテーブルの設定を変更する必要がない。元の筐体10において交換後のONAプリント板3が新たな筐体10に移設された場合には、同じMACアドレスをEEPROM33に保存しているONAプリント板3が2枚存在することになるが、元の筐体10に最初に実装されたONAプリント板3のEEPROM33のフラグが「無効」に設定されているので、ONAプリント板3が再利用されてMACアドレスの唯一性が害されることはない。

Claims (5)

  1.  MACアドレスを保持したメモリ及びオープンネットワークアダプタを搭載したONAプリント板をサーバ装置に実装した時に、前記メモリから読み出したMACアドレスがディスク装置を有する筐体側の当該ディスク装置に格納して、以後、当該ディスク装置に格納されたMACアドレスを前記オープンネットワークアダプタに与えて通信を行わしめるコンピュータシステムにおけるMACアドレス管理方法であって、
     コンピュータが、
     当該筐体に最初にONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリからMACアドレスを読み出して前記ディスク装置に格納するとともに、前記メモリに格納されたMACアドレスを無効とし、
     移設指示を入力された場合には、当該筐体に実装されているONAプリント板に搭載されたメモリに格納されたMACアドレスを有効とする
    ことを特徴とするMACアドレス管理方法。
  2.  MACアドレスを保持したメモリ及びオープンネットワークアダプタを搭載したONAプリント板をサーバ装置に実装した時に、前記メモリから読み出したMACアドレスがディスク装置を有する筐体側の当該ディスク装置に格納して、以後、当該ディスク装置に格納されたMACアドレスを前記オープンネットワークアダプタに与えて通信を行わしめるコンピュータシステムにおけるMACアドレス管理方法であって、
     コンピュータが、
     当該筐体に最初にONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリからMACアドレスを読み出して前記ディスク装置に格納するとともに、前記メモリに格納されたMACアドレスを無効とし、
     交換指示を入力された後に、別のONAプリント板が当該筐体に実装されると、当該ONAプリント板に搭載されたメモリに格納されたMACアドレスを前記ディスク装置に格納することなく無効とし、
     移設指示が入力された場合には、前記ディスク装置に格納されているMACアドレスを、当該筐体に実装されているONAプリント板に搭載されたメモリに上書きする
    ことを特徴とするMACアドレス管理方法。
  3.  MACアドレスを保持したメモリ及びオープンネットワークアダプタを搭載したONAプリント板をサーバ装置に実装した時に、前記メモリから読み出したMACアドレスがディスク装置を有する筐体側の当該ディスク装置に格納して、以後、当該ディスク装置に格納されたMACアドレスを前記オープンネットワークアダプタに与えて通信を行わしめるコンピュータシステムにおけるMACアドレス管理方法であって、
     第1の筐体側のコンピュータは、
     当該第1の筐体に最初にONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリからMACアドレスを読み出して前記ディスク装置に格納するとともに、前記メモリに格納されたMACアドレスを無効とし、
     移設指示が入力された場合には、当該第1の筐体に実装されているONAプリント板に搭載されたメモリに格納されたMACアドレスを有効とし、
     第2の筐体側のコンピュータは、
     当該第2の筐体に前記ONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリからMACアドレスを読み出して前記ディスク装置に格納する
    ことを特徴とするMACアドレス管理方法。
  4.  MACアドレスを保持したメモリ及びオープンネットワークアダプタを搭載したONAプリント板をサーバ装置に実装した時に、前記メモリから読み出したMACアドレスがディスク装置を有する筐体側の当該ディスク装置に格納して、以後、当該ディスク装置に格納されたMACアドレスを前記オープンネットワークアダプタに与えて通信を行わしめるコンピュータシステムにおけるMACアドレス管理方法であって、
     第1の筐体側のコンピュータは、
     当該第1の筐体に最初にONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリからMACアドレスを読み出して前記ディスク装置に格納するとともに、前記メモリに格納されたMACアドレスを無効とし、
     交換指示が入力された後に、別のONAプリント板が当該第1の筐体に実装されると、当該ONAプリント板に搭載されたメモリに格納されたMACアドレスを前記ディスク装置に格納することなく無効とし、
     移設指示が入力された場合には、前記ディスク装置に格納されているMACアドレスを、当該筐体に実装されているONAプリント板に搭載されたメモリに上書きし、
     第2の筐体側のコンピュータは、
     当該第2の筐体に前記ONAプリント板が実装されると、当該ONAプリント板に搭載されたメモリに上書きされたMACアドレスを読み出して前記ディスク装置に格納する
    ことを特徴とするMACアドレス管理方法。
  5.  前記筐体のプロセッサは、前記入力装置を介して移設指示を受けた場合には、当該筐体に実装されているONAプリント板に搭載されたメモリに上書きされたMACアドレスを有効とする
    ことを特徴とする請求項2又は4記載のMACアドレス管理方法。
PCT/JP2008/066093 2008-09-05 2008-09-05 Macアドレス管理方法 WO2010026648A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2010527631A JP5110166B2 (ja) 2008-09-05 2008-09-05 Macアドレス管理方法
PCT/JP2008/066093 WO2010026648A1 (ja) 2008-09-05 2008-09-05 Macアドレス管理方法
US13/040,554 US8462787B2 (en) 2008-09-05 2011-03-04 Method for managing MAC address for open network adaptor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2008/066093 WO2010026648A1 (ja) 2008-09-05 2008-09-05 Macアドレス管理方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/040,554 Continuation US8462787B2 (en) 2008-09-05 2011-03-04 Method for managing MAC address for open network adaptor

Publications (1)

Publication Number Publication Date
WO2010026648A1 true WO2010026648A1 (ja) 2010-03-11

Family

ID=41796836

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2008/066093 WO2010026648A1 (ja) 2008-09-05 2008-09-05 Macアドレス管理方法

Country Status (3)

Country Link
US (1) US8462787B2 (ja)
JP (1) JP5110166B2 (ja)
WO (1) WO2010026648A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012150623A (ja) * 2011-01-19 2012-08-09 Hitachi Ltd 計算機システムおよびpciカードのhba識別子引き継ぎ方式

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9830345B1 (en) * 2016-09-26 2017-11-28 Semmle Limited Content-addressable data storage

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08235084A (ja) * 1995-02-23 1996-09-13 Fujitsu Ltd 伝送線制御装置多重化システム
JPH10336208A (ja) * 1997-06-05 1998-12-18 Fujitsu Ltd 情報処理装置
JP2007020050A (ja) * 2005-07-11 2007-01-25 Nec Access Technica Ltd 多チャンネルネットワーク装置およびmacアドレス割り当て方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5809340A (en) * 1993-04-30 1998-09-15 Packard Bell Nec Adaptively generating timing signals for access to various memory devices based on stored profiles
US5522069A (en) * 1993-04-30 1996-05-28 Zenith Data Systems Corporation Symmetric multiprocessing system with unified environment and distributed system functions
US5737748A (en) * 1995-03-15 1998-04-07 Texas Instruments Incorporated Microprocessor unit having a first level write-through cache memory and a smaller second-level write-back cache memory
US5659680A (en) * 1995-06-30 1997-08-19 Micro Processor Systems, Inc. PC compatible modular based diagnostic system
US5659798A (en) * 1996-02-02 1997-08-19 Blumrich; Matthias Augustin Method and system for initiating and loading DMA controller registers by using user-level programs
JPH1065702A (ja) 1996-08-26 1998-03-06 Nec Corp Macアドレス管理方式
US6658480B2 (en) * 1997-10-14 2003-12-02 Alacritech, Inc. Intelligent network interface system and method for accelerated protocol processing
US6205527B1 (en) * 1998-02-24 2001-03-20 Adaptec, Inc. Intelligent backup and restoring system and method for implementing the same
JP2004013327A (ja) 2002-06-04 2004-01-15 Canon Inc 情報処理装置、情報処理方法
JP2005051527A (ja) 2003-07-29 2005-02-24 Sony Corp ネットワーク接続管理システム及びネットワーク接続管理方法
US7762470B2 (en) * 2003-11-17 2010-07-27 Dpd Patent Trust Ltd. RFID token with multiple interface controller
CA2496849A1 (en) * 2004-02-12 2005-08-12 Divinity Data Security Inc. Method and apparatus for preventing un-authorized computer data access
US7856487B2 (en) * 2006-04-27 2010-12-21 Ami Entertainment Network, Inc. System and methods for updating registration information for a computer jukebox
CN101681282A (zh) * 2006-12-06 2010-03-24 弗森多系统公司(dba弗森-艾奥) 用于共享的、前端、分布式raid的装置、系统和方法
US7921177B2 (en) * 2007-07-18 2011-04-05 International Business Machines Corporation Method and computer system for providing remote direct memory access
US20090059933A1 (en) * 2007-08-28 2009-03-05 Tellabs Vienna, Inc. Validating customer in-home network connectivity using moca bridge mode

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08235084A (ja) * 1995-02-23 1996-09-13 Fujitsu Ltd 伝送線制御装置多重化システム
JPH10336208A (ja) * 1997-06-05 1998-12-18 Fujitsu Ltd 情報処理装置
JP2007020050A (ja) * 2005-07-11 2007-01-25 Nec Access Technica Ltd 多チャンネルネットワーク装置およびmacアドレス割り当て方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012150623A (ja) * 2011-01-19 2012-08-09 Hitachi Ltd 計算機システムおよびpciカードのhba識別子引き継ぎ方式

Also Published As

Publication number Publication date
US20110188502A1 (en) 2011-08-04
JPWO2010026648A1 (ja) 2012-01-26
JP5110166B2 (ja) 2012-12-26
US8462787B2 (en) 2013-06-11

Similar Documents

Publication Publication Date Title
JP5074351B2 (ja) システム構築方法及び管理サーバ
JP7225948B2 (ja) 代替装置、代替制御プログラム及び代替方法
JP2005284497A (ja) 中継装置、管理サーバ、中継方法および認証方法
JP2019036293A (ja) 安全な航空機搭載用ネットワーク接続記憶ノードを提供するシステム及び方法
JP2011090481A (ja) 情報処理装置及びシステム設定方法
JP2008200943A (ja) 画像形成装置
JP4829932B2 (ja) 組み込みシステム内のファームウエアをアップグレードする装置と方法
JP5110166B2 (ja) Macアドレス管理方法
JP6052154B2 (ja) 中継装置および中継装置の管理方法
JP2004318871A (ja) 通信装置とその遠隔管理システム,os更新方法,プログラム,および記録媒体
JP2007011944A (ja) 画像処理装置およびファームバージョンアップ方法
JP2004252800A (ja) 計算機管理方法
JP2002133880A (ja) 電子機器
JP2829674B2 (ja) ディスク制御装置のシャットダウン方法および立ち上げ方法ならびにディスク制御装置
JP2009238071A (ja) 組込システム
JP2009282810A (ja) 電子機器
JP2011037126A (ja) 省電力制御装置及び省電力制御プログラム
JP2010177737A (ja) 画像処理装置、画像処理装置の性能向上防止方法及びプログラム
JP3342103B2 (ja) 不揮発性メモリへの書込み方法
JP2007058561A (ja) プログラムダウンロードシステム及びその方法、並びにプログラム供給装置と制御装置
WO2011111731A1 (ja) 上位装置およびデバイス制御方法
JP4036761B2 (ja) 火災感知器のデータ設定装置
JP2005346403A (ja) 情報処理装置及び情報処理システム
JP2004246576A (ja) プログラム書換方法及び半導体装置
JPH03129962A (ja) 情報保全装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08810148

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2010527631

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 08810148

Country of ref document: EP

Kind code of ref document: A1