WO2008084531A1 - メモリ管理装置 - Google Patents

メモリ管理装置 Download PDF

Info

Publication number
WO2008084531A1
WO2008084531A1 PCT/JP2007/050131 JP2007050131W WO2008084531A1 WO 2008084531 A1 WO2008084531 A1 WO 2008084531A1 JP 2007050131 W JP2007050131 W JP 2007050131W WO 2008084531 A1 WO2008084531 A1 WO 2008084531A1
Authority
WO
WIPO (PCT)
Prior art keywords
segment
buffer
holds
buffer space
logical address
Prior art date
Application number
PCT/JP2007/050131
Other languages
English (en)
French (fr)
Inventor
Naotaka Maruyama
Original Assignee
Netcleus Systems Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Netcleus Systems Corporation filed Critical Netcleus Systems Corporation
Priority to PCT/JP2007/050131 priority Critical patent/WO2008084531A1/ja
Priority to US12/281,603 priority patent/US8060723B2/en
Priority to JP2007525509A priority patent/JP4131983B1/ja
Priority to TW96145826A priority patent/TW200839514A/zh
Publication of WO2008084531A1 publication Critical patent/WO2008084531A1/ja

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0215Addressing or allocation; Relocation with look ahead addressing means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/0292User address space allocation, e.g. contiguous or non contiguous base addressing using tables or multilevel address translation means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation

Abstract

 第2メモリ130は、セグメント単位でデータを保持する。割当制御回路120は、論理アドレス空間としてのバッファ空間を設定する。このバッファ空間は1以上のセグメントの集合として形成される。状態保持回路126は、バッファ空間とセグメントとの対応関係をセグメント割当情報として保持する。アドレス変換回路128は、このセグメント割当情報を参照して、論理アドレスを物理アドレスに変換する。セグメントキューは空きセグメント、バッファキューは空きバッファを保持する。状態保持回路126は、複数個のセグメントレジスタを含むレジスタグループを複数グループ含む。レジスタグループは複数のバッファ空間のいずれかと対応づけられている。セグメントレジスタには該当バッファ空間における論理アドレス範囲のうちの所定範囲を特定する範囲番号が設定されている。
PCT/JP2007/050131 2007-01-10 2007-01-10 メモリ管理装置 WO2008084531A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
PCT/JP2007/050131 WO2008084531A1 (ja) 2007-01-10 2007-01-10 メモリ管理装置
US12/281,603 US8060723B2 (en) 2007-01-10 2007-01-10 Memory management device
JP2007525509A JP4131983B1 (ja) 2007-01-10 2007-01-10 メモリ管理装置
TW96145826A TW200839514A (en) 2007-01-10 2007-12-03 Memory management apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2007/050131 WO2008084531A1 (ja) 2007-01-10 2007-01-10 メモリ管理装置

Publications (1)

Publication Number Publication Date
WO2008084531A1 true WO2008084531A1 (ja) 2008-07-17

Family

ID=39608436

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/050131 WO2008084531A1 (ja) 2007-01-10 2007-01-10 メモリ管理装置

Country Status (4)

Country Link
US (1) US8060723B2 (ja)
JP (1) JP4131983B1 (ja)
TW (1) TW200839514A (ja)
WO (1) WO2008084531A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010108216A (ja) * 2008-10-30 2010-05-13 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
JP2010176578A (ja) * 2009-01-30 2010-08-12 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
JP2010204762A (ja) * 2009-02-27 2010-09-16 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
JP2010204763A (ja) * 2009-02-27 2010-09-16 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
JP2011028386A (ja) * 2009-07-22 2011-02-10 Toshiba Corp キャッシュメモリ制御方法およびキャッシュメモリを備えた情報記憶装置
US8539198B2 (en) 2008-10-30 2013-09-17 Kyocera Document Solutions Inc. Memory management system
JP2014119850A (ja) * 2012-12-14 2014-06-30 Nec Commun Syst Ltd メモリ制御装置、基地局装置、メモリ制御方法、及びプログラム

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10069767B1 (en) * 2014-10-31 2018-09-04 Netronome Systems, Inc. Method of dynamically allocating buffers for packet data received onto a networking device
JP2017037505A (ja) * 2015-08-11 2017-02-16 ルネサスエレクトロニクス株式会社 半導体装置
CN110543351B (zh) 2018-05-29 2023-11-17 华为技术有限公司 数据处理方法以及计算机设备
CN112218104A (zh) * 2020-09-03 2021-01-12 视联动力信息技术股份有限公司 一种数据传输方法、装置、终端设备和存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0430232A (ja) * 1990-05-25 1992-02-03 Hitachi Ltd 主記憶再構成方法
JP2002508862A (ja) * 1997-03-31 2002-03-19 レクサー メディア,インコーポレイテッド フラッシュメモリ内のブロックにおける移動セクタ
US20030093610A1 (en) * 2001-11-15 2003-05-15 Lai Chen Nan Algorithm of flash memory capable of quickly building table and preventing improper operation and control system thereof
JP2003316645A (ja) * 2002-02-25 2003-11-07 Ricoh Co Ltd 情報処理装置及びメモリ管理方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7313140B2 (en) * 2002-07-03 2007-12-25 Intel Corporation Method and apparatus to assemble data segments into full packets for efficient packet-based classification
US7676814B2 (en) * 2004-03-25 2010-03-09 Globalfoundries Inc. Four layer architecture for network device drivers

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0430232A (ja) * 1990-05-25 1992-02-03 Hitachi Ltd 主記憶再構成方法
JP2002508862A (ja) * 1997-03-31 2002-03-19 レクサー メディア,インコーポレイテッド フラッシュメモリ内のブロックにおける移動セクタ
US20030093610A1 (en) * 2001-11-15 2003-05-15 Lai Chen Nan Algorithm of flash memory capable of quickly building table and preventing improper operation and control system thereof
JP2003316645A (ja) * 2002-02-25 2003-11-07 Ricoh Co Ltd 情報処理装置及びメモリ管理方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010108216A (ja) * 2008-10-30 2010-05-13 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
US8539198B2 (en) 2008-10-30 2013-09-17 Kyocera Document Solutions Inc. Memory management system
JP2010176578A (ja) * 2009-01-30 2010-08-12 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
JP2010204762A (ja) * 2009-02-27 2010-09-16 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
JP2010204763A (ja) * 2009-02-27 2010-09-16 Kyocera Mita Corp メモリ管理システム、電子機器及びメモリ管理プログラム
JP2011028386A (ja) * 2009-07-22 2011-02-10 Toshiba Corp キャッシュメモリ制御方法およびキャッシュメモリを備えた情報記憶装置
JP2014119850A (ja) * 2012-12-14 2014-06-30 Nec Commun Syst Ltd メモリ制御装置、基地局装置、メモリ制御方法、及びプログラム

Also Published As

Publication number Publication date
US8060723B2 (en) 2011-11-15
US20110246728A1 (en) 2011-10-06
JPWO2008084531A1 (ja) 2010-04-30
JP4131983B1 (ja) 2008-08-13
TW200839514A (en) 2008-10-01

Similar Documents

Publication Publication Date Title
WO2008084531A1 (ja) メモリ管理装置
EP2077559A3 (en) Refresh method of a flash memory
KR20150091663A (ko) 멀티 채널 메모리를 포함하는 시스템 및 그 동작 방법
TWI479491B (zh) 記憶體控制方法、記憶體控制器與記憶體儲存裝置
JP2009514096A5 (ja)
ATE491207T1 (de) Gleichzeitige lesung von statusregistern
TW200802000A (en) Method of storing both large and small files in a data storage device and data storage device thereof
CN101036125A (zh) 具有开发接口适用性的数据处理系统内的掩码
WO2006011131A3 (en) Virtual-to-physical address translation in a flash file system
TW200834323A (en) Tier-based memory read/write micro-command scheduler
CN102006241A (zh) 一种多个应用共享一个缓冲区的报文接收方法
TW200708958A (en) An apparatus for independent and concurrent data transfer on host controllers and a computer system thereof
CN110046118A (zh) 一种pcie设备的区分系统、方法及服务器系统
WO2009013877A1 (ja) メモリコントローラ、メモリカード、不揮発性メモリシステム
CN111181874B (zh) 一种报文处理方法、装置及存储介质
US9323654B2 (en) Memory access using address bit permutation
TW201432709A (zh) 控制方法、連接器與記憶體儲存裝置
CN101178933B (zh) 一种闪存阵列装置
CN102508802A (zh) 基于并行随机存储器的数据写入、读取方法、装置及系统
CN102521180B (zh) 一种多通道实时直读存储器结构
CN101290602B (zh) 存储器管理系统与方法
CN105335296A (zh) 一种数据处理方法、装置及系统
CN108259875A (zh) 一种数字图像伽马校正硬件实现方法及系统
TW200608214A (en) Task management systems and methods, and related devices and machine readable medium thereof
CN202332303U (zh) 一种多通道实时直读存储器结构

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2007525509

Country of ref document: JP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07706478

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 12281603

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 07706478

Country of ref document: EP

Kind code of ref document: A1