CN110046118A - 一种pcie设备的区分系统、方法及服务器系统 - Google Patents

一种pcie设备的区分系统、方法及服务器系统 Download PDF

Info

Publication number
CN110046118A
CN110046118A CN201910324047.6A CN201910324047A CN110046118A CN 110046118 A CN110046118 A CN 110046118A CN 201910324047 A CN201910324047 A CN 201910324047A CN 110046118 A CN110046118 A CN 110046118A
Authority
CN
China
Prior art keywords
pcie device
pcie
measured
identifier signal
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910324047.6A
Other languages
English (en)
Inventor
刘纪斌
赵伟涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910324047.6A priority Critical patent/CN110046118A/zh
Publication of CN110046118A publication Critical patent/CN110046118A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Abstract

本申请公开了一种PCIE设备的区分系统,包括:设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,用于输出与待测PCIE设备的类型对应的第一标识信号;转换模块,用于对第一标识信号进行模数转换,得到第二标识信号;设于主板上的PCH,用于根据第二标识信号确定待测PCIE设备的类型。本申请可以节省PCIE设备间的PCIE slot接口GPIO的占用,只需要使用一个GPIO ID Pin脚,即可完成所有PCIE设备的区分工作。本申请还公开了一种PCIE设备的区分方法及服务器系统,具有上述有益效果。

Description

一种PCIE设备的区分系统、方法及服务器系统
技术领域
本申请涉及服务器领域,特别是涉及一种PCIE设备的区分系统、方法及服务器系统。
背景技术
随着服务器功能和性能的不断增强,特别Intel whitely平台的发布,使得大量的PCIE总线设备被应用,如NVME(Non-Volatile Memory Express,非易失性内存主机控制器接口规范)硬盘,存储卡,网卡,GPU(Graphics Processing Unit,图形处理器)卡等,在实际应用中,PCH(Platform Controller Hub,南桥)需要区分接入系统的是哪种类型的PCIE(Peripheral Component Interconnect Express,高速串行计算机扩展总线标准)设备,从而动态的分配PCIE带宽(X2,X4,X8,X16)来适配相关的PCIE设备,使PCIE设备正常工作。
现有的服务器设计中,一般会在PCIE设备上预留多个GPIO(General PurposeInput Output,通用输入/输出口)ID Pin脚,通过给GPIO ID Pin脚设定高电平或者低电平来区分不同的板卡,假设PCIE设备上预留有2个GPIO ID Pin脚,分别记为ID Pin1和IDPin2,那么板卡1的ID Pin1和ID Pin2可以依次设为0、0,板卡2的ID Pin1和ID Pin2可以依次设为0、1,板卡3的ID Pin1和ID Pin2可以依次设为1、0,板卡4的ID Pin1和ID Pin2可以依次设为1、1,PCH根据GPIO ID Pin脚返回的高低电平信息即可区分PCIE设备的类型。但是采用现有技术中方案,N个GPIO PIN脚只能区分2N个PCIE设备,一方面占用大量的PCIE设备和主板间的PCIE slot(PCIE插槽)接口的GPIO,导致PCIE slot接口GPIO数量紧张或不足,另一方面PCIE设备区分也受限。
因此,如何提供一种解决上述技术问题的方案是本领域技术人员目前需要解决的问题。
发明内容
本申请的目的是提供一种PCIE设备的区分系统、方法及服务器系统,可以节省PCIE设备间的PCIE slot接口GPIO的占用,只需要使用一个GPIO ID Pin脚,即可完成所有PCIE设备的区分工作。
为解决上述技术问题,本申请提供了一种PCIE设备的区分系统,包括:
设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,用于输出与所述待测PCIE设备的类型对应的第一标识信号;
转换模块,用于对所述第一标识信号进行模数转换,得到第二标识信号;
设于主板上的PCH,用于根据所述第二标识信号确定所述待测PCIE设备的类型。
优选的,所述信息模块包括第一电阻和第二电阻,其中:
所述第一电阻的第一端与电源连接,所述第一电阻的第二端与所述第二电阻的第一端连接,其公共端作为所述信息模块的输出端,所述第二电阻的第二端接地;
相应的,所述第一标识信号为所述第一标识信号为与所述第一电阻和所述第二电阻的比值对应的信号。
优选的,所述转换模块为AD转换芯片。
优选的,所述PCH还用于,根据所述待测PCIE设备的类型为所述待测PCIE设备分配PCIE带宽。
为解决上述技术问题,本申请还提供了一种PCIE设备的区分方法,应用于如上文任意一项所述的区分系统,包括:
通过设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,输出与所述待测PCIE设备的类型对应的第一标识信号;
通过转换模块对所述第一标识信号进行模数转换,得到第二标识信号;
通过PCH根据所述第二标识信号确定所述PCIE设备的类型。
优选的,所述转换模块为AD转换芯片。
优选的,所述通过PCH根据所述第二标识信号确定所述PCIE设备的类型之后,还包括:
通过所述PCH根据所述待测PCIE设备的类型为所述待测PCIE设备分配PCIE带宽。
为解决上述技术问题,本申请还提供了一种服务器系统,包括如上文任意一项所述的区分系统。
本申请提供了一种PCIE设备的区分系统,包括:设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,用于输出与待测PCIE设备的类型对应的第一标识信号;转换模块,用于对第一标识信号进行模数转换,得到第二标识信号;设于主板上的PCH,用于根据第二标识信号确定待测PCIE设备的类型。在实际应用中,采用本申请的方案,可以节省PCIE设备间的PCIE slot接口GPIO的占用,只需要使用一个GPIO ID Pin脚,即可完成所有PCIE设备的区分工作。本申请还提供了一种PCIE设备的区分方法及服务器系统,具有和上述PCIE设备的区分系统相同的有益效果。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请所提供的一种PCIE设备的区分系统的结构示意图;
图2为本申请所提供的另一种PCIE设备的区分系统的结构示意图;
图3为本申请所提供的一种PCIE设备的区分方法的步骤流程图。
具体实施方式
本申请的核心是提供一种PCIE设备的区分系统、方法及服务器系统,可以节省PCIE设备间的PCIE slot接口GPIO的占用,只需要使用一个GPIO ID Pin脚,即可完成所有PCIE设备的区分工作。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参照图1,图1为本申请所提供的一种PCIE设备的区分系统的结构示意图,包括:
设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块1,用于输出与待测PCIE设备的类型对应的第一标识信号;
作为一种优选的实施例,信息模块1包括第一电阻R1和第二电阻R2,其中:
第一电阻R1的第一端与电源连接,第一电阻R1的第二端与第二电阻R2的第一端连接,其公共端作为信息模块1的输出端,第二电阻R2的第二端接地;
相应的,第一标识信号为与第一电阻R1和第二电阻R2的比值对应的信号。
具体的,待测PCIE设备可以为NVME硬盘、存储卡、网卡、GPU卡等中的任意一个,待测PCIE设备通过PCIE slot与主板连接,每个待测PCIE设备内部均包括一个用于输出第一标识信号的信息模块1。不同类型的待测PCIE设备,其内部的信息模块1输出的第一标识信号不相同,假设待测PCIE设备为存储卡,其内部的信息模块1输出的第一标识信号可以为1,假设待测PCIE设备为网卡,其内部的信息模块1输出的第一标识信号可以为2。可以理解的是,各个PCIE设备中的信息模块1输出得第一标识信号是在出厂时配置好的,PCIE设备的类型和第一标识信号存在一一对应关系,也就是说通过第一标识信号可以确定待测PCIE设备的类型。
具体的,信息模块1的输出端与PCIE Slot上的一个GPIO ID Pin脚连接,通过单根信号即可区分待测PCIE设备的类型,节省了PCIE Slot上的GPIO资源。
进一步的,参照图2所示,图2为本申请所提供的另一种PCIE设备的区分系统的结构示意图,其中,信息模块1包括第一电阻R1和第二电阻R2,第一电阻R1的第一端接P3_3VAUX电源,第一电阻R1的第二端与第二电阻R2的第一端连接,其公共端作为信息模块1的输出端,第二电阻R2的第二端接地,相应的,信息模块1输出的第一标识信号可以为与第一电阻R1和第二电阻R2的比值对应的信号,该信号可以为电压信号。各个待测PCIE设备中,由于其第一电阻R1和第二电阻R2的比值均不相同,因此,其输出端输出的电压信号(第一标识信号)也不相同,可以理解的是,第一电阻R1和第二电阻R2的比值与PCIE设备的类型存在一一对应的关系。
当然,第一标识信号除了可以为与第一电阻R1和第二电阻R2的比值对应的信号,也可以为与第二电阻R2和第一电阻R1的比值对应的信号,满足实际工程需要即可,本申请在此不做限定。
转换模块2,用于对第一标识信号进行模数转换,得到第二标识信号;
作为一种优选的实施例,转换模块2为AD转换芯片。
具体的,转换模块2与GPIO ID Pin脚连接,用于对第一标识信号进行模数转换,即将信息模块1输出的模拟信号转换为数字信号(即第二标识信号),以便PCH3根据数字信号分析待测PCIE设备的类型。进一步的,转换模块2具体可以采用成本较低、易于集成的AD转换芯片。
设于主板上的PCH3,用于根据第二标识信号确定待测PCIE设备的类型。
作为一种优选的实施例,PCH3还用于,根据待测PCIE设备的类型为待测PCIE设备分配PCIE带宽。
具体的,PCH3中存储有第二标识信号与PCIE设备类型的对应关系,PCH3可以根据第二标识信号及对应关系,确定待测PCIE设备的类型。
进一步的,在确定待测PCIE设备的类型后,PCH3可以根据待测PCIE设备的类型为其分配PCIE带宽,以使待测PCIE设备正常工作。
综上所述,本申请采用AD转换芯片完成信号的模数转换,只使用一个GPIO ID Pin脚,通过单根信号即可完成所有待测PCIE设备的区分工作,节省了PCIE Slot上的GPIO资源,采用本申请的方案,区分PCIE设备的数量不受限。
本申请提供了一种PCIE设备的区分系统,包括:设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,用于输出与待测PCIE设备的类型对应的第一标识信号;转换模块,用于对第一标识信号进行模数转换,得到第二标识信号;设于主板上的PCH,用于根据第二标识信号确定待测PCIE设备的类型。在实际应用中,采用本申请的方案,可以节省PCIE设备间的PCIE slot接口GPIO的占用,只需要使用一个GPIO ID Pin脚,即可完成所有PCIE设备的区分工作。
请参照图3,图3为本申请所提供的一种PCIE设备的区分方法的步骤流程图,应用于如上文任意一项的区分系统,包括:
步骤1:通过设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,输出与待测PCIE设备的类型对应的第一标识信号;
步骤2:通过转换模块对第一标识信号进行模数转换,得到第二标识信号;
步骤3:通过PCH根据第二标识信号确定PCIE设备的类型。
作为一种优选的实施例,转换模块为AD转换芯片。
作为一种优选的实施例,通过PCH根据第二标识信号确定PCIE设备的类型之后,还包括:
通过PCH根据待测PCIE设备的类型为待测PCIE设备分配PCIE带宽。
本申请所提供的一种PCIE设备的区分方法,具有和上述PCIE设备的区分系统相同的有益效果。
对于本申请所提供的一种PCIE设备的区分方法的介绍请参照上述实施例,本申请在此不再赘述。
相应的,本申请还提供了一种服务器系统,包括如上文任意一项的区分系统。
本申请所提供的一种服务器系统,具有和上述PCIE设备的区分系统相同的有益效果。
对于本申请所提供的一种服务器系统的介绍请参照上述实施例,本申请在此不再赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其他实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (8)

1.一种PCIE设备的区分系统,其特征在于,包括:
设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,用于输出与所述待测PCIE设备的类型对应的第一标识信号;
转换模块,用于对所述第一标识信号进行模数转换,得到第二标识信号;
设于主板上的PCH,用于根据所述第二标识信号确定所述待测PCIE设备的类型。
2.根据权利要求1所述的区分系统,其特征在于,所述信息模块包括第一电阻和第二电阻,其中:
所述第一电阻的第一端与电源连接,所述第一电阻的第二端与所述第二电阻的第一端连接,其公共端作为所述信息模块的输出端,所述第二电阻的第二端接地;
相应的,所述第一标识信号为与所述第一电阻和所述第二电阻的比值对应的信号。
3.根据权利要求1所述的区分系统,其特征在于,所述转换模块为AD转换芯片。
4.根据权利要求1-3任意一项所述的区分系统,其特征在于,所述PCH还用于,根据所述待测PCIE设备的类型为所述待测PCIE设备分配PCIE带宽。
5.一种PCIE设备的区分方法,其特征在于,应用于如权利要求1-4任意一项所述的区分系统,包括:
通过设于待测PCIE设备内部、输出端与PCIE Slot上的GPIO ID Pin脚连接的信息模块,输出与所述待测PCIE设备的类型对应的第一标识信号;
通过转换模块对所述第一标识信号进行模数转换,得到第二标识信号;
通过PCH根据所述第二标识信号确定所述PCIE设备的类型。
6.根据权利要求5所述的区分方法,其特征在于,所述转换模块为AD转换芯片。
7.根据权利要求5所述的区分方法,其特征在于,所述通过PCH根据所述第二标识信号确定所述PCIE设备的类型之后,还包括:
通过所述PCH根据所述待测PCIE设备的类型为所述待测PCIE设备分配PCIE带宽。
8.一种服务器系统,其特征在于,包括如权利要求1-4任意一项所述的区分系统。
CN201910324047.6A 2019-04-22 2019-04-22 一种pcie设备的区分系统、方法及服务器系统 Pending CN110046118A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910324047.6A CN110046118A (zh) 2019-04-22 2019-04-22 一种pcie设备的区分系统、方法及服务器系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910324047.6A CN110046118A (zh) 2019-04-22 2019-04-22 一种pcie设备的区分系统、方法及服务器系统

Publications (1)

Publication Number Publication Date
CN110046118A true CN110046118A (zh) 2019-07-23

Family

ID=67278355

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910324047.6A Pending CN110046118A (zh) 2019-04-22 2019-04-22 一种pcie设备的区分系统、方法及服务器系统

Country Status (1)

Country Link
CN (1) CN110046118A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110515865A (zh) * 2019-08-30 2019-11-29 苏州浪潮智能科技有限公司 一种板卡种类判断方法、装置、设备和存储介质
CN111708724A (zh) * 2020-05-29 2020-09-25 苏州浪潮智能科技有限公司 一种PCIe板卡的资源分配的方法和设备
CN111723037A (zh) * 2020-06-19 2020-09-29 浪潮电子信息产业股份有限公司 一种pcie接口扩展系统及服务器
CN112685347A (zh) * 2020-12-31 2021-04-20 西安易朴通讯技术有限公司 一种不同带宽的pcie设备的兼容方法、装置及服务器
CN113220619A (zh) * 2021-04-30 2021-08-06 山东英信计算机技术有限公司 一种分配pcie信道带宽的方法、系统及介质

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0698370A2 (en) * 1994-08-23 1996-02-28 Colin Corporation Blood-pressure monitor apparatus
CN101695088A (zh) * 2009-10-19 2010-04-14 深圳华为通信技术有限公司 模组识别方法和终端
CN102685283A (zh) * 2012-05-10 2012-09-19 华为终端有限公司 一种器件模组识别方法、装置以及一种移动终端
CN105302755A (zh) * 2014-06-27 2016-02-03 曙光信息产业(北京)有限公司 一种具有监控功能的pcie板卡及其监控方法
CN106569806A (zh) * 2016-10-24 2017-04-19 郑州云海信息技术有限公司 一种实现bios自适应分配pcie带宽的方法、bios及主板
CN206301322U (zh) * 2016-10-25 2017-07-04 杭州海康威视数字技术股份有限公司 硬件标识号的实现装置
CN107145198A (zh) * 2017-04-19 2017-09-08 深圳市同泰怡信息技术有限公司 一种提升服务器对硬盘兼容能力的方法及其主板
CN206892858U (zh) * 2017-04-19 2018-01-16 深圳市同泰怡信息技术有限公司 一种bios阶段具有pcie设备热插拔功能的主板
CN108920331A (zh) * 2018-06-29 2018-11-30 合肥微商圈信息科技有限公司 一种计算机硬件配置变动的报警方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0698370A2 (en) * 1994-08-23 1996-02-28 Colin Corporation Blood-pressure monitor apparatus
CN101695088A (zh) * 2009-10-19 2010-04-14 深圳华为通信技术有限公司 模组识别方法和终端
CN102685283A (zh) * 2012-05-10 2012-09-19 华为终端有限公司 一种器件模组识别方法、装置以及一种移动终端
CN105302755A (zh) * 2014-06-27 2016-02-03 曙光信息产业(北京)有限公司 一种具有监控功能的pcie板卡及其监控方法
CN106569806A (zh) * 2016-10-24 2017-04-19 郑州云海信息技术有限公司 一种实现bios自适应分配pcie带宽的方法、bios及主板
CN206301322U (zh) * 2016-10-25 2017-07-04 杭州海康威视数字技术股份有限公司 硬件标识号的实现装置
CN107145198A (zh) * 2017-04-19 2017-09-08 深圳市同泰怡信息技术有限公司 一种提升服务器对硬盘兼容能力的方法及其主板
CN206892858U (zh) * 2017-04-19 2018-01-16 深圳市同泰怡信息技术有限公司 一种bios阶段具有pcie设备热插拔功能的主板
CN108920331A (zh) * 2018-06-29 2018-11-30 合肥微商圈信息科技有限公司 一种计算机硬件配置变动的报警方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
王红军: "《主板芯片级维修从入门到精通 图解版》", 31 January 2017, 中国铁道出版社 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110515865A (zh) * 2019-08-30 2019-11-29 苏州浪潮智能科技有限公司 一种板卡种类判断方法、装置、设备和存储介质
CN111708724A (zh) * 2020-05-29 2020-09-25 苏州浪潮智能科技有限公司 一种PCIe板卡的资源分配的方法和设备
WO2021238269A1 (zh) * 2020-05-29 2021-12-02 苏州浪潮智能科技有限公司 一种PCIe板卡的资源分配的方法和设备
CN111708724B (zh) * 2020-05-29 2022-02-22 苏州浪潮智能科技有限公司 一种PCIe板卡的资源分配的方法和设备
CN111723037A (zh) * 2020-06-19 2020-09-29 浪潮电子信息产业股份有限公司 一种pcie接口扩展系统及服务器
CN112685347A (zh) * 2020-12-31 2021-04-20 西安易朴通讯技术有限公司 一种不同带宽的pcie设备的兼容方法、装置及服务器
CN113220619A (zh) * 2021-04-30 2021-08-06 山东英信计算机技术有限公司 一种分配pcie信道带宽的方法、系统及介质

Similar Documents

Publication Publication Date Title
CN110046118A (zh) 一种pcie设备的区分系统、方法及服务器系统
US6292859B1 (en) Automatic selection of an upgrade controller in an expansion slot of a computer system motherboard having an existing on-board controller
CN103092810B (zh) 处理器、对处理器编程的方法以及电子设备
CN107832199A (zh) 基于cpld的硬盘监控系统
CN100565487C (zh) 仲裁器、交叉开关、请求选择方法以及信息处理设备
CN111708724B (zh) 一种PCIe板卡的资源分配的方法和设备
US7734839B1 (en) Method and integrated circuit for providing enclosure management services utilizing multiple interfaces and protocols
US10592285B2 (en) System and method for information handling system input/output resource management
CN211427190U (zh) 一种基于飞腾处理器2000+的服务器电路和主板
CN111752871A (zh) 一种同一pcie槽位兼容不同pcie带宽的pcie设备、装置及方法
US20190114100A1 (en) System and method for detecting hard disk state
US10146265B1 (en) Main board slot power control circuit
CN107038139A (zh) 一种基于ft1500a的国产服务器主板的实现方法
CN103775367A (zh) 智能风扇的控制方法
CN103098039A (zh) 高速外围器件互连总线端口配置方法及设备
CN103176913B (zh) 硬盘动态映射方法与应用其的服务器
CN109582623A (zh) 一种能够实现多块不同类型扩展板级联的扩展板电路
CN101872308A (zh) 内存条控制系统及其控制方法
CN115167629A (zh) 一种双路服务器cpu主板
CN110968352A (zh) 一种pcie设备的复位系统及服务器系统
CN103412838A (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
CN211427338U (zh) 基于申威处理器的服务器主板
US10628366B2 (en) Method and system for a flexible interconnect media in a point-to-point topography
US7219167B2 (en) Accessing configuration registers by automatically changing an index
CN110765038B (zh) 处理器与lpc设备的通信方法、装置和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20190723

RJ01 Rejection of invention patent application after publication