WO2005004572A1 - Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten - Google Patents

Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten Download PDF

Info

Publication number
WO2005004572A1
WO2005004572A1 PCT/EP2004/051332 EP2004051332W WO2005004572A1 WO 2005004572 A1 WO2005004572 A1 WO 2005004572A1 EP 2004051332 W EP2004051332 W EP 2004051332W WO 2005004572 A1 WO2005004572 A1 WO 2005004572A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit board
printed circuit
circuits
emi
electronic components
Prior art date
Application number
PCT/EP2004/051332
Other languages
English (en)
French (fr)
Inventor
Matthias Lungwitz
Original Assignee
Siemens Aktiengesellschaft
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Aktiengesellschaft filed Critical Siemens Aktiengesellschaft
Priority to DE502004008576T priority Critical patent/DE502004008576D1/de
Priority to US10/535,212 priority patent/US7269032B2/en
Priority to EP04741946A priority patent/EP1537767B1/de
Priority to BR0406401-1A priority patent/BRPI0406401A/pt
Publication of WO2005004572A1 publication Critical patent/WO2005004572A1/de

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/07Electric details
    • H05K2201/0707Shielding
    • H05K2201/0715Shielding provided by an outer layer of PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09036Recesses or grooves in insulating substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09072Hole or recess under component or special relationship between hole and component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09618Via fence, i.e. one-dimensional array of vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10439Position of a single component
    • H05K2201/10477Inverted
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components

Definitions

  • the present invention relates to a shield for EMI-endangered electronic components and / or circuits of electronic devices, in particular for radio transmission and / or radio reception devices of telecommunications terminals for wireless telecommunications, such as cordless and mobile radio telephones and the like.
  • the modular construction technology is used with regard to the construction of the printed circuit board.
  • the modular construction technology is preferably used when the circuits and / or components to be implemented in the electronic device place different demands on the circuit boards provided for this purpose.
  • the term? Circuits? in this case comprises circuit components, circuit elements such as, for example, conductor track structures etc. and / or circuit wiring between the circuit components or between the circuit components or circuit elements and the components.
  • the NF circuits and components can be integrated on a circuit board for economic reasons, which, in contrast to the circuit board for the RF circuits and components with regard to the circuit board quality must meet lower requirements due to the less critical physical properties of the NF circuits and components.
  • the circuit board with the HF circuits and components will therefore preferably be at least one, for example, multilayer FR4 circuit board, while the circuit board with the LF circuits and components will preferably be at most one, for example, multilayer FR2 or FR3 circuit board.
  • a shielding element is used again, which contains the EMI-sensitive electronic components and / or circuits shields itself or the entire FR4 circuit board module.
  • EMI electro magnetic interference
  • HF high-frequency
  • HF high-frequency
  • HF high-frequency
  • HF high-frequency
  • wireless telecommunications such as cordless and mobile radio telephones and the like
  • metallic and / or ceramic shielding elements on the printed circuit board of the EMI-at risk electronic components and / or circuits, which shield the EMI-at risk shield electronic components and / or circuits themselves or the entire circuit board.
  • shielding housings or shielding devices which are soldered to a printed circuit board are used as shielding elements.
  • cordless telephones it is known, for example, to provide or design the housing as a whole or the frame or cover of the housing with shielding elements or to cover the RF components and / or RF circuits with cup-shaped or pot-shaped metallic shielding elements.
  • the use of additional shielding elements be it in the form of metallic covers for the high-frequency electrical components and / or circuits or the use of resistance pastes and gore foils, is disadvantageous because, on the one hand, additional manufacturing - and assembly steps are required and, on the other hand, the shielding of the space required for the high-frequency electrical components and / or circuits is increased by a shielding designed in this way.
  • the object underlying the invention is to provide a shield for EMI-sensitive electronic components and / or circuits of electronic devices, in particular for radio transmitters and / or radio reception devices of telecommunications terminals for wireless telecommunications, such as cordless and mobile radio telephones and the like, which without complex manufacturing and assembly work can be produced without requiring additional space.
  • the idea on which the invention is based is to use electronic components and / or circuits of electronic devices at risk of EMI on a separate, preferably as PCB module designed to arrange at least two-layer circuit board.
  • This circuit board and a further separate, at least two-layer, non-EMI-endangered electronic components and / or circuits and a recess for the EMI-endangered electronic components and / or circuits, preferably designed as a main circuit board, are preferably in the area of contact areas
  • connection technology preferably by soldering, it is joined that a cage is formed by the recess arranged between two metallic layers (printed circuit board layers) designed as ground planes, the ground planes being connected to the contact areas by means of through contacts arranged very closely to one another shields the electronic components and / or circuits at risk from EMI on all sides.
  • the contact area can either be formed only from the vias opening into it or it can additionally have a shielding surface which is connected to the vias opening into the contact area.
  • the ground surface that almost completely covers the circuit board module and the contact area on the component and / or circuit side that contains the components and / or circuits are preferably located on the side facing away from the components and / or circuits at risk of EMI encloses.
  • the contact area, which surrounds the recess is preferably located on the circuit board side with the recess opening, and on the circuit board side facing away from the recess opening there is the ground surface, which extends over the surface of the bottom surface of the recess or is identical to it.
  • the shielding cage is formed in the assembled state of the printed circuit boards ,
  • the existing basic printed circuit board is used as a shield for a printed circuit board module with electronic components and / or circuits at risk of EMI means that there is no need for an additional shielding device. It is irrelevant whether the circuit board module is equipped on the main circuit board or whether the main circuit board is equipped on the circuit board module. This means that if, as in the first-mentioned case, the adhesive force of some components and / or circuits is not sufficient when soldering again, and as a result, these will change detach from the "solder pad", the base circuit board is fitted on the circuit board module.
  • Shielding for EMI-sensitive electronic components and / or circuits is particularly useful in those telecommunication terminals for wireless telecommunication in which an RF module, e.g. a radio transmission and / or radio receiving device, or other circuit parts with a high clock frequency, e.g. a microprocessor.
  • an RF module e.g. a radio transmission and / or radio receiving device, or other circuit parts with a high clock frequency, e.g. a microprocessor.
  • FIG. 1 shows the view of a first printed circuit board designed as a basic printed circuit board for electronic components and / or circuits which are not at risk of EMI, from the component and / or circuit side,
  • FIG. 2 shows the view of a second printed circuit board designed as a printed circuit board module for electronic components and / or circuits at risk of EMI, from the component and / or circuit side,
  • FIG. 3 shows the view of the second printed circuit board designed as a printed circuit board module for electronic components and / or circuits at risk of EMI, from the printed circuit board side facing away from the components and / or circuit side,
  • FIG. 4 shows the sectional representations of the first printed circuit board according to FIG. 1 along the section line A - A ⁇ with a view in the direction of the arrow and the second circuit board according to FIGS. 2 and 3 each along the section line B - B "with a view in the direction of the arrow.
  • FIGURE 1 shows the top view of a preferably two-layer first printed circuit board 1 designed as a basic printed circuit board, which has a non-HF component on a printed circuit board side with a first printed circuit board layer, representative of a large number of electronic components and / or circuits not at risk of EMI 10, which is preferably designed as a "surface mounting device” and has a first ground surface 13 on an opposite circuit board side with a second circuit board layer, which preferably extends over the entire surface of the circuit board 1.
  • the ground plane 13 cannot be seen from the top view of the circuit board 1 in FIGURE 1, it is shown in dashed lines in FIGURE 1.
  • the ground surfaces 13 can preferably be designed either as a full surface or a grid surface with a grid spacing smaller than one tenth of the wavelength ⁇ of an electromagnetic radiation emanating from electronic components / circuits.
  • the said non-HF component 10 or further components and / or circuits may be arranged on the second printed circuit board layer with the ground surface 13, but separately therefrom.
  • the printed circuit board 1 it is also possible for the printed circuit board 1 to have more than two printed circuit board layers.
  • the recess 11 has a bottom surface 111, which is between the the first circuit board layer on the component and / or circuit side of the circuit board 1 and the second circuit board layer on the circuit board side facing away from the component and / or circuit side.
  • the bottom surface 111 and the ground surface 13 are designed such that the ground surface 13 in the second circuit board layer corresponds at least to the surface of the bottom surface 111 of the recess 11.
  • the ground surface 13 is also possible for the ground surface 13 to be located between the second printed circuit board layer and the bottom surface 111 or even in the plane of the bottom surface 111 if it is ensured in each case that between the Bottom surface 111 and the ground plane 13 no lines or conductor tracks run. This is particularly important for circuit boards with more than two PCB layers.
  • the recess opening 110 of the recess 11 has a metallic opening edge in the first circuit board position of the circuit board 1, which is designed as a first shielding surface 12 for the purpose of shielding, which is explained in more detail below in the description of FIG. 4.
  • first cutouts 120 for external lines 4 are provided, which are designed such that the external lines 4 without touching the shielding surface 12, i.e. having contact with the shielding surface 12, with Signal lines 5, which are located outside the shielding surface 12 in the first circuit board layer of the circuit board 1, can be connected.
  • the metallic opening edge or the shielding surface 12 is further electrically connected to a plurality of first through-contacts 14, preferably filled with resin, which are arranged on the printed circuit board 1 with the exception of the area of the recesses 120 beyond (outside) the entire shielding surface 12.
  • the distance between two adjacent vias 14 on the circuit board 1 is smaller than ⁇ / 10, where ⁇ is the wavelength of the electromagnetic radiation emanating from electronic components / circuits.
  • the plated-through holes 14 in the printed circuit board 1 shown in FIG. 1 extend from the first printed circuit board layer to the second printed circuit board layer and thereby connect the shielding surface 12 in the first printed circuit board layer to the ground plane 13 in the second printed circuit board layer.
  • the shielding surface 12 and the through-contacts 14 form a first contact region 12, 14
  • the specified contact area 12, 14 is formed solely from the plated-through holes 14 which open into the contact area at one end, while they are connected to the ground surface 13 at the other end.
  • FIGURE 2 shows the top view of a preferably two-layer, second printed circuit board 2 designed as a printed circuit board module, which on one side of the printed circuit board with a first printed circuit board layer, representative of a large number of electronic components and / or circuits at risk of EMI, preferably an RF component 20 is again designed as a "surface mounting device" and has a second ground plane 21 on an opposite printed circuit board side with a second printed circuit board layer. Since the ground surface 21 cannot be seen from the top view of the printed circuit board 2 in FIG. 2, the ground surface 21 and its spread on the printed circuit board 2 are shown separately in FIG. 3.
  • the ground surfaces 21 can again preferably be either a solid surface or a grid surface with a grid spacing smaller than one tenth of the wavelength ⁇ one of electronically African components / circuits outgoing electromagnetic radiation.
  • the printed circuit board 2 like the printed circuit board 1, has more than two printed circuit board layers.
  • the shielding surface 22, like the shielding surface 12, has second cutouts 220 at the same location, which essentially correspond to the first cutouts 120.
  • the recesses 220 for signal lines 4 are provided, which correspond to the foreign lines mentioned in the description of FIG. 1 and which do not touch the shielding surface 22, that is to say have no contact with the shielding surface 22.
  • the shielding surface 22 is further electrically connected to a plurality of second through-holes 23, preferably also filled with resin - like the first shielding surface 12 with the first through-holes 14 in FIG. 1 - which, with the exception of the area of the recesses 220, differ from the conditions in FIGURE 1, ie not on the outside (outside) of the entire shielding surface 12 on the printed circuit board 1, but in the region of the entire shielding surface 22 on the printed circuit board 2.
  • the plated-through holes 23, like the plated-through holes 14, to also be arranged on the circuit board 2 beyond (outside) the entire shielding surface 22.
  • the plated-through holes 14 in FIG. 1 to be like that
  • Vias 23 in FIG. 2 are arranged in the area of the entire shielding surface 12 on the printed circuit board 1
  • the distance between two adjacent vias 23 on the printed circuit board 2 is again less than ⁇ / 10, where ⁇ is the wavelength of the electromagnetic radiation emanating from electronic components / circuits.
  • the plated-through holes 23 in the printed circuit board 2 shown in FIG. 2 extend from the first printed circuit board layer to the second printed circuit board layer and thereby connect the shielding surface 22 in the first printed circuit board layer to the ground surface 21 in the second printed circuit board layer. It should be pointed out at this point that the plated-through holes 23, as soon as the ground surface 21 no longer lies in the second printed circuit board layer, but perhaps in a different printed circuit board layer, e.g. is not an outer layer, preferably only extend to this other circuit board layer.
  • the shielding surface 22 and the through-contacts 23 form a second contact region 22, 23
  • the specified contact area 22, 23 is formed solely from the plated-through holes 23 which open into the contact area 22, 23 at one end, while they are connected to the ground surface 13 at the other end.
  • FIGURE 3 shows, starting from FIGURE 2, the top view of the second printed circuit board 2, which is preferably in two layers and is designed as a printed circuit board module, and which is connected to the printed circuit board side second printed circuit board layer has the second ground surface 21 and on the opposite printed circuit board side with the first printed circuit board layer, representative of the large number of EMI-endangered electronic components and / or circuits, the HF component 20. Since the HF component 20 and the signal lines 4 cannot be seen from the top view of the printed circuit board 2 in FIG. 3, they are shown in dashed lines in FIG. 3.
  • the plated-through holes 23 are not shown in broken lines in FIG. 3 because they are not covered by the ground surface 21, that is to say they are visible. This is due to the fact that the plated-through holes 23 are not produced until the end, that is to say after the ground area 21 has been applied to the second circuit board layer of the circuit board 2, by drilling the circuit board 2.
  • FIG. 4 shows a cross-sectional / exploded view, in which the first printed circuit board 1 according to FIG. 1 along section line A - A ⁇ with a view in the direction of the arrow and the second printed circuit board 2 according to FIGURES 2 and 3 each along section line B - B x View in the direction of the arrow in the unconnected state (explosion state).
  • the first printed circuit board 1 which is preferably designed as a basic printed circuit board, it can be seen how the recess 11 with the bottom surface 111 and the recess opening 110 is embedded in the printed circuit board 1 and how the ground surface 13, the first shielding surface 12 surrounding the recess opening 110 and the Distance of less than ⁇ / 10 from first plated-through holes 14 spaced apart from one another, together with the recess 11, form a first part of a shielding cage 3 with respect to the first printed circuit board 1, a shielding cage 3 without a cage cover, so to speak.
  • the second printed circuit board 2 which is preferably designed as a printed circuit board module, it can be seen how the ground plane 21, the second shielding surface 22, which is essentially congruent with the first shielding surface 12 in FIG. 1, and the second plated-through holes 23, which are spaced apart from one another by less than ⁇ / 10, a second part of the shielding cage 3, so to speak, the cage cover, relative to the second printed circuit board 2 of the shielding cage 3, and like the HF component 20 when the second printed circuit board 2 is placed on the first printed circuit board 1 in the direction of the dashed arrows, in the recess 11 and thus in the shielding cage 3 which disappears the HF Shields component 20 on all sides.
  • the two printed circuit boards 1, 2 are preferably connected to one another by solder balls 6 in the area of these shielding surfaces 12, 22 when they lie one above the other, lie on top of one another or touch one another in the region of the shielding surfaces 12, 22.
  • bonding techniques other than soldering that achieve the same effect, such as e.g. Gluing, possible.
  • the two printed circuit boards 1, 2 are connected in the indicated state in the area of the plated-through holes 14, 23.
  • the two printed circuit boards 1, 2 also in the specified state to connect outside the contact areas 12, 14, 22, 23.
  • the signal lines 4, 5 are also connected to one another. Because of the necessary electrical connection, soldering using the solder balls 6 is preferably used here as the connection technique. If other possible connection technologies are also considered here, all that needs to be done is to ensure that the alternative connection technology ensures an electrical connection between the signal lines.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

Um eine Abschirmung für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen (20) von elektronischen Geräten, insbesondere für Funksende- und/oder Funkempfangseinrichtungen von Telekommunikationsendgeräten zur drahtlosen Telekommunikation, wie Schnurlos- und Mobilfunktelefone und dergleichen, bereitzustellen, welche ohne aufwendige Fertigungs- und Montagearbeiten ohne zusätzlichen Raumbedarf herstellbar ist, sind die EMI-gefährdete elektronische Bauelemente und/oder Schaltungen (20) auf einer separaten, als Leiterplattenmodul ausgebildeten, mindestens zweilagigen Leiterplatte (2) angeordnet. Diese Leiterplatte und eine weitere separate, mindestens zweilagige, Nicht-EMI-gefährdete elektronische Bauelemente und/oder Schaltungen (10) und eine Ausnehmung (11) für die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (10) aufweisende, als Grundleiterplatte ausgebildete Leiterplatte (1) sind vorzugsweise im Bereich von Kon­taktbereichen (12, 14, 22, 23) derart zu einer Einheit verbindungstechnisch, vorzugsweise durch Löten, zusammengefügt, dass durch die zwischen zwei metallischen als Masseflächen ausgebildeten Schichten (13, 21) angeordnete Ausnehmung (11), wobei die Masseflächen (13, 21) über sehr eng aneinander an­ geordnete Durchkontaktierungen (14, 23) jeweils mit den Abschirmflächen (12, 22) verbunden sind, ein Käfig (3) gebildet wird, der die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (20) nach allen Seiten hin abschirmt.

Description

Beschreibung
Abschirmung für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen von elektronischen Geräten
Die vorliegende Erfindung betrifft eine Abschirmung für EMI- gefährdete elektronische Bauelemente und/oder Schaltungen von elektronischen Geräten, insbesondere für Funksende- und/oder Funkempfangseinrichtungen von Telekommunikationsendgeräten zur drahtlosen Telekommunikation, wie Schnurlos- und Mobilfunktelefone und dergleichen.
Elektronische Geräte - z.B. Geräte der Konsumgüterindustrie wie der Unterhaltungselektronik, der Kommunikationstechnik etc. z.B. Radio- und Fernsehapparate, HIFI-Anlagen, Telefone für drahtgebundene und drahtlose Kommunikation, Video- Handy λs, Web- und LAN-Telefone, LAN-Adapter - weisen für die in dem jeweiligen Gerät zu realisierenden Funktionen und die dazu benötigten einzelnen Geräteteile überwiegend eine einzi- ge Leiterplatte auf. Bei den Geräten, die mehr als zwei Leiterplatten aufweisen, wird bezüglich des Aufbaus der Leiterplatte die modulare Aufbautechnik angewandt. Die modulare Aufbautechnik kommt dabei vorzugsweise dann zum Einsatz, wenn die in dem elektronischen Gerät zu implementierenden Schal- tungen und/oder Bauelemente an die hierfür vorgesehenen Leiterplatten unterschiedliche Anforderungen stellen. Der Begriff ?Schaltungen? umfasst dabei Schaltungsbauteile, Schaltungselemente wie z.B. Leiterbahnstrukturen etc. und/oder Schaltungsverdrahtungen zwischen den Schaltungsbauteilen oder zwischen den Schaltungsbauteile bzw. Schaltungselementen und den Bauelementen.
So können beispielsweise in einem elektronischen HF-Schaltungen und HF-Bauelemente sowie NF-Schaltungen und NF-Bauelemen- te aufweisenden HF-Gerät die NF-Schaltungen und -Bauelemente aus Wirtschaftlichkeitserwägungen auf einer Leiterplatte integriert werden, die im Unterschied zu der Leiterplatte für die HF-Schaltungen und -Bauelemente bezüglich der Leiterplattenqualität wegen der unkritischeren physikalischen Eigenschaften der NF-Schaltungen und -Bauelemente geringeren Anforderungen genügen muss. Die Leiterplatte mit den HF- Schaltungen und -Bauelementen wird daher vorzugsweise mindestens eine z.B. mehrlagige FR4-Leiterplatte sein, während die Leiterplatte mit den NF-Schaltungen und -Bauelementen vorzugsweise höchstens eine z.B. mehrlagige FR2- oder FR3-Lei- terplatte sein wird.
Um die elektromagnetische Ein- bzw. Abstrahlung von den HF- Schaltungen und -Bauelementen auf dem FR4-leiterplattenmodul zu minimieren, wird neben dem verbesserten Leiterplattenmaterial für das HF-Modul wieder ein Abschirmelement verwendet, das die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen selbst oder aber das gesamte FR4-Leiterplatten- modul abschirmt.
Zur Abschirmung von Electro Magnetic Interference (EMI)- gefährdeten elektronischen Bauelementen und/oder Schaltungen, beispielsweise Hoch-Frequenz (HF) -Bauelemente und/oder Hoch- Frequenz (HF) -Schaltungen, wie sie in Funksende- und/oder Funkempfangseinrichtungen von Telekommunikationsendgeräten zur drahtlosen Telekommunikation, wie Schnurlos- und Mobil- funktelefone und dergleichen zum Einsatz kommen, ist es Stand der Technik, auf die Leiterplatte der EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen zusätzlich metallische und/oder keramische Abschirmelemente aufzusetzen, welche die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen selbst oder aber die gesamte Leiterplatte abschirmen.
Als Abschirmelemente kommen dabei gemäß der US 5,895,884, EP 0 886 464 A2, EP 0 735 811 A2 und DE 199 45 427 Cl Ab- schirmgehäuse bzw. Abschirmvorrichtungen zum Einsatz, die auf eine Leiterplatte gelötet sind. Bei schnurlosen Telefonen ist es beispielsweise bekannt, das Gehäuse als Ganzes oder Rahmen bzw. Deckel des Gehäuses mit Abschirmelementen zu versehen bzw. auszubilden oder aber die HF-Bauelemente und/oder HF-Schaltungen mit becher- bzw. topf- förmigen metallischen Abschirmelementen abzudecken.
Ebenso ist es im Stand der Technik bekannt, HF-Bauelemente und/oder HF-Schaltungen mit Widerstandspasten und sogenannten Gore-Folien abzuschirmen, wobei die Gore-Folien üblicherweise zur Abschirmung von Kondensatoren verwendet werden.
Bei den vorbekannten Abschirmungen für hochfrequente elektrische Bauelemente und/oder Schaltungen ist die Verwendung zusätzlicher Abschirmelemente, sei es in Form von metallischen Abdeckungen für die hochfrequenten elektrischen Bauelemente und/oder Schaltungen oder die Verwendung von Widerstandspasten und Gore-Folien, nachteilig, da einerseits zusätzliche Fertigungs- und Montageschritte erforderlich sind und andererseits durch eine so ausgebildete Abschirmung der Raumbe- darf der hochfrequenten elektrischen Bauelemente und/oder Schaltungen vergrößert wird.
Die der Erfindung zugrundeliegende Aufgabe besteht darin, eine Abschirmung für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen von elektronischen Geräten, insbesondere für Funksende- und/oder Funkempfangseinrichtungen von Telekommunikationsendgeräten zur drahtlosen Telekommunikation, wie Schnurlos- und Mobilfunktelefone und dergleichen, bereitzustellen, welche ohne aufwendige Fertigungs- und Montagear- beiten ohne zusätzlichen Raumbedarf herstellbar ist.
Diese Aufgabe wird durch die im Patentanspruch 1 angegebenen Merkmale gelöst.
Die der Erfindung zugrundeliegende Idee besteht darin, EMI- gefährdete elektronische Bauelemente und/oder Schaltungen von elektronischen Geräten auf einer separaten, vorzugsweise als Leiterplattenmodul ausgebildeten, mindestens zweilagigen Leiterplatte anzuordnen. Diese Leiterplatte und eine weitere separate, mindestens zweilagige, Nicht-EMI-gefährdete elektronische Bauelemente und/oder Schaltungen und eine Ausnehmung für die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen aufweisende, vorzugsweise als Grundleiterplatte ausgebildete Leiterplatte sind vorzugsweise im Bereich von Kontaktbereichen derart zu einer Einheit verbindungstechnisch, vorzugsweise durch Löten, zusammengefügt, dass durch die zwischen zwei metallischen als Masseflächen ausgebildeten Schichten (Leiterplattenlagen) angeordnete Ausnehmung, wobei die Masseflächen über sehr eng aneinander angeordnete Durch- kontaktierungen jeweils mit den Kontaktbereichen verbunden sind, ein Käfig gebildet wird, der die EMI-gefährdeten elekt- ronischen Bauelemente und/oder Schaltungen nach allen Seiten hin abschirmt.
Der Kontaktbereich kann entweder nur aus den darin mündenden Durchkontaktierungen gebildet sein oder er kann zusätzlich noch eine Abschirmfläche aufweisen, die mit den in den Kontaktbereich mündenden Durchkontaktierungen verbunden ist.
Bei dem Leiterplattenmodul befinden sich vorzugsweise auf der den EMI-gefährdeten Bauelementen und/oder Schaltungen abge- wandten Seite die Massefläche, die das Leiterplattenmodul nahezu vollständig kaschiert, und auf der Bauelemente- und/oder Schaltungsseite der Kontaktbereich, der die Bauelemente und /oder Schaltungen umschließt. Bei der Grundleiterplatte befindet sich vorzugsweise auf der Leiterplattenseite mit der Ausnehmungsöffnung der Kontaktbereich, der die Ausnehmung umschließt, und auf der der Ausnehmungsöffnung abgewandten Leiterplattenseite die Massefläche, die die Bodenfläche der Ausnehmung flächenmäßig überragt oder mit dieser identisch ist.
Beim Zusammenfügen der beiden Leiterplatten - vorzugsweise im Bereich der Kontaktbereiche, wenn die beiden Leiterplatten übereinanderliegen, aufeinanderliegen oder sich berühren - verschwinden die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen in der Ausnehmung. Durch die sehr eng aneinander, vorzugsweise in einem Abstand kleiner als ein Zehntel der Wellenlänge λ einer von elektronischen Bauelementen/Schaltungen ausgehenden elektromagnetischen Strahlung angeordneten Durchkontaktierungen, die für jede Leiterplatte die jeweilige Massefläche mit dem jeweiligen Kontaktbereich verbinden wird im zusammengefügten Zustand der Leiterplatten der Abschirmungskäfig gebildet.
Dies hat den Vorteil, dass das abzuschirmende Leiterplattenmodul keine weitere externe Abschirmvorrichtung benötigt und daher zusätzliche Materialkosten entfallen, weil durch den von den beiden Leiterplatten mit der Ausnehmung, den Durch- kontaktierungen sowie den Masseflächen und den Kontaktbereichen gebildeten Käfig eine vergleichbare Abschirmung erreicht wird. Darüber hinaus ist nun auch eine eventuelle Reparatur auf dem Leiterplattenmodul möglich, weil in diesem Stadium der Herstellung eines Leiterplattenmoduls mit dazugehörigem Bauteil und/oder dazugehöriger Schaltung noch keine Abschirmung vorhanden ist. Dies erleichtert die Kontrolle von Lötstellen auf dem Modul im Rahmen der Qualitätssicherung bzw. Fehlersuche. Ebenfalls wird die Gesamtbauhöhe des Leiterplattenmoduls reduziert, da keine zusätzliche Abschirmvorrichtung auf dem Leiterplattenmodul benötigt wird.
Dadurch, dass die bestehende Grundleiterplatte als Abschirmung für ein Leiterplattenmodul mit EMI-gefährdeten elektronischen Bauelementen und/oder Schaltungen mitbenutzt wird, entfällt die Verwendung einer zusätzlichen Abschirmvorrichtung. Dabei ist es unerheblich, ob das Leiterplattenmodul auf der Grundleiterplatte bestückt ist oder ob die Grundleiterplatte auf dem Leiterplattenmodul bestückt ist. Dies bedeutet, dass, wenn wie im erstgenannten Fall die Adhäsionskraft von manchen Bauelementen und/oder Schaltungen beim nochmaligen Löten nicht ausreichend ist und sich diese infolgedessen vom "Lötpad" ablösen, die Grundleiterplatte auf dem Leiterplattenmodul bestückt wird.
Eine Abschirmung für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen ist insbesondere in solchen Telekommunikationsendgeräten zur drahtlosen Telekommunikation sinnvoll, in denen ein HF-Modul, z.B. eine Funksende- und/oder Funkempfangseinrichtung, oder andere Schaltungsteile mit hoher Taktfrequenz, z.B. ein Mikroprozessor, zum Einsatz kommen.
Weitere Einzelheiten, Merkmale und Vorteile der Erfindung werden nachfolgend anhand des in den FIGUREN 1 bis 4 dargestellten Ausführungsbeispiels näher erläutert. Dabei zeigen:
FIGUR 1 die Sicht auf eine für Nicht-EMI-gefährdete elektronische Bauelemente und/oder Schaltungen ausgelegte, als Grundleiterplatte ausgebildete erste Leiterplatte von der Bauelemente- und/oder Schaltungsseite aus,
FIGUR 2 die Sicht auf eine für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen ausgelegte, als Leiterplattenmodul ausgebildete zweite Leiterplatte von der Bauelemente- und/oder Schaltungsseite aus,
FIGUR 3 die Sicht auf die für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen ausgelegte, als Leiterplattenmodul ausgebildete zweite Leiterplatte von der der Bauelemente- und/oder Schaltungsseite abgewandten Leiterplattenseite aus,
FIGUR 4 die Schnittdarstellungen der ersten Leiterplatte gemäß FIGUR 1 entlang der Schnittlinie A - AΛ mit Blick in Pfeilrichtung und der zweiten Leiterplatte gemäß den FIGUREN 2 und 3 jeweils entlang der Schnittlinie B - B" mit Blick in Pfeilrichtung. FIGUR 1 zeigt die Draufsicht auf eine vorzugsweise zweilagig, als Grundleiterplatte ausgebildete erste Leiterplatte 1, die auf einer Leiterplattenseite mit einer ersten Leiterplattenlage, stellvertretend für eine Vielzahl von Nicht-EMI-gefähr- deten elektronischen Bauelementen und/oder Schaltungen ein Nicht-HF-Bauelement 10, das vorzugsweise als "Surface Moun- ting Device" ausgebildet ist, und auf einer gegenüberliegenden Leiterplattenseite mit einer zweiten Leiterplattenlage eine erste Massefläche 13 aufweist, die sich vorzugsweise ü- ber die gesamte Fläche der Leiterplatte 1 erstreckt. Dies ist aber, wie weiter unten erläutert wird, nicht zwingend notwendig. Da die Massefläche 13 durch die Draufsicht-Darstellung der Leiterplatte 1 in der FIGUR 1 nicht zu sehen ist, ist diese in der FIGUR 1 gestrichelt dargestellt. Die Masseflä- chen 13 kann vorzugsweise entweder als Vollfläche oder gerasterte Fläche mit einem Rasterabstand kleiner als ein Zehntel der Wellenlänge λ einer von elektronischen Bauelementen/Schaltungen ausgehenden elektromagnetischen Strahlung ausgebildet sein.
Alternativ, wenngleich nicht in der FIGUR 1 dargestellt, ist es auch möglich, dass das genannte Nicht-HF-Bauelement 10 oder weitere Bauelemente und/oder Schaltungen auf der zweiten Leiterplattenlage mit der Massefläche 13, jedoch getrennt von dieser angeordnet sind. Weiterhin ist es auch möglich, dass die Leiterplatte 1 mehr als zwei Leiterplattenlagen aufweist.
In der ersten Leiterplattenlage der Leiterplatte 1, auf der Bauelemente- und/oder Schaltungsseite, befindet sich neben dem Nicht-HF-Bauelement 10 eine Ausnehmungsöffnung 110 einer in die Leiterplatte 1 eingelassenen Ausnehmung 11. Die Ausnehmung 11 besitzt eine Bodenfläche 111, die zwischen der ersten Leiterplattenlage auf der Bauelemente- und /oder Schaltungsseite der Leiterplatte 1 und der zweite Leiterplat- tenlage auf der der Bauelemente- und/oder Schaltungsseite abgewandten Leiterplattenseite liegt. Die Bodenfläche 111 und die Massefläche 13 sind flächenmäßig derart ausgebildet, dass die Massefläche 13 in der zweiten Leiterplattenlage zumindest der Fläche der Bodenfläche 111 der Ausnehmung 11 entspricht. Anstelle in der zweiten Leiter- plattenlage angeordnet zu sein, ist es auch möglich, dass sich die Massefläche 13 zwischen der zweiten Leiterplattenlage und der Bodenfläche 111 oder sogar selbst in der Ebene der Bodenfläche 111 befinden kann, wenn jeweils sichergestellt ist, dass sich zwischen der Bodenfläche 111 und der Masseflä- ehe 13 keine Leitungen bzw. Leiterbahnen verlaufen. Hierauf muss insbesondere bei Leiterplatten mit mehr als zwei Leiterplattenlagen geachtet werden.
Die Ausnehmungsöffnung 110 der Ausnehmung 11 weist in der ersten Leiterplattenlage der Leiterplatte 1 einen metallischen Öffnungsrand auf, der zum Zweck der Abschirmung, die im folgenden bei der Beschreibung der FIGUR 4 näher erläutert wird, als eine erste Abschirmfläche 12 ausgebildet ist. In dem Öffnungsrand bzw. in der Abschirmfläche 12 sind erste Aussparungen 120 für Fremdleitungen 4 (vgl. FIGUR 2) vorgesehen, die so beschaffen sind, dass die Fremdleitungen 4 ohne die Abschirmfläche 12 zu berühren, also Kontakt mit der Abschirmfläche 12 zu haben, mit Signalleitungen 5, die sich außerhalb der Abschirmfläche 12 in der ersten Leiterplattenlage der Leiterplatte 1 befinden, verbunden werden können.
Der metallische Öffnungsrand bzw. die Abschirmfläche 12 ist weiterhin mit einer Vielzahl von vorzugsweise mit Harz gefüllten, ersten Durchkontaktierungen 14 elektrisch verbunden, die mit Ausnahme des Bereichs der Aussparungen 120 jenseits (außerhalb) der gesamten Abschirmfläche 12 auf der Leiterplatte 1 angeordnet sind. Der Abstand zwischen zwei benachbarten Durchkontaktierungen 14 auf der Leiterplatte 1 ist kleiner als λ/10, wobei λ die Wellenlänge der von elektroni- sehen Bauelementen/Schaltungen ausgehenden elektromagnetischen Strahlung ist. Die Durchkontaktierungen 14 erstrecken sich in der in FIGUR 1 dargestellten Leiterplatte 1 von der ersten Leiterplattenlage bis zur zweiten Leiterplattenlage und verbinden dabei die Abschirmfläche 12 in der ersten Leiterplattenlage mit der Mas- seflache 13 in der zweiten Leiterplattenlage. Es sei an dieser Stelle darauf hingewiesen, dass sich die Durchkontaktierungen 14, sobald die Massefläche 13 nicht mehr in der zweiten Leiterplattenlage liegt, sondern vielleicht in einer anderen Leiterplattenlage, die z.B. keine Außenlage ist, vor- zugsweise nur bis zu dieser anderen Leiterplattenlage erstrecken.
Alternativ zu dem beschriebenen und dargestellten Aufbau der Leiterplatte 1, bei dem die Abschirmfläche 12 und die Durch- kontaktierungen 14 einen ersten Kontaktbereich 12, 14 bilden, ist es auch möglich, auf die Abschirmfläche 12 zu verzichten. In diesem Fall wird der angegebene Kontaktbereich 12, 14 allein aus den Durchkontaktierungen 14 gebildet, die mit einem Ende in den Kontaktbereich münden, während sie am anderen En- de mit der Massefläche 13 verbunden sind.
FIGUR 2 zeigt die Draufsicht auf eine vorzugsweise zweilagig, als Leiterplattenmodul ausgebildete zweite Leiterplatte 2, die auf einer Leiterplattenseite mit einer ersten Leiterplat- tenlage, stellvertretend für eine Vielzahl von EMI-gefährdeten elektronischen Bauelementen und/oder Schaltungen ein HF- Bauelement 20, das vorzugsweise wieder als "Surface Mounting Device" ausgebildet ist, und auf einer gegenüberliegenden Leiterplattenseite mit einer zweiten Leiterplattenlage eine zweite Massefläche 21 aufweist. Da die Massefläche 21 durch die Draufsicht-Darstellung der Leiterplatte 2 in der FIGUR 2 nicht zu sehen ist, ist die Massefläche 21 und deren Ausbreitung auf der Leiterplatte 2 in FIGUR 3 gesondert dargestellt. Die Masseflächen 21 kann vorzugsweise wieder entweder als Vollfläche oder gerasterte Fläche mit einem Rasterabstand kleiner als ein Zehntel der Wellenlänge λ einer von elektro- nischen Bauelementen/Schaltungen ausgehenden elektromagnetischen Strahlung ausgebildet sein.
Weiterhin ist es auch wieder möglich, dass die Leiterplatte 2 wie die Leiterplatte 1 mehr als zwei Leiterplattenlagen aufweist.
In der ersten Leiterplattenlage der Leiterplatte 2, auf der Bauelemente- und/oder Schaltungsseite, befindet sich neben dem HF-Bauelement 20 eine zweite Abschirmfläche 22, die wieder zum Zweck der bei der Beschreibung der FIGUR 4 näher erläuterten Abschirmung dient und die bezüglich der Formgebung, der Abmaße, des Umfangs und des Materials der ersten Abschirmfläche 12 in der FIGUR 1 im wesentlichen entspricht.
Das bedeutet beispielsweise, dass die Abschirmfläche 22 wie die Abschirmfläche 12 an der gleichen Stelle zweite Aussparungen 220 aufweist, die den ersten Aussparungen 120 im Wesentlichen entsprechen.
In der Abschirmfläche 22 sind die Aussparungen 220 für Signalleitungen 4 vorgesehen, die den bei der Beschreibung der FIGUR 1 erwähnten Fremdleitungen entsprechen und die die Abschirmfläche 22 nicht berühren, also keinen Kontakt mit der Abschirmfläche 22 haben.
Die Abschirmfläche 22 ist weiterhin mit einer Vielzahl von vorzugsweise ebenfalls mit Harz gefüllten, zweiten Durchkontaktierungen 23 - wie die erste Abschirmfläche 12 mit den ersten Durchkontaktierungen 14 in der FIGUR 1 - elektrisch verbunden, die mit Ausnahme des Bereichs der Aussparungen 220 im Unterschied zu den Verhältnissen bei der FIGUR 1, also nicht jenseits (außerhalb) der gesamten Abschirmfläche 12 auf der Leiterplatte 1, sondern im Bereich der gesamten Abschirm- fläche 22 auf der Leiterplatte 2 angeordnet sind. Alternativ ist es aber auch möglich, dass die Durchkontaktierungen 23 wie die Durchkontaktierungen 14 auch jenseits (außerhalb) der gesamten Abschirmfläche 22 auf der Leiterplatte 2 angeordnet sind. Umgekehrt ist es allerdings auch möglich, dass die Durchkontaktierungen 14 in der FIGUR 1 wie die
Durchkontaktierungen 23 in der FIGUR 2 im Bereich der gesamten Abschirmfläche 12 auf der Leiterplatte 1 angeordnet sind
Der Abstand zwischen zwei benachbarten Durchkontaktierungen 23 auf der Leiterplatte 2 ist wieder kleiner als λ/10, wobei λ die Wellenlänge der von elektronischen Bauelementen/Schaltungen ausgehenden elektromagnetischen Strahlung ist.
Die Durchkontaktierungen 23 erstrecken sich in der in FIGUR 2 dargestellten Leiterplatte 2 von der ersten Leiterplattenlage bis zur zweiten Leiterplattenlage und verbinden dabei die Abschirmfläche 22 in der ersten Leiterplattenlage mit der Massefläche 21 in der zweiten Leiterplattenlage. Es sei an dieser Stelle darauf hingewiesen, dass sich die Durchkontaktie- rungen 23, sobald die Massefläche 21 nicht mehr in der zweiten Leiterplattenlage liegt, sondern vielleicht in einer anderen Leiterplattenlage, die z.B. keine Außenlage ist, vorzugsweise nur bis zu dieser anderen Leiterplattenlage erstrecken.
Alternativ zu dem beschriebenen und dargestellten Aufbau der Leiterplatte 2, bei dem die Abschirmfläche 22 und die Durchkontaktierungen 23 einen zweiten Kontaktbereich 22, 23 bilden, ist es auch möglich, auf die Abschirmfläche 22 zu ver- ziehten. In diesem Fall wird der angegebene Kontaktbereich 22, 23 allein aus den Durchkontaktierungen 23 gebildet, die mit einem Ende in den Kontaktbereich 22, 23 münden, während sie am anderen Ende mit der Massefläche 13 verbunden sind.
FIGUR 3 zeigt ausgehend von FIGUR 2 die Draufsicht auf die vorzugsweise zweilagig, als Leiterplattenmodul ausgebildete zweite Leiterplatte 2, die auf der Leiterplattenseite mit der zweiten Leiterplattenlage die zweite Massefläche 21 und auf der gegenüberliegenden Leiterplattenseite mit der ersten Leiterplattenlage, stellvertretend für die Vielzahl der EMI- gefährdeten elektronischen Bauelemente und/oder Schaltungen das HF-Bauelement 20 aufweist. Da das HF-Bauelement 20 und die Signalleitungen 4 durch die Draufsicht-Darstellung der Leiterplatte 2 in der FIGUR 3 nicht zu sehen sind, sind diese in der FIGUR 3 gestrichelt dargestellt.
Die Durchkontaktierungen 23 sind in der FIGUR 3 nicht gestrichelt eingezeichnet, weil diese durch die Massefläche 21 nicht verdeckt werden, also sichtbar sind. Dies liegt daran, dass die Durchkontaktierungen 23 prozesstechnisch erst am Schluss, also nach dem Aufbringen der Masseflache 21 auf die zweite Leiterplattenlage der Leiterplatte 2, durch Bohren der Leiterplatte 2 erzeugt werden.
FIGUR 4 zeigt eine Querschnitts-/Explosionsdarstellung, bei der die erste Leiterplatte 1 gemäß der FIGUR 1 entlang der Schnittlinie A - Aλ mit Blick in Pfeilrichtung und die zweite Leiterplatte 2 gemäß den FIGUREN 2 und 3 jeweils entlang der Schnittlinie B - Bx mit Blick in Pfeilrichtung im unverbunde- nen Zustand (Explosionszustand) dargestellt sind.
Bezüglich der vorzugsweise als Grundleiterplatte ausgebildeten ersten Leiterplatte 1 ist zu sehen, wie die Ausnehmung 11 mit der Bodenfläche 111 und der Ausnehmungsöffnung 110 in die Leiterplatte 1 eingelassen ist und wie die Massefläche 13, die die Ausnehmungsöffnung 110 umschließende erste Abschirm- fläche 12 und die im Abstand von kleiner als λ/10 von einander entfernten ersten Durchkontaktierungen 14 zusammen mit der Ausnehmung 11 einen bezogen auf die erste Leiterplatte 1 ersten Teil eines Abschirmungskäfigs 3, sozusagen einen Abschirmkäfig 3 ohne Käfigdeckel, bilden.
Bezüglich der vorzugsweise als Leiterplattenmodul ausgebildeten zweiten Leiterplatte 2 ist zu sehen, wie die Massefläche 21, die zur ersten Abschirmfläche 12 in der FIGUR 1 im wesentlichen deckungsgleiche zweite Abschirmfläche 22 und die wieder im Abstand von kleiner als λ/10 von einander entfernten zweiten Durchkontaktierungen 23 einen bezogen auf die zweite Leiterplatte 2 zweiten Teil des Abschirmungskäfigs 3, sozusagen den Käfigdeckel des Abschirmkäfigs 3, bilden und wie das HF-Bauelement 20, wenn die zweite Leiterplatte 2 in Richtung der gestrichelten Pfeile auf die erste Leiterplatte 1 gelegt wird, in der Ausnehmung 11 und damit in dem Abschir- mungskäfig 3 verschwindet, der das das HF-Bauelement 20 nach allen Seiten hin abschirmt.
Die beiden Leiterplatten 1, 2 werden in dem Zustand, wenn diese im Bereich der Abschirmflächen 12, 22 übereinanderlie- gen, aufeinanderliegen oder sich berühren, vorzugsweise durch Lötballs 6 im Bereich dieser Abschirmflächen 12, 22 miteinander verbunden. Alternativ sind aber auch andere, die gleiche Wirkung erzielende (Haftwirkung) Verbindungstechniken als das Löten, wie z.B. Kleben, möglich.
Sind die Abschirmflächen, wie vorstehend angedeutet nicht vorhanden, so erfolgt die Verbindung der beiden Leiterplatten 1, 2 in dem angegebenen Zustand im Bereich der Durchkontaktierungen 14, 23. Alternativ ist es aber auch möglich, die beiden Leiterplatten 1, 2 in dem angegebenen Zustand auch außerhalb der Kontaktbereiche 12, 14, 22, 23 zu verbinden.
Mit der Löt- bzw. Klebverbindung der beiden Leiterplatten 1 werden auch die Signalleitungen 4, 5 mit einander verbunden. Wegen der notwendigen elektrischen Verbindung wird hier vorzugsweise das Löten mittels der Lötballs 6 als Verbindungstechnik eingesetzt. Sollten auch hier andere mögliche Verbindungstechniken in Erwägung gezogen werden, so muss lediglich darauf geachtet werden, dass die alternative Verbindungstech- nik eine elektrische Verbindung zwischen den Signalleitungen sicherstellt.

Claims

Patentansprüche
1. Abschirmung für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen von elektronischen Geräten, dadurch gekennzeichnet , dass a) eine mindestens zweilagige erste Leiterplatte (1) für Nicht-EMI-gefährdete elektronische Bauelemente und/oder Schaltungen (10) vorhanden ist, die eine Ausnehmung (11) mit einer Ausnehmungsöffnung (110) und einer Bodenfläche (111) aufweist und auf der die Nicht-EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (10) zumindest einseitig angeordnet sind, b) die erste Leiterplatte (1) auf der Leiterplattenseite mit der Ausnehmungsöffnung (110) einen die Ausnehmungsöffnung (110) umschließenden ersten Kontaktbereich (12, 14) aufweist, c) die erste Leiterplatte (1) auf einer Leiterplattenlage, die zwischen der Bodenfläche (111) der Ausnehmung (11) und der der Ausnehmungsöffnung (110) abgewandten Leiterplattenseite oder in der Ebene der Bodenfläche (111) oder in der E- bene der der Ausnehmungsöffnung (110) abgewandten Leiterplattenseite liegt, eine erste Massefläche (13) aufweist, die flächenmäßig zumindest der Fläche der Bodenfläche (111) der Ausnehmung (11) entspricht, d) die Nicht-EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (10) außerhalb der Ausnehmung (11) jenseits des ersten Kontaktbereiches (12, 14) bzw. der ersten Massefläche (13) angeordnet sind, e) eine mindestens zweilagige zweite Leiterplatte (2) für EMI-gefährdete elektronische Bauelemente und/oder Schaltungen (20) vorhanden ist, auf der die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (20) einseitig angeordnet sind, f) die zweite Leiterplatte (2) auf einer Leiterplattenlage, die zwischen der Bauelemente-/Schaltungsseite und der der Bauelemente-/Schaltungsseite abgewandten Leiterplattenseite oder in der Ebene der der Bauelemente-/Schaltungsseite abgewandten Leiterplattenseite liegt, eine flächenmäßig im we- sentlichen der Grundfläche der zweiten Leiterplatte (2) entsprechende zweite Massefläche (21) aufweist, g) die zweite Leiterplatte (2) auf der Bauelemente- /Schaltungsseite einen die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (20) umschließenden zweiten Kontaktbereich (22, 23) aufweist, h) die zweite Leiterplatte (2) derart auf der ersten Leiterplatte (1) angeordnet ist, dass diese verbindungstechnisch, insbesondere durch Löten, zusammengefügt sind und dabei die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (20) auf der zweiten Leiterplatte (2) in der Ausnehmung (11) der ersten Leiterplatte (1) verschwinden, i) Durchkontaktierungen (14, 23) auf den beiden Leiterplatten (1, 2) vorhanden sind, die für jede Leiterplatte (1, 2) je- weils an einem Ende mit der jeweilige Massefläche (13, 21) verbunden sind und mit dem anderen Ende jeweils in den jeweiligen Kontaktbereich (12, 14, 22, 23) münden und dabei derart angeordnet sind, dass die Durchkontaktierungen (14, 23) zusammen mit der Ausnehmung (11) und den Masseflächen (13, 21) einen Käfig (3) bilden, in dem die in der Ausnehmung (11) befindlichen EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (20) nach allen Seiten hin abgeschirmt sind.
2. Abschirmung nach Anspruch 1, dadurch gekennzeichnet, dass die Durchkontaktierungen (14, 23) in einem Abstand kleiner als ein Zehntel der Wellenlänge λ einer von elektronischen Bauelementen/Schaltungen ausgehenden e- lektromagnetischen Strahlung voneinander angeordnet sind.
3. Abschirmung nach Anspruch 1 oder 2, dadur ch ge kennz ei chnet , das s die Durchkontaktierungen (14, 23) die Masseflächen (13, 21) durchstoßen.
4. Abschirmung nach Anspruch 1, 2 oder 3, dadurch gekennz ei chnet , das s die Durchkontaktierungen (14, 23) mit einem Füllmaterial, vorzugsweise Harz, gefüllt sind.
5. Abschirmung nach Anspruch 1, dadurch gekennzeichnet, dass die Kontaktbereiche (12, 14, 22, 23) jeweils mindestens an zwei Stellen jeweils zwischen zwei Durchkontaktierungen (14, 23) für erste Signalleitungen (4) zum Zu- und Abführen von Signalen zu bzw. von den EMI- gefährdeten elektronischen Bauelemente und/oder Schaltungen (20) auf der zweiten Leiterplatte (2) durch Aussparungen (120, 220) unterbrochen sind, so dass die ersten Signallei- tungen (4) , wenn die beiden Leiterplatten (1, 2) verbindungstechnisch zusammengefügt sind und sich die EMI-gefährdeten elektronischen Bauelemente und/oder Schaltungen (20) in der Ausnehmung (11) befinden, mit zweiten Signalleitungen (5) außerhalb der Ausnehmung (11) auf der ersten Leiterplatte (1) elektrisch verbunden sind.
6. Abschirmung nach Anspruch 1 oder 3, dadurch gekennzeichnet, dass die Masseflächen (13, 21) als Vollflächen oder gerasterte Flächen mit einem Rasterabstand kleiner als ein Zehntel der Wellenlänge λ einer von elektronischen Bauelementen/Schaltungen ausgehenden elektromagnetischen Strahlung ausgebildet sind.
7. Abschirmung nach Anspruch 1, dadurch gekenn- zeichnet, dass die Nicht-EMI-gefährdeten und EMI- gefährdeten elektronischen Bauelemente (10, 20) als "Surface Mounting Devices" ausgebildet sind.
8. Abschirmung nach Anspruch 1, dadurch gekenn- zeichnet, dass die Nicht-EMI-gefährdeten und EMI- gefährdeten elektronischen Schaltungen (10, 20) Schaltungsbausteine, Schaltungselemente und/oder Schaltungsverdrahtungen beinhalten.
9. Abschirmung nach Anspruch 1, dadurch gekennzeichnet, dass der erste Kontaktbereich (12, 14) eine erste Abschirmfläche (12) aufweist, die von ersten Durchkon- taktierungen (14) in der ersten Leiterplatte (1) durchstoßen wird oder die mit den ersten Durchkontaktierungen (14) in der ersten Leiterplatte (1) verbunden ist und dass der zweite Kontaktbereich (22, 23) eine zweite Abschirmfläche (22) auf- weist, die von zweiten Durchkontaktierungen (23) in der zweiten Leiterplatte (2) durchstoßen wird oder die mit den zweiten Durchkontaktierungen (23) in der ersten Leiterplatte (2) verbunden ist.
10. Abschirmung nach Anspruch 1 oder 9, dadurch gekennzeichnet, dass die Leiterplatten (1, 2) im Bereich der Kontaktbereich (12, 14, 22, 23) verbindungstechnisch zusammengefügt sind.
PCT/EP2004/051332 2003-07-02 2004-07-02 Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten WO2005004572A1 (de)

Priority Applications (4)

Application Number Priority Date Filing Date Title
DE502004008576T DE502004008576D1 (de) 2003-07-02 2004-07-02 Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten
US10/535,212 US7269032B2 (en) 2003-07-02 2004-07-02 Shielding for EMI-sensitive electronic components and or circuits of electronic devices
EP04741946A EP1537767B1 (de) 2003-07-02 2004-07-02 Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten
BR0406401-1A BRPI0406401A (pt) 2003-07-02 2004-07-02 Blindagem para componentes eletrônicos e/ou circuitos de aparelhos eletrônicos sob riscos de emi

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10329879 2003-07-02
DE10329879.7 2003-07-02

Publications (1)

Publication Number Publication Date
WO2005004572A1 true WO2005004572A1 (de) 2005-01-13

Family

ID=33559826

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2004/051332 WO2005004572A1 (de) 2003-07-02 2004-07-02 Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten

Country Status (8)

Country Link
US (1) US7269032B2 (de)
EP (1) EP1537767B1 (de)
KR (1) KR100851683B1 (de)
CN (1) CN100386010C (de)
BR (1) BRPI0406401A (de)
DE (1) DE502004008576D1 (de)
ES (1) ES2314409T3 (de)
WO (1) WO2005004572A1 (de)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102007006462A1 (de) * 2007-02-05 2008-08-14 Siemens Ag Elektronische Schaltungsanordnung mit einer ersten und zweiten Leiterplatte
DE102006058000B4 (de) * 2006-12-08 2011-12-15 Rohde & Schwarz Gmbh & Co. Kg Platinenanordnung
US8452594B2 (en) 2005-10-27 2013-05-28 Nuance Communications Austria Gmbh Method and system for processing dictated information

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7965520B2 (en) 2007-01-22 2011-06-21 Sony Ericsson Mobile Communications Ab Electronic device with flip module having low height
CN100556248C (zh) * 2007-04-27 2009-10-28 富葵精密组件(深圳)有限公司 柔性电路板激光加工承载装置
US7939766B2 (en) * 2009-01-06 2011-05-10 Honeywell International Inc. Apparatus for electromagentically shielding a portion of a circuit board
US8461855B2 (en) * 2009-10-02 2013-06-11 Teradyne, Inc. Device interface board with cavity back for very high frequency applications
US20120170230A1 (en) * 2010-12-30 2012-07-05 Research In Motion Limited Combining printed circuit boards
TWI433618B (zh) 2012-02-08 2014-04-01 Universal Scient Ind Shanghai 堆疊式基板結構
DE102012212574B4 (de) * 2012-07-18 2017-01-12 Siemens Healthcare Gmbh Verfahren zur elektromagnetischen Abschirmung für eine Magnetresonanzanlage sowie entsprechend abgeschirmte Vorrichtung
CN202795296U (zh) * 2012-08-31 2013-03-13 华为终端有限公司 触控显示屏和移动通讯设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0936512A (ja) * 1995-07-20 1997-02-07 Japan Aviation Electron Ind Ltd プリント回路装置
JPH10112517A (ja) * 1996-10-03 1998-04-28 Ngk Spark Plug Co Ltd 電子部品収納用パッケージ
EP0977298A2 (de) * 1998-07-31 2000-02-02 Kyocera Corporation Hochfrequenzmodul
JP2001237586A (ja) * 2000-02-25 2001-08-31 Matsushita Electric Ind Co Ltd 回路基板、回路部品内蔵モジュールおよびそれらの製造方法
US6486534B1 (en) * 2001-02-16 2002-11-26 Ashvattha Semiconductor, Inc. Integrated circuit die having an interference shield

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940006427Y1 (ko) * 1991-04-12 1994-09-24 윤광렬 독서용 확대경
US5198963A (en) * 1991-11-21 1993-03-30 Motorola, Inc. Multiple integrated circuit module which simplifies handling and testing
US5376759A (en) * 1993-06-24 1994-12-27 Northern Telecom Limited Multiple layer printed circuit board
GB2297868B (en) 1995-02-07 1999-04-28 Nokia Mobile Phones Ltd A shielding device
DE29505327U1 (de) 1995-03-29 1995-08-03 Siemens AG, 80333 München Abschirmung für Logik- und Hochfrequenzschaltkreise
DE29710640U1 (de) 1997-06-18 1997-08-21 Siemens AG, 80333 München Schirmung
KR100266637B1 (ko) * 1997-11-15 2000-09-15 김영환 적층형볼그리드어레이반도체패키지및그의제조방법
DE19945427C1 (de) 1999-09-22 2000-11-02 Siemens Ag Abschirmvorrichtung und Verfahren zu deren Herstellung
US6243265B1 (en) * 1999-10-06 2001-06-05 Intel Corporation Processor EMI shielding
GB2358957B (en) * 1999-10-27 2004-06-23 Ibm Ball grid array module
JP3734807B2 (ja) * 2003-05-19 2006-01-11 Tdk株式会社 電子部品モジュール

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0936512A (ja) * 1995-07-20 1997-02-07 Japan Aviation Electron Ind Ltd プリント回路装置
JPH10112517A (ja) * 1996-10-03 1998-04-28 Ngk Spark Plug Co Ltd 電子部品収納用パッケージ
EP0977298A2 (de) * 1998-07-31 2000-02-02 Kyocera Corporation Hochfrequenzmodul
JP2001237586A (ja) * 2000-02-25 2001-08-31 Matsushita Electric Ind Co Ltd 回路基板、回路部品内蔵モジュールおよびそれらの製造方法
US6486534B1 (en) * 2001-02-16 2002-11-26 Ashvattha Semiconductor, Inc. Integrated circuit die having an interference shield

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
"PRINTED CIRCUIT BOARD PATTERN DESIGN METHOD FOR LOW EMI NOISE", IBM TECHNICAL DISCLOSURE BULLETIN, IBM CORP. NEW YORK, US, vol. 37, no. 6A, 1 June 1994 (1994-06-01), pages 603, XP000455901, ISSN: 0018-8689 *
PATENT ABSTRACTS OF JAPAN vol. 1997, no. 06 30 June 1997 (1997-06-30) *
PATENT ABSTRACTS OF JAPAN vol. 1998, no. 09 31 July 1998 (1998-07-31) *
PATENT ABSTRACTS OF JAPAN vol. 2000, no. 25 12 April 2001 (2001-04-12) *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8452594B2 (en) 2005-10-27 2013-05-28 Nuance Communications Austria Gmbh Method and system for processing dictated information
DE102006058000B4 (de) * 2006-12-08 2011-12-15 Rohde & Schwarz Gmbh & Co. Kg Platinenanordnung
DE102007006462A1 (de) * 2007-02-05 2008-08-14 Siemens Ag Elektronische Schaltungsanordnung mit einer ersten und zweiten Leiterplatte

Also Published As

Publication number Publication date
DE502004008576D1 (de) 2009-01-15
KR20060025516A (ko) 2006-03-21
CN100386010C (zh) 2008-04-30
KR100851683B1 (ko) 2008-08-11
EP1537767B1 (de) 2008-12-03
ES2314409T3 (es) 2009-03-16
CN1706233A (zh) 2005-12-07
BRPI0406401A (pt) 2005-08-09
US7269032B2 (en) 2007-09-11
EP1537767A1 (de) 2005-06-08
US20060027913A1 (en) 2006-02-09

Similar Documents

Publication Publication Date Title
DE60314353T2 (de) Leiterplatte und Methode um eine Leiterplatte an einem elektrisch leitenden Gehäuse anzubringen
DE10197124B4 (de) Mehrstufiger elektrischer Kondensator und dafür geeignetes Herstellungsverfahren
EP2201585B1 (de) Elektrisches vielschichtbauelement
DE60034421T2 (de) Isolator mit eingebauter leistungsverstärker
DE102009055342B4 (de) Leiterplatte
DE102004052763B4 (de) Antennenmodul und ein Antennenmodul aufweisendes elektronisches Gerät
DE69817220T2 (de) Oberflächenmontierter federkontaktstreifen und emi gehause
DE102006007381A1 (de) Halbleiterbauelement für einen Ultraweitband-Standard in der Ultrahochfrequenz-Kommunikation und Verfahren zur Herstellung desselben
DE10133660A1 (de) Hochintegriertes mehrschichtiges Schaltkreismodul mit keramischen Substraten mit eingebetteten passiven Komponenten
EP2438802A1 (de) Printplattenanordnung
EP1537767B1 (de) Abschirmung für emi-gefährdete elektronische bauelemente und/oder schaltungen von elektronischen geräten
EP1365640A2 (de) EMV-Abschirmung für elektronische Bauelemente und EMV-Gehäuse
DE10064969A1 (de) Filtervorrichtung für mindestens eine von außen an ein Gehäuse anzuschließende elektrische Leitung
WO2002063333A2 (de) Antennenanordnung zum senden und/oder empfangen von radarstrahlenmit koplanarem speisenetzwerk
DE19800928B4 (de) Gehäuse, insbesondere stapelbares Gehäuse, zur Aufnahme von Bauelementen und Verfahren zu dessen Herstellung
WO2017182321A1 (de) Steckverbinder für die datenübertragung
DE102007035794A1 (de) Leiterplattenverbund sowie Verfahren zum Herstellen eines Leiterplattenverbundes
EP1056319B1 (de) Tochterplatine zum Einsetzen in eine Mutterplatine
DE19904105C1 (de) Abgeschirmte Schaltungsanordnung eines Hörgeräts
DE102007014579B4 (de) Mikrofon
DE19748689C2 (de) Niederinduktive Verbindung
WO2020074201A1 (de) Leiterplatte
EP1719393B1 (de) Leiterplatte
EP1269806A2 (de) Elektronische flachbaugruppe für elektronische geräte, insbesondere kommunikationsendgeräte
DE102006052458B4 (de) Elektronikgehäuse mit neuer flexibler Leiterplattentechnologie

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2004741946

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2006027913

Country of ref document: US

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 10535212

Country of ref document: US

Ref document number: 1020057008729

Country of ref document: KR

Ref document number: 20048012643

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 2004741946

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 10535212

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1020057008729

Country of ref document: KR