WO2004082270A1 - カメラレコーダおよびデータ記録媒体 - Google Patents

カメラレコーダおよびデータ記録媒体 Download PDF

Info

Publication number
WO2004082270A1
WO2004082270A1 PCT/JP2003/015206 JP0315206W WO2004082270A1 WO 2004082270 A1 WO2004082270 A1 WO 2004082270A1 JP 0315206 W JP0315206 W JP 0315206W WO 2004082270 A1 WO2004082270 A1 WO 2004082270A1
Authority
WO
WIPO (PCT)
Prior art keywords
recording
unit
image data
data
memory
Prior art date
Application number
PCT/JP2003/015206
Other languages
English (en)
French (fr)
Inventor
Takeshi Ohtsuka
Keishi Okamoto
Katsuyuki Sakaniwa
Nobukatsu Okuda
Katsuji Kunisue
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to EP03816259A priority Critical patent/EP1605694A4/en
Priority to AU2003303995A priority patent/AU2003303995A1/en
Priority to US10/548,936 priority patent/US20060209196A1/en
Publication of WO2004082270A1 publication Critical patent/WO2004082270A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/418External card to be used in combination with the client device, e.g. for conditional access
    • H04N21/4184External card to be used in combination with the client device, e.g. for conditional access providing storage capabilities, e.g. memory stick
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/422Input-only peripherals, i.e. input devices connected to specially adapted client devices, e.g. global positioning system [GPS]
    • H04N21/4223Cameras
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/797Processing of colour television signals in connection with recording for recording the signal in a plurality of channels, the bandwidth of each channel being less than the bandwidth of the signal
    • H04N9/7973Processing of colour television signals in connection with recording for recording the signal in a plurality of channels, the bandwidth of each channel being less than the bandwidth of the signal by dividing the luminance or colour component signal samples or frequency bands among a plurality of recording channels

Definitions

  • the present invention relates to a data recording medium configured using a memory card and a camera recorder using the same.
  • Memory cards which are card-type recording media with built-in flash memory such as SD cards, are ultra-small and ultra-thin, and are widely used in digital still devices such as digital still cameras due to their ease of handling. Have been.
  • Japanese Patent Application Laid-Open Publication No. 2002-1898992 discloses that a memory card drive body having an external interface is provided with a plurality of memory card mounting portions.
  • a technology has been disclosed in which a plurality of memory cards are mounted on these mounting portions so that a single memory card drive can record a large amount of information.
  • Japanese Patent Application Laid-Open No. 2000-207713 discloses a disk system having a desired capacity by combining a hand-held semiconductor disk according to the application. It is disclosed to make up.
  • the conventional memory card drive can cope with increasing the recording capacity by packing multiple memory cards into one pack, but the transfer rate has been increased. Therefore, it is not possible to record a high-resolution video signal having a recording rate of 1 OMB / 'sec or more.
  • An object of the present invention is to solve the above problems and to provide a camera recorder capable of high-speed recording and reproduction of a large amount of image data, and a data recording medium used for the camera recorder.
  • a first camera recorder is a camera recorder including: a camera unit; and a recording unit that records image data captured by the camera unit.
  • An interface for inputting image data from the camera unit; a plurality of memory cards for recording the image data; and a control unit for controlling writing of image data to the memory card.
  • a memory card configured by a flash memory, wherein the control unit blocks the image data input from the camera unit via the interface unit into a data size of an integral multiple of a recording block of the flash memory, It is characterized in that recording is performed in parallel on a plurality of memory devices.
  • a second camera recorder is a camera recorder comprising: a camera unit; and a recording unit that records image data captured by the force camera unit. Input image data from the camera An interface unit; a plurality of memory cards that record the image data; and a control unit that controls reading of image data from the memory card.
  • the memory card is configured by a flash memory. The method is characterized in that, from the plurality of memory cards, image data block-blocked with a data size that is an integral multiple of a recording block of the flash memory is read out in parallel.
  • the data recording medium includes: an interface unit for inputting image data; a plurality of memory cards for recording the image data; and a control unit for controlling writing of image data to the memory card.
  • the memory card is configured by a flash memory, and the control unit converts the image data input via the interface unit into a data size that is an integral multiple of a recording block of the flash memory. It is characterized in that it is divided into blocks and recorded in parallel on the plurality of memory cards. According to the present invention, it is possible to provide a camera recorder capable of high-speed recording and reproduction of large-capacity image data and a data recording medium capable of transferring image data to an information processing device such as a personal computer at a high speed. . BRIEF DESCRIPTION OF THE FIGURES
  • FIG. 1 is a configuration diagram of a camera recorder according to an embodiment of the present invention.
  • FIG. 2 is a detailed configuration diagram of the recording unit in FIG.
  • FIG. 3 is a timing chart of input / output data of the control unit.
  • FIG. 4 is an explanatory diagram of an example of a conversion table of the address conversion unit.
  • FIG. 5 is a conceptual diagram of a camera recorder having a plurality of recording units.
  • FIG. 6 is an explanatory diagram of the write operation of the memory card.
  • FIG. 7 is a conceptual diagram illustrating a configuration example of a memory card according to an embodiment of the present invention.
  • FIG. 8 is a conceptual diagram showing another example of the data recording procedure in one embodiment of the present invention.
  • a recording rate proportional to the number of memory cards to which image data is written in parallel can be realized, so that high-speed recording of image data is possible.
  • the image data input from the camera unit via the interface unit is divided into blocks each having a data size that is an integral multiple of a recording block of a flash memory, and the plurality of memory cards If the configuration is adopted, the number of rewrites can be prevented from increasing.
  • the image data input from the camera unit via the interface unit is divided into blocks each having a data size that is an integral multiple of the erase block of the flash memory, and the blocks are transferred to the plurality of memory cards in parallel.
  • the write configuration prevents an increase in the number of erases due to the use of multiple memory cards, and enables high-speed recording.
  • the data transfer from the camera unit to the interface unit is performed by an integral multiple of (the data size of the erase block of the flash memory) * (the number of memory cards forming the recording unit). It is also preferable that the control unit performs recording in units of block size, and performs recording on the plurality of memory cards in units of recording blocks of a flash memory. This is because small blocks can be transferred at high speed during reading.
  • control section records the blocked image data by restribing the plurality of memory cards.
  • the recording unit is provided with a plurality of units. It is also preferable to adopt the above embodiment. This is because image data can be recorded for a longer time.
  • the recording unit is detachable. Further, an embodiment in which the recording unit is in the form of a card or a stick compatible with an external information processing device is also preferable. Is it possible to edit image data overnight with an information processing device such as a personal computer? ⁇
  • control unit reads out, from a plurality of memory cards, image data blocked in a data size that is an integral multiple of the recording block of the flash memory in parallel.
  • image data blocked in a data size that is an integral multiple of the recording block of the flash memory in parallel.
  • the recording section is provided with a plurality of units. This is because image data for a longer time can be reproduced. Further, in the second camera recorder, it is preferable that the recording unit is detachable. Further, an embodiment in which the recording unit is in a card or stick shape compatible with an external information processing device is also preferable. This is because image data can be edited on an information processing device such as a personal computer.
  • control unit blocks the image data input via the interface unit with a data size of an integral multiple of the recording block of the flash memory, By recording in parallel to a plurality of memory cards, a recording rate proportional to the number of memory cards to which image data is written in parallel can be realized, thus enabling high-speed recording of image data.
  • the image data input via the interface unit is multiplied by an integral multiple of the erase block of the flash memory. If the configuration is such that the data is divided into blocks of the data size and the data is written in parallel to the plurality of memory cards, an increase in the number of erasures due to the use of a plurality of memory cards is prevented, and high-speed recording becomes possible.
  • the data input in the interface unit may be an integer multiple of (data size of the erase block of the flash memory) * (number of memory cards constituting the recording unit). It is also preferable that the control unit performs recording on the plurality of memory cards in units of recording blocks of the flash memory. This is because small blocks can be transferred at high speed during reading.
  • the control unit records the blocked image data by restribing the plurality of memory cards.
  • the data recording medium of the present invention is also preferably in the form of a card or a stick having compatibility between a plurality of types of information processing devices. This is because, for example, after recording image data taken by attaching to a camera recorder, the image data can be edited by an information processing device such as a personal computer.
  • FIG. 1 shows a configuration of a camera recorder according to an embodiment of the present invention.
  • 1 is a camera unit
  • 2 is a recording unit that records image data transferred from the camera unit.
  • the camera unit 1 includes an imaging unit 10 and a signal processing unit 11 that digitizes a video signal from the imaging unit 10 and blocks the signal in units of 64 KB.
  • the recording unit 2 includes an interface unit 3 serving as an interface for inputting image data from the camera unit 1, four memory cards 50, 51, 52, 53, and these four cards.
  • Memory card 5 And a control unit 4 for transmitting digital data to 0 to 53 and operating them in parallel.
  • the memory cards 50 to 53 have memory card numbers such as memory card # 0, memory card # 1, memory card # 2, and memory card # 3.
  • the recording capacity of each of the memory cards 50 to 53 is 512MB, and the recording rate when transferring 16KB blocks continuously is 4MB / sec.
  • the video signal imaged by the imaging unit 10 is input to the signal processing unit 11.
  • the signal processing unit 11 performs data compression on the input video signal, and blocks and outputs the video signal every 64 KB. For example, when the camera recorder conforms to the DVCPRO 50 standard, the signal input unit 11 compresses the image data of about 25 MB / sec into a rate of 9 MB_sec.
  • the image data blocked by the signal processing unit 11 in units of 64 KB is input to the control unit 4 via the interface unit 3.
  • the control unit 4 simultaneously records the image data input from the interface unit 3 on four memory cards 50 to 53 in units of 16 KB blocks.
  • the recording rate of memory cards 50 to 53 is 4 MB / sec, and recording is simultaneously performed on four memory cards 50 to 53 in 16 KB units. Therefore, the allowable maximum transfer rate of image data transferred to the interface 3 is 16 MB / sec. Thus, a recording rate four times that of a single memory card can be obtained.
  • the flash memory built into a memory card It consists of an erase block, and when erasing data, the erase operation is performed for each erase block.
  • An erase block includes a plurality of record blocks, and an erased erase block can be written (written) in units of record blocks.
  • 61 and 62 are erase blocks.
  • the erasure block 61 is composed of two recording blocks 61a and 61b
  • the erasure block 62 is composed of two recording blocks 62a and 62b.
  • FIG. 6A it is assumed that data A and B have been written in the erase block 61, and the erase block 62 has been erased.
  • a series of these operations is called entrainment evacuation. If entrainment and retraction occur, writing occurs twice, and the writing rate decreases. In addition, since the physical position where data is recorded is updated, it is necessary to update the correlation table between the logical address and the physical address every time a retraction occurs, in addition to the operation described above. .
  • FIG. 7 shows a conceptual diagram of a memory card used in the present embodiment. You.
  • the memory cards 50 to 53 used in the present embodiment are each composed of 32 erase blocks.
  • Recording block 72 Each recording block 72 has a size of 512 B, and an erase block 71 has a size of 16 KB.
  • serial numbers are added to the recording block 72 such as # 0, # 1, # 2 ..., the recording blocks # 0 to # 31 become one erase block.
  • the serial number R (n) of the recording block 72 and the serial number E (n) of the erase block 71 have the following relationship.
  • the erasure block 71 is composed of a plurality of recording blocks 72, for example, when trying to overwrite 16 KB data in a continuous recording block, (1) When recording on two erase blocks (Example: Recording block # 0 to # 31), (2) When recording 16 KB data over two erase blocks (Example: Recording block # 1 ⁇ # 32), two types of patterns occur.
  • the recording operation is performed by the following three steps (a1) to (a3).
  • the recording operation is as follows: It is performed by the eight steps of (b 8).
  • data is transferred from the camera unit 1 to the recording unit 2 in units of 64 KB, and the recording unit 2 divides and records the 64 KB data into 16 KB corresponding to the erase block of each memory card. ing.
  • FIG. 2 is a block diagram illustrating an example of an internal configuration of the recording unit 2 in FIG.
  • reference numeral 40 denotes a buffer memory for temporarily storing digital data transferred from the interface unit 3
  • reference numeral 41 denotes a memory control unit for controlling the buffer memory 40.
  • the memory control unit 40 is, for example, 16 Digital data input serially at a transfer rate of MB / sec is converted into four digital data streams having a transfer rate of 4 MB / sec.
  • Reference numeral 2 denotes an address conversion unit which stores the sector numbers of the sectors for which recording / reproduction has been instructed via the interface unit 3 with the memory card numbers assigned to the four memory cards 50 to 53 and the internal memory numbers. Convert to android.
  • Reference numeral 43 denotes a memory card control unit for controlling the four memory cards 50 to 53 in accordance with the internal logical sector numbers output by the address conversion unit 42.
  • an interface conforming to a PC card is used for the interface unit 3.
  • a command set and digital data conforming to the AT A standard are transferred from the camera unit 1 to the interface unit 3.
  • digital data is transferred between a recording device and a host in units of an integral multiple of a sector having a unit block of 512 bytes.
  • 32 * 4 sectors are packed into one sector, and the digital data is transferred in units of 64 KB (512 B * 32 * 4).
  • a block in which a plurality of sectors are collected is called a cluster, and a file system (for example, FAT) manages files in cluster units.
  • file management is performed in units of 16 KB clusters
  • data transfer is performed in units of 4 clusters (64 KB).
  • FIG. 3 shows the evening of the input / output cluster of the control unit 4 in the present embodiment.
  • (A) of Fig. 3 is an evening diagram of a cluster transferred to the interface unit 3, and the code is a class evening number.
  • the number of bytes transferred per cluster is 16 Kbytes, and every four bytes are transferred in synchronization with the 66 MHz clock.
  • the transfer rate is 9 MBZsec, so the transfer data occupancy is 9 / (66 * 4).
  • the recording unit 2 is continuously arranged in units of four clusters (16 KB * 4). Has been transferred to.
  • FIG. 3 (b) is a timing chart of the class transfer to memory card
  • FIG. 3 (c) is a timing chart of the class transfer to memory card 1
  • FIG. The timing diagram of the cluster transferred to the memory card 3 is shown in (e)
  • the timing diagram of the class transferred to the memory card 3 is shown in (b), (c), (d), and (e).
  • the assigned code corresponds to the class number described in (a).
  • each cluster transferred to the interface unit 3 at a rate of 66 MHz per 2 bytes is transferred to the buffer memory 40 of the control unit 4, and the memory control unit 4 1
  • the data is interleaved as shown in (b), (c), (d), and (e) of FIG.
  • the address conversion unit 42 converts the class number designated via the interface unit 3 into the memory card numbers of the memory cards 50 to 53 and the internal cluster number of each memory card.
  • FIG. 4 shows a conversion table of the class number used by the address conversion unit 42.
  • the remainder obtained by dividing the cluster number transferred to the interface unit 3 (the transfer cluster number in Fig. 4) by 4 is the memory card number. That is,
  • Memory card number transfer class evening number% 4
  • the integer part of the quotient obtained by dividing the transfer cluster number by 4 is This is the cluster number. That is,
  • the memory card control unit 7 converts the class parallelized by the buffer memory 40 as described above into the address conversion unit 42. According to the cluster number, the data is transferred to the four memory cards 50 to 53, and the data is recorded in each memory card in parallel for each cluster.
  • the data transferred from the camera unit 1 is divided into the erase blocks of the memory cards 50 to 53 and is recorded in parallel on the memory cards 50 to 53, so that the recording rate of 4 MBZ sec is obtained. It is possible to operate in four parallel without losing the transfer performance of the memory card, and a maximum recording rate of 16 MBZ sec can be realized.
  • FIG. 8 is an explanatory diagram of a modification of the present embodiment. As shown in FIG. 8, in this example, the data transferred via the interface 3 is divided into recording blocks of the flash memory and recorded on each memory card. The data transferred via this is striped to each memory card for each recording block (5 12 B) of the flash memory. Image data is transferred from the camera unit 1 to the recording unit 2 in block units (64 KB) four times the size of the erase block.
  • the erase block of each flash memory and the camera unit 1 Since the transmitted data blocks are aligned with each other, the data transferred from the camera unit 1 can be recorded at a high speed without any evacuation as a result.
  • the memory card can be read in parallel from a unit four times the size of the recording block, so that relatively small blocks of data can be read at high speed. It is.
  • N is an integer of 2 or more
  • the number of flash memory erase blocks is N times larger. It goes without saying that high-speed recording becomes possible by performing a recording operation in units of blocks.
  • the data flow is the reverse of the recording operation.
  • the read cluster number is input to the interface 3.
  • the read cluster number is converted into the memory card number to be read and the cluster number of the memory card by the address conversion unit 42.
  • the memory card controller 43 reads digital data of the class from a predetermined memory card according to the memory card number and the class number of the memory card.
  • the digital data read from the memory card is temporarily stored in a buffer memory 40 and then output via the interface 3.
  • the cluster number input to the interface unit 3 is input in the form of the first class number to be read and the class number to be read consecutively, so the memory card control unit 4 3 has 4 cards in parallel. Since the cluster can be read from the memory card and transferred to the buffer memory 40, the reading speed can be increased.
  • the read cluster is input to the signal processing unit 11 of the camera unit 1.
  • the signal processing unit 11 restores the compressed data into a video signal and outputs the video signal to a monitor or the like.
  • the playback operation may be performed by a camera recorder, but if the recording unit 2 is mounted in the form of a PC card, the recording unit 2 is removed from the camera recorder, imported to a personal computer, and the captured video signal is played. it can.
  • the recording unit 2 is implemented as a PC card in this way, a mobile personal computer and a camera recorder are carried, and a picture is taken in the field, and the PC card-shaped recording unit 2 is taken out of the camera recorder and transferred to a mobile personal computer.
  • a new workflow for broadcasting stations can be provided in which imported and edited image data is edited on a mobile personal computer and then transmitted to a broadcasting center via communication means such as the Internet.
  • the transfer rate to the PC need not be the same as the recording rate of the video signal, and it goes without saying that uploading at the highest speed is sufficient.
  • the recording section 2 in the form of a PC card does not have a mechanically movable structure, it can be used as an external recording medium of a PC, which is far more resistant to shocks than an HDD, and can be effectively used as a mopile disk.
  • the recording unit 2 may have a stick shape in addition to the card shape.
  • FIG. 5 shows a conceptual diagram of a camera recorder in which the recording unit 2 is configured in the shape of a PC card and a plurality of recording media are inserted. As shown in Fig. 5, the camera recorder If a configuration is adopted in which a plurality of units 2 can be inserted, recording of video signals for a longer time can be realized.
  • N is a natural number
  • the present invention is not limited to this.
  • N is a natural number
  • high-rate video signal recording and reproduction can be realized by configuring a camera recorder with a recording unit and a camera unit that operate a plurality of memory cards in parallel.
  • the recording unit is divided into blocks in a predetermined unit according to the characteristics of the memory card constituting the recording unit, and the blocks are recorded in association with the respective memory cards.
  • the transfer performance can be improved.
  • N is a natural number
  • N is a natural number
  • the present invention is useful as a camera recorder capable of high-speed recording and reproduction of large-capacity image data and a data recording medium capable of transferring image data to an information processing device such as a personal computer at a high speed. .

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

大容量の画像データの高速記録再生が可能なカメラレコーダとそれに用いられるデータ記録媒体を提供する。カメラ部1と、カメラ部1で撮影された画像データを記録する記録部2とを備えたカメラレコーダであって、記録部2は、カメラ部1から画像データを入力するインターフェイス部3と、画像データを記録する複数のメモリカード50~53と、メモリカード50~53に対する画像データの書き込みを制御する制御部4とを備え、メモリカード50~53が、フラッシュメモリによって構成され、制御部4が、インターフェイス部3を介してカメラ部1から入力された画像データを、フラッシュメモリの記録ブロックの整数倍のデータサイズでブロック化し、メモリカード50~53へ並列に記録する。

Description

明 細 書 カメラレコーダおよびデータ記録媒体 技術分野
本発明は、 メモリ力一ドを用いて構成されるデータ記録媒体と、 これ を利用したカメラレコーダに関する。 背景技術
S Dカード等のフラッシュメモリが内蔵されたカード型の記録媒体で あるメモリカードは、 超小型、 超薄型であり、 その取り扱い易さから、 ディジ夕ルスチルカメラ等のディジ夕ル機器に広く利用されている。
しかしながら、 現在発売されているメモリカードの記録最大容量は 5 1 2 MBであり、 最大記録レートは 1 OMBZs e cである。 上記のよ うなメモリ力一ドに、 映像信号を長時間記録する場合は記録容量が不足 している。 例えば、 DV (ディジタルビデオ) の映像信号と音声信号を 記録するには、 約 4MB/s e cの帯域が必要であり、 5 1 2MBのメ モリ力一ドには約 2分程度しか記録することはできない。
特開 2 0 02— 1 8 9 9 9 2号公報 (第 3〜 5頁、 第 1図) には、 外 部ィンターフェイスを有するメモリカードドライブ本体に、 複数のメモ リカードの装着部を設け、 これらの装着部に複数のメモリカードを装着 することによって、 1枚のメモリカードドライブで大容量の情報を記録 可能にする技術が開示されている。
また、 特開 2 00 0— 2 0 7 1 3 7号公報 (第 3〜 6頁、 第 1図) に は、 用途に応じて手持ちの半導体ディスクを組合わせて所望の容量のデ イスクシステムを構成することが開示されている。 しかしながら、 従来のメモリカードドライブでは、 複数のメモリカー ドをパックキングして 1パックとすることによって、 記録容量を増大す ることには対応しているが-, 転送レートについては高速化が図られてい ないので、 1 O M B /' s e c以上の記録レートを有する高解像度の映像 信号を記録することはできない。
また、 メモリカードドライブに記録した画像データを、 高速に P Cに ァップロ一ドすることはできないので、 p Cへのアツプロ一ド時間は大 容量化に比例して遅くなる。 発明の開示
本発明は、 上記問題を解決するものであり、 大容量の画像データの高 速記録再生が可能なカメラレコーダとそれに用いられるデータ記録媒体 を提供することを目的とする。
この課題を解決するために、本発明にかかる第 1のカメラレコーダは、 カメラ部と、 前記カメラ部で撮影された画像データを記録する記録部と を備えたカメラレコーダであって、 前記記録部は、 前記カメラ部から画 像データを入力するィンターフェイス部と、 前記画像データを記録する 複数のメモリカードと、 前記メモリカードに対する画像データの書き込 みを制御する制御部とを備え、 前記メモリカードが、 フラッシュメモリ によって構成され、 前記制御部が、 前記インターフェイス部を介して前 記カメラ部から入力された画像データを、 前記フラッシュメモリの記録 ブロックの整数倍のデータサイズでブロック化し、 前記複数のメモリ力 一ドへ並列に記録することを特徴とする。
また、 本発明にかかる第 2のカメラレコーダは、 カメラ部と、 前記力 メラ部で撮影された画像デー夕を記録する記録部とを備えたカメラレコ ーダであって、 前記記録部は、 前記カメラ部から画像データを入力する インターフェイス部と、 前記画像デ一タを記録する複数のメモリカード と、 前記メモリカードからの画像データの読み出しを制御する制御部と を備え、 前記メモリカードはフラッシュメモリによって構成され、 前記 制御部は、 前記複数のメモリカードから、 前記フラッシュメモリの記録 ブロックの整数倍のデ一夕サイズでプロック化された画像データを並列 に読み出すことを特徴とする。
また、 本発明にかかるデータ記録媒体は、 画像データを入力するイン ターフェイス部と、 前記画像デ一夕を記録する複数のメモリカードと、 前記メモリカードに対する画像データの書き込みを制御する制御部とを 備え、 前記メモリカードはフラッシュメモリによって構成され、 前記制 御部は、 前記インタ一フェイス部を介して入力された画像デ一夕を、 前 記フラッシュメモリの記録ブロックの整数倍のデータサイズでブロック 化し、 前記複数のメモリカードへ並列に記録することを特徴とする。 本発明によれば、 大容量の画像データの高速記録再生が可能なカメラ レコーダと、 例えばパーソナルコンピュータ等の情報処理機器へ画像デ 一夕を高速に転送することが可能なデータ記録媒体を提供できる。 図面の簡単な説明
図 1は、本発明の実施の形態におけるカメラレコーダの構成図である。 図 2は、 図 1の記録部の詳細な構成図である。
図 3は、 制御部の入出力データのタイミング図である。
図 4は、 ァドレス変換部の変換テーブルの一例の説明図である。
図 5は、 複数の記録部を有するカメラレコーダの概念図である。
図 6は、 メモリカードのライト動作の説明図である。
図 7は、 本発明の一実施形態におけるメモリカードの構成例を示す概 念図である。 図 8は、 本発明の一実施形態におけるデータ記録手順の他の例を示す 概念図である。 発明を実施するための最良の形態
本発明にかかる上述の第 1のカメラレコーダによれば、 画像データを 並列に書き込むメモリカードの枚数に比例した記録レートを実現できる ので、 画像データの高速記録が可能となる。
また、 第 1のカメラレコーダにおいて、 イン夕一フェイス部を介して カメラ部から入力された画像データを、 フラッシュメモリの記録ブロッ クの整数倍のデ一夕サイズでブロック化し、 前記複数のメモリカードへ 並列に書き込む構成とすれば、 書き換え回数の増加を防止できる。
また、 第 1のカメラレコーダにおいて、 インタ一フェイス部を介して カメラ部から入力された画像データを、 フラッシュメモリの消去ブロッ クの整数倍のデータサイズでブロック化し、 前記複数のメモリカードへ 並列に書き込む構成とすれば、 メモリカードを複数使用することによる 消去回数の増大を防止し、 高速記録が可能となる。
さらに、 第 1のカメラレコーダにおいて、 カメラ部から前記インター フェイス部へのデータ転送を、 (前記フラッシュメモリの消去ブロック のデータサイズ) * (記録部を構成しているメモリカード数) の整数倍 のブロックサイズ単位で行い、 前記制御部が、 前記複数のメモリカード への記録をフラッシュメモリの記録ブロック単位で行うことも好ましい。 リード時に小ブロックの高速転送が可能となるからである。
また、 第 1のカメラレコーダにおいて、 制御部が、 前記ブロック化し た画像データを、 前記複数のメモリカードヘストライビングして記録す ることも好ましい。
また、 第 1のカメラレコーダにおいて、 前記記録部を複数ユニット備 えた態様とすることも好ましい。 より長時間の画像データの記録が可能 となるからである。
また、 第 1のカメラレコーダにおいて、 前記記録部が着脱可能である 態様とすることも好ましい。 さらに、 記録部が、 外部の情報処理機器と 互換性を有するカードまたはスティック形状である態様も好ましい。 パ 一ソナルコンピュータ等の情報処理機器で画像デ一夕の編集ができるか ら ?ぁ 。
また、 本発明にかかる上述の第 2のカメラレコーダによれば、 制御部 が、 複数のメモリカードから、 フラッシュメモリの記録ブロックの整数 倍のデータサイズでプロック化された画像データを並列に読み出すこと により、 高速レートを要する映像信号の再生が可能である。
さらに、 第 2のカメラレコーダにおいて、 前記記録部を複数ユニット 備えた態様とすることも好ましい。 より長時間の画像データの再生が可 能となるからである。 また、 第 2のカメラレコーダにおいて、 前記記録 部が着脱可能である態様とすることも好ましい。 さらに、 記録部が、 外 部の情報処理機器と互換性を有するカードまたはスティック形状である 態様も好ましい。 パーソナルコンピュータ等の情報処理機器で画像デー 夕の編集ができるからである。
また、 本発明にかかるデータ記録媒体によれば、 制御部が、 前記イン ターフェイス部を介して入力された画像データを、 前記フラッシュメモ リの記録ブロックの整数倍のデータサイズでプロック化し、 前記複数の メモリ力一ドへ並列に記録することにより、 画像デー夕を並列に書き込 むメモリカードの枚数に比例した記録レートを実現できるので、 画像デ 一夕の高速記録が可能となる。
また、 本発明のデ一夕記録媒体において、 インタ一フェイス部を介し て入力された画像デー夕を、 フラッシュメモリの消去ブロックの整数倍 のデー夕サイズでブロック化し、 前記複数のメモリカードへ並列に書き 込む構成とすれば、 メモリカードを複数使用することによる消去回数の 増大を防止し、 高速記録が可能となる。 ' さらに、 本発明のデータ記録媒体において、 前記インターフェイス部 におけるデータ入力を、 (前記フラッシュメモリの消去プロックのデー 夕サイズ) * (記録部を構成しているメモリカード数) の整数倍のプロ ックサイズ単位で行い、 前記制御部が、 前記複数のメモリカードへの記 録をフラッシュメモリの記録ブロック単位で行うことも好ましい。 リ一 ド時に小ブロックの高速転送が可能となるからである。
また、 本発明のデータ記録媒体において、 制御部が、 前記ブロック化 した画像データを、 前記複数のメモリカードヘストライビングして記録 することも好ましい。 また、 本発明のデータ記録媒体は、 複数種類の情 報処理機器の間で互換性を有するカードまたはスティック形状であるこ とも好ましい。 例えば、 カメラレコーダに取り付けて撮影した画像デー 夕を記録した後に、 パーソナルコンピュータ等の情報処理機器で画像デ 一夕の編集ができるからである。
以下、 本発明の実施の形態について、 図面を参照しながらより具体的 に説明する。
(実施の形態 1 )
図 1に、 本発明の一実施形態にかかるカメラレコーダの構成を示す。 図 1において、 1はカメラ部、 2はカメラ部より転送される画像データ を記録する記録部である。 カメラ部 1は、 撮像部 1 0と、 撮像部 1 0か らの映像信号をディジタル化し、 6 4 K B単位でブロッキングする信号 処理部 1 1とを備えている。 記録部 2は、 カメラ部 1から画像データを 入力する際のインタ一フェイスとなるインタ一フェイス部 3と、 4枚の メモリカード 5 0 , 5 1 , 5 2, 5 3と、 これら 4枚のメモリカード 5 0〜 5 3にディジタルデータを伝送し、 並列に動作させる制御部 4とを 備えている。 メモリカード 50〜 5 3には、 メモリカード # 0、 メモリ カード # 1、 メモリカード # 2、 メモリカード # 3のようにメモリ力一 ド番号が付されている。 また、 メモリカード 50〜 5 3のそれぞれの記 録容量は 5 1 2MBであり、 1 6 KBのプロックを連続転送した時の記 録レ一トは 4MB/s e cである。
以上の構成を有するカメラレコーダの動作について、 記録の動作から 詳細に説明する。
撮像部 1 0によって撮像された映像信号は、 信号処理部 1 1に入力さ れる。 信号処理部 1 1は、 入力された映像信号をデータ圧縮し、 64K B毎にブロッキングして出力する。 信号入力部 1 1は、 例えばこのカメ ラレコーダが DVC PRO 50規格に準拠するものである場合、 約 2 5 MB/ s e cの画像データを 9MB_ s e cのレー卜に画像圧縮する。 信号処理部 1 1によって 64 KB単位でブロック化された画像データ は、インターフェイス部 3を介して制御部 4に入力される。制御部 4は、 インターフェイス部 3から入力された画像データを、 1 6KBのブロッ ク単位で、 4枚のメモリカード 5 0〜 5 3に並行して同時に記録させて いく。
1 6 KBのデータを連続して記録した場合、 メモリカード 5 0〜5 3 の記録レートは 4 MB/ s e cであり、 メモリカード 50〜 5 3の 4枚 に夫々 1 6 KB単位で同時記録するので、 ィン夕一フェイス部 3に転送 される画像データの許容最大転送レートは 1 6MB/s e cとなる。 よ つて、 1枚のメモリカードの 4倍の記録レートが得られる。
次に、 メモリカード 5 0〜 5 3の動作について説明するが、 まず、 一 般的なメモリカードの記録動作について説明する。
一般に、 メモリカードに内蔵されているフラッシュメモリは、 複数の 消去プロックより構成され、 データを消去する場合は消去プロック単位 に消去動作が実施される。 消去プロックは複数の記録プロックを含んで おり、消去済みの消去プロックは記録ブロック単位で書き込み(ライト) が可能である。
例えば、 5 1 2バイトの記録プロックが 2個で消去ブロックを構成し ているフラッシュメモリにおいて、 消去ブロックを構成している 2個の 記録ブロックに一度書き込まれたデー夕を、 片方の記録ブロックのみ書 き換える場合のアルゴリズムについて、 図 6 (a) 〜 (d) を参照しな がら説明する。
図 6 (a) において、 6 1 , 62は消去ブロックである。 消去ブロッ ク 6 1は、 2個の記録ブロック 6 1 a, 6 1 bで構成され、 消去ブロッ ク 62は、 2個の記録ブロック 62 a, 6 2 bで構成されている。また、 図 6 (a) において、 消去ブロック 6 1にはデータ A, Bが書き込み済 みであり、 消去ブロック 62は消去済みであるものとする。
図 6 (a) の状態のフラッシュメモリにおいてデータ Bのみを書き換 える場合は、以下の手順による。まず、消去済みの消去ブロック 62に、 書き換えるデータ B (NEW) を書き込む (図 6 (b) 参照)。 次に、 消 去ブロック 6 1に書き込み済みのデータ Aを、 消去ブロック 6 2に移動 させる (図 6 (c) 参照)。 そして、 消去ブロック 6 1を消去する (図 6 (d) 参照)。
これらの一連の動作を、 巻き込み退避と呼ぶ。 巻き込み退避が発生し た場合は、 書き込みが 2回生じるので、 書き込みレートは低下する。 さ らに、 データが記録されている物理位置が更新されていくので、 上述し た動作以外にも、 巻き込み退避が発生する毎に、 論理アドレスと物理ァ ドレスの相関表の更新が必要である。
ここで、 図 7に、 本実施の形態で使用するメモリカードの概念図を示 す。
本実施の形態で使用するメモリ力一ド 5 0〜 5 3は、 図 7に示すよう に (図 7にはメモリカード 5 0のみを例示する)、 1つの消去ブロック 7 1は、 3 2個の記録ブロック 7 2から構成されている。 各記録ブロック 7 2のサイズは 5 1 2 Bであり、 消去ブロック 7 1のサイズは 1 6 KB である。
例えば、 記録プロック 7 2に対して、 # 0, # 1 , # 2…のように連 番を付加していくとすると、 # 0〜# 3 1の記録ブロックが 1個の消去 ブロックとなる。
消去ブロック 7 1にも連番を付加していくとすると、 記録ブロック 7 2の連番 R (n) と、 消去ブロック 7 1の連番 E (n) は以下の関係に なる。
E (n) =R (n) / 3 2
消去ブロック 7 1が複数の記録ブロック 7 2によって構成されている ので、 例えば、 連続する記録ブロックに 1 6 KBのデータを上書きしよ うとする場合には、 (1) 1 6 KBのデータを 1個の消去ブロックに記録 する場合 (例:記録ブロック # 0〜# 3 1)、 (2) 1 6 KBのデ一夕を 2個の消去ブロックにまたがって記録する場合 (例:記録ブロック # 1 〜# 3 2 )、 の 2種類のパターンが発生する。
上記 ( 1 ) のパターンの場合は、 記録動作は以下の (a l ) 〜 (a 3) の 3ステップによって行われる。
(a l ) 未記録の消去ブロックの検出、
(a 2) 上記 (a l) によって検出された消去プロックに、 更新する 1 6 KBのデータを記録、
(a 3) 更新前のデータの消去。
一方、 上記 (2) のパターンの場合は、 記録動作は以下の (b l ) 〜 (b 8) の 8ステップによって行われる。
( 1) 未記録の消去ブロックの検出、
(b 2) 上記 (b 1 ) によって検出された消去ブロックの記録ブロッ ク # 1〜 # 3 1に、 対応するデータを記録、
(b 3) 上記 (b 1 ) によって検出された消去ブロックに、 記録プロ ック # 0に対応するデータを退避、
(b 4) 更新前の記録ブロック # 0〜# 3 1が記録されていた消去プ ロックを消去、
(b 5 ) 未記録の消去ブロックの検出、
(b 6) 上記 (b 5) によって検出された消去ブロックに、 記録プロ ック # 32に対応するデータを記録、
(b 7) 上記 (b 5) によって検出された消去ブロックに、 記録プロ ック # 3 3〜 # 6 3に対応するデータを退避、
(b 8) 更新前の記録ブロック # 32〜# 6 3が記録されていた消去 ブロックを消去。
以上に説明したようにデータを更新する場合、 メモリカードの転送性 能を発揮するには、 メモリカードの消去ブロックのァライメントを考慮 して記録することが重要である。
よって、 本実施形態では、 64KB単位にカメラ部 1から記録部 2に データ転送し、 記録部 2では、 64KBのデータを各メモリカードの消 去ブロックに対応した 1 6 KBに分割して記録している。
図 2は、 図 1の記録部 2の内部構成の一例を示すブロック図である。 図 2において、 図 1と同一の符号を記してあるプロックは説明を省略す る。 図 2において、 40は、 インタ一フェイス部 3より転送されるディ ジタルデータを一時格納するバッファメモリ、 4 1は、 バッファメモリ 40を制御するメモリ制御部である。 メモリ制御部 40は、 例えば 1 6 MB/ s e cの転送レートで直列に入力されたディジタルデ一夕を、 4 MB/ s e cの転送レートを有する 4列のディジ夕ルデータ列に変換す る。 4 2はァドレス変換部で、 インターフェイス部 3を介して記録再生 を指示されたセクタのセクタ番号を、 4枚のメモリカード 5 0〜 5 3に 付されたメモリカード番号とメモリ力一ド内部のァドレスとに変換する。 43は、 ァドレス変換部 42によって出力された内部論理セクタ番号に 従って、 4枚のメモリカード 5 0〜 5 3の制御を行うメモリ力一ド制御 部である。
以上の構成を有する記録部 2の動作について、さらに詳細に説明する。 本実施形態では、 インタ一フェイス部 3には、 P Cカードに準拠した インターフェイスを使用する。 インターフェイス部 3には、 カメラ部 1 より、 AT A規格に準拠したコマンドセット並びにディジタルデータが 転送されてくる。 一般に、 ディジタルデータは 5 1 2バイトを単位プロ ックとしたセクタの整数倍の単位で、 記録デバイスとホスト間を転送さ れる。 本実施形態では、 3 2 * 4個のセクタを 1個にパッキングし、 6 4KB( 5 1 2 B * 3 2 * 4)単位でディジ夕ルデ一夕を転送している。 このように、 セクタを複数個集めたブロックをクラスタと呼び、 フアイ ルシステム(例えば FAT)では、クラスタ単位でファイル管理を行う。 本実施形態では、 1 6 KBのクラスタ単位でファイル管理を行い、 4ク ラスタ単位 (64KB) でデータ転送を行う。
図 3に、 本実施の形態における制御部 4の入出力クラスタの夕イミン グを示す。
図 3の (a) はインタ一フェイス部 3に転送されるクラスタの夕イミ ング図であり、 符号はクラス夕番号である。 1クラスタ当たりに転送さ れるバイト数は 1 6 Kバイ トであり、 4バイト毎に 6 6 MH zのクロッ クに同期して転送されている。 DVCPRO 5 0規格では転送レートは 9MBZs e cであるので、 転送データの占有率は 9/ (66 * 4) となる。 本実施形態では、 カメ ラ部 1の信号処理部 1 0において、. データをメモリ (図示せず) でバッ ファリングした後に、 4クラスタ単位 ( 1 6 KB * 4) で連続して記録 部 2に転送している。
図 3の(b)はメモリカード 0に転送されるクラス夕のタイミング図、 同図の (c ) はメモリカード 1に転送されるクラス夕のタイミング図、 同図の (d) はメモリ力一ド 2に転送されるクラスタのタイミング図、 同図の (e) はメモリカード 3に転送されるクラス夕のタイミング図で あり、 (b)、 (c)、 (d)、 (e) に記した符号は、 (a) に記したクラス 夕番号に対応している。
図 3の (a) に示したタイミングで、 2バイト当たり 66 MH zレー トでインタ一フェイス部 3へ転送された各クラスタは、 制御部 4のバッ ファメモリ 40に転送され、 メモリ制御部 4 1によって、 セクタ単位で 図 3の (b)、 (c)、 (d)、 (e) に示すようにインターリーブされて、 メモリカード制御部 43に転送される。
アドレス変換部 42では、 インターフェイス部 3を介して指示された クラス夕番号を、 メモリカード 5 0〜5 3のメモリカード番号と、 夫々 のメモリ'カードが有する内部クラスタ番号に変換する。
図 4は、 アドレス変換部 42が利用する、 クラス夕番号の変換テープ ルである。 インターフェイス部 3に転送されたクラスタ番号 (図 4の転 送クラスタ番号) を 4で割った余り部分が、 メモリカード番号となる。 すなわち、
メモリカード番号 =転送クラス夕番号% 4
と表せる。 なお、 "%" は剰余演算記号である。
また、 転送クラスタ番号を 4で割った商の整数部が、 メモリカードの クラスタ番号となる。 すなわち、
メモリカードのクラスタ番号 ==転送クラスタ番号 Z 4
と表せる。 なお、 ここでの は、 商の整数部を求める演算記号であ メモリカード制御部 7は、 以上のようにバッファメモリ 4 0によって 並列化されたクラス夕を、 アドレス変換部 4 2に変換されたクラスタ番 号に従って、 4枚のメモリカード 5 0〜 5 3に転送し、 クラスタ毎に 4 並列で各メモリ力一ドに記録する。
このように、 カメラ部 1より転送されたデータを、 メモリカード 5 0 〜 5 3の消去ブロック単位で分割し、 メモリカード 5 0〜 5 3へ並列記 録することによって、 記録レート 4 M B Z s e cのメモリカードの転送 性能を損なうことなく 4並列に動作させることが可能になり、 1 6 M B Z s e cの最大記録レー卜を実現できる。
以上では、 インターフェイス部 3を介して転送されたデータを、 消去 ブロック単位で分割して各メモリカードに記録する例を説明したが、 以 降では、 本実施形態の変形例として、 記録ブロック単位でデータを分割 して記録する例について説明する。
図 8は、 本実施形態の変形例の説明図である。 図 8に示すように、 こ の例では、 イン夕一フェイス部 3を介して転送されたデータを、 フラッ シュメモリの記録ブロック単位で分割して各メモリカードに記録してい すなわち、 インターフェイス部 3を介して転送されたデータを、 フラ ッシュメモリの記録ブロック (5 1 2 B ) 毎に、 各メモリカードにスト ライピングする。 なお、 カメラ部 1から記録部 2へ、 消去ブロックの 4 倍のサイズのブロック単位 (6 4 K B ) で画像データが転送される。
この例では、 各フラッシュメモリの消去ブロックとカメラ部 1から転 送されるデータブロックとがー致しているため、 結果として退避は発生 せずに、 カメラ部 1から転送されたデ一夕を高速に記録することが可能 である。
また、 この例では、 高速記録が可能であるのみならず、 リード時にお いて、 記録ブロックの 4倍の単位からメモリカードの並列リードができ るため、 比較的小ブロックのデータの高速リードが可能である。
なお、 記録ブロック ( 5 1 2 B ) より小さい単位 (例えば 1 2 8 B ) 毎に 4個のメモリカードに分割する場合は、 5 1 2 Bのデータ記録にお いて、 4個の記録ブロックを書き換えることになる。 ゆえに、 5 1 2 B 単位で 4個のメモリカードに分割した場合に比較して、 書き換え回数が 4倍に増大し、 書き換え回数に制限があるフラッシュメモリでは不利で あることは明白である。
さらに、 メモリカードに複数のフラッシュメモリが内蔵され、 メモリ カード内部で N個 (Nは 2以上の整数) のフラッシュメモリを並列動作 させている場合は、 フラッシュメモリの消去ブロックの N倍に対応した プロック単位で記録動作を行うことによって高速記録が可能になること はいうまでもない。
本実施形態の再生動作は、 データフローが記録動作の逆である。 まず、 イン夕一フェイス部 3にリードクラスタ番号が入力される。 前 記リードクラスタ番号は、 アドレス変換部 4 2により、 リードすべきメ モリカード番号と、 メモリカードのクラスタ番号に変換される。 メモリ カード制御部 4 3は前記メモリカード番号とメモリカードのクラス夕番 号に従って、 所定のメモリカードより当該クラス夕のディジタルデータ をリードする。 メモリカードよりリードされたディジタルデータは、 バ ッファメモリ 4 0に一時格納された後に、 ィンタ一フェイス部 3を介し て出力される。 インターフェイス部 3に入力されるクラスタ番号は、 リードする先頭 クラス夕番号と、 連続してリードするクラス夕数の形態で入力されるの で、 メモリ力一ド制御部 4 3は、 並列に 4枚のメモリカードよりクラス タをリードしてバッファメモリ 4 0に転送できるので、 読み出しを高速 化することができる。
読み出されたクラスタは、カメラ部 1の信号処理部 1 1に入力される。 信号処理部 1 1は、 圧縮データを映像信号に復元し、 モニタ等に出力す る。
なお、 再生動作は、 カメラレコーダで実施しても良いが、 記録部 2を P Cカード形状に実装すれば、 記録部 2をカメラレコーダから取り外し てパーソナルコンピュータへ揷入し、 撮影した映像信号を再生できる。
このように記録部 2を P Cカードとして実装すれば、 モバイル型パー ソナルコンピュータとカメラレコーダとを携帯してフィールドで撮影し、 P Cカード形状の記録部 2をカメラレコーダから取り出してモバイル型 パーソナルコンピュータに揷入し、 撮影した画像データをモバイル型パ —ソナルコンピュータで編集した後に、 インターネット等の通信手段を 介して放送センターに伝送する、 という放送局の新たなワークフローが 提供できる。
なお、 P Cへの転送レートは、 映像信号の記録レートと同一にする必 要はなく、 最高速でアップロードすればよいことはいうまでもない。 また、 P Cカード形状の記録部 2は、 機械的に可動な構造を持たない ことから、 P Cの外部記録媒体としても H D Dよりも遥かに衝撃に強く モパイルディスクとして有効に活用できる。 また、 記録部 2は、 カード 形状以外に、 スティック形状にしても良い。
図 5に、 記録部 2を P Cカード形状に構成し、 複数枚揷入したカメラ レコーダの概念図を示す。 図 5に示すように、 カメラレコーダを、 記録 部 2を複数枚揷入できる構成とすれば、 より長時間の映像信号の記録が 実現できる。
また、 記録部 2をカメラレコーダに 2個装着すれば、 動作していない 記録部を交換することによって、 映像信号の無制限の連続記録が可能と /よる。
なお、 本実施形態ではメモリカードを 4枚備えた構成を例にして説明 をしたが、 勿論これに限る必要はなく、 N ( Nは自然数) 枚のメモリ力 —ドと、 これに対応したメモリカード番号とァドレス変換部による内部 論理セクタ番号に従って N枚のメモリカードの制御を行うことも可能で ある。
以上説明したように、 複数個のメモリカードを並列に動作させる記録 部とカメラ部でカメラレコーダを構成することにより、 高レートの映像 信号の記録再生が実現できる。
また、 記録部を構成しているメモリカードの特性に応じて所定の単位 でブロック化して、 前記ブロックを夫々のメモリカードに対応づけて記 録することにより、 メモリカードの記録ブロック、 消去ブロックに対応 した制御をすることにより、転送性能を良好なものにすることができる。 また、 フラッシュメモリの記録ブロックの N倍 (Nは自然数) でプロ ック化して、 前記ブロックを夫々のメモリカードに対応づけて記録する ことにより、 書き換え回数の増加を防止することができる。
また、 フラッシュメモリの消去ブロックの N倍 (Nは自然数) でプロ ック化して、 前記ブロックを夫々のメモリカードに対応づけて記録する ことにより、 メモリ力一ドを複数使用することによる消去回数の増大を 防止し、 結果として高速記録が可能になる。
また、 フラッシュメモリの記録ブロック単位で各メモリカードに対応 づけを行い、 (前記フラッシュメモリの消去ブロック) * (記録部を構成 しているメモリカード数) の N倍 (Nは自然数) で、 イン夕一フェイス 部を介してデータを転送して記録することにより、 リード時に、 小プロ ックの高速転送が可能となる。 産業上の利用可能性
本発明は、 大容量の画像データの高速記録再生が可能なカメラレコ一 ダと、 例えばパーソナルコンピュータ等の情報処理機器へ画像デ一夕を 高速に転送することが可能なデータ記録媒体として有用である。

Claims

請 求 の 範 囲
1 . カメラ部と、 前記カメラ部で撮影された画像データを記録する記録 部とを備えたカメラレコーダであって、
前記記録部は、
前記カメラ部から画像デ一夕を入力するインタ一フェイス部と、 前記画像デー夕を記録する複数のメモリカードと、
前記メモリ力一ドに対する画像データの書き込みを制御する制御部と を備え、
前記メモリカードはフラッシュメモリによって構成され、
前記制御部は、 前記ィンターフェイス部を介して前記カメラ部から入 力された画像データを、 前記フラッシュメモリの記録プロックの整数倍 のデータサイズでブロック化し、 前記複数のメモリカードへ並列に記録 することを特徴とするカメラレコーダ。
2 . 前記制御部が、 前記インターフェイス部を介して前記カメラ部から 入力された画像デ一夕を、 前記フラッシュメモリの消去プロックの整数 倍のデータサイズでブロック化して、 前記ブロックを夫々のメモリカー ドに対応づけて記録する、 請求の範囲 1に記載のカメラレコーダ。
3 . 前記制御部が、 前記ブロック化した画像データを、 前記複数のメモ リカードヘストライビングして記録する、 請求の範囲 1または 2に記載 のカメラレコーダ。
4 . 前記カメラ部から前記インターフェイス部へのデータ転送を、 . (前 記フラッシュメモリの消去ブロックのデータサイズ) * (記録部を構成 しているメモリ力一ド数) の整数倍のブロックサイズ単位で行い、 前記制御部が、 前記複数のメモリカードへの記録をフラッシュメモリ の記録プロック単位で行う、 請求の範囲 1〜 3のいずれか一項に記載の カメラレコーダ。
5 . 前記記録部を複数ユニット備えた、 請求の範囲 1〜4のいずれか一 項に記載のカメラレコーダ。
6 . 前記記録部が着脱可能である、 請求の範囲 1〜4のいずれか一項に 記載のカメラレコーダ。
7 . 前記記録部が、 外部の情報処理機器と互換性を有するカードまたは スティック形状である、 請求の範囲 6に記載のカメラレコーダ。
8 . カメラ部と、 前記カメラ部で撮影された画像データを記録する記録 部とを備えたカメラレコーダであって、
前記記録部は、
前記カメラ部から画像データを入力するィンタ一フェイス部と、 前記画像デー夕を記録する複数のメモリカードと、
前記メモリカードからの画像データの読み出しを制御する制御部とを 備え、
前記メモリカードはフラッシュメモリによって構成され、
前記制御部は、 前記複数のメモリカードから、 前記フラッシュメモリ の記録ブロックの整数倍のデータサイズでブ口ック化された画像データ を並列に読み出すことを特徴とするカメラレコーダ。
9 . 前記記録部を複数ユニット備えた、 請求の範囲 8に記載のカメラレ コーダ。
1 0 . 前記記録部が着脱可能である、 請求の範囲 8または 9に記載の力 メラレコーダ。
1 1 . 前記記録部が、 外部の情報処理機器と互換性を有するカードまた はスティック形状である、 請求の範囲 1 0に記載のカメラレコーダ。
1 2 . 画像デ一夕を入力するィンターフェイス部と、
前記画像データを記録する複数のメモリカードと、 前記メモリカードに対する画像データの書き込みを制御する制御部と を備え、
前記メモリカードはフラッシュメモリによって構成され、
前記制御部は.. 前記ィンタ一フェイス部を介して入力された画像デー 夕を、 前記フラッシュメモリの記録ブロックの整数倍のデータサイズで ブロック化し、 前記複数のメモリカードへ並列に記録することを特徴と するデータ記録媒体。
1 3 . 前記制御部が、 前記インタ一フェイス部を介して入力された画像 データを、 前記フラッシュメモリの消去ブロックの整数倍のデータサイ ズでブロック化して、 前記ブロックを夫々のメモリカードに対応づけて 記録する、 請求の範囲 1 2に記載のデータ記録媒体。
1 4 . 前記制御部が、 前記ブロック化した画像データを、 前記複数のメ モリカードへストライピングして記録する、 請求の範囲 1 2または 1 3 に記載のデータ記録媒体。
1 5 . 前記インターフェイス部が、 (前記フラッシュメモリの消去プロ ックのデータサイズ) * (記録部を構成しているメモリカード数) の整 数倍のデータブロック単位で画像データの入力を行い、
前記制御部が、 前記複数のメモリカードへの記録をフラッシュメモリ の記録ブロック単位で行う、 請求の範囲 1 2〜 1 4のいずれか一項に記 載のデータ記録媒体。
1 6 . 複数種類の情報処理機器の間で互換性を有するカードまたはステ ィック形状である、 請求の範囲 1 2〜 1 5のいずれか一項に記載のデー タ記録媒体。
PCT/JP2003/015206 2003-03-12 2003-11-28 カメラレコーダおよびデータ記録媒体 WO2004082270A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP03816259A EP1605694A4 (en) 2003-03-12 2003-11-28 CAMERA CARD AND MEDIA FOR DATA COLLECTION
AU2003303995A AU2003303995A1 (en) 2003-03-12 2003-11-28 Camera recorder and data recording medium
US10/548,936 US20060209196A1 (en) 2003-03-12 2003-11-28 Camera recorder and data recording medium

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2003066456 2003-03-12
JP2003-66456 2003-03-12
JP2003121178 2003-04-25
JP2003-121178 2003-04-25

Publications (1)

Publication Number Publication Date
WO2004082270A1 true WO2004082270A1 (ja) 2004-09-23

Family

ID=32992959

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/015206 WO2004082270A1 (ja) 2003-03-12 2003-11-28 カメラレコーダおよびデータ記録媒体

Country Status (4)

Country Link
US (1) US20060209196A1 (ja)
EP (1) EP1605694A4 (ja)
AU (1) AU2003303995A1 (ja)
WO (1) WO2004082270A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100393124C (zh) * 2004-11-16 2008-06-04 乐金电子(中国)研究开发中心有限公司 一种移动通信终端的摄像头接口装置
CN100397380C (zh) * 2005-12-27 2008-06-25 北京中星微电子有限公司 多通道闪存传输控制器、芯片及存储设备
US20110135273A1 (en) * 2009-12-08 2011-06-09 Katsumi Watanabe Imaging apparatus

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4525493B2 (ja) * 2005-07-01 2010-08-18 ソニー株式会社 記録制御装置、記録制御方法、及び、カメラ一体型記録装置
JP2009054103A (ja) * 2007-08-29 2009-03-12 Panasonic Corp 複数のメモリカードを制御するホスト機器
CN101546583B (zh) * 2008-03-28 2010-12-08 鸿富锦精密工业(深圳)有限公司 续录系统及方法
JP5244037B2 (ja) * 2008-07-15 2013-07-24 パナソニック株式会社 メモリデバイス、メモリデバイス制御装置
JP2012019383A (ja) * 2010-07-08 2012-01-26 Panasonic Corp 記録制御装置、半導体記録装置および記録システム
JP6355392B2 (ja) * 2014-04-02 2018-07-11 キヤノン株式会社 記録装置およびその制御方法、並びに記憶媒体
WO2016027421A1 (ja) 2014-08-21 2016-02-25 パナソニックIpマネジメント株式会社 記録媒体、アダプタおよび情報処理装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07135589A (ja) * 1993-11-12 1995-05-23 Canon Inc 電子カメラ
JP2000207137A (ja) * 1999-01-12 2000-07-28 Kowa Co 情報記憶装置
JP2002033946A (ja) * 2000-07-17 2002-01-31 Fuji Photo Film Co Ltd 電子カメラ及びその制御方法
JP2002055878A (ja) * 2000-08-09 2002-02-20 Sony Corp データ蓄積装置
JP2002189992A (ja) * 2000-12-20 2002-07-05 Sony Corp メモリカードドライブと携帯型メモリカードドライブ

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06266596A (ja) * 1993-03-11 1994-09-22 Hitachi Ltd フラッシュメモリファイル記憶装置および情報処理装置
US5640203A (en) * 1994-02-16 1997-06-17 Asahi Kogaku Kogyo Kabushiki Kaisha Recording operation control device
WO2001008015A1 (fr) * 1999-07-28 2001-02-01 Sony Corporation Systeme d'enregistrement, dispositif d'enregistrement de donnees, dispositif a memoire et procede d'enregistrement de donnees
JP2001169224A (ja) * 1999-12-09 2001-06-22 Minolta Co Ltd デジタルカメラ

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07135589A (ja) * 1993-11-12 1995-05-23 Canon Inc 電子カメラ
JP2000207137A (ja) * 1999-01-12 2000-07-28 Kowa Co 情報記憶装置
JP2002033946A (ja) * 2000-07-17 2002-01-31 Fuji Photo Film Co Ltd 電子カメラ及びその制御方法
JP2002055878A (ja) * 2000-08-09 2002-02-20 Sony Corp データ蓄積装置
JP2002189992A (ja) * 2000-12-20 2002-07-05 Sony Corp メモリカードドライブと携帯型メモリカードドライブ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1605694A4 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100393124C (zh) * 2004-11-16 2008-06-04 乐金电子(中国)研究开发中心有限公司 一种移动通信终端的摄像头接口装置
CN100397380C (zh) * 2005-12-27 2008-06-25 北京中星微电子有限公司 多通道闪存传输控制器、芯片及存储设备
US20110135273A1 (en) * 2009-12-08 2011-06-09 Katsumi Watanabe Imaging apparatus
US8385716B2 (en) * 2009-12-08 2013-02-26 Panasonic Corporation Imaging apparatus

Also Published As

Publication number Publication date
EP1605694A1 (en) 2005-12-14
EP1605694A4 (en) 2010-06-09
AU2003303995A1 (en) 2004-09-30
US20060209196A1 (en) 2006-09-21

Similar Documents

Publication Publication Date Title
JP4736593B2 (ja) データ記憶装置、データ記録方法、記録及び/又は再生システム、並びに、電子機器
CN100347684C (zh) 记录系统、数据记录设备、存储设备和数据记录方法
EP0971358B1 (en) Data processing apparatus and file management method therefor
WO2005096220A1 (ja) メモリカード及びメモリカードシステム
CN1227591C (zh) 记录系统、数据记录设备、存储设备和数据记录方法
US20060047889A1 (en) Memory device and controlling method for nonvolatile memory
JP3603079B2 (ja) カメラレコーダおよびデータ記録媒体
US20050286855A1 (en) Data recording apparatus
WO2004082270A1 (ja) カメラレコーダおよびデータ記録媒体
JP4036056B2 (ja) 記録装置および方法、記録媒体、並びにプログラム
WO2003073424A1 (fr) Cassette magnetique et enregistreur magnetique
JP2000267904A (ja) データ記録装置及び方法
KR100659915B1 (ko) 데이터 전송 방법 및 장치
JP4211563B2 (ja) 再生記録装置
JP4066447B2 (ja) 情報処理装置及びデータの処理方法
JP4496790B2 (ja) データ記憶装置及び方法、並びに記録再生システム
US7649822B2 (en) Recording and reproducing apparatus and recording method
EP0927934A1 (en) File managing device, file managing method, and recording medium stored with file managing program
CN100471249C (zh) 摄像记录机和数据记录媒体
JP4972909B2 (ja) データ記録装置
JP2004342090A (ja) データ記録装置
JP2001325135A (ja) データ記憶再生装置及びデータ記憶再生方法
JPH0546468A (ja) メモリカード装置
JP2003178280A (ja) メモリーカード
JP2008199203A (ja) ビデオ記録再生方法および装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2003816259

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 20038B01565

Country of ref document: CN

Ref document number: 10548936

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 2003816259

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 10548936

Country of ref document: US