WO2001067506A1 - Procede et appareil de montage d'une puce - Google Patents

Procede et appareil de montage d'une puce Download PDF

Info

Publication number
WO2001067506A1
WO2001067506A1 PCT/JP2001/001799 JP0101799W WO0167506A1 WO 2001067506 A1 WO2001067506 A1 WO 2001067506A1 JP 0101799 W JP0101799 W JP 0101799W WO 0167506 A1 WO0167506 A1 WO 0167506A1
Authority
WO
WIPO (PCT)
Prior art keywords
purge gas
chip
substrate
bump
chip mounting
Prior art date
Application number
PCT/JP2001/001799
Other languages
English (en)
French (fr)
Inventor
Katsumi Terada
Akira Yamauchi
Original Assignee
Toray Engineering Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toray Engineering Co., Ltd. filed Critical Toray Engineering Co., Ltd.
Priority to EP01912175A priority Critical patent/EP1271641A1/en
Priority to KR1020027011774A priority patent/KR20020079991A/ko
Publication of WO2001067506A1 publication Critical patent/WO2001067506A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75252Means for applying energy, e.g. heating means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/79Apparatus for Tape Automated Bonding [TAB]
    • H01L2224/7901Means for cleaning, e.g. brushes, for hydro blasting, for ultrasonic cleaning, for dry ice blasting, using gas-flow, by etching, by applying flux or plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81053Bonding environment
    • H01L2224/81054Composition of the atmosphere
    • H01L2224/81075Composition of the atmosphere being inert
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Definitions

  • the present invention relates to a chip mounting method and apparatus, and more particularly to a chip mounting method and apparatus capable of efficiently preventing secondary oxidation (oxidation due to heating) of a bump when mounting a chip on a substrate.
  • a chip is formed by forming bumps on the chip, bringing the chip closer to the substrate in the form of a face down, bringing the bumps into contact with the electrodes on the substrate, and then heating and melting the bumps on the chip to join the electrodes on the substrate.
  • the method is well known.
  • the bumps may be secondary-oxidized in an oxidizing gas atmosphere by heating. If secondary oxidation occurs, that is, if an oxide is present on the surface of the bump, the target bonding state between the bump and the electrode of the substrate may not be obtained.
  • the electrodes on the substrate are usually plated with gold, so there is no danger of secondary oxidation on the electrode side of the substrate.
  • a method of blowing nitrogen gas as a purge gas between the chip and the substrate to prevent secondary oxidation of the bump has been known, and the bump is bonded to the substrate electrode in a nitrogen gas atmosphere.
  • a chamber 102 is provided so as to surround the periphery of the substrate 101, and nitrogen gas 103 is blown into the chamber 102 so that air in the chamber 102 is nitrogen gas.
  • the chip 105 held by the tool 104 is lowered from above, and the bumps 106 of the chip 105 are mounted on the substrate 101 in a nitrogen gas atmosphere in the chamber 102.
  • the electrode 107 is connected to it.
  • the external air 109 is drawn in from the tool elevating opening 108 of the chamber 102, and in reality, the chamber It was difficult to increase the nitrogen gas concentration in 102 to a concentration effective for preventing secondary oxidation.
  • an object of the present invention is to efficiently increase the purge gas concentration (for example, nitrogen gas concentration) around the bump, which needs to be sealed from air, and to more reliably prevent the secondary oxidation of the bump. It is an object of the present invention to provide a simple chip mounting method and its device.
  • purge gas concentration for example, nitrogen gas concentration
  • a chip mounting method provides an open state between a chip and a substrate when bonding a bump formed on at least one of the chip and the substrate to an electrode formed on the other.
  • the method is characterized in that a purge gas is locally supplied at least toward the periphery of the bump while maintaining the same, and the bump is bonded to the electrode under the atmosphere of the purge gas.
  • an inert gas such as a nitrogen gas or an argon gas, a reducing gas, or a replacement gas (for example, a gas that can be replaced with a fluorine group on the surface of the bump) can be used.
  • a replacement gas for example, a gas that can be replaced with a fluorine group on the surface of the bump
  • any gas that can form a non-oxidizing atmosphere by purging a gas forming an oxidizing atmosphere represented by air may be used.
  • the chip in the present invention includes all forms on the side to be bonded to the substrate, such as an IC chip, a semiconductor chip, an optical element, and a wafer.
  • the substrate includes all forms of an object to be joined to a chip wafer, such as a resin substrate, a glass substrate, and a film substrate.
  • the bump is formed on at least one of the chip and the substrate. That is, (A) the case where the bump is formed on the chip and the electrode is formed on the substrate; (B) the case where the bump is formed on the substrate and the electrode is formed on the chip; and (C) the case where both the chip and the substrate are formed. Bumps may be formed on the substrate. Therefore, especially in the case of the above (C), the “electrode” in the present invention means a technical concept including a bump.
  • the purge gas is locally introduced at a low speed so that air is not entrained from the surroundings.
  • the purge gas is substantially In the state of laminar flow, it flows in from the side of the gap between the chip and the substrate.
  • the purge gas is slowly blown out from the blowout port provided on the tool side holding the chip toward at least the periphery of the bump.
  • the purge gas be heated and then flow toward the periphery of the bump.
  • a chip mounting apparatus includes a tool for holding a chip, and a substrate holding stage provided below the tool and holding a substrate, and a pump formed on at least one of the chip and the substrate is connected to the other.
  • a purge gas blowing means for locally blowing a purge gas toward at least a peripheral portion of the bump in a gap between the chip and the substrate in an open state before the bonding is provided.
  • the tool may or may not include the heater.
  • the purge gas blowing means is provided so as to be replaceable, preferably automatically replaceable. This makes it possible to use an optimal purge gas blowing means for each chip size and each type of substrate.
  • a means having a means for heating the purge gas to be blown before blowing is preferable. By doing so, it is possible to prevent or suppress a decrease in the heating temperature at the time of bump joining due to the blowing of the purge gas.
  • means for controlling the flow rate or flow rate of the purge gas to be blown out is connected to the purge gas blowing means.
  • this flow control means it becomes possible to blow out the optimal purge gas while suppressing the entrainment of air.
  • the space between the chip and the substrate is opened and the purge gas is blown between the chips, air is trapped as in the case of the conventional chamber system.
  • An easy specific part for example, the opening 108 shown in FIG. 7 is not formed.
  • the purge gas can be blown out by bringing the purge gas blow-out port close to the chip bottom surface, particularly the bump.
  • the flow rate of the purge gas By setting the flow rate so that a large amount of air is not entrained from the air, for example, a flow rate that is gentle enough to form a laminar flow, the purge gas that has been blown out can be efficiently applied to the bump periphery even though the purge gas amount is relatively small.
  • the gas can be flowed or stored, and the purge gas concentration in that part is locally kept high.
  • the secondary oxidation of the bump is effectively prevented, and the bump and the electrode are joined in a desirable state without secondary oxidation.
  • the chip can be efficiently and easily mounted on the substrate in a desired state.
  • the purge gas blowing means can be automatically replaced, more optimal joining can be achieved according to the chip size and the like. Furthermore, if the purge gas is heated before being blown out, it is possible to suppress the temperature drop of the joint due to the blowout of the purge gas, and to more efficiently and quickly bond the bump to the electrode.
  • FIG. 1 is a schematic partial side view of a chip mounting apparatus according to one embodiment of the present invention.
  • FIG. 2 is a schematic cross-sectional view showing one state after bonding of the chip and the substrate in the apparatus of FIG.
  • c 4 is a schematic partial side view of a chip mounting apparatus according to another embodiment of the present invention is a schematic longitudinal sectional view of the tool of the chip mounting apparatus according to still another embodiment of the present invention is there.
  • FIG. 5 is a cross-sectional view of the device of FIG. 4 along the line VV.
  • FIG. 6 is a cross-sectional view of the device of FIG. 4 along the line VI-VI.
  • FIG. 7 is a schematic configuration diagram of a conventional chip mounting apparatus.
  • FIG. 1 shows a state immediately before chip mounting in a chip mounting method according to an embodiment of the present invention, in which bumps are formed on the chip side and electrodes are formed on the substrate side.
  • a chip mounting apparatus 1 includes a tool 4 for holding a chip 3 on which bumps 2 (for example, solder bumps) are formed by suction or the like, and a substrate holding for holding a substrate 6 on which an electrode 5 is formed by suction or the like. It has stage 7.
  • Tool 4 has a built-in heater, which lowers chip 3 to bump 2 After the bumps 2 are brought into contact with the electrodes 5, the bumps 2 are heated and melted and joined to the electrodes 5.
  • purge gas blowing means 8 for locally blowing a purge gas is provided beside this gap.
  • nitrogen gas is used as the purge gas to be blown out.
  • the purge gas blowing means 8 may be provided so as to be able to move in and out, or may be fixedly arranged.
  • the purge gas blowout means 8 is provided with a blowout port 9, from which the purge gas 10 (nitrogen gas) is blown out locally, particularly toward the bump 2 periphery of the chip 3.
  • the air 11 existing between the chip 3 and the substrate 6 is pushed to the opposite side, and particularly, the periphery of the bump 2 is replaced by the purge gas, and the non-oxidizing Atmosphere.
  • the purge gas it is necessary to keep the flow rate of the purge gas low so that the air is pushed out efficiently and the air from the surroundings is not trapped as much as possible.
  • a flow rate control valve 13 that can control the flow rate or flow rate of the purge gas to be blown is provided in the flow path 12 that supplies the purge gas toward the blowout port 9. .
  • the upstream side of the flow control valve 13 may be connected to a suitable purge gas supply source (not shown).
  • the purge gas blown out from the purge gas blowing means 8 causes the air around the bumps 2 of the chip 3 to be released. It is eliminated and replaced with a purge gas. At this time, the entrainment of air from the surroundings is also suppressed, so that at least the periphery of the bump 2 is locally maintained at a high purge gas concentration. Therefore, the secondary oxidation of the bump before joining is prevented very efficiently. In this state, the bump 2 is brought into contact with the electrode 5 on the substrate, and is joined to the electrode 5 by heating and melting. Since the occurrence of the secondary oxidation is prevented, the bump 2 and the electrode 5 are electrically connected well without any inconvenience.
  • an underfill agent 14 between the chip 3 and the substrate 6 may be filled before or after the bonding, for example, as shown in FIG. under The filling of the filling agent 14 seals the bonding portion from the external atmosphere, and further strengthens the bonding state between the chip 3 and the substrate 6.
  • FIG. 3 shows a chip mounting apparatus 21 according to another embodiment of the present invention.
  • the purge gas blowing means 22 is formed integrally with the tool 23.
  • a purge gas outlet 24 is opened obliquely downward on the lower surface side of the tool 23, and the chip on which the bump 26 is formed is formed through the purge gas outlet 24 toward the substrate 25 side.
  • the purge gas 28 is blown out toward the lower surface side of 27.
  • the blown-out purge gas 28 pushes out the air 29 existing between the chip 27 and the substrate 25, particularly the air around the bump 26.
  • it is preferable that the gas is blown out slowly as in the above embodiment so as not to entrap the surrounding air.
  • the purge gas is blown out locally from the tool 23 side, as shown in FIG. 3, the chip 30 and other components 3 already mounted around the position where the chip is to be mounted are to be mounted. This is particularly suitable when there is 1, for example, in the case of multi-chip mounting.
  • FIG. 4 to 6 show a configuration of a chip mounting apparatus on a tool side according to still another embodiment of the present invention.
  • a replaceable, preferably automatically replaceable, attachment 43 is mounted at the lower end of the holder 42 of the tool 41.
  • a chip 45 having bumps 44 formed on the lower surface of the attachment 43 by suction is held.
  • the attachment 43 is sucked and held on the lower surface of the holder 42 by suction from an annular tool suction groove 46 formed on the lower surface of the holder 14, and the suction operation via the suction passage 47 is performed.
  • the c chip 45 which can be easily and automatically replaced by the control, is sucked and held by suction through a chip suction hole 48 extending through the holder 42 and the attachment 43.
  • a heater 49 for purging the purge gas is embedded in the holder 14 2, and a pair of semicircular arc-shaped heating loops 50 are provided adjacent to the embedded portion of the heater 49. It is formed as a road.
  • the purge gas flows into the heating loop 50 from the purge gas outlet passage 53, and the purge gas heated in the heating loop 50 passes through a downwardly extending flow path 51, through an opening on the lower surface side of the attachment 43. From the purge gas outlet 52.
  • the purge gas is blown at a locally slow flow rate toward the periphery of the bump 44 of the chip 45.
  • the concentration of the purge gas around the bump 4 is increased by the purge gas locally blown out, secondary oxidation is prevented, and desired bonding is efficiently performed.
  • the attachment 43 has a purge gas outlet 52 opened so that the attachment 43 can be easily changed automatically, so that the optimal purge gas outlet and outlet can be adjusted according to the type and size of the chip 45. State can be realized.
  • the electrodes 5 provided on the substrates 6 and 25 are provided on the chip irrespective of energization, such as electrodes with electric wiring and dummy electrodes without electric wiring. All forms on the side that comes into contact with the provided bumps 2, 26, 44 are included.
  • the bumps 2, 26, and 44 provided on the chips 3, 27, and 45 were provided on the substrates 6, 25, irrespective of energization, such as with or without electrical wiring. All forms on the side in contact with electrode 5 are included.
  • the chip mounting method and device according to the present invention can be applied to any device for mounting a chip on a substrate, and can be applied not only to a chip bonding device but also to a mounter for temporarily bonding chips. Since the secondary oxidation of the bumps is efficiently prevented, the desired bonding between the chip and the substrate is easily performed under the desired conditions.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Description

明 糸田 »
チップ実装方法および装置
技 術 分 野
本発明は、 チップ実装方法および装置に関し、 とくにチップを基板に実装する に際し、 バンプの二次酸化 (加熱に起因する酸化) 効率よく防止できるように したチップ実装方法およぴ装置に関する。
背 景 技 術
チップにバンプを形成し、 チップをフヱイスダウンの形で基板に近づけ、 バン プを基板の電極に当接させた後、 チップのバンプを加熱溶融させて基板の電極と 接合するようにしたチップの実装方法はよく知られている。 このようなバンプを 使用したチップ実装方法においては、 加熱によりバンプが酸化性ガス雰囲気下で 二次酸化するおそれがある。 二次酸化が生じると、 つまりバンプの表面に酸化物 が存在すると、 バンプと基板の電極との目標とする接合状態が得られないおそれ がある。 基板の電極には、 通常金メツキ等が施されているので、 基板の電極側に は二次酸化のおそれはない。
従来から、 バンプの二次酸化を防止するために、 チップと基板との間に窒素ガ スをパージガスとして吹き込む方法が知られており、 窒素ガス雰囲気下でバンプ を基板の電極に接合するようにしている。 たとえば図 7に示すように、 基板 1 0 1の周囲を囲むようにチヤンバ 1 0 2を設け、 このチヤンバ 1 0 2内に窒素ガス 1 0 3を吹き込んでチヤンバ 1 0 2内の空気を窒素ガスで置換するとともに、 上 方からツール 1 0 4に保持されたチップ 1 0 5を降下させ、 チャンバ 1 0 2内の 窒素ガス雰囲気下でチップ 1 0 5のバンプ 1 0 6を基板 1 0 1の電極 1 0 7に接 合するようにしている。
ところが、 上記のような従来のチャンバ 1 0 2を用いた方法では、 とくにチヤ ンバ 1 0 2のツール昇降用開口部 1 0 8から外部空気 1 0 9を巻き込んでしまい、 現実的には、 チャンバ 1 0 2内の窒素ガス濃度を二次酸化防止に有効な濃度にま で上げることは困難であった。
また、 二次酸化防止の観点からすれば、 バンプ周囲部分のみが窒素ガスで酸化 性空気からシールされればよいわけであるが、 チャンバ 1 0 2内全体に対して窒 素ガスを吹き込んでいること、 および、 巻き込んだ空気が渦状にあるいはランダ ムにチャンバ 1 0 2内を流動することから、 バンプ周囲部分のみ窒素ガス濃度を 上げることはできなかった。
発 明 の 開 示
そこで、 本発明の目的は、 空気からのシールが実際に必要なバンプ周囲部分の パージガス濃度 (たとえば、 窒素ガス濃度) を効率よく上げることができ、 バン プの二次酸化をより確実に防止可能なチップ実装方法およびその装置を提供する ことにある。
上記目的を達成するために、 本発明に係るチップ実装方法は、 チップおよび基 板の少なく とも一方に形成したバンプを他方に形成した電極に接合するに際し、 チップと基板との間を開放状態に保ちつつ、 少なく ともバンプ周囲部分に向けて パージガスを局部的に流し、 該パージガス雰囲気下でバンプを電極に接合するこ とを特徵とする方法からなる。
本発明において使用するパージガスとしては、 窒素ガスやアルゴンガス等の不 活性ガス、 還元性ガス、 置換ガス (たとえば、 バンプ側の表面においてフッ素基 に置換可能なガス) 等を用いることができる。 要するに、 空気に代表される酸化 性雰囲気を形成している気体をパージし、 非酸化性雰囲気を形成できるガスであ ればよい。 また、 本発明におけるチップとは、 たとえば I Cチップ、 半導体チッ プ、 光素子、 ウェハーなど基板と接合させる側の全ての形態のものを含む。 さら に、 基板とは、 たとえば樹脂基板、 ガラス基板、 フィルム基板など、 チップゃゥ ェハーなどと接合される対象物の全ての形態のものを含む。
また、 本発明においては、 バンプは、 チップおよび基板の少なくとも一方に形 成される。 すなわち、 (A ) バンプがチップに形成され、 基板に電極が形成され る場合と、 (B ) バンプが基板に形成され、 チップに電極が形成される場合と、 ( C ) チップと基板の両方にバンプが形成される場合がある。 したがって、 とく に上記 (C ) の場合には、 本発明における 「電極」 とは、 バンプを含む技術概念 を意味する。
本発明に係るチップの実装方法においては、 パージガスは、 周囲から空気を巻 き込まないように低速で局部的に流入される。 たとえば、 パージガスは、 実質的 に層流状態にて、 チップと基板との間隙の側方から流入される。 あるいは、 パ一 ジガスは、 チップを保持しているツール側に設けられた吹出口から少なく ともバ ンプ周囲部分に向けてゆつく りと吹き出される。
また、 パージガス吹出によりバンプ接合時の加熱温度を大きく低下させないよ うにするには、 パージガスは加熱された後、 バンプ周囲部分に向けて流されるこ とが好ましい。
本発明に係るチップ実装装置は、 チップを保持するツールと、 該ツールの下方 に設けられ、 基板を保持する基板保持ステージとを有し、 チップおよび基板の少 なく とも一方に形成したパンプを他方に形成した電極に接合するチップ実装装置 において、 前記接合前に開放状態にあるチップと基板との間隙のうち少なく とも バンプ周囲部分に向けて局部的にパージガスを吹き出すパージガス吹出手段を設 けたことを特徵とするものからなる。 ここで、 ツールはヒータ一を備えている形 態であってもなくてもよい。
このチップ実装装置においては、 パージガス吹出手段が交換可能に、 望ましく は自動交換可能に設けられていることが好ましい。 このようにすることにより、 チップのサイズや基板の種類毎に、 最適なパージガス吹出手段を用いることが可 能になる。
また、 パージガス吹出手段としては、 吹き出されるパージガスを吹出前に加熱 する手段を有するものが好ましい。 このようにすれば、 パージガス吹出によるバ ンプ接合時の加熱温度の低下を防止または抑制できる。
さらに、 パージガス吹出手段には、 吹き出されるパージガスの流速または流量 を制御する手段が接続されていることが好ましい。 この流量制御手段により、 空 気の卷き込みを抑えた最適なパージガスの吹出が可能になる。
上記のような本発明に係るチップ実装方法および装置においては、 チップと基 板との間を開放状態にしてこの間にパージガスが吹き込まれるので、 従来のチヤ ンバ方式の場合のような、 空気を巻き込みやすい特定の部位 (たとえば、 図 7に 示した開口部 1 0 8 ) は形成されない。 また、 チャ ンバの存在しない開放状態で あるから、 パージガス吹出口をチップ下面、 とくにバンプに近接させてパ一ジガ スを吹き出すことが可能になる。 そして吹き出されるパージガスの流速を、 周囲 から多量の空気を巻き込まない流速、 たとえば層流を形成する程度のゆつく りと した流速とすることにより、 比較的少量の吹き出しパージガス量でありながら、 吹き出されたパージガスを効率よくバンプ周囲部分に流す、 あるいは貯めること ができ、 その部分のパージガス濃度が局部的に高濃度に保たれる。 その結果、 バ ンプの二次酸化が効果的に防止され、 二次酸化の発生のない望ましい状態でバン プと電極が接合される。 その結果、 チップが、 所望の状態で、 効率よく容易に基 板に実装される。
また、 パージガス吹出手段を自動交換可能とすれば、 チップサイズ等に応じて より最適な接合を達成できる。 さらに、 パージガスを吹出前に加熱すれば、 パー ジガス吹出による接合部の温度低下を抑えて、 より効率よく短時間でバンプを電 極に接合することが可能になる。
図 面 の 簡 単 な 説 明
図 1は、 本発明の一実施態様に係るチップ実装装置の概略部分側面図である。 図 2は、 図 1の装置におけるチップと基板との接合後の一状態を示す概略断面 図である。
図 3は、 本発明の別の実施態様に係るチップ実装装置の概略部分側面図である c 図 4は、 本発明のさらに別の実施態様に係るチップ実装装置のツール側の概略 縦断面図である。
図 5は、 図 4の装置の V— V線に沿う横断面図である。
図 6は、 図 4の装置の V I - V I線に沿う横断面図である。
図 7は、 従来のチップ実装装置の概略構成図である。
発明 を実施す る た め の最良の形態
以下に、 本発明の望ましい実施の形態を、 図面を参照しながら説明する。
図 1は、 本発明の一実施態様に係るチップの実装方法における、 チップ実装直 前の状態を示しており、 チップ側にバンプを形成し、 基板側に電極を形成した場 合を示している。 図 1において、 チップ実装装置 1は、 バンプ 2 (たとえば、 ノヽ ンダバンプ) が形成されたチップ 3を吸着等により保持するツール 4と、 電極 5 が形成された基板 6を吸着等により保持する基板保持ステージ 7を有している。 ツール 4にはヒータが内蔵されており、 チップ 3を下降させてバンプ 2を基板の 電極 5に当接させた後、 バンプ 2を加熱溶融させて電極 5と接合するようになつ ている。
接合前においては、 チップ 3と基板 6との間は、 チャンバ等の存在しない開放 状態にあり、 この間隙の側方に、 局部的にパージガスを吹き出すパージガス吹出 手段 8が設けられる。 本実施態様では、 吹き出されるパージガスとして、 窒素ガ スが用いられている。 このパージガス吹出手段 8は、 出没可能に設けられてもよ く、 固定配置されていてもよい。 パージガス吹出手段 8には吹出口 9が設けられ ており、 吹出口 9からはパージガス 1 0 (窒素ガス) が、 とくにチップ 3のバン プ 2周囲部分に向けて局部的に吹き出される。 このパージガス 1 0の吹出により、 チップ 3と基板 6との間に存在していた空気 1 1は反対側の側方へと押し出され、 とくにバンプ 2周囲部分がパージガスで置換されて、 非酸化性雰囲気とされる。 上記パージガスによる置換の際に、 空気を効率よく押し出し、 かつ、 周囲から の空気を極力卷き込まないようにするには、 パージガスの吹出流速を低く抑える 必要がある。 たとえば、 吹き出されたパージガスの流れが層流状態になる程度の 低流速に抑えることが好ましい。 このような低吹出流速に制御するために、 吹出 口 9に向けてパージガスを供給する流路 1 2に、 吹き出されるパージガスの流速 または流量を制御可能な流量制御弁 1 3が設けられている。 流量制御弁 1 3の上 流側は、 図示を省略した適当なパージガス供給源へと接続すればよい。
上記のように構成されたチップ実装装置 1においては、 チップ 3が基板 6に接 合される前に、 パージガス吹出手段 8から吹き出されたパージガスにより、 とく にチップ 3のバンプ 2周囲部分の空気が排除されてパージガスに置換される。 こ のとき、 周囲からの空気の卷き込みも抑えられるから、 少なく ともバンプ 2周囲 部分は局部的に高いパージガス濃度に保たれる。 したがって、 接合前のバンプの 二次酸化が極めて効率よく防止される。 この状態でバンプ 2が基板の電極 5に当 接され、 加熱溶融によって電極 5に接合される。 二次酸化の発生が防止されてい るから、 バンプ 2と電極 5とは不都合を生じることなく電気的に良好に接合され る。
この接合に際しては、 接合前あるいは接合後に、 たとえば図 2に示すように、 チップ 3と基板 6との間にァンダーフィル剤 1 4が充塡されてもよい。 アンダー フィル剤 1 4の充塡により、 接合部が外部雰囲気からシールされるとともに、 チ ップ 3と基板 6との接合状態が一層強固なものとされる。
図 3は、 本発明の別の実施態様に係るチップ実装装置 2 1を示している。 本実 施態様においては、 パージガス吹出手段 2 2が、 ツール 2 3と一体的に構成され ている。 ツール 2 3の下面側にパージガス吹出口 2 4が斜め下方に向けて開口さ れており、 パージガス吹出口 2 4を介して、 基板 2 5側に向けて、 とくにバンプ 2 6が形成されたチップ 2 7の下面側に向けてパージガス 2 8が吹き出されるよ うになつている。 吹き出されたパージガス 2 8は、 チップ 2 7と基板 2 5との間 に存在していた空気 2 9、 とくにバンプ 2 6周囲部分の空気を押し出す。 このパ —ジガス吹出においても、 周囲の空気を巻き込まないように、 前記実施態様と同 様にゆっく りと吹き出されることが好ましい。
この実施態様では、 ツール 2 3側から局部的にパージガスが吹き出されるので、 図 3に示したように、 これからチップ実装を行う位置の周囲に既に実装されたチ ップ 3 0や他部品 3 1がある場合、 たとえばマルチチップ実装の場合等に、 とく に好適なものである。
図 4〜図 6は、 本発明のさらに別の実施態様に係るチップ実装装置のツール側 の構成を示している。 ツール 4 1のホルダー 4 2の下端には、 交換可能な、 好ま Lくは自動交換可能なァタツチメント 4 3が装着されている。 このァタツチメン ト 4 3の下面に吸着によってバンプ 4 4が形成されたチップ 4 5が保持されるよ うになつている。 アタッチメント 4 3は、 ホルダ一 4 2の下面に形成された環状 のツール吸着溝 4 6からの吸引により、 ホルダ一 4 2の下面に吸着保持され、 吸 引通路 4 7を介しての吸引動作の制御により、 容易に自動交換可能となっている c チップ 4 5は、 ホルダ一 4 2とアタッチメント 4 3とを貫通して延びるチップ吸 着孔 4 8による吸引により吸着保持される。
ホルダ一 4 2内には、 パージガス加熱用のヒータ 4 9が埋設されており、 その ヒータ 4 9の埋設部に隣接させて、 一対の半円弧状に延びる加熱ループ 5 0が、 パージガス加熱用流路として形成されている。 パージガスはパージガス吹出通路 5 3より加熱ループ 5 0内に流入され、 加熱ループ 5 0内で加熱されたパージガ スが、 下方へと延びる流路 5 1を通して、 アタッチメント 4 3の下面側の開口さ れたパージガス吹出口 5 2から吹き出される。 パージガスは、 チップ 4 5のバン プ 4 4周囲部分に向けて局部的にゆつく りとした流速で吹き出される。
吹き出されるパージガスを予め加熱しておく ことで、 パージガス吹出しによる 温度低下を抑え、 バンプ 4 4を接合する際に、 高温に維持された状態にて引き続 きバンプ 4 4を加熱接合できるようになる。 この態様においても、 局部的に吹き 出されたパージガスによりバンプ 4 の周囲部分のパージガス濃度が高められ、 二次酸化が防止されて所望の接合が効率よく行われる。
また、 アタッチメント 4 3にパージガス吹出口 5 2が開口されてあり、 ァタツ チメ ント 4 3も容易に自動交換できるようになっているから、 チップ 4 5の種類 やサイズに応じて最適なパージガス吹出伏態を実現できる。
なお、 上記各実施態様において、 基板 6、 2 5に設けられた電極 5には、 電気 的な配線を伴った電極、 電気的な配線を伴っていないダミー電極など、 通電に関 係なくチップに設けられたバンプ 2、 2 6、 4 4と当接する側の全ての形態が含 まれる。
また、 チップ 3、 2 7、 4 5に設けられたバンプ 2、 2 6、 4 4には、 電気的 な配線を伴っている、 いないなど通電に関係なく、 基板 6、 2 5に設けられた電 極 5と当接する側の全ての形態が含まれる。
産 業 上 の 利 用 可 能 性
本発明に係るチップ実装方法および装置は、 チップを基板に実装するあらゆる 装置に適用でき、 チップボンディ ング装置に限らず、 チップを仮接合するマウン ターにも適用できる。 バンプの二次酸化が効率よく防止されるので、 チップと基 板の所望の接合が、 望ましい条件下で容易に行われる。

Claims

言青 求 の 範 囲
1 . チップおよび基板の少なくとも一方に形成したバンプを他方に形成した電極 に接合するに際し、 チップと基板との間を開放状態に保ちつつ、 少なく ともバン プ周囲部分に向けてパ一ジガスを局部的に流し、 該パ一ジガス雰囲気下でバンプ を電極に接合することを特徴とするチップ実装方法。
2 . パージガスを、 実質的に層流状態にて、 チップと基板との間隙の側方から流 入させる、 請求項 1のチップ実装方法。
3 . パージガスを、 チップを保持しているツール側に設けられた吹出口から吹き 出す、 請求項 1のチップ実装方法。
4 . パージガスを加熱した後、 バンプ周囲部分に向けて流す、 請求項 1ないし 3 のいずれかに記載のチップ実装方法。
5 . チップを保持するツールと、 該ツールの下方に設けられ、 基板を保持する基 板保持ステージとを有し、 チップおよび基板の少なくとも一方に形成したバンプ を他方に形成した電極に接合するチップ実装装置において、 前記接合前に開放状 態にあるチップと基板との間隙のうち少なくともバンプ周囲部分に向けて局部的 にパージガスを吹き出すパージガス吹出手段を設けたことを特徴とするチップ実
6 . パージガス吹出手段が交換可能に設けられている、 請求項 5のチップ実装装
7 . パージガス吹出手段が、 吹き出されるパージガスを吹出前に加熱する手段を 有する'、 請求項 5のチップ実装装置。
8 . パージガス吹出手段に、 吹き出されるパージガスの流速または流量を制御す る手段が接続されている、 請求項 5ないし 7のいずれかに記載のチップ実装装置 c
PCT/JP2001/001799 2000-03-10 2001-03-08 Procede et appareil de montage d'une puce WO2001067506A1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP01912175A EP1271641A1 (en) 2000-03-10 2001-03-08 Method and apparatus for mounting chip
KR1020027011774A KR20020079991A (ko) 2000-03-10 2001-03-08 칩 실장 방법 및 장치

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000067349A JP4598914B2 (ja) 2000-03-10 2000-03-10 チップ実装方法および装置
JP2000-67349 2000-03-10

Publications (1)

Publication Number Publication Date
WO2001067506A1 true WO2001067506A1 (fr) 2001-09-13

Family

ID=18586557

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2001/001799 WO2001067506A1 (fr) 2000-03-10 2001-03-08 Procede et appareil de montage d'une puce

Country Status (6)

Country Link
US (1) US20030022534A1 (ja)
EP (1) EP1271641A1 (ja)
JP (1) JP4598914B2 (ja)
KR (1) KR20020079991A (ja)
TW (1) TW526166B (ja)
WO (1) WO2001067506A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1255292A1 (en) * 2000-01-14 2002-11-06 Toray Engineering Co., Ltd. Chip mounting method
US6768209B1 (en) * 2003-02-03 2004-07-27 Micron Technology, Inc. Underfill compounds including electrically charged filler elements, microelectronic devices having underfill compounds including electrically charged filler elements, and methods of underfilling microelectronic devices
JP2005026608A (ja) * 2003-07-02 2005-01-27 Tokyo Electron Ltd 接合方法および接合装置
CH697279B1 (de) * 2004-12-06 2008-07-31 Oerlikon Assembly Equipment Ag Verfahren für die Montage eines Halbleiterchips auf einem Substrat.
JP2006286798A (ja) * 2005-03-31 2006-10-19 Toray Eng Co Ltd 実装方法および装置
CN101273445B (zh) * 2005-09-28 2012-07-25 大见忠弘 可控气氛的接合装置、接合方法及电子装置
JP4340703B2 (ja) * 2007-11-01 2009-10-07 シャープ株式会社 半導体実装装置および半導体実装方法
JP5768387B2 (ja) * 2011-01-31 2015-08-26 デクセリアルズ株式会社 半導体製造装置、半導体製造方法及び半導体装置
JP2016149383A (ja) * 2015-02-10 2016-08-18 パナソニックIpマネジメント株式会社 部品実装装置および部品実装方法ならびに部品実装ライン
JP2016149384A (ja) * 2015-02-10 2016-08-18 パナソニックIpマネジメント株式会社 部品実装装置および部品実装方法ならびに部品実装ライン
KR20240112985A (ko) 2022-03-30 2024-07-19 가부시키가이샤 신가와 전자 부품 실장 장치 및 전자 부품 실장 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06124980A (ja) * 1992-10-12 1994-05-06 Casio Comput Co Ltd Icチップのボンディング方法およびボンディングヘッド
JPH07122595A (ja) * 1993-10-26 1995-05-12 Sony Corp フラックス残渣除去方法及びその装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06124980A (ja) * 1992-10-12 1994-05-06 Casio Comput Co Ltd Icチップのボンディング方法およびボンディングヘッド
JPH07122595A (ja) * 1993-10-26 1995-05-12 Sony Corp フラックス残渣除去方法及びその装置

Also Published As

Publication number Publication date
US20030022534A1 (en) 2003-01-30
TW526166B (en) 2003-04-01
JP2001257238A (ja) 2001-09-21
JP4598914B2 (ja) 2010-12-15
KR20020079991A (ko) 2002-10-21
EP1271641A1 (en) 2003-01-02

Similar Documents

Publication Publication Date Title
KR101183824B1 (ko) 가열 결합 헤드를 사용하는 직접적인 다이 부착 방법
KR100847192B1 (ko) 실장 방법 및 장치
WO2001067506A1 (fr) Procede et appareil de montage d'une puce
JP2000349123A (ja) 半導体素子の実装方法
US20070170227A1 (en) Soldering method
SG114520A1 (en) Semiconductor device, manufacturing method and apparatus for the same
JP2003318217A (ja) 実装方法および装置
WO2011028644A2 (en) Vacuum transition for solder bump mold filling
JP2000013005A (ja) ワークの熱圧着装置
JPS63228728A (ja) 半導体チツプのダイボンデイング装置
JP4577130B2 (ja) 半導体装置の製造方法
JP3275396B2 (ja) Icチップのボンディング方法およびボンディングヘッド
JP2007053268A (ja) 接合構造体の製造方法、ハンダ接合方法及びハンダ接合装置
JP2975207B2 (ja) 半田ワイヤーによるワイヤーボンディング装置
JP2002057190A (ja) 半導体装置の製造方法および半導体装置の製造装置
JP2002016108A (ja) 半導体装置及びその製造装置
JP2009010430A (ja) 半導体素子の実装方法
JP2000332402A (ja) 電子部品搭載装置
JPH0737889A (ja) 半導体製造装置
JP2596381B2 (ja) ボールバンプ形成方法
JPH06232132A (ja) バンプ形成装置
JP2007175717A (ja) シーム溶接電源およびシーム溶接方法
JP2003282605A (ja) 吸着保持ツールと実装装置、ならびに半導体装置の製造方法
JPH07193100A (ja) ボンディング方法およびボンディング装置
JP2003258026A (ja) 半導体チップのリペア方法とリペアツール

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CA KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2001912175

Country of ref document: EP

Ref document number: 1020027011774

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 10221141

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1020027011774

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2001912175

Country of ref document: EP

WWW Wipo information: withdrawn in national office

Ref document number: 2001912175

Country of ref document: EP