TWI841893B - 用於高速數位接收器之阻抗匹配系統 - Google Patents
用於高速數位接收器之阻抗匹配系統 Download PDFInfo
- Publication number
- TWI841893B TWI841893B TW110147033A TW110147033A TWI841893B TW I841893 B TWI841893 B TW I841893B TW 110147033 A TW110147033 A TW 110147033A TW 110147033 A TW110147033 A TW 110147033A TW I841893 B TWI841893 B TW I841893B
- Authority
- TW
- Taiwan
- Prior art keywords
- impedance
- terminal
- resistor
- line
- coupled
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 4
- 238000000034 method Methods 0.000 claims description 14
- 239000013589 supplement Substances 0.000 claims description 11
- 230000005540 biological transmission Effects 0.000 claims description 6
- 238000009966 trimming Methods 0.000 claims description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 11
- 229920005591 polysilicon Polymers 0.000 description 11
- 238000004891 communication Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 101001121408 Homo sapiens L-amino-acid oxidase Proteins 0.000 description 2
- 102100026388 L-amino-acid oxidase Human genes 0.000 description 2
- 101100012902 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FIG2 gene Proteins 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000011084 recovery Methods 0.000 description 2
- 101000827703 Homo sapiens Polyphosphoinositide phosphatase Proteins 0.000 description 1
- 102100023591 Polyphosphoinositide phosphatase Human genes 0.000 description 1
- 101100233916 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) KAR5 gene Proteins 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/28—Impedance matching networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0278—Arrangements for impedance matching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
- H04L25/0274—Arrangements for ensuring balanced coupling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
- H04L25/0276—Arrangements for coupling common mode signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/08—Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults
- H04L25/085—Arrangements for reducing interference in line transmission systems, e.g. by differential transmission
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Logic Circuits (AREA)
- Dc Digital Transmission (AREA)
Abstract
一種數位差分線路接收器,包括:差分信號至單端轉換放大器,被耦接以接收差分信號之資料線和資料補充線;第一終端電阻器,耦接到差分信號之資料線;第二終端電阻器,耦接到差分信號之資料補充線;第一阻抗調整電晶體,耦接在第一終端電阻器與共模線之間;第二阻抗調整電晶體,耦接在第二終端電阻器與共模線之間;控制電壓產生器,被耦接以感測共模線並提供控制電壓,控制電壓產生器被配置為將控制電壓調整到一電壓位準,使得第一終端電阻器、第一阻抗調整電晶體、第二終端電阻器和第二阻抗調整電晶體之組合阻抗與一特定阻抗匹配。
Description
本發明有關於數位接收器的領域,特別係用於高速數位接收器之阻抗匹配系統。
眾所周知,信號線、信號接收器和信號發射器之間的阻抗不匹配會導致信號線上的信號反射和振鈴。振鈴是不期望的,因為它可能導致信號在接收器處超過數位信號閥值,這些信號會被檢測為額外的轉變,這會導致通過信號線傳輸的資料或時鐘信號的資料損壞。
隨著信號頻寬的增加,以及PC板面積的減小,在發送或接收高速信號的積體電路上,期待得以提供終端電阻器以匹配信號線阻抗。如果要防止信號線上的反射和振鈴,這些電阻器必須與信號線的特性阻抗匹配。
隨著信號頻寬的增加,積體電路之輸入焊墊處的電容還可能引起問題,其係因為高頻下的損耗隨著電容的增大成比例地增大。
由於製程變化使得難以提供具有足夠接近信號線特性阻抗的值,以抑制反射和振鈴的簡單晶片上電阻器,在現有系統中,這樣的晶片上電阻器已被設計為具有多個支路(leg);測試它們的電阻值,並通過從電路中移除或添加多個支路中的零個、一個或多個來微調電阻器的數量。這種多部件電阻器的每個支路都有相關聯的寄生電容,如果總電容要保持在限制範圍內,則須限制支路的數量。若支路很少,則很難將片上電阻器的電阻與信號線阻抗進行足夠精確的匹配。
當使用非常高速的信號(諸如45億位元/秒或更快的差分信號)時,特別需要將終端電阻器與信號線阻抗匹配。
一種數位差分接收器,包括:差分信號至單端轉換放大器,被耦接以接收差分信號之資料線和資料補充線;第一終端電阻器,耦接到差分信號之資料線;第二終端電阻器,耦接到差分信號之資料補充線;第一阻抗調整電晶體,耦接在第一終端電阻與共模線之間;第二阻抗調整電晶體,耦接在第二終端電阻器與共模線之間;控制電壓產生器,被耦接以感測共模線並提供控制電壓,控制電壓產生器被配置為將控制電壓調整到一電壓位準(voltage level),使得第一終端電阻器、第一阻抗調整電晶體、第二終端電阻器和第二阻抗調整電晶體之組合阻抗與一特定阻抗匹配。
100:高速數位通信系統
102:發射器
104、106:信號線
108:傳輸線
110:接收器
112:差分到單端轉換器
114、116:終端阻抗
118、122、222、300:多晶矽電阻器
120:第一阻抗調整電晶體
124:第二阻抗調整電晶體
126:公共節點
128:控制電壓VCTRL
130:控制電壓產生器
132:濾波電容器
202:差分放大器
204:節點
206:源極隨耦器
208、210、212、214、216:電子可微調電阻器
218:模型阻抗器
220:電晶體
223:模型共模節點
224:第二差分放大器
230:升壓電晶體
302、304、308:電阻支路
306、310:開關電晶體
400:方法
402、404、406、408、410、412:步驟
圖1是圖示使用主動終端的高速數位通信系統之功能方塊圖。
圖2是圖示用於圖1的高速數位通信系統之接收器之示意圖。
圖3是圖示控制電壓產生器之單獨電阻器如何可以由具有多個開關電晶體的多個單獨電阻支路形成以使得每個電阻器之總電阻值可被調整之示意圖。
圖4是圖示控制差分線路之晶片上終端阻抗之方法流程圖。
在高速數位通信系統100(圖1)中,具有阻抗ZOUT的發射器102提供於信號線104上具有真實資料和於信號線106上具有補充資料的差分信號,而信號線104、106形成傳輸線108之多個導體,其耦接到積體電路之差分線路接收器110。差分線路接收器110包括一差分到單端轉換器112以及第一和
第二終端阻抗器114、116。終端阻抗器114包括具有RBASE值的多晶矽電阻器118以及第一阻抗調整電晶體120之源極-汲極阻抗器,而終端阻抗器116包括具有與多晶矽電阻器118的RBASE匹配的值之多晶矽電阻器122和第二阻抗調整電晶體124之源極-汲極阻抗器;終端阻抗器114和116之總阻抗由控制電壓VCTRL 128所控制。第一終端阻抗器114從真實資料信號線104耦接到公共節點126,而第二終端阻抗器116從補充資料信號線106耦接到具有電壓VCM的公共節點126。終端阻抗器的阻抗調整電晶體120、124之阻抗係由控制電壓VCTRL 128控制。控制電壓產生器130從公共節點126接收電壓VCM並提供控制電壓VCTRL 128。濾波電容器132提供用以平滑在VCM公共節點126上的雜訊。在一些實施例中,控制電壓產生器130為多個差分線路接收器110所共有,而終端阻抗調整電晶體120、124、差分至單端轉換器112和多晶矽電阻器118、122對於每個差分線路接收器是重複的。
VCTRL 128可調整以控制終端阻抗器114和116之總阻抗以匹配傳輸線108之阻抗。
在一個特定的實施例中,如圖2所示,控制電壓產生器包括在非反相輸入端上從公共節點126接收VCM的差分放大器202,而放大器202之反相輸入端耦接到節點204之中點電壓VMID。放大器202輸出以驅動參考源極隨耦器206,其驅動電子可微調電阻器208、210、212、214之參考電阻器堆疊;而電阻器210、212被微調到終端阻抗器114、116之期望阻抗的N倍可變值,並且電阻器208、214被微調到終端阻抗器114、116之期望阻抗的N倍的二分之一值。為了減少在差分線路接收器中消耗的功率,N被選擇為大於1並且在實施例中在2至12的範圍內。與電阻器210、212並聯的是模型阻抗器218,模型阻抗器218與另一個電子可微調電阻器216串聯,而耦接到模型阻抗218和可微調電阻器216兩者之節點223具有電壓VCMTUNE。模型阻抗器218係包含形成的多晶矽電阻器222,其與電晶體220串聯。多晶矽電阻器222的電阻是終端阻抗器114、116之多晶矽電阻器118、122中的每個電阻器之電阻的N倍。電晶體220的寬度與終端阻抗器114、116之終端阻抗調整電晶體120、124之寬度的1/N倍成比例,且電晶體220之通道長度與電晶體120、124之通道長度相同。
為了準確地模型化終端阻抗器114、116,還將電子可微調電阻器216可微調到終端阻抗器114、116之期望阻抗的N倍。
差分放大器202通過源極隨耦器206以作用,而將節點204之電壓VMID維持在差分輸入信號104、106之共模輸入電壓。
在一個替代的實施例中,通過仔細注意佈局來匹配參考電阻器堆疊之電阻器210、212,電阻器208、210、212、214不是電子可微調的,但電阻器216是電子可微調的,如前所描述的。在另一個替代的實施例中,電阻器210、212中的一個(但不是兩個)是電子可微調的。
模型阻抗器218和電阻器216耦接到產生控制電壓VCTRL 128的第二差分放大器224之非反相輸入端,控制電壓VCTRL還耦接到模型阻抗器218之電晶體220之閘極。差分放大器224基本上調整控制電壓VCTRL以強制模型阻抗器218之阻抗是終端阻抗器114、116之期望阻抗的N倍,使得模型阻抗器218與可微調電阻器216的電阻匹配。由於終端阻抗器114、116包括成比例的電晶體和電阻器,VCTRL還控制終端阻抗器114、116以具有可微調電阻器216之電阻的1/N倍的阻抗,且因此具有與傳輸線108之阻抗匹配的阻抗。
在一些實施例中,可微調電阻器208、210、212、214、216是可調整的多晶矽電阻器。在特定的實施例中,這些多晶矽電阻器300(圖3)中的每一個均由多個支路形成,諸如電阻支路302、304、308,其中大部分或所有電阻支路中的每一個均具有與如圖3所示的電阻支路串聯的開關電晶體306、310,支路可根據電阻調整配置通過導通零個、一個或多個開關電晶體306、310來選擇性地並聯耦接。在特定的實施例中,在每個單獨的積體電路測試期間確定每個可微調電阻器之電阻調整配置,並將其程式化到積體電路中。由於可微調電阻器208、210、212、214、216不直接連接到積體電路之焊墊,它們和它們的開關電晶體可以根據內部設計規則來佈局,並且不需要遵守與焊墊相關聯的靜電放電設計規則;因此,與將類似的可微調電阻器被用作直接地耦接到積體電路之輸入焊墊以直接地耦接及接收差分信號104、106的終端阻抗器相比,可微
調電阻器可以大幅減少在積體電路上所需要的佈局面積。這減少了焊墊上的寄生電容,並由此利用由電子微調電阻器118、122調整的阻抗來改善接收器上高頻的終端阻抗,而無需提供阻抗調整電晶體120、124。
在需要從差分線路接收器的低功率關斷狀態快速恢復的一些實施例中,提供升壓電晶體230(圖2),而在特定的實施例中,僅當需要從低功率關斷恢復時才短暫地將升壓電晶體230切換到電路中。
根據圖4中所示的方法400操作終端阻抗器。該方法開始於步驟402,將參考電阻器216電子地微調到期望終端阻抗的N倍,其中N為一個數量。該方法包括步驟404,提供終端阻抗器114、116,每個終端阻抗器114、116包括具有RBASE值的電阻器118、122和大小為寬度TTRIM的終端阻抗調整電晶體120、124,電阻器和終端阻抗調整電晶體串聯耦接,並於步驟406中,提供N倍終端阻抗模型218,該終端阻抗模型218包括與寬度為1/N倍TTRIM的電晶體220串聯而具有N倍RBASE的電阻器222,其中參考電阻器216和N倍阻抗模型218在模型共模節點223處串聯耦接。
該方法包括步驟408,驅動電流通過參考電阻器216和終端阻抗模型218;並且於步驟410中,使用差分放大器224以產生一控制電壓施加到終端阻抗模型218之電晶體220,使得終端阻抗模型218之阻抗與參考電阻器216之電阻匹配;以及於步驟412中,將控制電壓施加到終端阻抗器114、116之終端阻抗調整電晶體120、124。
組合
一種指定為A的數位差分線路接收器,包括:差分信號至單端轉換放大器,耦接以接收差分信號之一資料線和一資料補充線;第一終端電阻器,耦接到差分信號之資料線;第二終端電阻器,耦接到差分信號之資料補充線;第一阻抗調整電晶體,耦接在第一終端電阻器與共模線之間;第二阻抗調整電晶體,耦接在第二終端電阻器與共模線之間;控制電壓產生器,耦接以感測共模線並提供控制電壓,控制電壓產生器被配置為將控制電壓調整到一電壓
位準,使得第一終端電阻器、第一阻抗調整電晶體、第二終端電阻器與第二阻抗調整電晶體之組合阻抗與一特定阻抗匹配。
指定為AA的數位差分線路接收器,包括指定為A的數位差分線路接收器,其中特定阻抗是向數位差分線路接收器提供資料線和資料補充線的傳輸線的特性阻抗。
指定為AB的數位差分線路接收器,包括指定為A或AB的數位差分線路接收器,其中第一終端電阻器和第二終端電阻器之組合阻抗是第一終端電阻器、第一阻抗調整電晶體、第二終端電阻器和第二阻抗調整電晶體之組合阻抗的至少百分之八十。
指定為AC的數位差分線路接收器,包括指定為A、AA或AB的數位差分線路接收器,其中控制電壓產生器包括一可微調電阻器和一參考阻抗器,該參考阻抗器進一步包括電阻為第一終端電阻器之電阻的N倍的參考阻抗電阻器和寬度為第一阻抗調整電晶體之寬度的1/N倍的參考阻抗電晶體;耦接到參考阻抗器和可微調電阻器之一節點耦接到差分放大器之一反相輸入端,該差分放大器耦接以提供控制電壓,以及差分放大器之一非反相輸入端耦接到與差分信號的共模電壓匹配之一電壓。
一種指定為B的調整差分線路接收器的輸入端處的阻抗之方法,包括:電子地微調參考電阻器;提供多個終端阻抗器,每個終端阻抗器包括一電阻器和一終端阻抗調整電晶體,電阻器和終端阻抗調整電晶體串聯耦接;提供一終端阻抗模型,終端阻抗模型包括與一電晶體串聯的一電阻器,參考電阻器和阻抗模型在模型共模節點處串聯耦接;驅動一電流通過參考電阻和終端阻抗模型;使用一差分放大器以產生施加到終端阻抗模型之電晶體的一控制電壓,使得終端阻抗模型之阻抗與基準電阻器之電阻匹配;以及將控制電壓施加到終端阻抗器之終端阻抗調整電晶體。
指定為BA的調整差分線路接收器的輸入端處的阻抗之方法,包
括指定為B的方法,其中將參考電阻器之電阻微調為終端阻抗器的期望阻抗的N倍,其中N是一個數量;其中每個終端阻抗器之電阻器的值RBASE小於終端阻抗器之期望阻抗的值,並且終端阻抗模型之電阻器具有N倍於RBASE的值,其中每個終端阻抗器之阻抗調整電晶體的寬度為TTRIM,並且終端阻抗模型之電晶體的寬度為TTRIM/N。
在不脫離本發明範圍的情況下,可以在上述方法和系統中進行改變。因此應當注意的是,以上描述中包含或附圖中所示的內容應當被解釋為是說明性的,而不是限制性的。以下申請專利範圍旨在覆蓋本文所述的所有一般和具體特徵,以及本方法和系統的範圍的所有陳述,就語言而言,可以認為其介於兩者之間。
104、106:信號線
114、116:終端阻抗
118、122、222:多晶矽電阻器
120:第一阻抗調整電晶體
124:第二阻抗調整電晶體
126:公共節點
128:控制電壓VCTRL
130:控制電壓產生器
202:差分放大器
204:節點
206:源極隨耦器
208、210、212、214、216:電子可微調電阻器
218:模型阻抗器
220:電晶體
223:模型共模節點
224:第二差分放大器
230:升壓電晶體
Claims (6)
- 一種適於接收一差分信號之資料線和資料補充線之數位差分線路接收器,包括:差分信號至單端轉換放大器,耦接以接收該差分信號之該資料線和該資料補充線;第一終端電阻器,耦接到該差分信號之該資料線;第二終端電阻器,耦接到該差分信號之該資料補充線;第一阻抗調整電晶體,耦接在該第一終端電阻器與共模線之間;第二阻抗調整電晶體,耦接在該第二終端電阻器與該共模線之間;控制電壓產生器,耦接以感測該共模線並提供控制電壓,該控制電壓產生器被配置為將該控制電壓調整到一電壓位準,使得該第一終端電阻器、該第一阻抗調整電晶體、該第二終端電阻器和該第二阻抗調整電晶體之組合阻抗與一特定阻抗匹配。
- 如請求項1所述的適於接收一差分信號之資料線和資料補充線之數位差分線路接收器,其中該特定阻抗是向該數位差分線路接收器提供該資料線和該資料補充線之一傳輸線的特性阻抗。
- 如請求項1所述的適於接收一差分信號之資料線和資料補充線之數位差分線路接收器,其中該第一終端電阻器和該第二終端電阻器之一組合阻抗是該第一終端電阻器、該第一阻抗調整電晶體、該第二終端電阻器和該第二阻抗調整電晶體之該組合阻抗的至少百分之八十。
- 如請求項1所述的適於接收一差分信號之資料線和資料補充線之數位差分線路接收器,其中該控制電壓產生器包括一可微調電阻器和一參考阻抗器,該參考阻抗器進一步包括參考阻抗電阻器和參考阻抗電晶體,該參考阻抗電阻器之電阻為該第一終端電阻器之電阻的N倍,該參考阻抗電晶體之寬度為該第一阻抗調整電晶體之寬度的1/N倍;耦接到該參考阻抗器和該可微調電阻器之一節點耦接到差分放大器之一反相輸入端,該差分放大器耦接以提供該控制電壓,並且該差分放大器之一非反相輸入端耦接到與該差分信號的共模電壓匹配之一電壓。
- 一種調整差分線路接收器的輸入端處的阻抗之方法,包括:電子地微調參考電阻器;提供多個終端阻抗器,每個該終端阻抗器包括第一電阻器和一阻抗調整電晶體,該第一電阻器和該阻抗調整電晶體串聯耦接;提供一終端阻抗模型,包括與一終端阻抗模型電晶體串聯的第二電阻器,該參考電阻器和該終端阻抗模型在模型共模節點處串聯耦接;驅動一電流通過該參考電阻器和該終端阻抗模型;使用一差分放大器以產生施加到該終端阻抗模型之該終端阻抗模型電晶體的一控制電壓,使得該終端阻抗模型之阻抗與該參考電阻器之電阻匹配;以及將該控制電壓施加到該終端阻抗器之該阻抗調整電晶體。
- 如請求項5所述的調整差分線路接收器的輸入端處的阻抗之方 法,其中該參考電阻器之電阻被微調為該終端阻抗器之期望阻抗的N倍,其中N是一個數量;其中每個該終端阻抗器之該第一電阻器的值RBASE小於每個該終端阻抗器之該期望阻抗的值,並且其中該終端阻抗模型之該第二電阻器的值為RBASE的N倍,其中每個該終端阻抗器之該阻抗調整電晶體的寬度為TTRIM,並且該終端阻抗模型之該終端阻抗模型電晶體的寬度為TTRIM/N。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/125,605 | 2020-12-17 | ||
US17/125,605 US11184196B1 (en) | 2020-12-17 | 2020-12-17 | Impedance matching system for high speed digital receivers |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202226749A TW202226749A (zh) | 2022-07-01 |
TWI841893B true TWI841893B (zh) | 2024-05-11 |
Family
ID=78703649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110147033A TWI841893B (zh) | 2020-12-17 | 2021-12-15 | 用於高速數位接收器之阻抗匹配系統 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11184196B1 (zh) |
CN (1) | CN114650032B (zh) |
TW (1) | TWI841893B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7439760B2 (en) * | 2005-12-19 | 2008-10-21 | Rambus Inc. | Configurable on-die termination |
US12113532B2 (en) * | 2022-12-30 | 2024-10-08 | Novatek Microelectronics Corp. | Pseudo resistor with autotune function |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5955911A (en) * | 1997-10-06 | 1999-09-21 | Sun Microsystems, Inc. | On-chip differential resistance technique with noise immunity and symmetric resistance |
US20060097792A1 (en) * | 2004-11-11 | 2006-05-11 | Samsung Electronics Co., Ltd. | Variable gain amplifier |
US20120293258A1 (en) * | 2011-05-17 | 2012-11-22 | Infineon Technologies Ag | Input common mode circuit for a fully differential amplifier |
US20130169361A1 (en) * | 2011-12-30 | 2013-07-04 | Dialog Semiconductor Gmbh | Multi-Stage Fully Differential Amplifier with Controlled Common Mode Voltage |
TWI631818B (zh) * | 2017-03-03 | 2018-08-01 | 聯發科技(新加坡)私人有限公司 | 阻抗匹配電路與接口電路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6744275B2 (en) * | 2002-02-01 | 2004-06-01 | Intel Corporation | Termination pair for a differential driver-differential receiver input output circuit |
JP4482048B2 (ja) * | 2008-05-30 | 2010-06-16 | 株式会社日本自動車部品総合研究所 | 受信装置 |
-
2020
- 2020-12-17 US US17/125,605 patent/US11184196B1/en active Active
-
2021
- 2021-11-30 CN CN202111443718.4A patent/CN114650032B/zh active Active
- 2021-12-15 TW TW110147033A patent/TWI841893B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5955911A (en) * | 1997-10-06 | 1999-09-21 | Sun Microsystems, Inc. | On-chip differential resistance technique with noise immunity and symmetric resistance |
US20060097792A1 (en) * | 2004-11-11 | 2006-05-11 | Samsung Electronics Co., Ltd. | Variable gain amplifier |
US20120293258A1 (en) * | 2011-05-17 | 2012-11-22 | Infineon Technologies Ag | Input common mode circuit for a fully differential amplifier |
US20130169361A1 (en) * | 2011-12-30 | 2013-07-04 | Dialog Semiconductor Gmbh | Multi-Stage Fully Differential Amplifier with Controlled Common Mode Voltage |
TWI631818B (zh) * | 2017-03-03 | 2018-08-01 | 聯發科技(新加坡)私人有限公司 | 阻抗匹配電路與接口電路 |
Also Published As
Publication number | Publication date |
---|---|
CN114650032B (zh) | 2022-12-06 |
US11184196B1 (en) | 2021-11-23 |
TW202226749A (zh) | 2022-07-01 |
CN114650032A (zh) | 2022-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI841893B (zh) | 用於高速數位接收器之阻抗匹配系統 | |
JP6140860B2 (ja) | シングルエンド構成可能マルチモードドライバ | |
US6704818B1 (en) | Voltage-mode driver with pre-emphasis, slew-rate control and source termination | |
US8295336B2 (en) | High bandwidth programmable transmission line pre-emphasis method and circuit | |
US7148750B2 (en) | Gigabit ethernet transceiver with analog front end | |
US6683472B2 (en) | Method and apparatus for selectably providing single-ended and differential signaling with controllable impedance and transition time | |
US6992501B2 (en) | Reflection-control system and method | |
US7633354B2 (en) | Multistage tuning-tolerant equalizer filter with improved detection mechanisms for lower and higher frequency gain loops | |
US7564899B2 (en) | Multistage tuning-tolerant equalizer filter | |
US5955911A (en) | On-chip differential resistance technique with noise immunity and symmetric resistance | |
US7081790B2 (en) | Adjustable bandwidth high pass filter for large input signal, low supply voltage applications | |
AU2001231124A1 (en) | Active termination network | |
CN1862973B (zh) | 集成电路芯片 | |
JPH08501674A (ja) | 適応出力インピーダンスを備えたラインドライバ | |
US6696892B1 (en) | Large dynamic range programmable gain attenuator | |
US6573760B1 (en) | Receiver for common mode data signals carried on a differential interface | |
JP4237402B2 (ja) | 対称送信ライン駆動用出力バッファ | |
US10700652B2 (en) | Ethernet line driver | |
US7224189B1 (en) | AC/DC coupling input network with low-power common-mode correction for current-mode-logic drivers | |
JP2010288007A (ja) | 可変ゲイン回路 | |
US9099975B2 (en) | Current divider based voltage controlled gain amplifier | |
US11923819B2 (en) | Wideband signal attenuator | |
KR20030026897A (ko) | 선형 전력 변환 회로 | |
TWI749401B (zh) | 回音消除電路 | |
KR100914930B1 (ko) | 칩 상의 전역 상호 연결을 위한 와이어 구동장치 |