TWI827750B - 減少半導體結構中有效氧化物厚度的方法 - Google Patents

減少半導體結構中有效氧化物厚度的方法 Download PDF

Info

Publication number
TWI827750B
TWI827750B TW108144065A TW108144065A TWI827750B TW I827750 B TWI827750 B TW I827750B TW 108144065 A TW108144065 A TW 108144065A TW 108144065 A TW108144065 A TW 108144065A TW I827750 B TWI827750 B TW I827750B
Authority
TW
Taiwan
Prior art keywords
layer
amorphous silicon
film stack
top surface
titanium nitride
Prior art date
Application number
TW108144065A
Other languages
English (en)
Other versions
TW202044331A (zh
Inventor
路平 李
陳世忠
大東和也
董琳
哲擘 陳
楊逸雄
史帝芬 洪
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202044331A publication Critical patent/TW202044331A/zh
Application granted granted Critical
Publication of TWI827750B publication Critical patent/TWI827750B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02247Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by nitridation, e.g. nitridation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67253Process monitoring, e.g. flow or thickness monitoring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02197Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides the material having a perovskite structure, e.g. BaTiO3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • H01L21/02323Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of oxygen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/024Group 12/16 materials
    • H01L21/02403Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32055Deposition of semiconductive layers, e.g. poly - or amorphous silicon layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67103Apparatus for thermal treatment mainly by conduction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67248Temperature monitoring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68792Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by the construction of the shaft
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4966Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Composite Materials (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Chemical Vapour Deposition (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

揭露了用於形成具有按比例縮放的有效氧化物厚度的半導體結構的方法和設備。在實施例中,一種方法包括以下步驟:在氮化鈦(TiN)層的第一表面的頂上沉積具有第一表面的非晶矽覆蓋層,其中氮化鈦層在設置在膜堆疊內的高k介電層的第一表面的頂上;使非晶矽覆蓋層的第一表面與含氮氣體接觸;及將膜堆疊退火。

Description

減少半導體結構中有效氧化物厚度的方法
本揭露書的實施例大體上關於電子裝置處理,且更具體地關於減小膜堆疊的有效氧化物厚度及膜堆疊的成分,諸如含高k介電質的材料和界面層材料。
金屬閘/高k堆疊正在越來越多地用於7nm技術節點及以後的金屬氧化物半導體場效應電晶體(MOSFET)中。然而,發明人已經觀察到本領域仍然存在許多挑戰。尤其是,移動裝置、互聯網和機器學習的快速增長要求對低功耗的更高級節點(n>10nm)具有更高的電晶體技術效能。需求要求延續莫耳定律,以縮小一個或多個電晶體的尺寸,同時增加晶片上的電晶體密度。隨著對晶片製造技術的不斷小型化的不斷需求,對於包括高k介電層的膜堆疊來說,減小有效氧化物厚度(EOT)在FinFET製造中變得越來越重要。發明人已經觀察到製造半導體裝置的過程中在高k介電層退火期間用非晶矽(a-Si)膜覆蓋高k介電層是減小有效氧化物厚度的有效方法;然而,高於攝氏800度的退火溫度有問題地導致a-Si結晶和聚結,從而導致膜厚度和成分的不均勻,並降低了裝置的可靠性。
因此,發明人已提供了用於形成具有減小的有效氧化物厚度的半導體結構的改進方法和設備,及用於減少高溫下的a-Si聚結的方法。
於此提供了用於形成具有減小的有效氧化物厚度的半導體結構的方法和設備。在一些實施例中,一種用於形成具有減小的有效氧化物厚度的半導體結構的方法,包括以下步驟:在氮化鈦(TiN)層的頂上沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層在設置在膜堆疊內的高k介電層的頂上;使非晶矽覆蓋層的頂表面與含氮氣體接觸;及將膜堆疊退火。
在一些實施例中,一種減小膜堆疊的有效氧化物厚度的方法包括以下步驟:在氮化鈦(TiN)層的頂上沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層在設置在膜堆疊內的高k介電層的頂上;使非晶矽覆蓋層的頂表面與含氮氣體接觸;及將膜堆疊退火。
在一些實施例中,一種用於形成具有減小的有效氧化物厚度的半導體結構的方法,包括以下步驟:在氮化鈦(TiN)層的頂上直接沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層直接在設置在膜堆疊內的高k介電層的頂上,且其中高k介電層直接在設置在膜堆疊內的界面層的頂上;在約攝氏300度至約攝氏600度的溫度下使非晶矽覆蓋層的頂表面與肼氣體或肼蒸氣接觸約30秒至約5分鐘;在約攝氏700至1000度的溫度下將膜堆疊退火;及移除非晶矽覆蓋層。
在一些實施例中,本揭露書關於一種具有指令儲存在其上的非暫時性電腦可讀媒體,當指令被執行時引起用於形成具有減小的有效氧化物厚度的半導體結構的方法,包括以下步驟:在氮化鈦(TiN)層的頂上沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層在設置在膜堆疊內的高k介電層的頂上;使非晶矽覆蓋層的頂表面與含氮氣體接觸;及將膜堆疊退火。
下面描述了本揭露書的其他和進一步的實施例。
本揭露書的實施例提供了用於形成半導體結構的方法和減小膜堆疊的有效氧化物厚度的方法。例如,在一些實施例中,一種用於形成具有按比例縮放的有效氧化物厚度的半導體結構的方法,包括:在氮化鈦(TiN)層之頂上沉積具有頂表面的非晶矽覆蓋層,其中,氮化鈦層在高k介電層之上,該高k介電層設置在膜堆疊內;使非晶矽覆蓋層的頂表面與含氮氣體接觸;然後將膜堆疊退火。
本揭露書的方法在高溫退火期間在適合以減少或消除非晶矽的聚結的條件下,用含氮氣體或蒸氣處理非晶矽(a-Si)。發明人已經觀察到在高溫退火期間減少或消除非晶矽的聚結有利地增加了高k介電層的覆蓋率和均勻性。藉由在退火之前用含氮的氣體或蒸氣(諸如 肼)處理沉積的非晶矽來防止、減少或消除退火期間的非晶矽的聚結。發明人已經觀察到根據本揭露書的處理非晶矽有利地保持了非晶矽覆蓋層或膜在降低膜堆疊(包括如高k介電層和界面層)的有效氧化物厚度方面的效力。根據本揭露書的按比例縮放的或減小的有效氧化物厚度可適合以獲得期望的半導體裝置或在半導體裝置中使用的期望的膜堆疊。本揭露書的實施例可有利地使用原子層沉積(ALD)處理形成,並且可在可經受進一步處理的裝置內使用。在一些實施例中,本揭露書的方法有利地提供了具有期望的或預定的有效氧化物厚度的膜堆疊,其適合在7nm技術節點及以後的鰭式場效電晶體(FinFET)中使用。在實施例中,本揭露書的膜堆疊的有效氧化物厚度是預定的。例如,本揭露書的膜堆疊的期望的有效氧化物厚度可設定目標為在8至9埃(Å)之間。在實施例中,與沒有使用本揭露書的方法製成的基本上相似的膜堆相比,本揭露書的膜堆疊的有效氧化物厚度可減小約0.5至2.0埃。
第1圖是根據本揭露書的一些實施例的形成半導體裝置的方法100的流程圖。方法100關於第2A-2E圖中所描繪的沉積包括非晶矽的各種層的階段而描述於下,且例如在合適的處理腔室(諸如第3圖中的處理腔室16)中執行。可用以執行於此所揭露的方法的示例性處理系統可包括(但不限於)可從加州聖克拉拉市的應用材料公司商購的ENDURA®、CENTURA®或PRODUCER®品牌處理系統的任一者。在2008年7月29日授予Lai等人的名稱為「Methods for depositing tungsten layers employing atomic layer deposition techniques 」的共同擁有的美國專利第7,405,158號中揭露了合適的群集工具和處理腔室的非限制性示例。其他處理腔室(包括可從其他製造商處獲得的處理腔室)也可結合於此提供的教示而適當地使用。
方法100通常在提供給處理腔室(諸如適於執行循環沉積(諸如原子層沉積)的處理腔室)的處理容積的基板200上執行。儘管在第1圖中未顯示,但是在實施例中,首先將待處理的基板200裝載到能夠執行週期性沉積的處理腔室(諸如第3圖中所示的處理腔室16)中並放置在其內並調整處理條件及/或適合在高溫下退火的處理腔室。在一些實施例中,如第2A圖所示,基板200包括第一表面205和在基板200的第一表面205的頂上的界面層210。界面層210具有第一表面212。雖然以下的描述係關於在如第2A-2E圖所示的基本上平面的基板200上而作出,但是在一些實施例中,基板200可包括一個或多個特徵(諸如複數個溝槽、通孔或類者)(未顯示在第2A-2E圖中)。
基板200可為任何合適的基板。例如,基板200可包括矽(Si)、氧化矽(SiO2 )或類似者的一種或多種。在實施例中,基板200是氧化物基板。在實施例中,基板200可包括介電層或介電基板。例如,低k材料(如,具有介電常數小於氧化矽或小於約3.9的材料)或類似者可適合用於於此使用。另外,基板200可包括附加的材料層,或可具有形成在基板200之中或之上的一個或多個完成或部分完成的結構或裝置(未顯示)。在實施例中,基板200可為(例如)摻雜或未摻雜的矽基板、III-V族化合物基板、矽鍺(SiGe)基板、磊晶基板、絕緣體上矽(SOI)基板、顯示基板(諸如液晶顯示器(LCD)、電漿顯示器、電致發光(EL)燈顯示器、發光二極管(LED)基板)、太陽能電池陣列、太陽能板或類似者。在一些實施例中,基板200可為半導體晶圓。在實施例中,基板200是氧化物基板、介電基板或它們的組合。基板200不限於任何特定的尺寸或形狀。基板200可為具有200mm直徑、300mm直徑或其他直徑(諸如450mm等)的圓形晶圓。基板200也可為任何多邊形、正方形、矩形、彎曲或其他非圓形的工件,諸如在製造平板顯示器中使用的多邊形玻璃基板。
如第2A圖所示,基板200在基板200的第一表面205的頂上包括界面層210。在實施例中,界面層210直接在第一表面205的頂上。在實施例中,界面層210包括第一表面212。在實施例中,界面層210藉由本領域中任何已知的方式(諸如化學氣相沉積(CVD)或原子層沉積(ALD))沉積到厚度足以減小在高k介電層220和矽基板(諸如基板200)之間的損傷,或厚度足以 將高k介電層220與基板200分離,諸如約5埃至20埃的厚度,或約10埃或10埃的厚度。在實施例中,界面層210包括二氧化矽(SiO2)、氮氧化矽(SiON)或類似者。
現在參考第2B圖,顯示了基板200和界面層210,其中在界面層210的第一表面212的頂上具有高k介電層220。在實施例中,高k介電層220直接在界面層210的第一表面212的頂上,且界面層210直接在基板200的第一表面205的頂上。在實施例中,高k介電層220適合用於電晶體裝置的膜堆疊中。在一些實施例中,高k介電層220可沉積在界面層210的第一表面212上。在實施例中,高k介電層220可藉由本領域已知的任何沉積方式沉積到預定厚度以形成膜。在實施例中,高k介電層220由具有高介電常數的材料(高k材料具有大於4.0的介電常數)製成,諸如氧化鉿(IV)(HfO2)、二氧化鋯(ZrO2)、氧化鋁(Al2O3)、鈦酸鍶鋇(BST)、鋯鈦酸鉛(PZT)、矽酸鋯(ZrSiO2)、二氧化矽鉿(HfSiO2)、二氧化鉭(TaO2)、氧化矽(SiO2)、矽酸鉿(HfSiO)和類似者。在實施例中,合適的高k介電層包含藉由原子層沉積以形成薄膜而生長的高k氧化物,其中高k介電層220具有約10至30埃的厚度,諸如約25埃。在一些實施例中,高k介電層220包含具有厚度為約10埃至30埃(諸如約25埃)的氧化鉿(IV)(HfO2)或由其組成。
現在參考第2C圖,顯示了基板200、界面層210和高k介電層220,其中氮化鈦層230在高k介電層220的第一表面225的頂上。在實施例中,氮化鈦層230直接在高k介電層220的第一表面225的頂上,其中高k介電層220直接在界面層210的第一表面212的頂上,而界面層210直接在基板200的第一表面205的頂上。在實施例中,氮化鈦層230適合用於電晶體裝置的膜堆疊中。在一些實施例中,氮化鈦層230可沉積在高k介電層220的第一表面225上。在實施例中,氮化鈦層230可藉由本領域已知的任何沉積方式沉積到預定的厚度以形成膜。在實施例中,氮化鈦層230由基本上純的氮化鈦(TiN)材料製成。在實施例中,合適的氮化鈦層230包含藉由原子層沉積生長至約5至25埃(諸如10至20埃,或約15埃或15埃)的厚度的氮化鈦膜。在一些實施例中,氮化鈦層230包括具有約10至20埃的厚度的氮化鈦或由其組成。
現在參考第2D圖,顯示了基板200、界面層210、高k介電層220、氮化鈦層230,其中非晶矽覆蓋層240在氮化鈦層230的第一表面235的頂上。在實施例中,非晶矽覆蓋層240直接在氮化鈦層230的第一表面235的頂上,氮化鈦層230直接在高k介電層220的頂上,其中高k介電層220直接在界面層210的第一表面212的頂上,且界面層210直接在基板200的第一表面205的頂上。在實施例中,非晶矽覆蓋層240適用於形成電晶體裝置的膜堆疊。在一些實施例中,非晶矽覆蓋層 240可沉積在氮化鈦層230的第一表面235上。在實施例中,非晶矽覆蓋層240可藉由本領域已知的任何沉積方式沉積到預定的厚度以形成膜。在實施例中,非晶矽覆蓋層240可由基本上純的非晶矽覆蓋層240材料製成。在實施例中,合適的非晶矽覆蓋層240可包含藉由原子層沉積而生長到約20至50埃(諸如30至40埃或約35埃)的厚度的非晶矽。在一些實施例中,非晶矽覆蓋層240包含具有約20至50埃的厚度的非晶矽或由其組成。
再次參考第1圖,在處理序列102處,形成具有減小的有效氧化物厚度的半導體結構的方法包括:在氮化鈦層230的頂上沉積具有頂表面245的非晶矽覆蓋層240,其中氮化鈦層在設置在膜堆疊260內的高k介電層220的頂上;使非晶矽覆蓋層240的頂表面245與含氮氣體接觸;及將膜堆疊260退火。在實施例中,方法在處理序列104處包括:使非晶矽覆蓋層240的頂表面245與含氮氣體或蒸氣接觸。
在實施例中,使非晶矽覆蓋層240的頂表面245與含氮氣體或蒸氣接觸在適合於在頂表面245的頂上或在鄰近頂表面245的非晶矽覆蓋層240內形成氮化矽層250(以虛線顯示)的條件下執行。在實施例中,含氮氣體包含肼氣體或肼蒸氣或由其組成。在實施例中,以足以在非晶矽覆蓋層240的頂上或非晶矽覆蓋層240內形成氮化矽層的量提供肼氣體或蒸氣。在實施例中,含氮氣體或蒸氣在約攝氏300度至攝氏600度的溫度下與非 晶矽覆蓋層240的頂表面245接觸。在一些實施例中,含氮氣體或蒸氣在約攝氏450度至約攝氏500度的溫度下與非晶矽覆蓋層240的頂表面245接觸。在一些實施例中,含氮氣體或蒸氣接觸非晶矽覆蓋層240的頂表面245約30秒至約5分鐘。在一些實施例中,在其中非晶矽覆蓋層240具有20到50埃的厚度,氮化鈦(TiN)層230具有約10到20埃的厚度,且高k介電層220具有約10到30埃的厚度的條件下,含氮氣體或蒸氣接觸非晶矽覆蓋層240的頂表面245。
在實施例中,可藉由在退火之前用肼氣體或蒸氣處理非晶矽覆蓋層240來防止退火期間的非晶矽覆蓋層240的聚結。在實施例中,在將非晶矽覆蓋層240曝露於肼蒸氣在攝氏450度下2分鐘或在攝氏500度下1分鐘之後,防止了非晶矽覆蓋層240的聚結。在實施例中,在非晶矽覆蓋層240曝露於含氮氣體(諸如肼)之後,氮化矽(諸如SiNx(其中x是整數))可形成在非晶矽覆蓋層240的頂表面245上。SiNx的形成可釘住剩餘的非晶矽覆蓋層240,並防止退火期間非晶矽覆蓋層240的聚結。為了保持非晶矽覆蓋層240在高k介電層220退火期間減小有效氧化物厚度的效力,在含氮氣體(諸如肼)處理之後,非晶矽覆蓋層240的整體成分保持不變,如,其中氮穿透非晶矽覆蓋層240的有限部分以在非晶矽覆蓋層240的頂上或非晶矽覆蓋層240內形成(如)氮化矽層250(SiNx層)。在一些實施例中,氮氣存在於經氮氣 處理的非晶矽覆蓋層240的頂部處。因此,非晶矽覆蓋層240在減小包括高k介電層220的膜堆疊260的有效氧化物厚度方面的效力不會受到影響。
再次參考第1圖,在處理序列106處,形成具有減小的有效氧化物厚度的半導體結構的方法包括將膜堆疊260退火。在實施例中,在約攝氏700到1000度的溫度下執行退火。例如,可將位於處理腔室16內的基板200加熱到約攝氏700至1000度的溫度。在本揭露書的實施例中,非晶矽覆蓋層240在退火期間不聚結且基本上覆蓋第一表面235。在一些實施例中,在退火之後,包括高k介電層的膜堆疊的有效氧化物厚度減小約0.5至2.0埃、約0.5至1.5埃,諸如2埃或1埃。在實施例中,包括高k介電層的膜堆疊的有效氧化物厚度減小1埃。在實施例中,在退火之後,將高k介電層和界面層的有效氧化物厚度減小約0.5至2.0埃、約0.5至1.5埃,諸如2埃或1埃。在一些實施例中,在退火之後,方法進一步包含蝕刻非晶矽覆蓋層。在一些實施例(諸如包括移除或蝕刻非晶矽覆蓋層的實施例)中,在蝕刻或移除非晶矽覆蓋層之後,膜堆疊的有效氧化物厚度減小約0.5至2.0埃。
再次參考第1圖在處理序列108處和第2E圖,本揭露書的方法可包括蝕刻非晶矽覆蓋層240,使得膜堆疊260包含基板200、界面層210和高k介電層220,其中氮化鈦層230在高k介電層220的第一表面225的頂上。在一些蝕刻實施例中,高k介電層和界面層 210的有效氧化物厚度減小了約0.5到2.0埃,諸如2埃或1埃。
參照第3圖,顯示了根據本揭露書的適於在單個處理腔室中沉積層和退火的處理腔室16。在實施例中,處理腔室16可配置為以CVD模式和週期性沉積模式(ALD)兩者操作。這種腔室的一個示例描述在2001年12月12日提交並轉讓給應用材料的名稱為「Lid Assembly for a Processing System to Facilitate Sequential Deposition Techniques」的美國專利第6,878,206號中。仍然參照第3圖,加熱器/提升組件46設置在處理腔室16內,加熱器/提升組件46包括連接至適於支撐晶圓的支撐軸48a的支撐基座48。當蓋組件20處於關閉位置時,支撐基座48位於支撐軸48a與蓋組件20之間。支撐軸48a通過形成在殼體14中的通道從支撐基座48延伸離開蓋組件20。波紋管50附接到殼體14的與蓋組件20相對設置的部分,以防止從支撐軸48a和殼體14之間洩漏到處理腔室16中。加熱器/提升組件46可在處理腔室16內垂直移動,使得可控制在支撐基座48和蓋組件20之間的距離。感測器(未顯示)提供關於處理腔室16內的支撐基座48的位置的資訊。
支撐基座48包括可用以監測其溫度的嵌入式熱電偶50a。例如,來自熱電偶50a的信號可在反饋迴路中使用,以控制藉由功率源52施加給加熱器元件52a的功率。加熱器元件52a可為設置在支撐基座48中或與支 撐基座48接觸用於控制其溫度的電阻加熱器元件或其他熱傳送裝置。任選地,可使用熱傳送流體(未顯示)來加熱支撐基座48。
支撐基座48可由任何處理相容的材料形成,包括氮化鋁和氧化鋁(Al2O3或氧化鋁(alumina)),且還可配置成採用真空將基板200(未顯示)保持在其上,亦即支撐基座48可為真空吸盤。為此,支撐基座48可包括複數個真空孔(未顯示),其被放置成與真空源(諸如經由穿過支撐軸48a的真空管的泵送系統)流體連通。
襯裡組件設置在處理腔室16中,並包括圓柱部分54和平面部分。圓柱部分54和平面部分可由任何合適的材料形成,諸如鋁、陶瓷及類似者。圓柱部分54圍繞支撐基座48。圓柱部分54還包括孔口60,其與設置在殼體14的側壁14b上的狹縫閥開口44對準,以允許基板從處理腔室16進出。
平面部分橫向於圓柱部分54延伸,並緊靠與蓋組件20相對設置的處理腔室16的腔室底部14a設置。襯裡組件在殼體14與圓柱部分54和平面部分兩者之間界定通道58。具體地,通道58的第一部分界定在腔室底部14a和平面部分之間。通道58的第二部分界定在殼體14的側壁14b和圓柱部分54之間。淨化氣體被引入到通道58中。
沿著處理腔室16的側壁14b靠近蓋組件20設置的是泵送通道62。泵送通道62包括複數個孔口,其中 一個顯示為第一孔口62a。泵送通道62包括第二孔口62b,第二孔口62b藉由導管66耦接到泵送系統18。節流閥18a耦接在泵送通道62和泵送系統18之間。泵送通道62、節流閥18a和泵送系統18控制來自處理腔室16的流量。與處理腔室16連通的孔口(諸如第一孔口62a)的尺寸、數量和位置配置成實現在支撐基座48和基板200(當基板200座落於支撐基座48上時)上方離開蓋組件20的氣體的均勻流動。處理及/或其他流體的複數個供應器68a、68b和68c通過一系列導管(未顯示)與閥32c之一者流體連通,導管通過殼體14、蓋組件20和氣體歧管34而形成。
控制器70調節系統10的各個部件的操作。控制器70包括與記憶體(諸如隨機存取記憶體74)和硬碟驅動器76進行數據通信的處理器72,且控制器70至少與泵送系統18、功率源52以及閥32c通信。隨機存取記憶體74包括儲存在其上的指令,該指令在被處理器72讀取時控制系統10的操作,以在處理腔室內在於此所述的結構上執行於此所揭露的方法。在一些實施例中,記憶體是非暫時性電腦可讀媒體。在實施例中,可包括記憶體或CPU的電腦可讀媒體,包括一個或多個容易獲得的記憶體,諸如隨機存取記憶體(RAM)、唯讀記憶體(ROM)、軟碟、硬碟或任何其他數位儲存器,無論是本端或遠程的。在實施例中,支持電路耦合到CPU,用於以傳統方 式支持處理器。這些電路包括快取、功率供應氣、時脈電路、輸入/輸出電路和子系統及類似者。
在一些實施例中,儘管可採用任何類型的處理流體,但是處理流體的一個示例是如上所述的前驅物,以及任選地如上所述的淨化流體,諸如氬(Ar)氣。氮氣(N2)也可用作淨化氣體。腔室壓力可在如上所述的壓力範圍中,或可在1-150Torr或1-50Torr的範圍中,且將支撐基座48在攝氏300度至攝氏600度的範圍中加熱,使得可將基板保持在設定溫度,諸如基板在攝氏350度至約攝氏470度,或攝氏400度至約攝氏450度的溫度下。在實施例中,處理流體(諸如前驅物)可與載流(諸如氬氣(Ar))一起流到處理腔室16中。然而,淨化流體可能不同於載流或前驅物、含氧氣體或反應性氣體。
在根據本揭露書的氣相沉積實施例中,方法包括執行原子層沉積(ALD)處理以如上所述沉積基板、界面層、高k介電層、氮化鈦層、非晶矽覆蓋層240。ALD的一個循環可包括使前驅物流到包括基板的處理腔室16中;淨化處理腔室16(諸如藉由泵送)以移除所有處理流體;及在泵送之後供應反應性氣體(諸如含前驅物氣體)。可進行隨後的淨化以移除未反應的反應性氣體、前驅物或其副產物。在泵送之後,供應反應性氣體(諸如含矽前驅物氣體)。可進行隨後的淨化以移除未反應的反應性氣體、前驅物或其副產物。在實施例中,重複ALD循環序列,直到形成的層具有期望的特性,諸如厚度、導電 率及類似者。在實施例中,重複ALD循環序列,直到形成的層具有期望的特性,諸如上述的期望厚度,或預定量的(如)非晶矽。在一些實施例中,淨化氣體可策略性地通過通道73的下部輸送,從氣體歧管34和擋板上清除清潔劑。
現在參考第4圖,顯示了形成具有減小的有效氧化物厚度的半導體結構的方法,包括:處理序列402,在氮化鈦(TiN)層230的頂上直接沉積具有頂表面245的非晶矽覆蓋層240,其中氮化鈦層230直接在設置在膜堆疊260內的高k介電層220的頂上,且其中高k介電層220直接在設置在膜堆疊260內的界面層210的頂上。方法包括在處理序列404處使非晶矽覆蓋層240的頂表面245與肼氣體或肼蒸氣在約攝氏300度至約攝氏600度的溫度下接觸約30秒至約5分鐘。在實施例中,方法包括在處理序列406處在約攝氏700至1000度的溫度下將膜堆疊退火。在實施例中,該方法包括移除非晶矽覆蓋層240。在實施例中,在退火之後,膜堆疊的有效氧化物厚度減小約0.5至2埃。在實施例中,含氮蒸氣包含在上述條件下提供的肼氣或蒸氣。在一些實施例中,含氮蒸氣在約攝氏300度至約攝氏600度的溫度下接觸非晶矽覆蓋層240的頂表面245約30秒至約5分鐘。在一些實施例中,在約攝氏700至1000度的溫度下執行退火。在一些實施例中,非晶矽覆蓋層240具有20至50埃的厚度,高k介電層220具有約10至30埃的厚度。在實施例中,包含 肼或由肼組成的含氮氣體在約攝氏300度至約攝氏600度的溫度下接觸非晶矽覆蓋層的頂表面。在實施例中,包含肼或由肼組成的含氮氣體在約攝氏450度至約攝氏500度的溫度下接觸非晶矽覆蓋層的頂表面。在實施例中,包含肼或由肼組成的含氮氣體接觸非晶矽覆蓋層的頂表面約30秒至約5分鐘。
現在參考第5圖,顯示了形成具有減小的有效氧化物厚度的半導體結構的方法500,包括:在處理序列502處,在氮化鈦(TiN)層的頂上直接沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層直接在設置在膜堆疊內的高k介電層的頂上,且其中高k介電層直接在位於膜堆疊內的界面層的頂上。在實施例中,方法包括在處理序列504處使非晶矽覆蓋層的頂表面與肼氣體或肼蒸氣在約攝氏300度至約攝氏600度的溫度下接觸約30秒至約5分鐘。在實施例中,方法包括在處理序列506處在約攝氏700至1000度的溫度下將膜堆疊退火。在一些實施例中,方法包括在處理序列508處移除非晶矽覆蓋層。
本揭露書的其他實施例包括一種用於形成具有減小的有效氧化物厚度的半導體結構的方法,包括以下步驟:在氮化鈦(TiN)層的第一表面的頂上沉積具有第一表面的非晶矽覆蓋層,其中氮化鈦層在設置在膜堆疊內的高k介電層的第一表面的頂上;在約攝氏300度至約攝氏600度的溫度下使非晶矽覆蓋層的第一表面與肼氣體或肼蒸氣接觸約30秒至約5分鐘;及在約攝氏700至 1000度的溫度下將膜堆疊退火。可蝕刻膜堆疊以移除非晶矽覆蓋層。
本揭露書的其他實施例關於一種具有儲存在其上的指令的非暫時性電腦可讀媒體,當指令被執行時引起形成具有減小的有效氧化物厚度的半導體結構的方法,包括以下步驟:在氮化鈦(TiN)層的頂上沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層在設置在膜堆疊內的高k介電層的頂上;使非晶矽覆蓋層的頂表面與含氮氣體接觸;及將膜堆疊退火。
本揭露書的其他實施例關於一種具有儲存在其上的指令的非暫時性電腦可讀媒體,當指令被執行時引起用於形成具有減小的有效氧化物厚度的半導體結構的方法,包括以下步驟:在氮化鈦(TiN)層的頂上沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層在設置在膜堆疊內的高k介電層的頂上;使非晶矽覆蓋層的頂表面與含氮氣體接觸;及將膜堆疊退火。
本揭露書的其他實施例關於一種具有儲存在其上的指令的非暫時性電腦可讀媒體,當指令被執行時引起用於形成具有減小的有效氧化物厚度的半導體結構的方法,包括以下步驟:在氮化鈦(TiN)層的頂上直接沉積具有頂表面的非晶矽覆蓋層,其中氮化鈦層直接在設置在膜堆疊內的高k介電層的頂上,且其中高k介電層在設置在膜堆疊內的界面層的頂上;在約攝氏300度至約攝氏600度的溫度下使非晶矽覆蓋層的頂表面與肼氣體或肼 蒸氣接觸約30秒至約5分鐘;在約攝氏700至1000度的溫度下將膜堆疊退火;及移除非晶矽覆蓋層。
儘管前述內容涉及本揭露書的實施例,但是在不背離本揭露書的基本範圍的情況下,可設計本揭露書的其他和進一步的實施例。
10:系統
14:殼體
14a:腔室底部
14b:側壁
16:處理腔室
18:泵送系統
18a:節流閥
20:蓋組件
32c:閥
34:氣體歧管
44:狹縫閥開口
46:加熱器/提升組件
48:支撐基座
48a:支撐軸
50:波紋管
50a:熱電偶
52:功率源
52a:加熱器元件
54:圓柱部分
58:通道
60:孔口
62:泵送通道
62a:孔口
62b:孔口
66:導管
68a:供應器
68b:供應器
68c:供應器
70:控制器
72:處理器
73:通道
74:隨機存取記憶體
76:硬碟驅動器
100:方法
102:處理序列
104:處理序列
106:處理序列
108:處理序列
200:基板
205:第一表面
210:界面層
212:第一表面
220:高k介電層/高k覆蓋層
225:第一表面
230:氮化鈦層
235:第一表面
240:非晶矽覆蓋層
245:頂表面
250:氮化矽層
260:膜堆疊
402:處理序列
404:處理序列
406:處理序列
500:方法
502:處理序列
504:處理序列
506:處理序列
508:處理序列
404: 406: 408: 500: 502:處理序列 504:處理序列 506:處理序列 508:處理序列
可藉由參考在附隨的圖式中描繪的本揭露書的說明性實施例來理解上面簡要概述並且在下面更詳細地討論的本揭露書的實施例。然而,附隨的圖式僅顯示了本揭露書的典型實施例,且因此不應視為對範圍的限制,因為本揭露書可允許其他等效的實施例。
第1圖是根據本揭露書的一些實施例的形成半導體裝置的方法的流程圖。
第2A至2E圖是根據本揭露書的一些實施例的在第1圖的處理序列的不同階段期間的基板的說明性橫截面圖。
第3圖是適合於執行根據本揭露書的方法和形成裝置的裝置。
第4圖是根據本揭露書的一些實施例的用於形成具有減小的有效氧化物厚度的半導體結構的方法的流程圖。
第5圖是根據本揭露書的一些實施例的用於形成具有減小的有效氧化物厚度的半導體結構的方法的流程圖。
為促進理解,在可能的情況下使用了相同的元件符號來表示圖式中共有的相同元件。圖式未按比例繪製,且為清楚起見可簡化。一個實施例的元件和特徵可有益地併入其他實施例中,而無需進一步敘述。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
100:方法
102:處理序列
104:處理序列
106:處理序列
108:處理序列

Claims (19)

  1. 一種用於形成具有一減小的有效氧化物厚度的一半導體結構的方法,包含以下步驟:在一氮化鈦(TiN)層的頂上沉積具有一頂表面的一非晶矽覆蓋層,其中該氮化鈦層在設置在一膜堆疊內的一高k介電層的頂上;使該非晶矽覆蓋層的該頂表面與一含氮氣體接觸;及將該膜堆疊退火,其中沉積、接觸與退火在一相同腔室中執行。
  2. 如請求項1所述之方法,其中該含氮氣體包含肼蒸氣。
  3. 如請求項1或2所述之方法,其中該含氮氣體在約攝氏300度至約攝氏600度的一溫度下與該非晶矽覆蓋層的頂表面接觸。
  4. 如請求項1或2所述之方法,其中該含氮氣體在約攝氏450度至約攝氏500度的一溫度下與該非晶矽覆蓋層的頂表面接觸。
  5. 如請求項1或2所述之方法,其中該含氮氣體接觸該非晶矽覆蓋層的頂表面約30秒至約5分鐘。
  6. 如請求項1或2所述之方法,其中退火是在 約攝氏700至1000度的一溫度下進行。
  7. 如請求項1或2所述之方法,其中在退火之後,進一步包含以下步驟:蝕刻該非晶矽覆蓋層。
  8. 如請求項1或2所述之方法,進一步包含以下步驟:蝕刻該非晶矽覆蓋層,其中在蝕刻之後,將該膜堆疊的有效氧化物厚度減小約0.5至2.0埃。
  9. 如請求項1或2所述之方法,其中至少下列其中一者:該非晶矽覆蓋層具有20至50埃的一厚度、該氮化鈦(TiN)層具有約10至20埃的一厚度或該高k介電層具有約10埃至30埃的一厚度。
  10. 如請求項1或2所述之方法,其中在與該非晶矽覆蓋層相同的該腔室中沉積該氮化鈦(TiN)層。
  11. 一種減小一膜堆疊的有效氧化物厚度的方法,包含以下步驟:在一氮化鈦(TiN)層的頂上沉積具有一頂表面的一非晶矽覆蓋層,其中該氮化鈦層在設置在一膜堆疊內的一高k介電層的頂上;使該非晶矽覆蓋層的該頂表面與一含氮氣體接觸;及將該膜堆疊退火,其中沉積、接觸與退火在一相同腔室中執行。
  12. 如請求項11所述之方法,其中在該退火之後,將該膜堆疊的有效氧化物厚度減小約0.5至約2埃。
  13. 如請求項11或12所述之方法,其中該含氮氣體包含肼。
  14. 如請求項11或12所述之方法,其中該含氮氣體在約攝氏300度至約攝氏600度的一溫度下接觸該非晶矽覆蓋層的頂表面。
  15. 如請求項11或12所述之方法,其中該含氮氣體接觸該非晶矽覆蓋層的頂表面約30秒至約5分鐘。
  16. 如請求項11或12所述之方法,其中在約攝氏700至1000度的一溫度下執行退火。
  17. 如請求項11或12所述之方法,其中該非晶矽覆蓋層具有20至50埃的一厚度。
  18. 如請求項11或12所述之方法,其中該高k介電層具有約10埃至30埃的一厚度。
  19. 一種具有多個指令儲存在其上的非暫時性電腦可讀媒體,當該等指令被執行時引起用於形成具有一減小的有效氧化物厚度的一半導體結構的一方法,該方法包含以下步驟:在一氮化鈦(TiN)層的頂上沉積具有一頂表面的一非晶矽覆蓋層,其中該氮化鈦 層在設置在一膜堆疊內的一高k介電層的頂上;使該非晶矽覆蓋層的該頂表面與一含氮氣體接觸;及將該膜堆疊退火,其中沉積、接觸與退火在一相同腔室中執行。
TW108144065A 2018-12-04 2019-12-03 減少半導體結構中有效氧化物厚度的方法 TWI827750B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862775218P 2018-12-04 2018-12-04
US62/775,218 2018-12-04
US16/699,712 US11062900B2 (en) 2018-12-04 2019-12-01 Method of reducing effective oxide thickness in a semiconductor structure
US16/699,712 2019-12-01

Publications (2)

Publication Number Publication Date
TW202044331A TW202044331A (zh) 2020-12-01
TWI827750B true TWI827750B (zh) 2024-01-01

Family

ID=70849358

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108144065A TWI827750B (zh) 2018-12-04 2019-12-03 減少半導體結構中有效氧化物厚度的方法

Country Status (6)

Country Link
US (1) US11062900B2 (zh)
JP (1) JP2022511814A (zh)
KR (1) KR20210084675A (zh)
CN (1) CN113169096A (zh)
TW (1) TWI827750B (zh)
WO (1) WO2020117645A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11411112B2 (en) * 2019-07-31 2022-08-09 Taiwan Semiconductor Manufacturing Company, Ltd. Gate structure, method of forming the same, and semiconductor device having the same
CN113299548A (zh) * 2021-04-23 2021-08-24 上海华力集成电路制造有限公司 栅极电介质层制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201334065A (zh) * 2012-02-02 2013-08-16 United Microelectronics Corp 半導體製程
TW201436285A (zh) * 2012-10-19 2014-09-16 Tokyo Electron Ltd 用於多層高介電係數閘極堆疊之混合式閘極後製積體化方案
US20170365480A1 (en) * 2016-06-20 2017-12-21 Applied Materials, Inc. Hydrogenation and nitridization processes for modifying effective oxide thickness of a film
US20180190499A1 (en) * 2017-01-05 2018-07-05 United Microelectronics Corp. Method for fabricating metal gate structure

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5614428A (en) * 1995-10-23 1997-03-25 Lsi Logic Corporation Process and structure for reduction of channeling during implantation of source and drain regions in formation of MOS integrated circuit structures
JP2007310334A (ja) * 2006-05-19 2007-11-29 Mikuni Denshi Kk ハーフトーン露光法を用いた液晶表示装置の製造法
US8313994B2 (en) 2009-03-26 2012-11-20 Tokyo Electron Limited Method for forming a high-K gate stack with reduced effective oxide thickness
US8334197B2 (en) * 2009-12-16 2012-12-18 Taiwan Semiconductor Manufacturing Company, Ltd. Method of fabricating high-k/metal gate device
US8932923B2 (en) * 2013-02-19 2015-01-13 Globalfoundries Inc. Semiconductor gate structure for threshold voltage modulation and method of making same
US9202697B2 (en) 2013-07-19 2015-12-01 Globalfoundries Inc. Forming a gate by depositing a thin barrier layer on a titanium nitride cap
US20150132938A1 (en) 2013-11-13 2015-05-14 Intermolecular, Inc. Methods and Systems for Forming Reliable Gate Stack on Semiconductors
US9105527B2 (en) * 2013-12-19 2015-08-11 Intermolecular, Inc. High Productivity Combinatorial material screening for stable, high-mobility non-silicon thin film transistors
CN105206523A (zh) * 2015-10-14 2015-12-30 上海华力微电子有限公司 用于制备高k介质层的方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201334065A (zh) * 2012-02-02 2013-08-16 United Microelectronics Corp 半導體製程
TW201436285A (zh) * 2012-10-19 2014-09-16 Tokyo Electron Ltd 用於多層高介電係數閘極堆疊之混合式閘極後製積體化方案
US20170365480A1 (en) * 2016-06-20 2017-12-21 Applied Materials, Inc. Hydrogenation and nitridization processes for modifying effective oxide thickness of a film
US20180190499A1 (en) * 2017-01-05 2018-07-05 United Microelectronics Corp. Method for fabricating metal gate structure

Also Published As

Publication number Publication date
KR20210084675A (ko) 2021-07-07
WO2020117645A1 (en) 2020-06-11
US20200176247A1 (en) 2020-06-04
CN113169096A (zh) 2021-07-23
JP2022511814A (ja) 2022-02-01
TW202044331A (zh) 2020-12-01
US11062900B2 (en) 2021-07-13

Similar Documents

Publication Publication Date Title
US7473655B2 (en) Method for silicon based dielectric chemical vapor deposition
JP5219815B2 (ja) 引張応力を有するシリコン酸窒化膜を形成する方法
JP4281082B2 (ja) 堆積前の表面調整方法
US7910497B2 (en) Method of forming dielectric layers on a substrate and apparatus therefor
KR101639464B1 (ko) 유효 산화물 두께가 감소된 하이-k게이트 스택의 형성 방법
US7524769B2 (en) Method and system for removing an oxide from a substrate
JP2007516599A (ja) ゲルマニウム上の堆積前の表面調製
TWI827750B (zh) 減少半導體結構中有效氧化物厚度的方法
JPWO2003088341A1 (ja) 下地絶縁膜の形成方法
JP2007528602A (ja) 高誘電率集積用のシリコンゲルマニウム表面層
US11075276B2 (en) Methods and apparatus for n-type metal oxide semiconductor (NMOS) metal gate materials using atomic layer deposition (ALD) processes with metal based precursors
US20070039924A1 (en) Low-temperature oxide removal using fluorine
TWI716441B (zh) 用於製造對於半導體應用的水平環繞式閘極裝置的奈米線的方法
TWI837191B (zh) 使用金屬基前驅物之原子層沉積(ald)製程的n型金屬氧化物半導體(nmos)金屬閘極材料之方法與設備
US6809043B1 (en) Multi-stage, low deposition rate PECVD oxide
TWI831926B (zh) 多晶矽襯墊
US10475665B2 (en) Heating method, film forming method, semiconductor device manufacturing method, and film forming apparatus
US20070054503A1 (en) Film forming method and fabrication process of semiconductor device