TWI821254B - 半導體裝置與其製作方法 - Google Patents

半導體裝置與其製作方法 Download PDF

Info

Publication number
TWI821254B
TWI821254B TW108108361A TW108108361A TWI821254B TW I821254 B TWI821254 B TW I821254B TW 108108361 A TW108108361 A TW 108108361A TW 108108361 A TW108108361 A TW 108108361A TW I821254 B TWI821254 B TW I821254B
Authority
TW
Taiwan
Prior art keywords
source
drain regions
drain
type
region
Prior art date
Application number
TW108108361A
Other languages
English (en)
Other versions
TW202002019A (zh
Inventor
蔡俊雄
彭成毅
王盈斌
游國豐
林大文
沙哈吉 B 摩爾
陳建豪
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202002019A publication Critical patent/TW202002019A/zh
Application granted granted Critical
Publication of TWI821254B publication Critical patent/TWI821254B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/665Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/223Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a gaseous phase
    • H01L21/2236Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a gaseous phase from or into a plasma phase
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28518Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76804Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76825Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by exposing the layer to particle radiation, e.g. ion implantation, irradiation with UV light or electrons etc.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41791Source or drain electrodes for field effect devices for transistors with a horizontal current flow in a vertical sidewall, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66515Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned selective metal deposition simultaneously on the gate and on source or drain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • H01L21/2652Through-implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823871Complementary field-effect transistors, e.g. CMOS interconnection or wiring or contact manufacturing related aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Plasma & Fusion (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Bipolar Transistors (AREA)

Abstract

提供方法與結構以用於摻雜p型金氧半及/或n型金氧半鰭狀場效電晶體裝置的源極/汲極區。在一些實施例中,方法包括:提供基板,其包括自基板延伸的鰭狀物。在一些例子中,鰭狀物包括通道區,多個源極/汲極區與通道區相鄰並位於通道區的兩側上,閘極結構位於通道區上,以及主要間隔物位於閘極結構的側壁上。在一些實施例中,形成多個接點開口,以提供通路至源極/汲極區,其中形成接點開口的步驟可蝕刻主要間隔物的一部份。在形成接點開口之後,可進行間隔物沉積與蝕刻製程。在一些例子中,在進行間隔物沉積與蝕刻製程之後,形成矽化物層於源極/汲極區上並接觸源極/汲極區。

Description

半導體裝置與其製作方法
本發明實施例關於摻雜金氧半裝置所用的源極/汲極區。
電子產業經歷對更小和更快的電子裝置不斷增長的需求,且這些電子裝置同時支援更多日益複雜的功能。綜上所述,半導體產業中持續的趨勢為製作低成本、高效能、與低功率的積體電路。藉由縮小半導體積體電路尺寸(如最小化結構尺寸),已完成大部份上述目標,進而改善產能並降低相關成本。然而尺寸縮小亦會增加半導體製程的複雜性。如此一來,實施半導體積體電路與裝置的持續進展,需要在半導體製程與技術具有類似進展。
近來採用的多閘極裝置可增加閘極-通道耦合、減少閉路狀態電流、及減少短通道效應以改善閘極控制。採用的多閘極裝置之一為鰭狀場效電晶體。鰭狀場效電晶體的名稱來自於由基板上延伸的鰭狀結構,其可用於形成場效電晶體的通道。鰭狀場效電晶體可與現有的互補式金氧半製程相容,且其三維結構可在尺寸更緊密時維持閘極控制並緩和短通道效應。然而這些進階裝置可能存在新的挑戰。實際上,最緊迫的現有挑戰之一為降低源極/汲極接點電阻。在至少一些例子中,可增加源極/汲極摻雜以降低接點電阻。然而源極/汲極離子佈植可能造成摻質拖曳(即使採用預非晶化佈植),這會使臨界電壓偏移或其他短通道效應。舉例來說,p型金氧半源極/汲極區的硼摻雜可能造成摻雜拖曳與臨界電壓偏移。對n型金氧半源極/汲極區而言,其可摻雜磷或砷,且增加摻雜以 降低源極/汲極電阻的優點受限於:(i)製程所能達到的最大摻質濃度;(ii)n型金氧半摻質參與後續的矽化物(如鈦矽化物)的反應/形成;以及(iii)重摻雜的源極/汲極導致短通道效應。
因此,現有技術無法完全滿足所有方面。
本發明一實施例提供之製作半導體裝置的方法,包括:提供基板,其包括自基板延伸的鰭狀物,其中鰭狀物包括通道區,其中多個源極/汲極區與通道區相鄰並位於通道區的兩側上,其中閘極結構位於通道區上,以及其中主要間隔物位於閘極結構的側壁上;形成多個接點開口,以提供通路至源極/汲極區,其中形成接點開口的步驟蝕刻主要間隔物的部份;在形成接點開口之後,進行間隔物沉積與蝕刻製程;以及在進行間隔物沉積與蝕刻製程之後,形成矽化物層於源極/汲極區上並接觸源極/汲極區。
AA’:剖面
100:鰭狀場效電晶體裝置
102:基板
104、202:鰭狀單元
105:源極區
106:隔離區
107:汲極區
108、208、408、608:閘極結構
110:界面層
112:閘極介電層
114:金屬層
200、400、600:半導體裝置
204:通道區
206、406、606:源極/汲極結構
212:側壁間隔物
214、415、615:層間介電層
242、424、616:矽化物層
300、500、700:方法
302、304、306、308、310、312、314、316、502、504、506、508、510、511、512、514、516、518、520、702、704、706、708、710、711、712、714、716、718:步驟
407、607:接點開口
409、609:氧化層
411、413、611、613:開口
412、612:主要側壁間隔物
412A、612A:第一主要間隔物層
412B、612B:第二主要間隔物層
414、614:間隔物層
419、619:凹陷
422:電漿摻雜製程
427、627:凹陷深度
428、429、430、628、629、630:厚度
602:佈植製程
621:虛線
800:二次離子質譜數據
802、804:二次離子質譜輪廓
圖1係本發明一或多個實施例中,鰭狀場效電晶體的透視圖。
圖2係一實施例中,鰭狀場效電晶體沿著圖1之剖面AA’的剖視圖。
圖3係本發明一或多個實施例中,製作鰭狀場效電晶體裝置的方法之流程圖。
圖4A、4B、4C、4D、與4F係依據圖3之方法300的一或多個步驟製作的例示性裝置之剖視圖。
圖5係本發明一或多個實施例中,製作鰭狀場效電晶體裝置的另一方法之流程圖。
圖6A、6B、6C、6D、與6E係依據圖5之方法500的一或多個步驟製作的例示性裝置之剖視圖。
圖7係本發明一或多個實施例中,製作鰭狀場效電晶體裝置的另一方法之流程圖。
圖8係例示性的二次離子質譜數據,其包含離子佈植製程所用的二次離子質譜輪廓與電漿摻雜製程所用的二次離子質譜輪廓。
可以理解的是,下述內容提供的不同實施例或實例可實施本發明的不同結構。特定構件與排列的實施例係用以簡化本發明而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸,或兩者之間隔有其他額外構件而非直接接觸。此外,本發明之多種例子中可重複標號,但這些重複僅用以簡化與清楚說明,不代表不同實施例及/或設置之間具有相同標號之單元之間具有相同的對應關係。
此外,空間性的相對用語如「下方」、「其下」、「較下方」、「上方」、「較上方」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。元件亦可轉動90°或其他角度,因此方向性用語僅用以說明圖示中的方向。
值得注意的是,此處以多閘極電晶體或鰭狀多閘極電晶體的形式表示本發明實施例,在此稱作鰭狀場效電晶體。此裝置可包含p型金氧半鰭狀場效電晶體裝置,或n型金氧半鰭狀場效電晶體裝置。鰭狀場效電晶體裝置可為雙閘極裝置、三閘極裝置、基體裝置、絕緣層上矽裝置、及/或其他設置。本技術領域中具有通常知識者應理解,本發明的實施例亦有利於其他半導體裝置的實 施例。舉例來說,此處所述的一些實施例亦可用於閘極全繞式裝置、Ω閘極裝置、或Π閘極裝置。
圖1顯示鰭狀場效電晶體裝置100。鰭狀場效電晶體裝置100包含一或多個鰭狀物為主的多閘極場效電晶體。鰭狀場效電晶體裝置100包含基板102、自基板102延伸的至少一鰭狀單元104、隔離區106、與鰭狀單元104之上與周圍的閘極結構108。基板102可為半導體基板如矽基板。基板102可包含多種層狀物,包含導電或絕緣層形成於半導體基板上。基板102可包含多種摻雜設置,端視本技術領域已知的設計需求而定。基板102亦可包含其他半導體如鍺、碳化矽、矽鍺、或鑽石。在其他實施例中,基板102可包含半導體化合物及/或半導體合金。此外,一些實施例的基板102可包含磊晶層、可具有應變以增進效能、可包含絕緣層上矽結構、及/或可具有其他合適的增進結構。
鰭狀單元104與基板102類似,可包含矽或其他半導體元素如鍺、半導體化合物(包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦)、半導體合金(包含矽鍺、磷砷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦、及/或磷砷化鎵銦)、或上述之組合。鰭狀物104的製作方法可採用合適製程,包含光微影與蝕刻製程。光微影製程可包含形成光阻層於基板(如矽層)上、曝光光阻至一圖案、進行曝光後烘烤製程、以及顯影光阻以形成含光阻的遮罩單元。在一些實施例中,圖案化光阻以形成遮罩單元的方法包含極紫外線或電子束微影製程。接著在蝕刻形成凹陷至矽層中時,可採用遮罩單元保護基板的區域,比保留延伸的鰭狀單元104。蝕刻凹陷的方法可採用乾蝕刻(如化學氧化物移除)、濕蝕刻、及/或其他合適製程。此外亦可採用多種方法的其他實施例以形成鰭狀單元104於基板102上。
鰭狀單元的圖案化方法可為任何合適方法。舉例來說,鰭狀單元的圖案化方法可採用一或多道光微影製程,包含雙重圖案化或多重圖案化製程 。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,其產生的圖案間距小於單單採用直接光微影製程所得的圖案間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程,可沿著圖案化的犧牲層形成間隔物。接著移除犧牲層,且保留的間隔物之後可用於圖案化鰭狀單元。
每一鰭狀單元104亦可包含源極區105與汲極區107,且源極區105與汲極區107形成於鰭狀單元104之中、形成於鰭狀單元104之上、及/或圍繞鰭狀單元104。源極區105與汲極區107可磊晶成長於鰭狀物104上。電晶體的通道區位於鰭狀物104中、位於閘極結構108下、並沿著與圖1之剖面AA’定義的平面實質上平行的平面。在一些例子中,鰭狀單元的通道區包含高遷移率材料如鍺,及/或任何上述的半導體化合物、半導體合金、或上述之組合。高遷移率材料包含這些材料,其電子遷移率大於矽。舉例來說,矽於室溫(300K)下的本質電子遷移率在1350cm2/V-s附近,而電洞遷移率在480cm2/V-s附近。
隔離區106可為淺溝槽隔離結構。在其他實施例中,可實施場氧化物、局部氧化矽結構、及/或其他合適的隔離結構於基板102之上及/或之中。隔離區106的組成可為氧化矽、氮化矽、氮氧化矽、摻雜氟的矽酸鹽玻璃、低介電常數的介電層、上述之組合、及/或本技術領域已知的其他合適材料。在一實施例中,隔離結構為淺溝槽隔離結構,其形成方法為蝕刻溝槽於基板102中。接著將隔離材料填入溝槽,再進行化學機械研磨製程。然而其他實施例的方法亦可行。在一些實施例中,隔離區106可包含多層結構,比如具有一或多個襯墊層。
閘極結構108包含的閘極堆疊具有形成於鰭狀單元104的通道區上之界面層110、形成於界面層110上的閘極介電層112、與形成於閘極介電層112上的金屬層114。界面層110可包含介電材料如氧化矽或氮氧化矽。界面層110的形成方法可為化學氧化、熱氧化、原子層沉積、化學氣相沉積、及/或其他合適 方法。閘極介電層112可包含高介電常數的介電層如氧化鉿。在其他實施例中,高介電常數的介電層可包含其他高介電常數的介電層,比如氧化鈦、氧化鉿鋯、氧化鉭、氧化鉿矽、氧化鋯、氧化鋯矽、上述之組合、或其他合適材料。在其他實施例中,閘極介電層可包含氧化矽或其他合適的介電層。介電層的形成方法可為原子層沉積、物理氣相沉積、氧化、及/或其他合適方法。金屬層114可包含導電層如鎢、氮化鈦、氮化鉭、氮化鎢、錸、銥、釕、鉬、鋁、銅、鈷、鎳、上述之組合、及/或其他合適組成。在一些實施例中,金屬層114可包含n型鰭狀場效電晶體所用的第一金屬材料與p型鰭狀場效電晶體所用的第二金屬材料。因此鰭狀場效電晶體裝置100可包含雙功函數的金屬閘極設置。舉例來說,第一金屬材料(比如用於n型裝置的金屬材料)可包含的金屬,其功函數與基板導帶的功函數實質上一致,或至少與鰭狀單元104之通道區導帶的功函數實質上一致。同樣地,第二金屬材料(比如用於p型裝置的金屬材料)可包含的金屬,其功函數與基板價帶的功函數實質上一致,或至少與鰭狀單元104之通道區價帶的功函數實質上一致。因此金屬層114可提供鰭狀場效電晶體裝置100(包含n型與p型的鰭狀場效電晶體裝置100)所用的閘極。在一些實施例中,金屬層114可改為多晶矽層。金屬層114的形成方法可採用物理氣相沉積、化學氣相沉積、電子束蒸鍍、及/或其他合適製程。在一些實施例中,側壁間隔物形成於閘極結構108的側壁上。側壁間隔物可包含介電材料如氧化矽、氮化矽、碳化矽、氮氧化矽、或上述之組合。
如上所述,對進階半導體裝置如鰭狀場效電晶體而言,最緊迫的現有挑戰之一為降低源極/汲極接點電阻。在至少一些例子中,可增加源極/汲極摻雜以降低接點電阻。然而源極/汲極離子佈植可能造成摻質拖曳(即使採用預非晶化佈植),這會使臨界電壓偏移或其他短通道效應。舉例來說,p型金氧半源極/汲極區的硼摻雜可能造成硼摻雜拖曳與臨界電壓偏移。對n型金氧半源極/汲極 區而言,其可由離子佈植法摻雜磷或砷,且增加摻雜以降低源極/汲極電阻的優點受限於:(i)製程所能達到的最大摻質濃度;(ii)n型金氧半摻質參與後續的矽化物(如鈦矽化物)的反應/形成;以及(iii)重摻雜的源極/汲極導致短通道效應。因此現有技術無法滿足所有方面。
本發明實施例提供優於現有技術的多種優點。應理解的是,其他實施例可提供不同優點,此處不必說明所有優點,且所有實施例不需具有特定優點。舉例來說,此處說明的實施例包含摻雜鰭狀場效電晶體的源極與汲極區,在降低源極/汲極接點電阻時可避免現有方法的缺點。舉例來說,一些實施例可在源極/汲極摻雜製程之前,先進行間隔物沉積-蝕刻製程,以避免沉積-蝕刻引發摻質損失(比如在p型金氧半裝置中,造成沉積-蝕刻引發的硼摻質損失)。在一些例子中,可採用電漿摻雜製程而非習知的離子佈植製程,作為源極/汲極摻雜製程。在多種實施例中,電漿摻雜製程包含硼電漿摻雜製程。舉例來說,電漿摻雜製程可提供自非晶化、表面峰值濃度、與陡峭的摻雜輪廓,以解決前述的拖曳問題。因此此處所述的實施例不需進行至少一些習知離子佈植製程所用的額外鍺非晶化製程步驟。此外,電漿摻雜製程與習知的離子佈植相較可加快製程時間,因為電漿摻雜製程具有較高的劑量比例。一般而言,本發明多種實施例可降低源極/汲極接點電阻,但不會造成習知製程裝置中的問題如臨界電壓偏壓或其他短通道效應。本發明的一些額外實施例中,採用p型摻質如銦以用於n型金氧半裝置,因此可同時佈植p型摻質至n型區與p型區中,可在摻雜製程時省略額外遮罩。在多種例子中,採用銦作為摻質可提供其他優點如:(i)銦通常不溶於矽並自擴散出矽,因此可避免不想要的反摻雜,並避免形成摻雜的矽化物層(如摻雜的鈦矽化物層)之可能性;(ii)銦佈植表面可提供至少一些摻質如砷或磷的擴散阻障,以減緩形成砷或磷摻雜的矽化物(如鈦矽化物);以及(iii)銦不會與鈦形成穩定化合物,並可作為催化劑用於達到低電阻的鈦矽相轉換。一般而 言,本發明實施例與現有方法相較,可降低約10%至20%的接點電阻。在一些實施例中,在採用銦作為摻質時,n型金氧半裝置的接點電阻可降低約20%。此外,由於銦原子比矽大,銦佈植製程的自非晶化不需在形成矽化物(如鈦矽化物)時進行獨立的鍺非晶化製程步驟。額外實施例與優點說明如下,其對本技術領域中具有通常知識者而言屬顯而易見。
為了說明各種實施例的至少一些部份,下述內容以圖2為例,其顯示半導體裝置200的剖面圖,且此剖面圖與圖1之剖面AA’實質上類似。如圖所示,半導體裝置包含半導體基板,而鰭狀單元202自半導體基板延伸。半導體裝置200亦包含相鄰的鰭狀場效電晶體裝置之鰭狀單元202中的通道區204,以及通道區204之間的源極/汲極結構206。在多種實施例中,半導體裝置200亦包含每一通道區204上的閘極結構208。在一些實施例中,氮化物層形成於每一閘極結構208上。在一些例子中,此氮化物層可稱作犧牲層。側壁間隔物212可與圖1之鰭狀場效電晶體裝置100中的前述內容類似。在一些例子中,側壁間隔物212可包含多個層狀物,且避可形成於閘極結構208的側壁上。舉例來說,源極/汲極結構206的形成方法可為磊晶成長半導體材料層(比如磊晶成長於鰭狀單元202上)。在多種實施例中,用於形成源極/汲極結構206的半導體材料可包含鍺、矽、硼化矽鍺、砷化鎵、砷化鋁鎵、矽鍺、磷砷化鎵、磷化矽、或其他合適的材料。源極/汲極結構206的形成方法可為一或多道磊晶製程。在一些實施例中,源極/汲極結構206所用的材料可與相鄰的通道區204所用的材料相同或不同。
在一些實施例中,在源極/汲極結構206的磊晶製程時可進行原位摻雜。舉例來說,一些實施例中磊晶成長的矽鍺源極/汲極結構206可摻雜硼以形成硼化矽鍺。在一些實施例中,磊晶成長矽的磊晶源極/汲極結構206可摻雜碳以形成Si:C源極/汲極結構、可摻雜磷以形成Si:P源極/汲極結構、或摻雜碳與磷以形成SiCP源極/汲極結構。在一些實施例中,並未原位摻雜源極/汲極結構206, 並改用離子佈植製程摻雜源極/汲極結構206。然而在至少一些實施例中,電漿摻雜製程用於摻雜源極/汲極結構,以避免離子佈植相關的一些上述問題。在一些實施例中,可在分開的製程順序中形成源極/汲極結構206,以各自用於n型與p型的源極/汲極結構。然而在至少一些例子中,比如在採用銦作為n型與p型裝置所用的摻質時,可同時形成源極/汲極結構206以用於n型與p型裝置。在一些實施例中,在形成源極/汲極結構206之後,可進行磊晶退火製程。
如圖2所示,可形成層間介電層214於半導體裝置200上。在一些實施例中,亦可在形成層間介電層214之前,形成接點蝕刻停止層。在一些例子中,接點蝕刻停止層包含氮化矽層、氧化矽層、氮氧化矽層、及/或本技術領域已知的其他材料。接點蝕刻停止層的形成方法可為電漿增強化學氣相沉積製程,及/或其他合適的沉積或氧化製程。在一些實施例中,層間介電層214包含材料如四乙氧基矽烷氧化物、未摻雜的矽酸鹽玻璃、或摻雜的氧化矽如硼磷矽酸鹽玻璃、摻雜氟的矽酸鹽玻璃、磷矽酸鹽玻璃、硼矽酸鹽玻璃、及/或其他合適的介電材料。層間介電層214的沉積方法可為電漿增強化學氣相沉積製程或其他合適的沉積技術。在一些實施例中,在形成層間介電層214之後,可對半導體裝置200進行退火製程以退火層間介電層214。在一些例子中,可進行平坦化製程如化學機械研磨製程,以平坦化半導體裝置200的上表面。
在多種例子中,為了產生接點至源極/汲極結構206,可形成開口於層間介電層214中,以提供通路至源極/汲極結構206。舉例來說,開口的形成方法可為層間介電層214之微影圖案化與蝕刻(如濕或乾蝕刻)製程的合適組合。傳統上,形成接點開口會導致間隔物(如側壁間隔物212)損失,這會造成閘極至源極/汲極的短路。為緩和此問題,本發明至少一些實施例在源極/汲極摻雜製程之前進行間隔物沉積-蝕刻製程,以緩和間隔物損失並避免沉積-蝕刻引發的摻質損失(比如沉積-蝕刻引發p型金氧半裝置所用的硼摻質損失)。此外,本發明至少 一些實施例採用電漿摻雜製程而非習知的離子佈植製程,以進行源極/汲極摻雜製程。在多種實施例中,電漿摻雜製程可提供自非晶化、表面峰值濃度、以及陡峭的摻雜輪廓,其可解決習知離子佈植製程中發現的拖曳問題。
如圖3所示的方法300可製作含鰭狀場效電晶體裝置的半導體裝置。具體而言,方法300摻雜p型金氧半鰭狀場效電晶體裝置的源極/汲極區,以降低後續形成的矽化物與金屬接點層之間的源極/汲極接點電阻。在一些實施例中,方法300可用於製作鰭狀場效電晶體裝置100,如搭配圖1說明如上的內容。因此,搭配鰭狀場效電晶體裝置100所述的一或多個部份亦可應用於方法300。此外,圖4A至4E提供依據圖3之方法的一或多個步驟製作之例示性的半導體裝置400之剖視圖。
可以理解的是,方法300及/或半導體裝置400的製作方法可為已知的互補式金氧半技術製作流程,因此一些製程僅簡述於此。此外,如上所述,半導體裝置400可共用鰭狀場效電晶體裝置100的一些部份,因此半導體裝置400的一些部份及/或製程僅簡述於此,以達清楚理解的目的。此外,半導體裝置400可共用上述半導體裝置200的一些部份,包含物理結構與製程方法,因此半導體裝置400的一些部份及/或製程僅簡述於此,以達清楚理解的目的。此外,半導體裝置400中可包含多種其他裝置與結構,比如額外電晶體、雙極接面電晶體、電阻、電容、二極體、熔絲、或類似物,但已簡化圖式以利理解本發明實施例的發明概念。此外,一些實施例中的半導體裝置400包含可內連線的多個半導體裝置(如電晶體)。
在多種實施例中,半導體裝置400可為處理積體電路時所製作的中間裝置或其部份,其可包含靜態隨機通路記憶體及/或其他邏輯電路、被動構件(如電阻、電容、與電感)、與主動裝置(如p型通道場效電晶體、n型通道場效電晶體、金氧半場效電晶體、互補式金氧半場效電晶體、雙極電晶體、高壓電晶體 、高頻電晶體、其他記憶體、及/或上述之組合。
方法300一開始的步驟302提供含有一或多個裝置的基板。在一些實施例中,一或多個裝置可包含一或多個鰭狀場效電晶體裝置,其具有自基板延伸的鰭狀單元、分隔一或多個鰭狀場效電晶體裝置的隔離區、形成於鰭狀單元的通道區上的閘極結構、形成於閘極結構的側壁上的主要側壁間隔物、層間介電層、以及源極/汲極結構。基板可與圖1所示的上述基板102實質上類似。鰭狀單元與隔離區亦可與鰭狀單元104或202與隔離區106實質上類似,如搭配圖1的鰭狀場效電晶體裝置100與圖2的上述半導體裝置200說明的上述內容。此外,閘極結構可與圖1之鰭狀場效電晶體裝置100所示的閘極結構108或圖2之半導體裝置200所示的閘極結構208實質上類似。在一些例子中,氮化物層亦可形成於閘極結構上。主要側壁間隔物可與形成於閘極結構108之側壁上的側壁間隔物(圖1)或側壁間隔物212(圖2)實質上類似。在一些例子中,層間介電層可與層間介電層214實質上類似,且可包含在形成層間介電層之前沉積的接點蝕刻停止層。此外,一些例子中的源極/汲極結構可與源極區105/汲極區107(圖1)或源極/汲極結構206(圖2)實質上類似。圖4A所示的半導體裝置400,係方法300的步驟302所能提供的一或多個裝置之至少一些實施例。舉例來說,圖4A顯示的閘極結構408包含主要側壁間隔物412。在一些實施例中,主要側壁間隔物412可包含多個層狀物,比如第一主要間隔物層412A與第二主要間隔物層412B。雖然上述的閘極結構108與208包含金屬層,一些例子中的閘極結構408一開始可包含多晶矽層,之後可取代為高介電常數介電層/金屬閘極層,其可為閘極後製製程的一部份。可以肯定的是,本發明實施例一樣可應用在閘極優先製程所製作的裝置。半導體裝置400的源極/汲極結構406可包含磊晶源極/汲極區。在一些實施例中,源極/汲極結構406的凹陷深度427介於約30nm至50nm之間。如上所述,用於形成源極/汲極結構406的半導體材料層可包含鍺、矽、硼化矽鍺、砷化鎵、砷化鋁鎵、矽 鍺、磷砷化鎵、磷化矽、或其他合適材料。
如上所述,半導體裝置400可包含層間介電層415,並可形成開口穿過層間介電層415以產生接點至源極/汲極結構406。因此一些實施例接著進行方法300的步驟304以形成接點開口。如圖4A與4B的例子所示,可形成源極/汲極接點開口(如接點開口407),以提供通路至源極/汲極結構406。舉例來說,接點開口407的形成方法可為對上方的層間介電層(如層間介電層415)進行微影圖案化與蝕刻(如濕或乾蝕刻)製程的合適組合。舉例來說,可沉積光阻層(如旋轉塗佈)並圖案化光阻層,以露出層間介電層415。接著可移除源極/汲極結構406上的層間介電層415(比如以濕或乾蝕刻),以露出源極/汲極結構406。在一些例子中,用於移除層間介電層415的蝕刻製程可蝕刻源極/汲極結構406的一部份,以形成凹陷419於源極/汲極結構406中。在其他的一些實施例中,在移除層間介電層415之後可進行獨立的蝕刻製程,比如清潔露出的源極/汲極結構406之表面,且獨立的蝕刻製程可形成凹陷419於源極/汲極結構406中。在一些實施例中,凹陷419的深度介於約3nm至5nm之間。在一些實施例中,亦可移除形成接點開口407所露出的接點蝕刻停止層的部份,且移除方法可為濕或乾蝕刻。如圖4C所示的一些實施例中,暴露半導體裝置400至大氣條件(比如在製程所用的真空腔室之外),可形成氧化層409於源極/汲極結構406的表面上。在一些實施例中,氧化層409可包含原生氧化物層,其形成方法可為暴露至大氣條件。在一些實施例中,氧化層409的厚度428介於約15Å至20Å之間。如前所述,至少一些習知製程在形成源極/汲極接點開口時會造成間隔物損失(比如對主要間隔物412的部份產生不想要的蝕刻),其會造成閘極至源極/汲極短路。此外,至少一些習知製程在此階段進行預非晶化佈植、源極/汲極摻質佈植(如硼佈植)、源極/汲極退火、氮化矽的間隔物沉積-蝕刻製程、形成矽化物、以及沉積接點金屬層於露出的源極/汲極結構406上。然而如上所述,這會造成不想要的摻質穿隧(如硼穿隧)、臨界電壓偏 移、與沉積-蝕刻引發的硼摻質損失。因此如下詳述,本發明實施例改在源極/汲極摻雜製程之前,進行間隔物的沉積-蝕刻製程以避免沉積-蝕刻引發摻質損失。此外,自非晶化的電漿摻雜製程而非習知的離子佈植製程可用於進行源極/汲極摻雜製程,以解決前述的拖曳問題。
在一些實施例中,接著進行方法300的步驟306,以進行間隔物的沉積-蝕刻製程。如圖4C所示,可順應性地沉積間隔物層414於半導體裝置400上。在一些實施例中,間隔物層414的沉積方法可為化學氣相沉積、原子層沉積、物理氣相沉積、或其他合適的製程。在一些例子中,間隔物層414可包含氮化物層,比如氮化矽層。在多種例子中,沉積的間隔物層414可用於彌補形成接點開口407時發生的任何間隔物損失。在沉積間隔物層414之後,可進行蝕刻製程以移除間隔物層414的部份。舉例來說,一些實施例的蝕刻製程可移除閘極結構408之上及/或接點開口407之中的間隔物層414之部份。具體而言,蝕刻製程可用於形成開口413於間隔物層414中,以提供通路至下方的源極/汲極結構406。
接著進行方法300的步驟308,以進行電漿摻雜製程。如圖4D所示,可對半導體裝置400進行電漿摻雜製程422。在一些實施例中,可採用電漿摻雜製程422而非習知的離子佈植(具有摻質拖曳與臨界電壓偏移等問題如前述)摻雜源極/汲極結構406。在一些例子中,電漿摻雜製程422可採用的電漿功率介於約0至3kW之間、溫度介於室溫至約50℃之間,且壓力介於約6mTorr至20mTorr之間。此外,一些實施例進行的電漿摻雜製程422可具有合適偏壓,以給予動能至電漿摻雜製程422所用的電漿中的離子及/或電子。舉例來說,在電漿摻雜製程422時可施加約0至1kV的偏壓以給予約0至500eV的動能。在多種實施例中,至少因為偏壓提供動能,電漿摻雜製程422佈植的摻質可穿過氧化層409以摻雜源極/汲極結構406。在一些實施例中,在形成p型金氧半裝置時,電漿摻雜製程422可用於源極/汲極結構406的硼摻雜。在一些例子中,電漿摻雜製程422可包含氦稀 釋的硼電漿(如乙硼烷或三氟化硼)。在一些例子中,氦稀釋的硼電漿可由約0.3%至0.5%的氦稀釋。在多種例子中,因為氦的質量小,電漿摻雜製程422亦具有低活化能。在一些例子中,電漿摻雜製程422可讓表面硼濃度大於約1×1021原子/cm3(在源極/汲極結構406的上表面),且在源極/汲極結構406之上表面下約10nm處(即深入源極/汲極結構406約10nm處)的硼濃度大於約1×1020原子/cm3。在一些實施例中,表面的硼濃度可大於約2×1021原子/cm3。在一些例子中,電漿摻雜製程422所形成的接面深度可為約7nm。在一些實施例中,電漿摻雜製程422形成的接面深度可為約9nm。在一些例子中,電漿摻雜製程422可提供自非晶化、表面峰值濃度、與陡峭的摻雜輪廓。為了說明目的,圖8提供例示性的二次離子質譜數據800,其包含佈植製程所用的二次離子質譜輪廓802與電漿摻雜製程所用的二次離子質譜輪廓804。如圖所示,離子佈植製程所用的二次離子質譜輪廓802面臨摻質拖曳與臨界電壓偏移的問題。相反地,電漿摻雜製程所用的二次離子質譜輪廓804提供高峰值的表面摻質濃度與陡峭的摻雜輪廓,因此可避免摻質拖曳與臨界電壓偏移。因此此處所述的實施例不需進行至少一些習知離子佈植製程所用的額外鍺非晶化製程步驟。此外,電漿摻雜製程422與習知的離子佈植相較可加快製程時間,因為電漿摻雜製程422具有較高的劑量比例。
在一些實施例中,進行方法300的步驟310以進行退火製程。在一些實施例中,退火製程包含雷射退火製程。在一些例子中,雷射退火包含雷射峰值退火製程或動態表面退火製程。舉例來說,一些實施例的退火製程溫度可為約850℃。在一些實施例中,步驟310的退火製程用於修復缺陷及活化摻質(比如活化電漿摻雜製程所提供的摻質)。一般而言,雷射退火製程可用於形成超淺與高活化的接面。
在一些實施例中,接著可進行方法300的步驟312以進行預矽化物佈植(如離子佈植)。在多種實施例中,預矽化物佈植用於改善後續形成的矽化物 。舉例來說,預矽化物佈植可提供矽化物層所需的相。舉例來說,在採用鈦矽化物作為矽化物層時,預矽化物佈植可用於提供C49-TiSi、C54-TiSi、或TiSi所需的另一相。在一些實施例中,預矽化物佈植包含鍺的預矽化物佈植。在一些例子中,預矽化物佈植的能量為約10KeV,而劑量為約5×1013原子/cm2。在一些實施例中,之後進行方法300的步驟314以形成接觸源極/汲極結構406的矽化物層。在一些例子中,在形成矽化物層之前,進行蝕刻製程以至少移除開口413之區域中的氧化層409。在一些實施例中,可採用氟為主的電漿移除開口413之區域中的氧化層。如圖4E所示的實施例中,矽化物層424形成於源極/汲極結構406上並與其接觸。在一些實施例中,矽化物層424的厚度429介於約5nm至7nm之間。在一些例子中,在形成矽化物層424之後,保留的源極/汲極結構406之厚度430介於約21nm至38nm之間。在一些例子中,鈦矽化物可用於矽化物層424。在一些例子中,矽化物層424可包含採用矽為主的前驅物之化學氣相沉積法所形成的鈦矽化物。在一些例子中,化學氣相沉積於其他不想要的區域(比如接點開口407之區域以外)中的鈦矽化物,可由化學機械研磨製程(如後續鎢或鈷的化學機械研磨製程)移除。在一些實施例中,矽化物層424亦可包含多個相同或不同材料的層狀物。在一些例子中,矽化物層424可包含相同或不同材料以用於每一n型裝置與p型裝置。在一些實施例中,矽化物層242可包含雙重矽化物製程與結構,其中第一材料用於n型裝置,而第二材料用於p型裝置。舉例來說,一些例子的矽化物層424可包含鈦矽化物、摻雜釔的鈦矽化物、摻雜鋅的鈦矽化物、及/或摻雜釔與鋅的鈦矽化物以用於n型裝置。此外,一些實施例中的矽化物層424可包含鎳矽化物、摻雜鉑的鎳矽化物、或鈦矽化物以用於p型裝置。
在一些實施例中,接著進行方法300的步驟316,以形成接點金屬於步驟314形成的矽化物層上並與其接觸。在一些實施例中,接點接屬可包含鈦、鎢、鈷、銅、鋁、鉬、鉬鎢、鎢、氮化鈦、氮化鉭、氮化鎢、矽化物、上述 之組合、或其他合適的導電材料。因此一些例子中的接點金屬可包含多個層狀物。在一些例子中,接點金屬可沉積於半導體裝置400的開口411中,以接觸矽化物層424。一些其他實施例在形成矽化物層424之後,可沉積層間介電層於半導體裝置400上並圖案化層間介電層以形成開口,且圖案化的方法可為微影圖案化與濕及/或乾蝕刻的組合。上述開口可露出矽化物層424,且開口中可沉積接點金屬。在一些例子中,在形成接點金屬之後,可進行化學機械研磨製程以移除多餘材料(比如接點金屬的多餘材料),並平坦化半導體裝置400的上表面。一些實施例在形成矽化物層的接點金屬之後,可沉積層間介電層於半導體裝置400上並圖案化層間介電層以形成開口,且圖案化的方法可為微影圖案化與濕及/或乾蝕刻的組合。上述開口可露出接點金屬,且開口中可沉積通孔金屬層。在一些實施例中,通孔金屬層包含鈦、鎢、鈷、銅、鋁、鉬、鉬鎢、鎢、氮化鈦、氮化鉭、氮化鎢、矽化物、上述之組合、或其他合適的導電材料。在一些例子中,在形成通孔之後,可進行化學機械研磨製程以移除多餘材料(比如通孔金屬層的多餘材料),並平坦化半導體裝置400的上表面。
可對半導體裝置400進行後續製程,以形成本技術領域已知的多種結構與區域。舉例來說,後續製程可形成多種接點/通孔/線路與多層內連線結構(如金屬層與層間介電層)於基板上,其設置以連接多種結構,以形成含有一或多個鰭狀場效電晶體裝置的功能電路。在其他例子中,多層內連線可包含垂直內連線如通孔或接點,以及水平內連線如金屬線路。多種內連線結構可採用多種導電材料,其包含銅、鎢、及/或矽化物。在一例中,採用鑲嵌及/或雙鑲嵌製程以形成銅相關的多層內連線結構。此外,可在方法300之前、之中、與之後進行額外製程步驟,且方法300的多種實施例可置換或省略一些上述製程步驟。
上述的方法大部份關於摻雜p型金氧半裝置所用的源極/汲極區,但本發明實施例額外提供摻雜n型金氧半裝置所用的源極/汲極區之方法,比如搭 配方法500與700說明的下述內容。舉例來說,本發明一些實施例採用p型摻質如銦用於n型金氧半裝置,因此p型摻質可同時佈植至n型區與p型區,因此在摻雜製程時可省略額外遮罩。如上所述,採用銦作為摻質可提供多個優點如:(i)銦通常不溶於矽;(ii)銦佈植表面可提供至少一些摻質如砷或磷的擴散阻障;以及(iii)銦不會與鈦形成穩定化合物,並可作為催化劑用於達到低電阻的鈦矽相轉換。此外,由於銦原子比矽大,銦佈植製程的自非晶化不需在形成矽化物(如鈦矽化物)時進行獨立的鍺非晶化製程步驟。
如圖5所示的方法500可製作含鰭狀場效電晶體裝置的半導體裝置。具體而言,方法500摻雜p型金氧半及/或n型金氧半鰭狀場效電晶體裝置的源極/汲極區,以降低後續形成的矽化物與金屬接點層之間的源極/汲極接點電阻。在一些實施例中,方法500可用於製作鰭狀場效電晶體裝置100,如搭配圖1說明如上的內容。因此,搭配鰭狀場效電晶體裝置100所述的一或多個部份亦可應用於方法500。此外,圖6A至6E提供依據圖5之方法的一或多個步驟製作之例示性的半導體裝置600之剖視圖。
可以理解的是,方法500及/或半導體裝置600的製作方法可為已知的互補式金氧半技術製作流程,因此一些製程僅簡述於此。此外,如上所述,裝置600可共用鰭狀場效電晶體裝置100的一些部份,因此裝置600的一些部份及/或製程僅簡述於此,以達清楚理解的目的。此外,半導體裝置600可共用半導體裝置200或半導體裝置400的一些部份,包含物理結構與製程方法,因此半導體裝置600的一些部份及/或製程僅簡述於此,以達清楚理解的目的。此外,半導體裝置600中可包含多種其他裝置與結構,比如額外電晶體、雙極接面電晶體、電阻、電容、二極體、熔絲、或類似物,但已簡化圖式以利理解本發明實施例的發明概念。此外,一些實施例中的半導體裝置600包含可內連線的多個半導體裝置(如電晶體)。
在多種實施例中,半導體裝置600可為處理積體電路時所製作的中間裝置或其部份,其可包含靜態隨機通路記憶體及/或其他邏輯電路、被動構件(如電阻、電容、與電感)、與主動裝置(如p型通道場效電晶體、n型通道場效電晶體、金氧半場效電晶體、互補式金氧半場效電晶體、雙極電晶體、高壓電晶體、高頻電晶體、其他記憶體、及/或上述之組合。
如方法500所示,方法500一開始的步驟502提供基板,其包含一或多個裝置。在一些實施例中,一或多個裝置可包含一或多個鰭狀場效電晶體裝置,其具有自基板延伸的鰭狀單元、分隔一或多個鰭狀場效電晶體裝置的隔離區、形成於鰭狀單元的通道區上的閘極結構、形成於閘極結構之側壁上的主要側壁間隔物、層間介電層、與源極/汲極結構,如搭配圖1與2說明的上述內容。圖6A所示的半導體裝置600,係方法500的步驟502所能提供的一或多個裝置之至少一些實施例。舉例來說,圖6A顯示的閘極結構608包含主要側壁間隔物612。在一些實施例中,主要側壁間隔物612可包含多個層狀物,比如第一主要間隔物層612A與第二主要間隔物層612B。如半導體裝置400的上述內容,一些例子中的半導體裝置600其閘極結構608一開始可包含多晶矽層,之後可取代為高介電常數介電層/金屬閘極層,其可為閘極後製製程的一部份。半導體裝置600的源極/汲極結構606可包含磊晶源極/汲極區。在一些實施例中,源極/汲極結構606的凹陷深度627介於約30nm至50nm之間。如前所述,用於形成源極/汲極結構606的半導體材料層可包含鍺、矽、硼化矽鍺、砷化鎵、砷化鋁鎵、矽鍺、磷砷化鎵、磷化矽、或其他合適材料。
與半導體裝置400類似,半導體裝置600可包含層間介電層615,而開口可穿過層間介電層615以產生接點至源極/汲極結構606。因此一些實施例接著進行方法500的步驟504以形成接點開口。如圖6A與6B的例子所示,形成源極/汲極接點開口(如接點開口607)以提供通路至源極/汲極結構606。舉例來說,可 由上方的層間介電層之微影圖案與蝕刻(如濕或乾蝕刻)製程的合適組合,形成接點開口607。舉例來說,可沉積光阻層(如旋轉塗佈),並圖案化光阻層以露出層間介電層615。之後可移除源極/汲極結構606上的層間介電層615以露出源極/汲極結構606,且移除方法可為濕或乾蝕刻。在一些例子中,用於移除層間介電層615的蝕刻製程可蝕刻源極/汲極結構606的一部份,以形成凹陷619於源極/汲極結構606中。在其他的一些實施例中,在移除層間介電層615之後可進行獨立的蝕刻製程,比如清潔露出的源極/汲極結構606之表面,且獨立的蝕刻製程可形成凹陷619於源極/汲極結構606中。在一些實施例中,凹陷619的深度介於約3nm至5nm之間。在一些實施例中,亦可移除形成接點開口607所露出的接點蝕刻停止層的部份,且移除方法可為濕或乾蝕刻。如圖6C所示的一些實施例中,暴露半導體裝置600至大氣條件(比如在製程所用的真空腔室之外),可形成氧化層609於源極/汲極結構606的表面上。在一些實施例中,氧化層609可包含原生氧化物層,其形成方法可為暴露至大氣條件。在一些實施例中,氧化層609的厚度628介於約15Å至20Å之間。
接著進行方法500的步驟506,以進行n型摻質佈植。如圖6C所示,可對半導體裝置600進行n型摻質的佈植製程602。在一些實施例中,佈植製程602可摻雜源極/汲極結構606。在多種實施例中,佈植製程602所佈植的摻質可穿過氧化物層609,以摻雜源極/汲極結構606。在一些實施例中,佈植製程602可用於佈植多種摻質物種,比如銦、砷、磷、砷與銦、或磷與銦。在多種實施例中,佈植製程602可用於同時佈植上述摻質物種至n型與p型裝置區的源極/汲極區中,且在佈植製程602時不遮罩n型或p型裝置區。舉例來說,佈植製程602佈植磷的能量可介於約1KeV至3KeV之間,且劑量介於約1×1015原子/cm2至1×1016原子/cm2之間。佈植製程602佈植砷的能量可介於約1KeV至4KeV之間,且劑量介於約5×1014原子/cm2至1×1015原子/cm2之間。佈植製程602佈植銦的能量可介於約 1KeV至4KeV之間,且劑量介於約5×1013原子/cm2至1×1015原子/cm2之間。在一些實施例中,佈植製程602之結果為銦可在源極/汲極結構606的表面析出(比如在虛線621上),而磷與砷則陷於虛線621下。
一些實施例在進行步驟506的n型摻質佈植之後,進行方法500的步驟508以進行預非晶化佈植至p型金氧半裝置區中。一些例子在進行預非晶化佈植之前,先形成遮罩層(如光阻、氮化物、氧化物、或類似物)於n型金氧半裝置區上,以在佈植製程中保護n型金氧半裝置區。在多種實施例中,預非晶化佈植用於改善源極/汲極結構606的後續摻雜。在一些實施例中,預非晶化佈植包含鍺的預非晶化佈植。在一些例子中,預非晶化佈植的能量為約10KeV,而劑量為約5×1013原子/cm2。在一些實施例中,進行方法500的步驟510,以進行離子佈植製程至p型金氧半源極/汲極區中。在一些實施例中,離子佈植至p型金氧半源極/汲極區中的步驟,可包含離子佈植硼、鎵、或其他合適的p型摻質。
在一些實施例中,可改用方法500的步驟511(電漿摻雜製程)取代步驟508與510(習知的離子佈植製程)。在一些實施例中,此電漿摻雜製程可與搭配方法300及圖4D說明的上述內容實質上相同。在一些實施例中,電漿摻雜製程的步驟511可摻雜p型金氧半裝置的源極/汲極結構606。因此一些實施例的步驟511之電漿摻雜製程,可用於摻雜硼至p型金氧半裝置的源極/汲極結構606。如上所述,電漿摻雜製程可提供自非晶化、表面峰值濃度、與陡峭的摻雜輪廓。因此,此處所述的實施例不需額外的鍺非晶化製程步驟(如步驟508)。可以肯定的是,一些例子可視情況進行預非晶化佈植(如鍺的非晶化佈植)搭配電漿摻雜製程。
不論採用離子佈植摻雜製程(步驟508與510)、電漿摻雜製程(步驟511)、或上述之組合,接著可進行方法500的步驟512以進行退火製程。在一些實施例中,退火製程包含雷射退火製程如雷射峰值退火製程或動態表面退火製程 。舉例來說,一些實施例的退火製程溫度可為約850℃。在一些實施例中,步驟512的退火製程可用於修復缺陷及活化摻質。
在一些實施例中,接著進行方法500的步驟514,以進行間隔物的沉積-蝕刻製程。如圖6D所示,可順應性地沉積間隔物層614於半導體裝置600上。在一些實施例中,間隔物層614的沉積方法可為化學氣相沉積、原子層沉積、物理氣相沉積、或其他合適的製程。在一些例子中,間隔物層614可包含氮化物層,比如氮化矽層。在多種例子中,沉積的間隔物層614可用於彌補形成接點開口607時發生的任何間隔物損失。在沉積間隔物層614之後,可進行蝕刻製程以移除間隔物層614的部份。舉例來說,一些實施例的蝕刻製程可移除閘極結構608之上及/或接點開口607之中的間隔物層614之部份。具體而言,蝕刻製程可用於形成開口613於間隔物層614中,以提供通路至下方的源極/汲極結構606。
接著可進行方法500的步驟516如預矽化物佈植(比如離子佈植)。在多種實施例中,預矽化物佈植可如前述,其可用於改善後續形成矽化物層的步驟。舉例來說,在採用鈦矽化物作為矽化物層時,預矽化物佈植可用於提供C49-TiSi、C54-TiSi、或TiSi所需的另一相。在一些實施例中,預矽化物佈植包含鍺的預矽化物佈植。在一些例子中,預矽化物佈植的能量為約10KeV,而劑量為約5×1013原子/cm2。在一些實施例中,之後進行方法500的步驟518以形成接觸源極/汲極結構606的矽化物層。在一些例子中,在形成矽化物層之前,進行蝕刻製程以至少移除開口613之區域中的氧化層609。在一些實施例中,可採用氟為主的電漿移除開口613之區域中的氧化層。如圖6E所示的實施例中,矽化物層616形成於源極/汲極結構606上並與其接觸。在一些實施例中,矽化物層616的厚度629介於約5nm至7nm之間。在一些例子中,在形成矽化物層616之後,保留的源極/汲極結構606之厚度630介於約21nm至38nm之間。在一些例子中,鈦矽化物可用於矽化物層616。在一些例子中,矽化物層616可包含採用矽為主的前驅物之 化學氣相沉積法所形成的鈦矽化物。在一些例子中,化學氣相沉積於其他不想要的區域(比如接點開口607之區域以外)中的鈦矽化物,可由化學機械研磨製程(如後續鎢或鈷的化學機械研磨製程)移除。在一些實施例中,矽化物層616亦可包含多個相同或不同材料的層狀物。在一些例子中,矽化物層616可包含相同或不同材料以用於每一n型裝置與p型裝置。在一些實施例中,矽化物層616可包含雙重矽化物製程與結構,其中第一材料用於n型裝置,而第二材料用於p型裝置,比如搭配圖4E的矽化物層424說明的上述內容。
在一些實施例中,接著進行方法500的步驟520以形成接點金屬於步驟518所形成的矽化物層上並與其接觸。在一些實施例中,接點金屬可包含鈦、鎢、鈷、銅、鋁、鉬、鉬鎢、鎢、氮化鈦、氮化鉭、氮化鎢、矽化物、上述之組合、或其他合適的導電材料。因此一些例子中的接點金屬可包含多個層狀物。在一些例子中,接點金屬可沉積於半導體裝置600的開口611中,以接觸矽化物層616。其他實施例在形成矽化物層616之後,可沉積層間介電層於半導體裝置600上並圖案化層間介電層以形成開口,且圖案化的方法可為微影圖案化與濕及/或乾蝕刻的組合。上述開口可露出矽化物層616,且開口中可沉積接眼金屬。在一些例子中,在形成接點金屬之後,可進行化學機械研磨製程以移除多餘材料(比如接點金屬的多餘材料),並平坦化半導體裝置600的上表面。一些實施例在形成矽化物層的接點金屬之後,可沉積層間介電層於半導體裝置600上並圖案化層間介電層以形成開口,且圖案化的方法可為微影圖案化與濕及/或乾蝕刻的組合。上述開口可露出接點金屬,且開口中可沉積通孔金屬層。在一些實施例中,通孔金屬層包含鈦、鎢、鈷、銅、鋁、鉬、鉬鎢、鎢、氮化鈦、氮化鉭、氮化鎢、矽化物、上述之組合、或其他合適的導電材料。在一些例子中,在形成通孔之後,可進行化學機械研磨製程以移除多餘材料(比如通孔金屬層的多餘材料),並平坦化半導體裝置600的上表面。
可對半導體裝置600進行後續製程,以形成本技術領域已知的多種結構與區域。舉例來說,後續製程可形成多種接點/通孔/線路與多層內連線結構(如金屬層與層間介電層)於基板上,其設置以連接多種結構,以形成含有一或多個鰭狀場效電晶體裝置的功能電路。在其他例子中,多層內連線可包含垂直內連線如通孔或接點,以及水平內連線如金屬線路。多種內連線結構可採用多種導電材料,其包含銅、鎢、及/或矽化物。在一例中,採用鑲嵌及/或雙鑲嵌製程以形成銅相關的多層內連線結構。此外,在方法500之前、之中、與之後可進行額外製程步驟,且方法500的多種實施例可置換或省略一些前述的製程步驟。
圖7顯示製作半導體裝置(包含鰭狀場效電晶體裝置)的方法700。具體而言,方法700摻雜p型金氧半及/或n型金氧半的鰭狀場效電晶體裝置之源極/汲極區,以減少後續形成的矽化物與金屬接點層之間的源極/汲極接點電阻。在一些實施例中,方法700可用於製作鰭狀場效電晶體裝置100,如圖1所示的上述內容。因此搭配鰭狀場效電晶體裝置100的一或多個上述部份亦可應用於方法700。一般而言,方法700與方法500實質上類似。因此方法700的說明內容僅強調方法700與方法500的差異。
舉例來說,方法700一開始的步驟702提供含有一或多個裝置的基板,其與方法500的步驟502實質上相同。在一些實施例中,進行方法700的步驟704以形成接點開口,其與方法500的步驟504實質上相同。接下來不是進行n型摻質佈植(如方法500的步驟506),而是改為進行方法700的步驟706以進行預非晶化佈植至p型金氧半裝置區中,其與方法500的步驟508實質上相同。接著進行方法700的步驟708,以進行離子佈植摻雜製程至p型金氧半的源極/汲極區,其與方法500的步驟510實質上相同。
在一些實施例中,方法可改用步驟711(電漿摻雜製程)取代步驟706與708(習知的離子佈植製程),其與方法500的步驟511實質上相同。如上所述 ,一些例子可視情況採用預非晶化佈植(如鍺的預非晶化佈植)搭配電漿摻雜製程。不論採用離子佈植摻雜製程(步驟706與708)、電漿摻雜製程(步驟711)、或上述之組合,接著進行方法700的步驟710以進行退火製程,其與方法500的步驟512實質上相同。在一些實施例中,接著進行方法700的步驟712如間隔物的沉積-蝕刻製程,其與方法500的步驟514實質上相同。與方法500相反,之後進行方法700的步驟714如n型摻質佈植。在多種實施例中,步驟714的n型摻質佈植可與方法500之步驟506的n型摻質佈植實質上相同。如上所述,n型摻質佈植可用於同時佈植n型摻質物種(如銦、砷、磷、砷與銦、或磷與銦)至n型裝置區與p型裝置區中,而不需在n型摻質佈植時遮罩n型裝置區或p型裝置區。此外,在形成矽化物層(步驟716)之前進行步驟714的n型摻質佈植,即可省略預矽化物佈植(如步驟516的預矽化物佈植)。
因此在進行n型摻質佈植(步驟714)之後,可進行方法700的步驟716以形成接觸源極/汲極區的矽化物層,其實質上如方法500的上述步驟518。之後進行方法700的步驟718,以形成接點金屬於步驟716形成的矽化物層上並與其接觸,其實質上如方法500的上述步驟520。在方法700之前、之中、與之後可進行額外製程步驟,且方法700的多種實施例可置換或省略一些前述的製程步驟。
此處所述的多種實施例提供優於現有技術的多種優點。應理解的是,此處不必說明所有優點,所有實施例不需具有特定優點,且其他實施例可提供不同優點。舉例來說,此處所述的實施例包含摻雜鰭狀場效電晶體的源極/汲極區,以降低源極/汲極接點電阻。舉例來說,一些實施例可在源極/汲極摻雜製程之前進行間隔物沉積-蝕刻製程,以避免沉積-蝕刻引發摻質損失(比如在p型金氧半裝置中的沉積-蝕刻引發硼摻雜損失)。在一些例子中,可採用電漿摻雜製程而非習知的離子佈製程,進行源極/汲極摻雜製程。此處所述的至少一些實施例,不需進行至少一些習知離子佈植製程所用的額外鍺非晶化製程步驟。此外 ,由於銦原子比矽大,銦佈植製程的自非晶化不需在形成矽化物(如鈦矽化物)時進行獨立的鍺非晶化製程步驟。額外實施例與優點說明如下,其對本技術領域中具有通常知識者而言屬顯而易見。
因此本發明一實施例說明的方法提供基板,其包括自基板延伸的鰭狀物。在一些實施例中,鰭狀物包括通道區,多個源極/汲極區與通道區相鄰並位於通道區的兩側上,閘極結構位於通道區上,以及主要間隔物位於閘極結構的側壁上。在一些例子中,形成多個接點開口,以提供通路至源極/汲極區,其中形成接點開口的步驟蝕刻主要間隔物的一部份。在形成接點開口之後,考進行間隔物沉積與蝕刻製程。在一些例子中,進行間隔物沉積與蝕刻製程之後,形成矽化物層於源極/汲極區上並接觸源極/汲極區。
在一些實施例中,方法更包括在進行間隔物沉積與蝕刻製程之後,且在形成矽化物層之前,進行源極/汲極區的電漿摻雜製程。
在一些實施例中,電漿摻雜製程包括源極/汲極區的硼電漿摻雜。
在一些實施例中,電漿摻雜製程為自非晶化電漿摻雜製程。
在一些實施例中,方法更包括在進行電漿摻雜製程之後,進行雷射退火製程。
在一些實施例中,方法更包括:在進行間隔物沉積與蝕刻製程之後,並在形成矽化物層之前,進行預矽化物佈植。
在一些實施例中,方法更包括在形成接點開口之前,沉積層間介電層;以及蝕刻層間介電層以形成接點開口。
在一些實施例中,間隔物沉積與蝕刻製程包括順應性地沉積間隔物層,且在順應性地沉積間隔物層之後,蝕刻間隔物層以提供通路至源極/汲極區。
在一些實施例中,間隔物層包括氮化矽間隔物層。
在一些實施例中,半導體裝置包括p型金氧半裝置。
在另一實施例中,方法提供基板,其包括自基板延伸的鰭狀物。在一些例子中,鰭狀物包括通道區,且多個源極/汲極區與通道區相鄰並位於通道區的兩側上。在一些實施例中,形成多個接點開口以露出源極/汲極區。在多種實施例中,在形成接點開口之後,同時進行n型摻質佈植至n型裝置區與p型裝置區中的源極/汲極區;在進行n型摻質佈植之後,遮罩n型裝置區並摻雜p型裝置區的源極/汲極區。在一些例子中,在摻雜p型裝置區的源極/汲極區之後,進行間隔物沉積與蝕刻製程。在一些實施例中,在進行間隔物沉積與蝕刻製程之後,形成矽化物層於源極/汲極區上並接觸源極/汲極區。
在一些實施例中,摻雜p型裝置區的源極/汲極區之步驟包括:進行預非晶化佈植至p型裝置區;以及在進行預非晶化佈植之後,佈植p型摻質至p型裝置區的源極/汲極區中。
在一些實施例中,摻雜p型裝置區的源極/汲極區的步驟更包括:進行p型裝置區的源極/汲極區之硼電漿摻雜製程。
在一些實施例中,n型摻質佈植包括離子佈植銦。
在一些實施例中,間隔物沉積與蝕刻製程包括沉積氮化矽的間隔物層,且在沉積氮化矽的間隔物層之後,蝕刻間隔物層以提供通路至源極/汲極區。
在又一實施例中,方法提供基板,其包括自基板延伸的鰭狀物。在一些例子中,鰭狀物包括通道區,且多個源極/汲極區與通道區相鄰並位於通道區的兩側上。在一些實施例中,形成多個接點開口以露出源極/汲極區。在一些實施例中,在形成接點開口之後,遮罩n型區並摻雜p型區的源極/汲極區。在一些例子中,在摻雜p型區的源極/汲極區之後,進行間隔物沉積與蝕刻製程。在一些實施例中,在進行間隔物沉積與蝕刻製程之後,同時進行n型摻質佈植至n 型區與p型區的源極/汲極區中。
在一些實施例中,方法更包括:在進行n型摻質佈植之後,形成矽化物層於源極/汲極區上並接觸源極/汲極區。
在一些實施例中,摻雜p型區的源極/汲極區之步驟更包括:進行預非晶化佈植至p型區中;以及在進行預非晶化佈植之後,佈植p型摻質至p型區的源極/汲極區中。
在一些實施例中,摻雜p型區的源極/汲極區之步驟包括:進行p型區的源極/汲極區的電漿摻雜製程。
在一些實施例中,n型摻質佈植包括離子佈植下述的至少一者:銦、砷、與磷。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明實施例作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
500:方法
502、504、506、508、510、511、512、514、516、518、520:步驟

Claims (16)

  1. 一種製作半導體裝置的方法,包括:提供一基板,其包括自該基板延伸的一鰭狀物,其中該鰭狀物包括一通道區,其中多個源極/汲極區與該通道區相鄰並位於該通道區的兩側上;形成多個接點開口,以露出該些源極/汲極區;在形成該些接點開口之後,進行一間隔物沉積與蝕刻製程;以及在進行該間隔物沉積與蝕刻製程之後,形成一矽化物層於該些源極/汲極區上並接觸該些源極/汲極區。
  2. 如請求項1之製作半導體裝置的方法,更包括在進行該間隔物沉積與蝕刻製程之後,且在形成該矽化物層之前,進行該些源極/汲極區的一電漿摻雜製程。
  3. 一種製作半導體裝置的方法,包括:提供一基板,其包括自該基板延伸的一鰭狀物,其中該鰭狀物包括一通道區,且其中多個源極/汲極區與該通道區相鄰並位於該通道區的兩側上;形成多個接點開口以露出該些源極/汲極區;在形成該些接點開口之後,同時進行一n型摻質佈植至一n型裝置區與一p型裝置區中的該些源極/汲極區中;在進行該n型摻質佈植之後,遮罩該n型裝置區並摻雜該p型裝置區的該些源極/汲極區;在摻雜該p型裝置區的該些源極/汲極區之後,進行一間隔物沉積與蝕刻製程;以及在進行該間隔物沉積與蝕刻製程之後,形成一矽化物層於該些源極/汲極區上並接觸該些源極/汲極區。
  4. 如請求項3之製作半導體裝置的方法,其中摻雜該p型裝置區的 該些源極/汲極區之步驟更包括:進行一預非晶化佈植至該p型裝置區中;以及在進行該預非晶化佈植之後,佈植p型摻質至該p型裝置區的該些源極/汲極區中。
  5. 一種製作半導體裝置的方法,包括:提供一基板,其包括自該基板延伸的一鰭狀物,其中該鰭狀物包括一通道區,且其中多個源極/汲極區與該通道區相鄰並位於該通道區的兩側上;形成多個接點開口以露出該些源極/汲極區;在形成該些接點開口之後,遮罩一n型區並摻雜一p型區的該些源極/汲極區;在摻雜該p型區的源極/汲極區之後,進行一間隔物沉積與蝕刻製程;以及在該間隔物沉積與蝕刻製程之後,同時進行一n型摻質佈植至該n型區與該p型區的該些源極/汲極區中。
  6. 如請求項5之製作半導體裝置的方法,更包括:在進行該n型摻質佈植之後,形成一矽化物層於該些源極/汲極區上並接觸該些源極/汲極區。
  7. 一種製作半導體裝置的方法,包括:露出該半導體裝置的多個源極/汲極區中的一磊晶源極/汲極結構;在露出該磊晶源極/汲極結構之後,進行連續沉積與蝕刻一間隔物的一間隔物沉積與蝕刻製程;在進行該間隔物沉積與蝕刻製程之後,進行該磊晶源極/汲極結構的一摻雜製程,其中該摻雜製程包含同時進行一n型摻質佈植至一n型區與一p型區的該些源極/汲極區中。
  8. 如請求項7之製作半導體裝置的方法,更包括: 在進行該磊晶源極/汲極結構的該摻雜製程之後,形成一矽化物層於該磊晶源極/汲極結構上並接觸該磊晶源極/汲極結構。
  9. 一種製作半導體裝置的方法,包括:提供一鰭狀物,其包括一通道區,其中多個磊晶源極/汲極結構與該通道區相鄰並位於該通道區的兩側上;露出該些磊晶源極/汲極結構;在露出該些磊晶源極/汲極結構之後,進行該些磊晶源極/汲極結構的一摻雜製程,其中進行該摻雜製程的步驟更包括:同時進行一n型摻雜佈植於一n型裝置區與一p型裝置區的該些磊晶源極/汲極區中;以及在進行該摻雜製程之後,進行一間隔物沉積與蝕刻製程,其沉積一間隔物層,且在沉積額外層之前接著蝕刻沉積的該間隔物層的至少部分。
  10. 如請求項9之製作半導體裝置的方法,其中進行該摻雜製程的步驟更包括:在進行該n型摻質佈植之後,遮罩該n型裝置區並摻雜該p型裝置區的該些磊晶源極/汲極區。
  11. 一種製作半導體裝置的方法,包括:提供一鰭狀物,其包括一通道區,其中多個源極/汲極區包括多個磊晶源極/汲極結構且與該通道區相鄰並位於該通道區的兩側上;在露出該些磊晶源極/汲極結構之後,進行該些磊晶源極/汲極結構的一第一摻雜製程;在進行該第一摻雜製程之後,進行連續沉積與蝕刻一間隔物層的一間隔物沉積與蝕刻製程;以及在進行該間隔物沉積與蝕刻製程之後,進行該些磊晶源極/汲極結構的一第二摻雜製程,其中該第二摻雜製程包括一n型裝置區與該p型裝置區的該些磊晶 源極/汲極結構中同時進行的一n型摻質佈植。
  12. 如請求項11之製作半導體裝置的方法,其中該第一摻雜製程包括一p型裝置區的該些磊晶源極/汲極結構的一電漿摻雜製程。
  13. 一種半導體裝置,包括:一基板,其包括自該基板延伸的一鰭狀物,其中該鰭狀物包括一通道區,其中多個源極/汲極區與該通道區相鄰並位於該通道區的兩側上;多個接點金屬層,延伸至該些源極/汲極區中;一間隔物,位於該些接點金屬層的側壁上,且該間隔物的底部低於該些源極/汲極區的頂部;以及一矽化物層,位於該些接點金屬層的底部的該些源極/汲極區上,並接觸該些源極/汲極區。
  14. 如請求項13之半導體裝置,其中該矽化物層包括鈦矽化物。
  15. 如請求項13之半導體裝置,其中該矽化物層的厚度介於5nm至7nm之間。
  16. 如請求項13之半導體裝置,其中該矽化物層的底部至該源極/汲極區之底部的距離介於21nm至38nm之間。
TW108108361A 2018-06-29 2019-03-13 半導體裝置與其製作方法 TWI821254B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/024,506 US10468500B1 (en) 2018-06-29 2018-06-29 FinFET fabrication methods
US16/024,506 2018-06-29

Publications (2)

Publication Number Publication Date
TW202002019A TW202002019A (zh) 2020-01-01
TWI821254B true TWI821254B (zh) 2023-11-11

Family

ID=68391832

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108108361A TWI821254B (zh) 2018-06-29 2019-03-13 半導體裝置與其製作方法

Country Status (3)

Country Link
US (3) US10468500B1 (zh)
CN (1) CN110660736A (zh)
TW (1) TWI821254B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11349005B2 (en) * 2020-05-22 2022-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Silicide structures in transistors and methods of forming
US11355587B2 (en) 2020-08-06 2022-06-07 Taiwan Semiconductor Manufacturing Co., Ltd. Source/drain EPI structure for device boost
US11923436B2 (en) * 2020-08-07 2024-03-05 Taiwan Semiconductor Manufacturing Co., Ltd. Source/drain structure for semiconductor device
US11532522B2 (en) 2021-01-19 2022-12-20 Taiwan Semiconductor Manufacturing Company, Ltd. Source/drain EPI structure for improving contact quality
US20230034803A1 (en) * 2021-07-29 2023-02-02 Taiwan Semiconductor Manufacturing Co., Ltd. Contact Formation with Reduced Dopant Loss and Increased Dimensions

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140239404A1 (en) * 2013-02-27 2014-08-28 Taiwan Semiconductor Manufacturing Company, Ltd. FInFET Structure and Method for Forming the Same
TW201802953A (zh) * 2016-02-18 2018-01-16 台灣積體電路製造股份有限公司 半導體裝置的形成方法與n型通道之半導體場效電晶體

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8816444B2 (en) 2011-04-29 2014-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. System and methods for converting planar design to FinFET design
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US8785285B2 (en) 2012-03-08 2014-07-22 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices and methods of manufacture thereof
US8860148B2 (en) 2012-04-11 2014-10-14 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for FinFET integrated with capacitor
US9105490B2 (en) 2012-09-27 2015-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure of semiconductor device
US8823065B2 (en) 2012-11-08 2014-09-02 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure of semiconductor device
US8772109B2 (en) 2012-10-24 2014-07-08 Taiwan Semiconductor Manufacturing Company, Ltd. Apparatus and method for forming semiconductor contacts
US9236300B2 (en) 2012-11-30 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Contact plugs in SRAM cells and the method of forming the same
US9722083B2 (en) * 2013-10-17 2017-08-01 Taiwan Semiconductor Manufacturing Company, Ltd. Source/drain junction formation
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9543438B2 (en) * 2014-10-15 2017-01-10 Taiwan Semiconductor Manufacturing Company, Ltd. Contact resistance reduction technique
TWI660438B (zh) * 2015-09-23 2019-05-21 聯華電子股份有限公司 半導體元件及其製作方法
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US10879354B2 (en) * 2016-11-28 2020-12-29 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and forming method thereof
US10453741B2 (en) * 2016-12-13 2019-10-22 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming semiconductor device contact
US10020198B1 (en) * 2016-12-15 2018-07-10 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure having low-k spacer and method of manufacturing the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140239404A1 (en) * 2013-02-27 2014-08-28 Taiwan Semiconductor Manufacturing Company, Ltd. FInFET Structure and Method for Forming the Same
TW201802953A (zh) * 2016-02-18 2018-01-16 台灣積體電路製造股份有限公司 半導體裝置的形成方法與n型通道之半導體場效電晶體

Also Published As

Publication number Publication date
CN110660736A (zh) 2020-01-07
US20220208986A1 (en) 2022-06-30
US11276766B2 (en) 2022-03-15
US20200066869A1 (en) 2020-02-27
TW202002019A (zh) 2020-01-01
US10468500B1 (en) 2019-11-05

Similar Documents

Publication Publication Date Title
TWI821254B (zh) 半導體裝置與其製作方法
TWI711075B (zh) 半導體結構及其製造方法
TWI622129B (zh) 半導體結構及其製造方法
US10026811B2 (en) Integrated circuit structure and method with solid phase diffusion
US9450097B2 (en) Methods for doping Fin field-effect transistors and Fin field-effect transistor
TWI597840B (zh) 多閾值電壓場效應電晶體及其製造方法
KR101393134B1 (ko) FinFET 소자를 위한 전위 SMT
US8373199B2 (en) Semiconductor device having a SiGe feature and a metal gate stack
US8445340B2 (en) Sacrificial offset protection film for a FinFET device
TWI630644B (zh) 半導體結構及其製作方法
US20150255557A1 (en) Semiconductor device and method for manufacturing the same
US20160197075A1 (en) Fin field effect transistors and fabrication method thereof
TWI706450B (zh) 半導體裝置與其形成方法
TWI653710B (zh) 可減少漏電流的半導體結構的形成方法
TWI503991B (zh) p型場效電晶體結構與其形成方法
US11011618B2 (en) Circuit devices with gate seals
TW202017104A (zh) 半導體裝置的形成方法
TW202013522A (zh) 多閘極半導體裝置的製作方法
TW201933613A (zh) 半導體裝置及其形成方法
WO2013185397A1 (zh) 半导体结构及其制造方法
TWI682439B (zh) 半導體裝置與其製作方法
TWI783302B (zh) 半導體裝置及其形成方法
US20240113198A1 (en) Method of modulating multi-gate device channels and structures thereof
CN115565877A (zh) 半导体结构及其形成方法
CN115101419A (zh) 具有栅极密封件的电路器件