TWI784189B - 採用蝕刻後圖案包覆的方法 - Google Patents
採用蝕刻後圖案包覆的方法 Download PDFInfo
- Publication number
- TWI784189B TWI784189B TW108128026A TW108128026A TWI784189B TW I784189 B TWI784189 B TW I784189B TW 108128026 A TW108128026 A TW 108128026A TW 108128026 A TW108128026 A TW 108128026A TW I784189 B TWI784189 B TW I784189B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- substrate
- processing
- cladding
- etching
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 196
- 238000005538 encapsulation Methods 0.000 title abstract description 9
- 239000000758 substrate Substances 0.000 claims abstract description 80
- 230000008569 process Effects 0.000 claims abstract description 76
- 238000012545 processing Methods 0.000 claims abstract description 68
- 238000000231 atomic layer deposition Methods 0.000 claims abstract description 12
- 238000005253 cladding Methods 0.000 claims description 95
- 238000005530 etching Methods 0.000 claims description 72
- 229910052751 metal Inorganic materials 0.000 claims description 25
- 239000002184 metal Substances 0.000 claims description 25
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 16
- 239000010941 cobalt Substances 0.000 claims description 14
- 229910017052 cobalt Inorganic materials 0.000 claims description 14
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 14
- 239000011248 coating agent Substances 0.000 claims description 7
- 238000000576 coating method Methods 0.000 claims description 7
- NBVXSUQYWXRMNV-UHFFFAOYSA-N fluoromethane Chemical compound FC NBVXSUQYWXRMNV-UHFFFAOYSA-N 0.000 claims description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 4
- 238000001020 plasma etching Methods 0.000 claims description 4
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 4
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 3
- 229910052710 silicon Inorganic materials 0.000 claims description 3
- 239000010703 silicon Substances 0.000 claims description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 abstract description 9
- 230000007547 defect Effects 0.000 abstract description 8
- 230000002411 adverse Effects 0.000 abstract description 4
- 230000000694 effects Effects 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 113
- 238000004140 cleaning Methods 0.000 description 21
- 230000008901 benefit Effects 0.000 description 5
- KRHYYFGTRYWZRS-UHFFFAOYSA-N hydrofluoric acid Substances F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 4
- 239000000463 material Substances 0.000 description 3
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 239000002253 acid Substances 0.000 description 2
- 230000002378 acidificating effect Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 239000007795 chemical reaction product Substances 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 238000011065 in-situ storage Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 150000003839 salts Chemical class 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 239000013039 cover film Substances 0.000 description 1
- -1 hydrofluoric acid compound Chemical class 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000012805 post-processing Methods 0.000 description 1
- 239000000047 product Substances 0.000 description 1
- 230000002040 relaxant effect Effects 0.000 description 1
- 238000012776 robust process Methods 0.000 description 1
- 235000012431 wafers Nutrition 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32133—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
- H01L21/32135—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
- H01L21/32138—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only pre- or post-treatments, e.g. anti-corrosion processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02041—Cleaning
- H01L21/02057—Cleaning during device manufacture
- H01L21/02068—Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers
- H01L21/02071—Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers the processing being a delineation, e.g. RIE, of conductive layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/0228—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32133—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
- H01L21/32135—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
- H01L21/32136—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Inorganic Chemistry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Drying Of Semiconductors (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Weting (AREA)
Abstract
提供一方法,其中保護已蝕刻層免受暴露至大氣條件所造成或源自暴露至大氣條件之殘留物或缺陷。通過蝕刻後包覆層之形成來提供保護。於一實施例中,藉由原子層沉積(ALD)製程中所形成的薄層來提供包覆。薄層防止已蝕刻層暴露至空氣。此包覆製程可在蝕刻製程之後進行,從而允許隨後將基板暴露至大氣條件,而對於分段的後續濕式清潔處理步驟幾乎不需要等待時間限制。在一實施例中,可於蝕刻製程與包覆製程之間在不發生真空破壞的情況下施行包覆製程。於一實施例中,包覆膜與後續之濕式製程步驟相容,並可在此濕式製程步驟期間移除而沒有不利的影響。
Description
本揭示有關基板的處理。尤其是,其提供用於圖案化基板之方法。
[相關申請案之交互參照]
本申請案主張2018年8月8日提出申請之標題為「Method Utilizing Using Post Etch Pattern Encapsulation」之美國臨時專利申請案第62/715,995號、和2018年9月27日提出申請的標題為「Method Utilizing Using Post Etch Pattern Encapsulation」的美國臨時專利申請案第62/737,308號之優先權,所述申請案的揭示內容整體明確地併入本文做為參考。
已發現在基板處理技術中,於蝕刻某些層之後,在蝕刻後基板上可能「生長」各種殘留物。於某些情況下,此殘留物的生長可能取決於基板暴露至大氣條件下之時間長度。例如,關於金屬層的蝕刻,已提出蝕刻物種與金屬層和空氣水分進行反應,以形成金屬鹽。在一實施例中,已提出來自基於碳氟化合物之蝕刻技術的氟與空氣水分進行反應,以形成氫氟酸化合物。然後,氫氟酸與金屬層之氧化表面進行反應,以形成金屬鹽。因此,已提出金屬殘留物的生長源自金屬與酸之間的反應。在碳氟化合物蝕刻之範例中,酸可源自殘留於金屬層之上或之中的氟和來自大氣之氫。在一實施例中,已提出此機制作為於蝕刻後氮化鈦層上生長的殘留物之來源。在其他實施例中,已提出氫氟酸與蝕刻後鈷層進行反應,作為在鈷上生長之殘留物的來源。
為解決此類問題,已提出於隨後的處理步驟之前控制已蝕刻層在大氣條件下的暴露。具體而言,等待時間限制已經被設置為,於施行後續處理步驟之前可將基板暴露至大氣條件的時間。例如,已發現即使暴露於大氣中二小時也可能導致在被蝕刻結構上形成殘留物缺陷。以此方式,等待時間控制將限制對大氣條件之暴露,導致較少的蝕刻後殘留物生長。在一實施例中,已知於電漿蝕刻步驟和隨後的濕式處理步驟之間提供等待時間限制。例如,在一實施例中,於蝕刻含有氮化鈦層的結構之後,可施行濕式清潔步驟、例如標準清潔1(SC1)濕式清潔。在蝕刻之後和於SC1濕式清潔處理之前,可能需要控制暴露在大氣中的等待時間,以便減少殘留物生長。將認識到,於其他基板層的蝕刻與其他清潔(包括酸性和鹼性清潔兩者)之間可能需要類似的等待時間控制限制。然而,此類等待時間控制對基板處理流程施加不期望之限制。
因此,將期望在會同基板蝕刻時採用更健全的製程流程,從而放寬蝕刻後之等待時間控制要求。
於一實施例中,提供一製程,其中保護已蝕刻層免受暴露至大氣條件所造成或源自暴露至大氣條件的殘留物及/或缺陷。通過蝕刻後包覆層之形成來提供保護。在一實施例中,藉由原子層沉積(ALD)製程中所形成之薄層來提供包覆。薄層防止已蝕刻層暴露至空氣。此包覆製程可於蝕刻製程之後進行,從而允許隨後將基板暴露至大氣條件,而對於分段的後續濕式清潔處理步驟幾乎不需要等待時間限制。在一實施例中,可於蝕刻製程與包覆製程之間無中斷真空的情況下施行包覆製程,使得將基板維持在真空之下。於一實施例中,包覆膜與隨後的濕式製程步驟相容,並可在此濕式製程步驟期間輕易地去除,而沒有不利之影響。
於一實施例中,提供一處理基板的方法,以便在至少一蝕刻步驟和第二製程步驟之間延長等待時間。該方法可包括蝕刻至少一層,以於基板上形成圖案化結構,該圖案化結構對暴露至大氣條件是敏感的,該圖案化結構具有複數表面。該方法更包含用包覆層包覆複數表面之至少一部分,該包覆層允許在蝕刻步驟和第二製程步驟之間的等待時間延長。再者,該方法包含移除包覆層作為第二製程步驟之一部分。
於另一實施例中,提供處理基板的方法,以便在至少一蝕刻步驟和第二製程步驟之間延長等待時間,該第二製程步驟為濕式處理製程。該方法可包含蝕刻至少一層,以在基板上形成圖案化結構,該圖案化結構對暴露至大氣條件是敏感的,該圖案化結構具有複數表面。該方法更包含用包覆層包覆複數表面之至少一部分,該包覆層允許於蝕刻步驟和第二製程步驟之間的等待時間延長。該方法更包含將包覆層暴露至濕式處理製程,並將包覆層從基板移除作為濕式處理製程之一部分。
在又另一實施例中,提供一處理基板的方法,以便於至少一蝕刻步驟和第二製程步驟之間延長等待時間。該方法可包含蝕刻至少第一層,以在基板上形成複數暴露表面,該等暴露表面之至少一者包含金屬,該等暴露表面的至少一者包含對暴露至大氣條件敏感之金屬。該方法更包含用包覆層包覆該複數暴露表面的至少一部分,該包覆層允許於蝕刻步驟和第二製程步驟之間延長等待時間。該方法更包含移除包覆層作為第二製程步驟的一部分。
在一實施例中,提供一製程,其中保護已蝕刻層免受暴露至大氣條件所造成或源自暴露至大氣條件之殘留物及/或缺陷。通過形成蝕刻後包覆層來提供保護。於一實施例中,藉由原子層沉積(ALD)製程中所形成的薄層來提供包覆。薄層防止已蝕刻層暴露至空氣。此包覆製程可在蝕刻製程之後進行,從而允許將基板隨後暴露至大氣條件,而對於分段的後續濕式清潔處理步驟只具有很少或沒有等待時間限制。在一實施例中,可於蝕刻製程與包覆製程之間在無真空破壞的情況下施行包覆製程。於一實施例中,包覆膜與隨後之濕式製程步驟相容,並可在此濕式製程步驟期間輕易地移除而沒有不利影響。
圖1-3中顯示採用本文所述的包覆技術之製程整合流程的一實施例。
如圖1中所示,提供基板100。基板100包括圖案化結構110和下方層105。圖案化結構110可藉由蝕刻製程形成。於一實施例中,蝕刻製程可以是電漿蝕刻製程。基板100可以是期望使用圖案化特徵之任何基板。例如,在一實施例中,基板100可以是於其上形成有一或更多半導體處理層的半導體基板。在一實施例中,基板100可以是已經歷複數個半導體處理步驟之基板,該等半導體處理步驟產生各種各樣的結構和層,所有這些於基板處理技術領域中都是已知的。因此,將認識到,下方層105可包括各種各樣的結構和層,如本技術領域中已知的。在一示範實施例中,圖案化結構110可由一或更多層所組成。如圖1-3中所示,圖案化結構110包含二層、即第一層115和第二層120。將認識到,圖式中所示之圖案化結構110僅為示範性的,且圖案化結構110可由更多或更少之層所形成。再者,將認識到,圖案化結構110的圖案僅為示範性的,並可採用其他圖案,同時仍然獲得本文所述之技術的優點。
圖1說明蝕刻後之圖案化結構110。於形成圖案化結構110之後,如圖2所示,可在圖案化結構上方提供包覆層130。包覆層130保護圖案化結構110,使得基板100可暴露至大氣條件,而沒有大氣與圖案化結構反應以形成殘留物及/或缺陷的不利影響。具體而言,如所示,包覆層130覆蓋圖案化結構之至少一些暴露表面,以充當圖案化結構110和大氣之間的阻障。以此方式,包覆層130之使用允許放寬蝕刻後製程等待時間限制。更特別地是,於一實施例中,可提供在形成圖案化結構110的蝕刻與另一後續製程步驟之間的等待時間限制。
儘管未在圖1中顯示出,但是將認識到,圖案化結構110之表面可能含有不期望的殘留物和蝕刻反應產物。包覆層130之使用提供一阻障機構,該阻障機構防止或限制此類殘留物或蝕刻反應產物(1)與大氣進行反應,及(2)造成更多殘留物及/或缺陷、或殘留物及/或缺陷的增長。
於一實施例中,可在蝕刻圖案化結構110之後施行包覆層130的形成,使得在蝕刻與包覆層形成之間未暴露至大氣條件。一種獲得此等結果的方法是於相同製程工具中施行蝕刻和包覆層形成,同時在蝕刻和形成步驟之間將基板維持於真空控制下。因此,以此方式,可與蝕刻步驟一起原位施行包覆形成步驟。在一實施例中,蝕刻和形成步驟可於相同的製程室中施行,在另一實施例中,可於相同製程工具之不同製程室內進行(在各處理室之間沒有真空破壞),且於又另一實施例中,可在不同製程工具的不同製程室內進行(當於不同製程工具之間移動基板時,不會出現真空破壞)。
如所提及的,在形成包覆層130之後,到施行後續製程步驟為止的等待時間限制可放寬。可於基板處理期間的蝕刻後施行之一常見的後續製程步驟是濕式清潔製程。因此,在本文所述之方法的一實施例中,提供於基板蝕刻製程步驟和基板濕式處理步驟之間的等待時間控制之有利放寬。如上所述,在一實施例中,濕式製程步驟可以是濕式清潔製程步驟。
於形成如圖2所示的包覆層130之後,可接著如圖3所示對基板進行包覆移除製程步驟。以此方式,再次提供未包覆的圖案化結構110,類似於圖1。由於包覆層之益處,包覆移除製程相對於形成圖案化結構110的蝕刻步驟何時發生的嚴格等待時間限制是不必要的。再者,能以不僅移除包覆層而且移除任何殘留物或蝕刻產物之方式來提供包覆移除步驟,該殘留物或蝕刻產物可能源自蝕刻並可能與大氣條件進行反應。因此,於包覆移除步驟之後,不需要嚴格的等待時間限制。
在一實施例中,包覆移除步驟可為還充當濕式清潔製程步驟之濕式處理步驟。因此,包覆移除步驟可併入作為在蝕刻圖案化結構110之後發生的常態濕式清潔製程之一部分。於一實施例中,濕式清潔製程可為標準清潔(SC1)製程。在其他實施例中,可採用其他市售的酸性或鹼性清潔劑。取決於用於包覆層之材料及/或特定的濕式清潔製程,除了清潔作用以外,濕式清潔製程本身可完成包覆層之移除。可替代地,除了清潔製程步驟以外,可添加施行移除動作的附加濕式處理步驟。以此方式,提供一製程,其中可放寬蝕刻步驟和後續濕式處理步驟之間的等待時間控制限制。在一示範實施例中,未使用本文所提供之技術的等待時間限制可能於0至3小時之範圍內,且本文所提供的技術之使用可一起移除對任何等待時間限制的需要。然而,將認識到,此類限制僅是示範的。
在一實施例中,包覆層130係厚度於0.5 nm至1 nm之間的薄層。在一實施例中,包覆層130是藉由原子層沉積製程所形成之層。包覆層可由諸多材料所形成,包括例如但不限於矽氧化物、矽氮化物、矽氮氧化物、SiBCN、Cx
Hy
膜、或其他薄層(例如藉由原子層沉積所形成的其他層)。
在一實施例中,圖案化結構110可為包含金屬之結構。於另一實施例中,圖案化結構110可包含至少一氮化鈦層。例如,圖案化結構可為由氮化鈦所構成的單層結構,或可為由多層所構成,其中一層包含氮化鈦。在另一實施例中,圖案化結構110可包含至少一鈷層。例如,圖案化結構可為由鈷所構成之單層結構,或可為由多層所構成,其中一層包含鈷。於例如圖1中所示的一實施例中,第一層115可包含矽氧化物,且第二層120可包含氮化鈦。在例如圖1中所示之另一實施例中,第一層115可包含原矽酸四乙酯(TEOS),且第二層120可包含鈷。然而,如上所述,圖案化結構可具有更多或更少的層,並可由其他材料所形成。於一示範製程中,氮化鈦可用作硬遮罩,作為半導體晶圓之生產線後端(BEOL)處理的一部分。
在一實施例中,當將氮化鈦或含鈷結構暴露至含碳氟化合物之電漿蝕刻時,可有利地採用本文所採用的處理技術。要注意的是,氮化鈦或鈷暴露至含碳氟化合物之電漿蝕刻可能來自蝕刻氮化鈦或鈷的特定蝕刻步驟,或能替代地,可能來自用於蝕刻氮化鈦或鈷層上方或下方之層的特定蝕刻步驟。例如,用於蝕刻第一層115之碳氟化合物蝕刻可能影響第二層120(例如,基於氮化鈦或鈷的第二層)。如果需要在第一層115和第二層120的蝕刻之間施行濕式清潔製程,則這可為特別重要。於複數層(例如第一層115和第二層120)的蝕刻步驟之間採用包覆層的示範製程流程在下面相對於圖4-7更詳細地敘述。
此外,暴露至碳氟化合物可能來自蝕刻在氮化鈦或鈷層之下的層。例如,於圖1-3之實施例中,第二層120可為氮化鈦硬遮罩,其用作蝕刻下方層105的下方介電層之一部分。在此實施例中,在蝕刻該下方介電層之後、在基板的後續濕式清潔之前,可使用包覆層技術,以便為濕式清潔製程提供增大的等待時間限制。
圖4-9說明採用本文所述之技術的替代製程流程。將認識到,本文圖式中所示之諸多製程流程僅為示範性的,並可採用許多其他製程流程來獲得使用如本文所述之蝕刻後包覆的優點。圖4-9說明基板100之處理,該基板100可提供與圖1-3的結構類似之結構,除了圖4-7的製程流程可在第一層115和第二層120的蝕刻之間採用附加處理。更具體地,例如,於第一層115之蝕刻與第二層120的蝕刻之間可能需要清潔製程。本文所述的包覆技術可用於延長第一層115的蝕刻和清潔製程之間的任何等待時間。如圖4所示,可蝕刻第一層115以提供圖案化之第一層。然後,如圖5所示,在蝕刻第一層115之後,可於基板100上方提供第一包覆層205。如上所述,在一示範實施例中,第一包覆層205的形成可為與第一層之蝕刻原位施行之原子層沉積製程。接下來,可施行清洗步驟,該清洗步驟也移除第一包覆層205以產生基板100,如圖6所示。第一包覆層205的使用在第一層115的蝕刻和與上述類似的後續處理步驟(在此情況下為後續清潔)之間提供等待時間限制的放寬。
接下來,如圖7所示,可蝕刻第二層120以形成如圖所示之圖案化的第二層。圖8和9說明提供第二包覆層230之可選用途,如果殘留物及/或缺陷可能來自圖7的結構之暴露至大氣條件,則可採用第二包覆層230。具體而言,圖8和圖9的處理可類似於圖2和圖3之處理。在圖8和圖9的情況下,於圖8中提供第二包覆層230,以提供蝕刻後包覆和相關聯之等待時間延長。然後可在後續的處理中移除第二包覆層230以產生圖9所示之結構。因此,可於複數製程步驟之間採用包覆技術,不僅是第一和第二製程步驟之間,而且是製程流程的第三製程步驟或更多製程步驟之間。
圖10-12說明用於本文所述之處理技術的應用之示範方法。將認識到,圖10至圖12的實施例僅為示範性的,且額外方法可採用本文所述之技術。再者,可將額外的處理步驟添加至圖10-12所示之方法中,因為所述的步驟並不意欲為排他的。再者,步驟之順序不限於圖式中所示的順序,因為不同之順序可能發生及/或可組合或同時施行諸多步驟。
在圖10中,顯示一處理基板以便於至少一蝕刻步驟和第二製程步驟之間延長等待時間的方法。該方法可包含蝕刻至少一層以在基板上形成圖案化結構之步驟1005,該圖案化結構對暴露至大氣條件是敏感的,該圖案化結構具有複數表面。該方法更包含用包覆層包覆該複數表面的至少一部分之步驟1010,包覆層允許在蝕刻步驟和第二製程步驟之間的等待時間延長。該方法更包含作為第二製程步驟之一部分的移除包覆層之步驟1015。
於圖11中,提供用於處理基板以便在至少一蝕刻步驟和第二製程步驟之間延長等待時間的方法,該第二製程步驟為濕式處理製程。該方法包含蝕刻至少一層以於基板上形成圖案化結構之步驟1105,該圖案化結構對暴露至大氣條件是敏感的,該圖案化結構具有複數表面。該方法包括用包覆層包覆該複數表面的至少一部分之步驟1110,該包覆層允許於蝕刻步驟和第二製程步驟之間的等待時間延長。該方法更包括將包覆層暴露至濕式處理製程之步驟1115、和將包覆層從基板移除作為濕式處理製程的一部分之步驟1120。
在圖12中,提供一處理基板以便在至少一蝕刻步驟和第二製程步驟之間延長等待時間的方法。該方法包括蝕刻至少第一層以在基板上形成複數暴露表面之步驟1205,該等暴露表面之至少一者包含金屬,該等暴露表面的至少一者包含對暴露至大氣條件敏感之金屬。該方法亦包括用包覆層包覆該複數暴露表面的至少一部分之步驟1210,該包覆層允許於蝕刻步驟和第二製程步驟之間的等待時間延長。該方法更包括作為第二製程步驟之一部分的移除包覆層之步驟1215。
鑑於此敘述,本發明的進一步修改和替代實施例對於本領域技術人員將為顯而易見的。因此,此敘述僅應解釋為說明性的,且是為了教導本領域技術人員實施本發明的方式之目的。應理解,本文所顯示和敘述之發明的形式和方法將視為目前之較佳實施例。在受益於本發明的敘述之後,所有對本領域技術人員將顯而易見的是,均等技術可代替本文所說明和敘述之那些技術,且本發明的某些特徵可獨立於其他特徵之使用而採用。
100:基板
105:下方層
110:圖案化結構
115:第一層
120:第二層
130:包覆層
205:第一包覆層
230:第二包覆層
1005:步驟
1010:步驟
1015:步驟
1105:步驟
1110:步驟
1115:步驟
1120:步驟
1205:步驟
1210:步驟
1215:步驟
藉由參考以下會同附圖之描述,可獲得對本發明及其優點的更完整理解,其中相似之元件符號表示相似的特徵部。然而,要注意的是,附圖僅說明所揭示概念之示範實施例,且因此不考慮為是對範圍的限制,因為所揭示之概念可允許其他等效的實施例。
圖1-3說明採用包覆層來提供延長之等待時間控制的示範基板製程流程。
圖4-7說明採用包覆層來提供延長之等待時間控制的另一示範基板製程流程。
圖8-9說明另一示範基板製程流程,其中於如圖4-7中所示的處理之後採用第二包覆層。
圖10-12說明採用本文所述的技術之額外的示範製程流程。
1005:步驟
1010:步驟
1015:步驟
Claims (21)
- 一種處理基板的方法,以便在至少一蝕刻步驟和第二製程步驟之間延長等待時間,該方法包含:該蝕刻步驟,包含蝕刻至少一層,以於該基板上形成圖案化結構,該圖案化結構對暴露至大氣條件是敏感的,該圖案化結構具有於該蝕刻之後暴露的複數暴露表面;用包覆層包覆該複數暴露表面的至少一部分,該包覆層允許在該蝕刻步驟和該第二製程步驟之間的等待時間延長以覆蓋該複數暴露表面的該至少一部分;於該包覆之後,將上方具有該包覆層的該基板暴露至大氣條件,該第二製程步驟,包含於該暴露至大氣條件之後,移除該包覆層,作為該第二製程步驟之一部分,及其中在該移除期間,於該蝕刻之後暴露且被該包覆層所覆蓋的所有暴露表面再次成為暴露的。
- 如申請專利範圍第1項之處理基板的方法,其中該圖案化結構之該複數暴露表面的至少一者包含金屬層。
- 如申請專利範圍第1項之處理基板的方法,其中該包覆層藉由原子層沉積製程所形成並且具有從0.5nm至1nm之間的厚度。
- 如申請專利範圍第3項之處理基板的方法,其中該包覆層由矽氧化物、矽氮化物、矽氮氧化物、CxHy及/或SiBCN所形成。
- 如申請專利範圍第4項之處理基板的方法,其中該圖案化結構之該複數暴露表面的至少一者包含氮化鈦或鈷。
- 如申請專利範圍第1項之處理基板的方法,其中:於該蝕刻之後暴露的該等暴露表面包含金屬層; 該蝕刻包含施行電漿蝕刻,且在該電漿蝕刻期間該金屬層係暴露至碳氟化物;及其中該包覆層之該移除係利用濕式製程來施行。
- 一種處理基板的方法,以便在至少一蝕刻步驟和第二製程步驟之間延長等待時間,該方法包含:該蝕刻步驟,包含蝕刻至少一層,以於該基板上形成圖案化結構,該圖案化結構對暴露至大氣條件是敏感的,該圖案化結構具有複數表面;用包覆層包覆該複數表面的至少一部分,該包覆層允許在該蝕刻步驟和該第二製程步驟之間的等待時間延長;該第二製程步驟,包含將該包覆層暴露至濕式處理製程;及在該濕式處理製程期間,從該基板移除該包覆層。
- 如申請專利範圍第7項之處理基板的方法,其中該濕式處理製程是標準清潔1(Standard Clean 1)製程。
- 如申請專利範圍第7項之處理基板的方法,其中該蝕刻步驟為電漿蝕刻步驟,且該包覆層藉由原子層沉積製程所形成。
- 如申請專利範圍第9項之處理基板的方法,其中該包覆層由矽氧化物、矽氮化物、矽氮氧化物、CxHy及/或SiBCN所形成。
- 如申請專利範圍第9項之處理基板的方法,其中該圖案化結構之該複數表面的至少一者包含金屬層。
- 如申請專利範圍第11項之處理基板的方法,其中該圖案化結構之該複數表面的至少一者包含氮化鈦或鈷。
- 如申請專利範圍第7項之處理基板的方法,其中在該蝕刻至少一層與該包覆該複數表面的至少一部分之間將該基板維持於真空之下。
- 如申請專利範圍第7項之處理基板的方法,其中: 該蝕刻步驟為電漿蝕刻步驟;該複數表面包含於該蝕刻步驟之後且於該包覆之前暴露的複數暴露金屬表面;在該包覆期間,該等暴露金屬表面被該包覆層所覆蓋;於該包覆之後且於該濕式處理製程之前,該基板係暴露至大氣條件;及於移除該包覆層之後,被該包覆層所覆蓋的所有該等暴露金屬表面再次為暴露的。
- 如申請專利範圍第14項之處理基板的方法,其中該包覆係利用原子層沉積製程而施行,以形成具有0.5nm至1nm的厚度的該包覆層。
- 一種處理基板的方法,以便在至少一蝕刻步驟和第二製程步驟之間延長等待時間,該方法包含:該蝕刻步驟,包含使用電漿蝕刻以蝕刻至少第一層,以於該基板上形成複數暴露表面,該等暴露表面包含複數暴露金屬表面,該等暴露金屬表面對暴露至大氣條件是敏感的;用包覆層包覆該複數暴露表面之至少一部分,該包覆層允許在該蝕刻步驟和該第二製程步驟之間的等待時間延長,其中在該包覆期間,該等暴露金屬表面被該包覆層所覆蓋;及該第二製程步驟,包含使用濕式處理以移除該包覆層,其中於該移除之後,被該包覆層所覆蓋的所有暴露金屬表面再次為暴露的。
- 如申請專利範圍第16項之處理基板的方法,其中該金屬為氮化鈦或鈷。
- 如申請專利範圍第16項之處理基板的方法,更包含於移除該包覆層之後蝕刻在該第一層下方的第二層,以在該基板上形成圖案化之第二層。
- 如申請專利範圍第18項之處理基板的方法,更包含: 於該圖案化之第二層的複數暴露表面之至少一部分上方提供第二包覆層,該第二包覆層允許在蝕刻該第二層與第三製程步驟之間的等待時間延長;及移除該包覆層,作為該第三製程步驟之一部分。
- 如申請專利範圍第19項之處理基板的方法,其中該第三製程步驟為濕式處理。
- 如申請專利範圍第20項之處理基板的方法,其中於該蝕刻步驟之後且於該第二製程步驟之前或於該第三製程步驟之前,該基板係暴露至大氣條件。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201862715995P | 2018-08-08 | 2018-08-08 | |
US62/715,995 | 2018-08-08 | ||
US201862737308P | 2018-09-27 | 2018-09-27 | |
US62/737,308 | 2018-09-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202020936A TW202020936A (zh) | 2020-06-01 |
TWI784189B true TWI784189B (zh) | 2022-11-21 |
Family
ID=69407084
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108128026A TWI784189B (zh) | 2018-08-08 | 2019-08-07 | 採用蝕刻後圖案包覆的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10950460B2 (zh) |
TW (1) | TWI784189B (zh) |
WO (1) | WO2020033405A1 (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7018482B1 (en) * | 1999-06-17 | 2006-03-28 | Koninklijke Philips Electronics N.V. | Method of manufacturing electronic devices, and apparatus for carrying out such a method |
US20130302989A1 (en) * | 2012-05-08 | 2013-11-14 | Globalfoundries Inc. | Reducing line edge roughness in hardmask integration schemes |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130115778A1 (en) | 2011-11-04 | 2013-05-09 | Applied Materials, Inc. | Dry Etch Processes |
JP6026375B2 (ja) * | 2013-09-02 | 2016-11-16 | 株式会社東芝 | 半導体装置の製造方法 |
US20150079799A1 (en) * | 2013-09-17 | 2015-03-19 | Applied Materials, Inc. | Method for stabilizing an interface post etch to minimize queue time issues before next processing step |
US9508561B2 (en) * | 2014-03-11 | 2016-11-29 | Applied Materials, Inc. | Methods for forming interconnection structures in an integrated cluster system for semicondcutor applications |
TWI719262B (zh) | 2016-11-03 | 2021-02-21 | 美商應用材料股份有限公司 | 用於圖案化之薄膜的沉積與處理 |
-
2019
- 2019-08-06 WO PCT/US2019/045304 patent/WO2020033405A1/en active Application Filing
- 2019-08-06 US US16/533,354 patent/US10950460B2/en active Active
- 2019-08-07 TW TW108128026A patent/TWI784189B/zh active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7018482B1 (en) * | 1999-06-17 | 2006-03-28 | Koninklijke Philips Electronics N.V. | Method of manufacturing electronic devices, and apparatus for carrying out such a method |
US20130302989A1 (en) * | 2012-05-08 | 2013-11-14 | Globalfoundries Inc. | Reducing line edge roughness in hardmask integration schemes |
Also Published As
Publication number | Publication date |
---|---|
US20200051832A1 (en) | 2020-02-13 |
TW202020936A (zh) | 2020-06-01 |
WO2020033405A1 (en) | 2020-02-13 |
US10950460B2 (en) | 2021-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20070111467A1 (en) | Method for forming trench using hard mask with high selectivity and isolation method for semiconductor device using the same | |
EP1389800A2 (en) | Method for removal of residue from a film stack using a sacrificial mask layer | |
US9837304B2 (en) | Sidewall protection scheme for contact formation | |
TW201630045A (zh) | 製造方法與圖案化方法 | |
US7220647B2 (en) | Method of cleaning wafer and method of manufacturing gate structure | |
JP2010225899A (ja) | 半導体装置の製造方法 | |
JP7332961B2 (ja) | ドライエッチング方法 | |
TWI404140B (zh) | 乾蝕刻方法 | |
US20130059441A1 (en) | Method for fabricating a semiconductor structure | |
JP5926752B2 (ja) | 半導体装置の製造方法及び半導体製造装置 | |
TWI784189B (zh) | 採用蝕刻後圖案包覆的方法 | |
US9460933B1 (en) | Patterning method | |
US20100151685A1 (en) | Methods of removing multi-layered structure and of manufacturing semiconductor device | |
KR101264927B1 (ko) | 반도체 소자의 제조 방법 | |
TWI745505B (zh) | 用以提供低介電常數間隔件之方法 | |
TW201515067A (zh) | 減少形成在半導體晶圓上的磊晶膜中的裂痕擴散的方法及結構 | |
JP2008244039A (ja) | 半導体装置の製造方法 | |
US7435681B2 (en) | Methods of etching stacks having metal layers and hard mask layers | |
JP2002158213A (ja) | 半導体装置の製造方法 | |
JPH05109702A (ja) | 半導体装置の製造方法 | |
US20060194442A1 (en) | Procede method for cleaning a semiconductor | |
US20240266184A1 (en) | Method of manufacturing semiconductor structure | |
JP2007073840A (ja) | 半導体装置の製造方法 | |
US20080124914A1 (en) | Method of fabricating flash memory device | |
KR20060104876A (ko) | 반도체 소자 제조 방법 |