TWI774857B - 電鍍裝置之供電點之配置的決定方法及用以對矩形基板進行鍍覆之電鍍裝置 - Google Patents

電鍍裝置之供電點之配置的決定方法及用以對矩形基板進行鍍覆之電鍍裝置 Download PDF

Info

Publication number
TWI774857B
TWI774857B TW107136191A TW107136191A TWI774857B TW I774857 B TWI774857 B TW I774857B TW 107136191 A TW107136191 A TW 107136191A TW 107136191 A TW107136191 A TW 107136191A TW I774857 B TWI774857 B TW I774857B
Authority
TW
Taiwan
Prior art keywords
substrate
power supply
auxiliary electrode
point
electroplating apparatus
Prior art date
Application number
TW107136191A
Other languages
English (en)
Other versions
TW202018129A (zh
Inventor
社本光弘
長井瑞樹
Original Assignee
日商荏原製作所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商荏原製作所股份有限公司 filed Critical 日商荏原製作所股份有限公司
Publication of TW202018129A publication Critical patent/TW202018129A/zh
Application granted granted Critical
Publication of TWI774857B publication Critical patent/TWI774857B/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D21/00Processes for servicing or operating cells for electrolytic coating
    • C25D21/12Process control or regulation
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/001Apparatus specially adapted for electrolytic coating of wafers, e.g. semiconductors or solar cells
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/005Contacting devices
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/007Current directing devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • H01L21/2885Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition using an external electrical current, i.e. electro-deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/741Apparatus for manufacturing means for bonding, e.g. connectors
    • H01L24/742Apparatus for manufacturing bump connectors
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/008Current shielding devices
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D21/00Processes for servicing or operating cells for electrolytic coating
    • C25D21/10Agitating of electrolytes; Moving of racks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Automation & Control Theory (AREA)
  • Sustainable Development (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electroplating Methods And Accessories (AREA)

Abstract

本發明的目的係在於在使用四方形之基板時使供電點的配置最佳化。
本發明揭示一種電鍍裝置之供電點之配置的決定方法,該電鍍裝置係用以對基板面積為S的矩形基板進行鍍覆,該矩形基板係相對的兩邊與電源連接,且與電源連接之邊的長度L、及未與電源連接之邊的長度W係滿足:0.8*L≦W≦L之條件;其中,該方法係根據基板面積S來決定供電點的個數N,該供電點係將用以輔助前述基板之鍍覆加工的輔助電極、與對輔助電極供給來自電源之電力的供電元件電性連接之點。

Description

電鍍裝置之供電點之配置的決定方法及用以對矩形基板進行鍍覆之電鍍裝置
本發明係關於一種電鍍裝置之供電點之配置的決定方法及用以對矩形基板進行鍍覆之電鍍裝置。
近年來,在半導體電路的配線或凸塊形成方法中,正逐漸採用進行鍍覆處理而在晶圓等的基板上形成金屬膜或有機質膜的方法。例如,已廣泛進行在形成有半導體電路或連接該等半導體電路的微細配線之晶圓表面的預定部位,形成金、銀、銅、焊料、鎳、或者將此等積層為複數層的配線或凸塊(突起狀連接電極),且經由該凸塊來與封裝基板之電極或TAB(Tape Automated Bonding,捲帶式自動接合)電極連接的技術。就該配線或凸塊的形成方法而言,有電鍍法、無電解鍍覆法、蒸鍍法、印刷法等各種方法,但隨著半導體的I/O數量的增加、窄節距化,而大多已採用能夠應付微細化且薄膜沉積快速的電鍍方 法。藉由目前最多數採用的電鍍所獲的的金屬膜具有:高純度、且薄膜形成速度快、而薄膜厚度控制方法簡易的特長。
一般的電鍍裝置係將基板連接電源的負極、將陽極連接電源的正極,並於陽極與基板之間施加電壓,藉此形成金屬膜。對此,已知如日本特開第2015-161028號公報(專利文獻1)所示,若僅在陽極的中心部設置供電部時,會因陽極的電阻而在陽極中心部的電流與外周部的電流之間產生差異。在陽極內所產生的電流差,會對形成在基板上之金屬膜厚度的均勻性帶來不良影響。
專利文獻1揭示一種陽極單元,該陽極單元係具備有以放射狀延伸且固定於陽極之外周部的複數根分枝部(arm)。專利文獻1主要揭示:通過複數根分枝部,從供電部對陽極的外周部供應電力,藉此令陽極整體流通均勻電流。
(先前技術文獻) (專利文獻)
專利文獻1:日本特開第2015-161028號。
當使用專利文獻1的陽極單元進行電鍍時,可推想陽極整體流通均勻電流的結果,鍍覆厚度會比較均勻。然而,專利文獻1並未詳細記載關於陽極與供電 部之間的最適當的固定位置及最適當的固定點數。特別是,專利文獻1並未明確揭示:使用四方形基板時之最適當的固定位置及最適當的固定點數。因此,本發明的一個目的在於:在使用四方形基板時,使供電點的配置最佳化。
本發明的一實施形態係揭示一種電鍍裝置之供電點之配置的決定方法,該電鍍裝置係用以對基板面積為S的矩形之基板進行鍍覆,該矩形之基板之相對的兩邊係與電源連接,且與電源連接之邊的長度L、及未與電源連接之邊的長度W係滿足:0.8*L≦W≦L之條件;其中,該決定方法係根據基板面積S來決定供電點的個數N,該供電點係將用以輔助基板之鍍覆加工的輔助電極、與對輔助電極供給來自電源之電力的供電元件予以電性連接之點。
100‧‧‧電鍍裝置
110‧‧‧鍍覆槽
120‧‧‧溢流槽
121‧‧‧循環管線
130‧‧‧基板保持部
131‧‧‧基板
140‧‧‧輔助電極單元
141‧‧‧輔助電極
142‧‧‧供電元件
143、143A、143B、143-1、143-2A、143-2B、143-3A、143-3B、143-4A、143-4B、143-4B、143-4C‧‧‧供電點
150‧‧‧電源
160‧‧‧攪拌槳
170‧‧‧遮罩
171‧‧‧開口部
600‧‧‧第3圖之模擬中的膜厚曲線
601‧‧‧第5圖之模擬中的膜厚曲線
800‧‧‧輔助電極保持部
810‧‧‧參考電極
811‧‧‧魯金毛細管
820‧‧‧電位測量機構
900‧‧‧魯金毛細管保持孔
第1圖係第一實施形態之電鍍裝置的剖面圖。
第2圖係顯示當僅於輔助電極的中心部存在有供電點時之輔助電極的電位模擬結果之圖。
第3圖係顯示當輔助電極具有第2圖所示之電位分佈時之基板上鍍覆厚度的模擬結果之圖。
第4圖係顯示當於輔助電極存在有三點供電點時之輔助電極的電位模擬結果之圖。
第5圖係顯示當輔助電極具有第4圖所示之電位分佈 時之基板上的鍍覆厚度的模擬結果之圖。
第6A圖係於第3圖及第5圖之模擬中之於從基板的中心部沿著左右方向拉伸之線上的膜厚曲線。
第6B圖係於第3圖及第5圖之模擬中之於從基板的中心部沿著上下方向拉伸之線上的膜厚曲線。
第6C圖係於第3圖及第5圖之模擬中之於從基板的中心部沿著對角方向拉伸之線上的膜厚曲線。
第7圖係顯示可設置供電點之位置的輔助電極之圖。
第8圖係第二實施形態的電鍍裝置之剖面圖。
第9圖係第二實施形態之輔助電極支持部的前視圖。
第一實施形態
第1圖係顯示第一實施形態之電鍍裝置100的剖面圖。惟第1圖及其他圖式為示意圖,圖式中之零件的形狀、尺寸及位置等不一定與實際零件之形狀、尺寸及位置等一致。
本實施形態的電鍍裝置100係具備有鍍覆槽110。鍍覆槽110係為了於內部保持鍍覆液而裝設者。較佳為於鍍覆槽110的側部設置有溢流槽120,該溢流槽120係用以承接從鍍覆槽110溢流的鍍覆液。鍍覆槽110與溢流槽120係藉由循環管線121來連接。流入至溢流槽120的鍍覆液係通過循環管線121而返回到鍍覆槽110的內部。
電鍍裝置100係具備有用以將基板131浸 漬並保持在鍍覆液的基板保持部130。基板保持部130係構成為裝卸自如且垂直地保持基板131。本實施形態中的基板131為四方形。
電鍍裝置100更具備有輔助電極單元140。輔助電極單元140係具備有:輔助電極141、及供電元件142,該供電元件142係用以將來自電源150的電力供應至輔助電極141。而且,輔助電極單元140亦可具備有保持輔助電極141的輔助電極保持部(未圖示)。所謂「輔助電極」係指:「未意圖進行鍍覆加工的電極」,換言之意指「對鍍覆加工加以輔助的電極」。「意圖進行鍍覆加工的電極」,換言之「藉由輔助電極來輔助鍍覆加工的電極」為基板131。一般而言,輔助電極141可稱為:被施加有與施加於基板13之電壓極性相反之極性之電壓的電極。
輔助電極141係在鍍覆槽110的內部與基板131相對向。輔助電極141的至少一部分為由相對於鍍覆液具不溶性的材質所形成。輔助電極141係與基板131同樣地形成為四方形。另外,以下,將輔助電極141中之與基板相對向之面(圖示於第1圖之左側之面)稱為「表面」。再者,以下,將輔助電極141中之與表面為相反側之面(圖示於第1圖之右側之面)稱為「背面」。
供電元件142係固定於輔助電極141。供電元件142的固定方法係可為任意的方法,例如可使用藉由固定具的固定、或藉由熔接的固定等。亦可以能夠改變輔助電極141與供電元件142電性接觸之點(以下成為「供電 點143」)的方式,構成輔助電極單元140。輔助電極141係經由供電元件142與電源150連接。
第1圖係圖示為:僅於輔助電極141的中心部之單一點設置有供電點143。但是,如後述之方式,供電點143的位置並未限定於輔助電極141的中心部。同樣地,供電點143的個數並未限定於一個。
基板131係經由設置於基板保持部130的配線或電極等之零件而與電源150連接。在本說明書中,設置於基板保持部130的配線等之零件亦視作為基板保持部130的一部分。基板保持部130係以基板131之邊中之相對的兩邊與電源150連接的方式保持基板131。
第1圖係圖示為:基板131與電源150的負極連接,而輔助電極141與電源150的正極連接。因此,在第1圖之例中,輔助電極141為陽極。惟根據鍍覆加工的條件,與基板131及輔助電極141連接之電極的正負可做反轉(輔助電極141可成為陰極)。電源150亦可與電鍍裝置100一體地構成亦即作為電鍍裝置100的一部分。電源150亦可使用外部電源來追加或替代。
電鍍裝置100係可具備有:攪拌槳160、及/或遮罩170等,該攪拌槳160係用以攪拌鍍覆液,而該遮罩170係用以調整鍍覆槽110內部的電位或電流。遮罩170係設置有開口部171。電鍍裝置100更可具備有:配管、及加熱器/冷卻器等其他的元件,該配管係用以供應鍍覆液,該加熱器/冷卻器係用以調整鍍覆液的溫度。
申請人為了使供電點143的配置最佳化,致力於以下兩種類的模擬。其中一種模擬為:在某條件下之輔助電極141的表面之電極電位的模擬。另一種模擬為:使用輔助電極141之電極電位之模擬結果所得的基板131上的鍍覆厚度的模擬。另外,在鍍覆厚度的模擬中,在各條件下使遮罩170之開口部171的大小最佳化之前提下計算鍍覆厚度。再者,在電極電位模擬中,考慮在供電點143之與供電元件142的相互作用之外,不考慮輔助電極141與其他元件(例如鍍覆液)的相互作用。在鍍覆厚度的模擬中,由輔助電極141的電極電位模擬結果,同時地模擬、應用輔助電極141與鍍覆液的界面電位。
於第2圖中顯示僅於輔助電極141的中心部存在有供電點143時之輔助電極141的電極電位的模擬結果。輔助電極141係以上下方向長度為510mm、左右方向寬度為415mm之縱長的四方形來模擬。再者,輔助電極141係以一般之不溶性的電極來模擬。第2圖中,以虛線顯示供電點143的位置。第2圖中更以實線的等值線顯示輔助電極141之電位值(任意單位)。如由等值線得知,輔助電極141的電位分佈係形成為:在電極的中心部附近,成為實質上以供電點143為中心的同心圓狀。換言之,當供電點143僅存在於輔助電極141的中心部時,輔助電極141的電位分佈變得不均勻。
第3圖顯示當輔助電極14具有第2圖所示電位分佈時之基板131上之鍍覆厚度(膜厚)的模擬結果。 基板131係以上下方向長度為510mm、左右方向寬度為415mm之縱長的四方形來模擬。再者,基板131係以沿著基板131之長邊(在長邊的全部分)與電源150連接的形態來模擬。第3圖中「基板131的長邊」為左邊及右邊。再者,要被鍍覆的金屬係以銅來模擬。第3圖中,以實線的等值線顯示被鍍覆在基板131之銅的膜厚(任意單位)。由等值線得知,基板131上的膜厚係成為不均勻者。膜厚係在基板131的中心最厚(惟排除受後述之終端效應(terminal effect)的影響的部分)。膜厚係在基板131之短邊中心略為靠近基板131的中心部的部分為最薄。將基板131的中心部的膜厚設為1(任一單位)時,則膜厚最薄之部分的膜厚約為0.968(約變薄3.2%:關於膜厚亦參照後述之第6圖的曲線)。
根據申請人的檢討後得知:基板131上的鍍覆厚度的不均勻係可推想是肇因於輔助電極141之不均勻的電位分佈。為了使電位分佈均勻化,可想到在輔助電極141上設置複數個供電點143為有效果者。
第4圖顯示當於輔助電極141存在有三點的供電點143(供電點143A、供電點143B及供電點143C)時之輔助電極141的電極電位的模擬結果。另外,供電點143各自係設為相同的電位者。供電點143A係定位於輔助電極141的中心部。供電點143B係定位於供電點143A的上部。供電點143C係定位於供電點143A的下部。供電點143A與供電點143B之間的距離係設為輔助電極141之長 邊長度的1/3。供電點143A與供電點143C之間的距離亦設為輔助電極141之長邊長度的1/3。其他條件係與第2圖的模擬條件相等。由等值線得知,本模擬中的輔助電極141的電位分佈係比第2圖之情形更均勻化。
第5圖顯示輔助電極141具有第4圖所示之電位分佈時之基板131上的鍍覆厚度的模擬結果。輔助電極141的供電點143之配置以外的條件係與第3圖之模擬時的條件相同。第5圖的模擬中,當將基板131的中心部的膜厚設為1(任意單位)時,最薄的部份的膜厚約為0.996(約變薄0.4%,關於膜厚亦參照後述之第6圖的曲線)。若與第3圖的膜厚差(約3.2%)比較,則第5圖中膜厚的均勻性大幅地提升。
為了做詳細比較,第6圖顯示第3圖及第5圖之模擬中之膜厚曲線。第6A圖係於從基板131的中心部沿著左右方向拉伸線上之膜厚曲線。第6B圖係於從基板131的中心部沿著上下方向拉伸之線上之膜厚曲線。第6C圖係於從基板131的中心部沿著朝向基板131之角部方向(對角方向)拉伸之線上之膜厚曲線。另外,第3圖及第5圖的模擬中,基板131上的膜厚係形成左右對稱及上下對稱。因此,第6圖係顯示以基板131的中心部為起點之一方向曲線。第6圖中標示符號「600」的虛線係顯示第3圖之模擬中的膜厚曲線。第6圖中標示符號「601」的實線係顯示第5圖之模擬中的膜厚曲線。
在左右方向、上下方向及對角方向的所有 的方向中,曲線600係向右下降。換言之,第3圖之條件中的膜厚係越靠近基板131的端部越變薄。但是,在離開基板131的端部某程度之距離的區域(離開端部約20至40mm左右距離的區域)中,越接近端部膜厚會急遽地變薄。再者,在與基板131之端部鄰接的區域(離開端部約20mm以內的區域)中,越靠近端部膜厚會非常急遽地變厚。基板131的端部附近係可推想是受到終端效應的影響。
在左右方向、上下方向及對角方向的所有的方向中,曲線601係實質上呈水平(除受到終端效應引響的區域以外)。換言之,第5圖條件的膜厚係在基板131上大致均勻。
為了進一步做詳細比較,於表一顯示:關於第3圖及第5圖之模擬中的膜厚的統計性指標。
Figure 107136191-A0202-12-0010-1
其中,σ為標準偏差。ave為膜厚的平均值(算術平均)。Range為(膜厚的最大值-膜厚的最小值)。σ/ave顯示變動係數。Range/(2*ave)係顯示膜厚的面內均勻性的指標。由統計性指標亦可得知,第5圖的模擬中的膜厚的均勻性係比第3圖的模擬中的膜厚的均勻性更為提升。
由上述的模擬結果確認到:藉由改變供電 點143的配置,可使基板131上的膜厚均勻性變化。惟申請人經反覆檢討得知:並不會因供電點143個數的增加,膜厚的均勻性就會恆常地提升。申請人更進一步地檢討發現關於供電點143之最適當配置的條件。
根據申請人所得的見解,供電點143的最適當的個數與基板131的面積有密切關連性。再者,供電點143的最適當的定位與基板131之邊的長度有密切關連性。惟,基板131為矩形形狀,且設為相對的兩邊與電源連接者。此外,當基板131為長方形時,將基板131的兩個長邊設為與電源150電性連接者。基板131的邊中,將與電源150連接之邊的長度稱為「長度L」。基板131的邊中之未與電源150連接之邊的長度稱為「寬度W」。而且,長度L與寬度W係滿足以下的關係式。
0.8*L≦W≦L
以下,係以基板131之邊中之與電源150連接的邊被配置成上下方向呈平行的形態加以說明。此外,將基板131的面積設為S。再者,關於輔助電極141的大小,只要能夠設置後述的供電點143-1、供電點143-2、供電點143-3及供電點143-4中所需的供電點,則可為任意的大小。輔助電極141的大小宜為比基板131更大。
供電點143的個數N係與面積S相對應而如下述方式決定為佳。
0<S≦0.14m2時:N=1
0.14m2<S≦0.18m2時:N=1或3
0.18m2<S≦0.23m2時:N=3
0.23m2<S≦0.27m2時:N=3或5
0.27m2<S≦0.29m2時:N=5
0.29m2<S≦0.33m2時:N=5或7
0.33m2<S≦0.34m2時:N=7
0.34m2<S≦0.36m2時:N=7或9
0.36m2<S時:N=9
供電點143的個數N係與面積S相對應而如下述方式決定者為最佳。
0<S≦0.16m2時:N=1
0.16m2<S≦0.25m2時:N=3
0.25m2<S≦0.31m2時:N=5
0.31m2<S≦0.36m2時:N=7
0.36m2<S時:N=9
在為最佳之情形中,各條件彼此沒有重疊(Overlap),所以可無歧異地確定供電點143的個數N。根據以上的記載,N為1到9的奇數。
當複數個電極在大致鄰接的狀態下與輔助電極141連接時,該等電極係實質上作為一個供電點143而發揮功能。在本說明書中,實質地作為一個供電點143而發揮功能的電極係視作為「一個供電點」。就視作為「一個供電點」而言,茲列舉:電極間的距離為30mm以下、20mm以下或10mm以下的複數個電極。當複數個電極視作為「一個供電點」時,亦可將藉由各電極所繪製的多角 形之重心視作為輔助電極141之供電點的位置。
供電點143係因應供電點143的個數N而如第7圖所示方式配置。第7圖係顯示可設置供電點143之位置的輔助電極141之圖。N=1時,在第7圖中於符號「143-1」所示的位置、亦即輔助電極141的中心部設置供電點143。惟所謂「輔助電極141的中心部」不限定於嚴密的中心。供電點143-1的位置,若為沿著輔助電極141之上下方向的長度的1/6以內,則亦可自嚴密的中心往上下方向偏移。供電點143-1的位置,若為沿著輔助電極141之左右方向的長度的1/6以內,則亦可自嚴格的中心往左右方向偏移。其中,當電鍍裝置100具備有遮罩170等時,所謂「輔助電極141的長度」亦可不是輔助電極141的實際長度,而是設為輔助電極141中之間隔著遮罩170等之開口部171並與基板131相對向之部分的長度。
N=3時,第7圖中於符號「143-1」及「143-2」所示的位置設置有供電點143。供電點143-2係由兩個供電點143-2A及143-2B所構成。供電點143-2A係定位於供電點143-1的上方。供電點143-2B係定位於供電點143-1的下方。供電點143-1與供電點143-2A之間的距離、和供電點143-1與供電點143-2B之間的距離係大致相等,更佳為完全相等。因此,N=3時,三個供電點143係呈縱向排列。
N=5時,於符號「143-1」、「143-2」及「143-3」所示的位置設置有供電點143。供電點143-3係由兩個供 電點143-3A及143-3B所構成。供電點143-3A係定位於供電點143-1的右方。供電點143-3B係定位於供電點143-1的左方。供電點143-1與供電點143-3A之間的距離、和供電點143-1與供電點143-3B之間的距離係大致相等,更佳為完全相等。因此,N=5時,五個供電點143係呈十字狀排列。
N=7時,於符號「143-1」、「143-2」、及「143-4」所示的位置設置有供電點143。供電點143-4係由四個供電點143-4A、143-4B、143-4C及143-4D所構成。供電點143-4A係定位於供電點143-2A的右方並且供電點143-3A的上方。供電點143-3B係定位於供電點143-2B的右方並且供電點143-3A的下方。供電點143-3C係定位於供電點143-2B的左方並且供電點143-3B的下方。供電點143-3D係定位於供電點143-2B的左方並且供電點143-3B的上方。因此,N=7時,七個供電點143係呈I字狀排列。
N=9時,在符號「143-1」、「143-2」、「143-3」及「143-4」所示的位置、亦即第7圖中所圖示所有的位置設置有供電點143。因此,N=9時,九個供電點143係呈三行三列的矩形格子狀排列。
供電點143的位置,係能夠以座標(x,y)來表現將定位於輔助電極141之中心部的供電點143-1的座標設為(0,0)的情形。其中,將第7圖的右方設為x的正方向、將第7圖的上方設為y的正方向。可獲得供電點143之各點的位置係如下方式表示。
供電點143-1的座標:(0,0)
供電點143-2的座標:(0,±Cy)
供電點143-3的座標:(±Cx,0)
供電點143-4的座標:(±Cx,±Cy)
其中,(0,±Cy)係關於(0,Cy)及(0,-Cy)兩點的統稱。(±Cx,0)係關於(Cx,0)及(-Cx,0)兩點的統稱。(±Cx,±Cy)係關於(Cx,Cy)、(Cx,-Cy)、(-Cx,-Cy)及(-Cx,+Cy)四點的統稱。Cx及Cy係由基板131之邊的長度所決定。具體而言,Cy係由基板131的長度L所決定。Cx係由基板131的寬度W所決定。
申請人在經對具有具體數值「長度L」與「寬度W」的數個矩形基板進行鍍覆厚度的模擬且求得最適當的Cy後發現到:Cy與長度L的關係係以Cy=0.3244L+10.8為最佳。其中,Cy及L的單位為mm。亦可將之代換成:滿足以下聯立不等式的方式來決定Cy
Figure 107136191-A0202-12-0015-2
與滿足上述的聯立不等式的Cy與Cy值為最佳的情形相比較,即使3*σ/ave為最大也只增加約0.5%(其中,比較係以供電點143-1確切地定位於輔助電極141之中心且後述的Cx值為最佳值之方式進行)。亦即,藉由滿足上述不等式來決定Cy,亦可使鍍覆膜厚的均勻性提升。另外,由於Cy為正值,所以上述的聯立不等式的成立係限定於L 為約29mm以上的情形。
申請人同樣地求得最適當的Cx時發現:Cx與寬度W的關係係以Cx=0.5727W-110.8為最佳。其中,Cx及W的單位為mm。亦可將之代換成:滿足以下聯立不等式的方式來決定Cx
Figure 107136191-A0202-12-0016-3
與滿足上述的聯立不等式的Cx與Cx值為最佳的情形相比較,即使3*σ/ave為最大也只增加約0.5%(其中,比較係以供電點143-1確切地定位於輔助電極141之中心且前述的Cy值為最佳值之方式進行)。亦即,藉由滿足上述不等式來決定Cx,亦可使鍍覆膜厚的均勻性提升。另外,由於Cx為正值,所以上述的聯立不等式的成立係限定於W為約211mm以上的情形。
另外,L與W係必須使上述兩個聯立不等式成立之值,還必須滿足前述的關係式(0.8*L≦W≦L)。因此,L的最小值約169mm、W的最小值約211mm。因此,基板面積S的最小值成為約0.035m2。其中,N=1時,供電點143係僅定位於座標(0,0),所以不須為使上述之兩個聯立不等式成立之值。
根據以上說明的步驟,與基板131的面積、長度L及寬度W,來決定供電點143的最適當的配置。藉由最適當地配置供電點143,能夠使基板131均勻地進行 鍍覆加工。
到目前為止係以基板131中之與電源150連接的邊配置成與上下方向平行為前提所述的形態。當基板131中之與電源150連接的邊沿著自上下方向傾斜之方向配置時,輔助電極141亦同樣地採用傾斜之構成為佳。換言之,本說明書中的「上下方向」未限定為意指「鉛直方向」,且「左右方向」未限定為意指「水平方向」。
第二實施形態
例如,如第2圖所示,在檢討電鍍裝置之構成時,會模擬輔助電極的電位分佈。惟由模擬結果所得到的電位分佈不一定與實際的電位分佈一致。為了進行更精確的模擬,而必須比較由模擬結果所得到的電位分佈與實際的電位分佈,來使模擬的條件最佳化。
以往眾所周知有一種具備有測量輔助電極整體的平均過電壓之功能或機構的電鍍裝置。然而,在以往的電鍍裝置中難以測量電鍍裝置之局部部分的電位,亦即難以獲得電鍍裝置的電位分佈(過電壓分佈)。如第一實施形態的說明所述,輔助電極的電位分佈會影響鍍覆膜厚的均勻性,所以獲得輔助電極的電位分佈係非常重要。因此,第二實施形態係針對測量輔助電極之局部部分電位的構成加以說明。
第8圖係顯示本實施形態之電鍍裝置100的剖面圖。第8圖的電鍍裝置100係除了第1圖的電鍍裝置100之構成外,更具備有用以保持輔助電極141的輔助 電極保持部800。此外,本實施形態中之基板131的形狀不限定為四方形,亦可為圓形等形狀。供電點143亦可位在輔助電極141中的任意位置。例如,亦可藉由第一實施形態所說明的手法,來決定供電點143的配置。
輔助電極保持部800係構成為能夠設置複數個參照電極810。第8圖中,參考電極810係收納於魯金毛細管(Luggin capillary)811。參考電極810係形成為與魯金毛細管811之前端附近的電位大致同電位。因此,使魯金毛細管811的前端定位於輔助電極141的附近,並藉由電位測量機構820來測量參考電極810的電位,藉此可知輔助電極141之局部的電位。
在第8圖之例中,設置有比較並測量各個參照電極810之電位(亦即輔助電極141的局部電位)、與電源150之電位的電位差計,來作為電位測量機構820。除此之外,亦可採用測量參考電極810之電位的絕對值的電壓計來作為電位測量機構820。
第9圖係顯示本實施形態之輔助電極保持部800的前視圖。第9圖中,以假想線繪製被保持在輔助電極保持部800之四方形的輔助電極141。惟輔助電極141的形狀不限定為四方形,亦可為圓形等形狀。此外,輔助電極保持部800的形狀係可因應輔助電極141的形狀做變化。第9圖的例子係於輔助電極保持部800設置有複數個魯金毛細管保持孔900。魯金毛細管保持孔900各自為貫穿孔。魯金毛細管811係從輔助電極保持部800的背面(未 保持輔助電極141之面)插入至魯金毛細管保持孔900。第9圖中,設置有三行三列共計九個魯金毛細管保持孔900,惟魯金毛細管保持孔900的個數不受限定。藉由增加魯金毛細管保持孔900的個數,可增加電位測量點。
藉由魯金毛細管保持孔900所進行之魯金毛細管811的保持方法不只有一例。魯金毛細管保持孔900亦可為盲孔,而不是貫穿孔。只要可測量參考電極810的電位,並且可使魯金毛細管811的前端定位於輔助電極141的附近,則可藉由其他任意的保持方法來保持魯金毛細管811。
根據本實施形態的構成,能夠測量輔助電極141的局部電位,且獲得輔助電極141的電位分佈。因此,能夠比較藉由測量所獲得的電位分佈、與藉由模擬所獲得的電位分佈。此外,根據本實施形態的構成,可每日監視輔助電極141的電位分佈,以掌握輔助電極141的電位分佈的經時性變化。藉由掌握電位分佈的經時性變化,可具體確定電鍍裝置100的不良部位及掌握電鍍裝置100的維護作業的必要性。
以上,針對幾個本發明的實施形態加以說明,惟上述的發明形態係易於本發明的理解者,並非限定本發明者。當然在不脫離本發明之意旨下,可變更、改良進本發明,並且本發明包括其等效物。此外,在可解決上述之課題的至少一部分的範圍、或者發揮效果的至少一部分的範圍內,可任意地組合、或省略記載於申請專利範圍 及說明書的各構成元件。
本發明的一實施形態係揭示一種電鍍裝置之供電點之配置的決定方法,該電鍍裝置係用以對基板面積為S的矩形基板進行鍍覆,該矩形基板之相對的兩邊係與電源連接,且與電源連接之邊的長度L、及未與電源連接之邊的長度W係滿足0.8*L≦W≦L之條件;其中,該方法係根據基板面積S來決定供電點的個數N者,該供電點係將用以輔助基板之鍍覆加工的輔助電極、與對輔助電極供給來自電源之電力的供電元件予以電性連接之點。
再者,本案的一實施形態係揭示一種供電點之配置的決定方法,該方法係根據下述之條件決定N:0<S≦0.14m2時:N=1
0.14m2<S≦0.18m2時:N=1或3
0.18m2<S≦0.23m2時:N=3
0.23m2<S≦0.27m2時:N=3或5
0.27m2<S≦0.29m2時:N=5
0.29m2<S≦0.33m2時:N=5或7
0.33m2<S≦0.34m2時:N=7
0.34m2<S≦0.36m2時:N=7或9
0.36m2<S時:N=9。
再者,本案的一實施形態係揭示一種供電點之配置的方法,該方法係於輔助電極的中心部定位一點供電點,且將沿著基板之未與電源連接的邊的方向為x方向、將沿著基板之與電源連接的邊的方向設為y方向、且 將配置於輔助電極之中心部的供電點之座標設為(0,0)時,使供電點更定位於下述各點:N=3時:(0,±Cy)
N=5時:(0,±Cy)及(±Cx,0)
N=7時:(0,±Cy)及(±Cx,±Cy)
N=9時:(0,±Cy)、(±Cx,0)及(±Cx,±Cy)。
再者,本發明的一實施形態係揭示一種供電點之配置的決定方法,該方法中L≧169mm、W≧211mm,Cy之單位為mm,並滿足以下條件:0.3224L-9.2≦Cy、並且Cy≦0.3224L+30.8;而Cx之單位為mm,並滿足以下條件:0.5727W-120.8≦Cx、並且Cx≦0.5727W-100.8。
藉由以上方法中之任一方法,決定供電點之配置,而可形成最適當之供電點的個數及/或位置。藉由最適當地配置供電點,可實現均勻之鍍覆加工。
再者,本案的一實施形態係揭示一種電鍍裝置,其係用以對矩形基板進行鍍覆,該電鍍裝置係具備有:基板保持部,係在基板之邊中之相對之兩邊與電源連接之狀態下保持基板;輔助電極,係輔助基板的鍍覆加工;以及供電元件,係對輔助電極供給來自電源的電力;其中,當將基板之與電源連接之邊的長度設為L、將基板之未與電源連接之邊的長度設為W時,L≧169mm、W≧211mm, 且L與W係滿足:0.8*L≦W≦L之條件;供電元件係在輔助電極的中心部與輔助電極連接,並將沿著基板之未與電源連接的邊之方向設為x方向、將沿著基板之與電源連接的邊之方向設為y方向,且將輔助電極之中心部之供電元件與輔助電極之連接部的座標設為(0,0)時:供電元件係更在(0,±Cy)、(±Cx,0)及(±Cx,±Cy)中的至少一點與輔助電極連接,而Cy的單位為mm,並且滿足下述條件之數值:0.3224L-9.2≦Cy、且Cy≦0.3224L+30.8;而Cx的單位為mm,並為滿足下述條件之數值:0.5727W-120.8≦Cx、且Cx≦0.5727W-100.8。
再者,本案的一實施形態係揭示一種電鍍裝置,其中,基板的基板面積S係大於0.14m2且為0.27m2以下,而供電元件係在(0,0)及(0,±Cy)之三點與輔助電極連接。
再者,本案的一實施形態揭示一種電鍍裝置,其中,基板的基板面積S係大於0.23m2且為0.33m2以下,而供電元件係在(0,0)、(0,±Cy)及(±Cx,0)之五點與輔助電極連接。
再者,本案的一實施形態係揭示一種電鍍裝置,其中,基板的基板面積S係大於0.29m2且為0.34m2以下,而供電元件係在(0,0)、(0,±Cy)及(±Cx,±Cy)之七點與輔助電極連接。
再者,本案的一實施形態係揭示一種電鍍裝置,其中,基板的基板面積S係大於0.36m2,而供電元件係在(0,0)、(0,±Cy)、(±Cx,0)及(±Cx,±Cy)之九點與輔助電極連接。
以上的電鍍裝置作為一例並發揮:使供電點之位置最佳化,且能夠獲得更均勻的鍍覆加工之效果。
100‧‧‧電鍍裝置
110‧‧‧鍍覆槽
120‧‧‧溢流槽
121‧‧‧循環管線
130‧‧‧基板保持部
131‧‧‧基板
140‧‧‧輔助電極單元
141‧‧‧輔助電極
142‧‧‧供電元件
143‧‧‧供電點
150‧‧‧電源
160‧‧‧攪拌槳
170‧‧‧遮罩
171‧‧‧開口部

Claims (9)

  1. 一種電鍍裝置之供電點之配置的決定方法,該電鍍裝置係用以對基板面積為S的矩形之基板進行鍍覆,該矩形之基板之相對的兩邊係與電源連接,且與電源連接之邊的長度L、及未與電源連接之邊的長度W係滿足:0.8*L≦W≦L之條件;其中該決定方法係根據基板面積S來決定供電點的個數N,該供電點係將用以輔助前述基板之鍍覆加工的輔助電極、與對前述輔助電極供給來自電源之電力的供電元件予以電性連接之點。
  2. 如申請專利範圍第1項所述之供電點之配置的決定方法,其中,該決定方法係根據下列條件來決定N:0<S≦0.14m2時:N=1 0.14m2<S≦0.18m2時:N=1或3 0.18m2<S≦0.23m2時:N=3 0.23m2<S≦0.27m2時:N=3或5 0.27m2<S≦0.29m2時:N=5 0.29m2<S≦0.33m2時:N=5或7 0.33m2<S≦0.34m2時:N=7 0.34m2<S≦0.36m2時:N=7或9 0.36m2<S時:N=9。
  3. 如申請專利範圍第2項所述之供電點之配置的決定方法,其中,該決定方法係於前述輔助電極的中心部定位 一點供電點,將沿著前述基板中之未與電源連接之邊的方向設為x方向、將沿著前述基板之與電源連接之邊的方向設為y方向,且將配置於前述輔助電極之中心部的供電點的座標設為(0,0)時,使前述供電點還定位於下列各點:N=3時:(0,±Cy)N=5時:(0,±Cy)及(±Cx,0)N=7時:(0,±Cy)及(±Cx,±Cy)N=9時:(0,±Cy)、(±Cx,0)及(±Cx,±Cy),Cy係由前述基板的與電源連接之邊的長度L所決定,Cx係由前述基板的未與電源連接之邊的長度W所決定。
  4. 如申請專利範圍3項所述之供電點之配置的決定方法,其中,該決定方法中:L≧169mm、W≧211mm,Cy的單位為mm,並滿足下列條件:0.3224L-9.2≦Cy、並且Cy≦0.3224L+30.8;Cx之單位為mm,並滿足下列條件0.5727W-120.8≦Cx、並且Cx≦0.5727W-100.8。
  5. 一種電鍍裝置,係用以對矩形之基板進行鍍覆者,前述電鍍裝置係具備有: 基板保持部,係在前述基板之邊中之相對之兩邊與電源連接之狀態下保持前述基板;輔助電極,係輔助前述基板的鍍覆加工;供電元件,係對前述輔助電極供給來自電源的電力;其中,當將前述基板之與電源連接之邊的長度設為L,並將前述基板之未與電源連接之邊的長度設為W時:L≧169mm、W≧211mm、且L與W係滿足下列條件:0.8*L≦W≦L;前述供電元件係在前述輔助電極的中心部與前述輔助電極連接,當將沿著前述基板之未與電源連接之邊的方向設為x方向,將沿著前述基板之與電源連接之邊的方向設為y方向,並將前述輔助電極之中心部中之前述供電元件與前述輔助電極之連接部的座標設為(0,0)時:前述供電元件係更在(0,±Cy)、(±Cx,0)及(±Cx,±Cy)中的至少一點與前述輔助電極連接,Cy的單位為mm,且為滿足下列條件之數值:0.3224L-9.2≦Cy、並且Cy≦0.3224L+30.8;Cx的單位為mm,且為滿足下列條件之數值:0.5727W-120.8≦Cx、並且 Cx≦0.5727W-100.8。
  6. 如申請專利範圍第5項所述之電鍍裝置,其中,前述基板的基板面積S係大於0.14m2且為0.27m2以下,前述供電元件係在(0,0)及(0,±Cy)之三點與前述輔助電極連接。
  7. 如申請專利範圍第5項所述之電鍍裝置,其中,前述基板的基板面積S係大於0.23m2且為0.33m2以下,前述供電元件係在(0,0)、(0,±Cy)及(±Cx,0)之五點與前述輔助電極連接。
  8. 如申請專利範圍第5項所述之電鍍裝置,其中,前述基板的基板面積S係大於0.29m2且為0.34m2以下,前述供電元件係在(0,0)、(0,±Cy)及(±Cx,±Cy)之七點與前述輔助電極連接。
  9. 如申請專利範圍第5項所述之電鍍裝置,其中,前述基板的基板面積S係大於0.36m2,前述供電元件係在(0,0)、(0,±Cy)、(±Cx,0)及(±Cx,±Cy)之九點與前述輔助電極連接。
TW107136191A 2017-11-22 2018-10-15 電鍍裝置之供電點之配置的決定方法及用以對矩形基板進行鍍覆之電鍍裝置 TWI774857B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-225079 2017-11-22
JP2017225079A JP6933963B2 (ja) 2017-11-22 2017-11-22 電気めっき装置における給電点の配置の決定方法および矩形の基板をめっきするための電気めっき装置

Publications (2)

Publication Number Publication Date
TW202018129A TW202018129A (zh) 2020-05-16
TWI774857B true TWI774857B (zh) 2022-08-21

Family

ID=66532190

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107136191A TWI774857B (zh) 2017-11-22 2018-10-15 電鍍裝置之供電點之配置的決定方法及用以對矩形基板進行鍍覆之電鍍裝置

Country Status (4)

Country Link
US (2) US10934630B2 (zh)
JP (1) JP6933963B2 (zh)
KR (1) KR102515885B1 (zh)
TW (1) TWI774857B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115698389B (zh) * 2021-06-04 2023-06-16 株式会社荏原制作所 镀覆装置
TWI809415B (zh) * 2021-06-09 2023-07-21 日商荏原製作所股份有限公司 鍍覆裝置及鍍覆方法
KR102565864B1 (ko) * 2021-06-18 2023-08-10 가부시키가이샤 에바라 세이사꾸쇼 도금 장치 및 도금 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07188975A (ja) * 1993-12-27 1995-07-25 Sharp Corp 電気メッキ方法
TW201217586A (en) * 2010-10-28 2012-05-01 Samsung Electro Mech Plating jig
TW201533276A (zh) * 2014-02-25 2015-09-01 Ebara Corp 陽極單元及具備該陽極單元之鍍覆裝置
US20170372937A1 (en) * 2016-06-27 2017-12-28 Tel Nexx, Inc. Workpiece holder for a wet processing system

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070238265A1 (en) * 2005-04-05 2007-10-11 Keiichi Kurashina Plating apparatus and plating method
JP2006312780A (ja) * 2005-04-05 2006-11-16 Ebara Corp めっき装置及びめっき方法
JP4920969B2 (ja) * 2005-12-27 2012-04-18 Tdk株式会社 電気メッキ装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07188975A (ja) * 1993-12-27 1995-07-25 Sharp Corp 電気メッキ方法
TW201217586A (en) * 2010-10-28 2012-05-01 Samsung Electro Mech Plating jig
TW201533276A (zh) * 2014-02-25 2015-09-01 Ebara Corp 陽極單元及具備該陽極單元之鍍覆裝置
US20170372937A1 (en) * 2016-06-27 2017-12-28 Tel Nexx, Inc. Workpiece holder for a wet processing system

Also Published As

Publication number Publication date
US11319642B2 (en) 2022-05-03
US20190153610A1 (en) 2019-05-23
JP2019094538A (ja) 2019-06-20
JP6933963B2 (ja) 2021-09-08
TW202018129A (zh) 2020-05-16
KR102515885B1 (ko) 2023-03-29
US20210148000A1 (en) 2021-05-20
KR20190059209A (ko) 2019-05-30
US10934630B2 (en) 2021-03-02

Similar Documents

Publication Publication Date Title
TWI774857B (zh) 電鍍裝置之供電點之配置的決定方法及用以對矩形基板進行鍍覆之電鍍裝置
US10316426B2 (en) Plating apparatus, plating method, and substrate holder
CN107012495B (zh) 具有杯底部轮廓的镀杯
TWI658175B (zh) 陽極單元及具備該陽極單元之鍍覆裝置
US10968530B2 (en) Electroplating device
US20220154363A1 (en) Regulation plate, anode holder, and substrate holder
JP4282186B2 (ja) めっき解析方法
US20210071312A1 (en) Plating method, plating apparatus, anode holder
JP7182911B2 (ja) めっき装置、及びめっき方法
JP2007308783A (ja) 電気めっき装置およびその方法
TWI740000B (zh) 鍍覆裝置及鍍覆槽構造的決定方法
JP4908380B2 (ja) 電気めっき用アノード及び電気めっき装置
TWI805746B (zh) 鍍覆裝置
TWI670491B (zh) 電化學製程裝置以及電化學製程裝置的操作方法
JP2002168879A (ja) 絶縁被覆プローブピン
JP7285389B1 (ja) めっき装置、および、めっき方法
US11542629B2 (en) Method of plating, apparatus for plating, and non-volatile storage medium that stores program
US20240183057A1 (en) Plating apparatus
JPH0931686A (ja) 電気メッキ装置および電気メッキ方法
KR20130015718A (ko) 도금용 지그 및 이를 이용한 도금 장치

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent