TWI773966B - 運作方法以及接收裝置 - Google Patents
運作方法以及接收裝置 Download PDFInfo
- Publication number
- TWI773966B TWI773966B TW109105529A TW109105529A TWI773966B TW I773966 B TWI773966 B TW I773966B TW 109105529 A TW109105529 A TW 109105529A TW 109105529 A TW109105529 A TW 109105529A TW I773966 B TWI773966 B TW I773966B
- Authority
- TW
- Taiwan
- Prior art keywords
- transmission line
- length
- operation method
- signal
- depth
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/20—Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other
- H04B3/23—Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other using a replica of transmitted signal in the time domain, e.g. echo cancellers
- H04B3/231—Echo cancellers using readout of a memory to provide the echo replica
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0202—Channel estimation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0202—Channel estimation
- H04L25/0212—Channel estimation of impulse response
- H04L25/0216—Channel estimation of impulse response with estimation of channel length
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03878—Line equalisers; line build-out devices
Abstract
一種運作方法應用於一接收裝置。運作方法包含:偵測一傳輸線上的一訊號;執行一通道估計程序,以獲得傳輸線的一線長;比較線長與至少一長度門檻值,以產生一比較結果;以及依據比較結果,調整一先進先出程序的一深度。
Description
本揭示中所述實施例內容是有關於一種運作方法以及接收裝置,特別關於一種可動態調整先進先出程序深度的運作方法以及接收裝置。
隨著傳輸網路的發展,電子裝置可透過傳輸網路進行訊號傳輸。在不同的應用中,可能需採用不同線長的傳輸線進行訊號傳輸。當接收端需要處理來自不同線長的傳輸線的訊號時,接收端可引入較長的延遲時間至該些訊號中,以確保能夠正確地接收來自較長傳輸線的訊號。然而,這會引入過多不必要的延遲時間至來自較短傳輸線的訊號中且降低了接收端的處理速度。
本揭示之一些實施方式是關於一種運作方法。運作方法應用於一接收裝置。運作方法包含:偵測一傳輸線上的一訊號;執行一通道估計程序,以獲得傳輸線的一線
長;比較線長與至少一長度門檻值,以產生一比較結果;以及依據比較結果,調整一先進先出程序的一深度。
本揭示之一些實施方式是關於一種接收裝置。接收裝置包含一解碼電路、一第一儲存電路、一第一等化器、一第二儲存電路、一第二等化器、一抵銷電路以及一開關。第一儲存電路用以接收一第一輸入資料且執行一先進先出程序。第一等化器耦接第一儲存電路及解碼電路。第二儲存電路用以接收一第二輸入資料。第二等化器耦接第二儲存電路及解碼電路。抵銷電路耦接第一等化器以及第二儲存電路。開關耦接於第一儲存電路的一輸入端與一輸出端之間。開關基於相應於第一輸入資料的一傳輸線的一線長與及至少一長度門檻值的一比較結果而導通或截止。
本揭示之一些實施方式是關於一種運作方法。運作方法應用於一接收裝置。運作方法包含:偵測一傳輸線上的一訊號;獲得傳輸線的一線長或相應於傳輸線的一訊號雜訊比;基於一查找表,依據線長或訊號雜訊比,決定一調整深度;以及依據調整深度執行一先進先出程序。
綜上所述,本揭示的接收裝置以及運作方法,可避免引入過多不必要的延遲時間至來自較短傳輸線的訊號中,以加速接收裝置的處理速度。
100:通訊系統
120,140:傳送裝置
160,400,500:接收裝置
200,600:運作方法
402,404:類比數位轉換器
406,408,520:儲存電路
410,412:等化器
416,516:解碼電路
418:抵消電路
L1,L2:傳輸線
S210,S212,S214,S220,S230,S232,S234,S236,S240,S242,S244,S246,S610,S620,S630,S640:操作
T0,T1,T4:時間點
DATA_0-DATA_7:資料
S1:開關
LUT:查找表
為讓本揭示之上述和其他目的、特徵、優點與實施例能夠更明顯易懂,所附圖式之說明如下:
第1圖是依照本揭示一些實施例所繪示的一通訊系統的示意圖;
第2圖是依照本揭示一些實施例所繪示的一運作方法的流程圖;
第3圖是依照本揭示一些實施例所繪示的第2圖中調整讀取時間點的示意圖;
第4圖是依照本揭示一些實施例所繪示的一接收裝置的示意圖;
第5圖是依照本揭示一些實施例所繪示的一接收裝置的示意圖;以及
第6圖是依照本揭示一些實施例所繪示的一運作方法的流程圖。
在本文中所使用的用詞『耦接』亦可指『電性耦接』,且用詞『連接』亦可指『電性連接』。『耦接』及『連接』亦可指二個或多個元件相互配合或相互互動。
參考第1圖。第1圖是依照本揭示一些實施例所繪示的通訊系統100的示意圖。以第1圖示例而言,通訊系統100包含傳送裝置120、傳送裝置140以及接收裝置160。
第1圖中傳送裝置的數量或接收裝置的數量僅為示例,各種適用的數量皆在本揭示的範圍中。
在一些實施例中,傳送裝置120以及傳送裝置140可透過有線通訊技術與接收裝置160進行訊號傳輸。舉例而言,傳送裝置120可透過傳輸線L1傳送訊號給接收裝置160,且傳送裝置140可透過傳輸線L2傳送訊號給接收裝置160。在一些實施例中,通訊系統100為一乙太網路(Ethernet)系統且傳輸線L1以及傳輸線L2為雙絞線,但本揭示不以此為限。在一些實施例中,若傳送裝置120以及傳送裝置140屬於不同的應用,傳輸線L1的線長可能不同於傳輸線L2的線長。以第1圖示例而言,傳輸線L1的線長短於傳輸線L2的線長。
參考第2圖。第2圖是依照本揭示一些實施例所繪示的運作方法200的流程圖。運作方法200包含操作S210、S220、S230以及S240。操作S210包含操作S212以及S214。操作S230包含操作S232、S234以及S236。操作S240包含操作S242、S244以及S246。在一些實施例中,運作方法200應用於第1圖的接收裝置160,但本揭示不以此為限。為易於理解,運作方法200將搭配第1圖以及第3圖進行討論。第3圖是依照本揭示一些實施例所繪示的第2圖中調整讀取時間點的示意圖。
在一些實施例中,接收裝置160會先執行初始化程序,以預設先進先出(first-in-first-out,FIFO)程序的深度為最深深度。最深深度的值可為根據實驗結果或應用環境(如第1圖示例的乙太網路系統)所決定,最深深度可確保接收裝置160能正確地接收來自應用環境中最長傳輸
線(如第1圖示例的傳輸線L2)的訊號。以第3圖示例而言,來自傳輸線L1或來自傳輸線L2的資料串包含資料DATA_0-DATA_7,其中資料DATA_0傳送至接收裝置160的時間點為時間點T0。當先進先出程序的深度為最深深度時,接收裝置160會在時間點T4進行資料讀取。如前所述,在最深深度(時間點T4)進行資料讀取是為了確保接收裝置160能正確地接收來自通訊系統100中最長的傳輸線L2的訊號。然而,這會造成來自短傳輸線L1的訊號中多了不必要的延遲時間且降低了接收裝置160的處理速度。
基於上述,以下以短傳輸線L1為例對運作方法200進行說明。在操作S212中,偵測傳輸線L1上的訊號。例如,偵測傳輸線L1上的訊號能量。在操作S214中,判斷訊號能量是否大於能量門檻值。若是,判斷成功接收到訊號且進入操作S220。若否,回到操作S212以持續偵測傳輸線L1上的訊號能量。
在操作S220中,執行通道估計(channel estimation)程序。在一些實施例中,通道估計程序是在先進先出程序的深度為最深深度的情況下而執行。如此,可確保通道估計結果的正確度。當通道估計程序執行完成後,接收裝置160可獲得傳輸線L1的線長。
在操作S230中,比較傳輸線L1的線長與至少一長度門檻值,以產生比較結果。在操作S240中,依據比較結果,調整先進先出程序的深度。以第2圖示例而言,可將傳輸線L1的線長與兩個長度門檻值進行比較。兩個長度門檻
值例如是70公尺以及20公尺,但本揭示不以此些數值為限。各種適用的數值皆在本揭示的範圍中。在操作S232中,判斷傳輸線L1的線長是否大於或等於70公尺。若是,進入操作S242。在操作S242中,不調整讀取時間點。也就是說,當傳輸線的線長較長時,不調整讀取時間點,以維持利用最深深度執行先進先出程序,進而確保接收裝置160可正確地接收來自較長傳輸線的訊號。若操作S232的判斷結果為否,進入操作S234。在操作S234中,判斷傳輸線L1的線長是否小於70公尺且大於20公尺。若是,進入操作S244。在操作S244中,將讀取時間點向前調整(例如:向前調整一個單位周期)。也就是說,將先進先出程序的深度降低。如此,可避免引入過多不必要的延遲時間至來自較短傳輸線的訊號中。若在操作S234的判斷結果為否,進入操作S236。在操作S236中,判斷出傳輸線L1的線長等於或小於20公尺。接著,進入操作S246。在操作S246中,將讀取時間點更向前調整(例如:向前調整兩個單位周期)。也就是說,將先進先出程序的深度降的更低。如此,可避免引入過多不必要的延遲時間至來自更短傳輸線的訊號中。以第3圖示例而言,可將讀取時間點向前調整至時間點T1。如此,接收裝置160可正確地接收來自傳輸線L2的訊號,且可避免引入過多不必要的延遲時間至來自傳輸線L1的訊號中。
基於上述內容,運作方法200可利用現有硬體架構搭配新的演算法運作。據此,可避免增加硬體成本。
參考第4圖。第4圖是依照本揭示一些實施例所繪示的接收裝置400的示意圖。在一些實施例中,接收裝置400可用以實現第1圖中的接收裝置160,但本揭示不以此為限。
以第4圖示例而言,接收裝置400包含類比數位轉換器402、類比數位轉換器404、儲存電路406、儲存電路408、等化器410、等化器412、解碼電路416、抵消電路418以及開關S1。在一些實施例中,儲存電路406以及儲存電路408是以能執行先進先出程序的資料暫存器實現。於此要特別說明的是,第4圖是以解碼電路416具有四個輸入路徑為例。為了圖式簡潔以易於瞭解,第4圖僅繪示出其中兩個輸入路徑且省略另兩個輸入路徑以及第一個輸入路徑與第二個輸入路徑之間的另一個抵消電路。
類比數位轉換器402用以接收來自一傳送裝置的類比形式訊號且將其轉換為數位形式的輸入資料。儲存電路406耦接於類比數位轉換器402與等化器410之間。開關S1耦接於儲存電路406的輸入端與輸出端之間。儲存電路406用以對來自類比數位轉換器402的輸入資料執行先進先出程序。等效而言,儲存電路406可引入延遲時間至來自類比數位轉換器402的輸入資料。等化器410耦接於儲存電路406與解碼電路416之間。等化器410用以對來自儲存電路406的資料執行等化程序且將等化後的資料傳給解碼電路416,以進行後續解碼程序。相似地,類比數位轉換器404用以接收來自傳送裝置的類比形式訊號且將其轉
換為數位形式的輸入資料。儲存電路408耦接於類比數位轉換器404與等化器412之間。另一開關(圖未示)耦接於儲存電路408的輸入端與輸出端之間。儲存電路408用以對來自類比數位轉換器404的輸入資料執行先進先出程序。等效而言,儲存電路408可引入延遲時間至來自類比數位轉換器404的輸入資料。等化器412耦接於儲存電路408與解碼電路416之間。等化器412用以對來自儲存電路408的資料執行等化程序且將等化後的資料傳給解碼電路416,以進行後續解碼程序。
抵消電路418耦接於類比數位轉換器404的輸出(儲存電路408的輸入端)與等化器410的輸出端之間。在一些實施例中,抵消電路418是以遠端串音抵消器(FEXT canceller)實現,但本揭示不以此為限。如前所述,解碼電路416具有四個輸入路徑。這些輸入路徑會產生差異延遲(delay skew)。也就是說,不同輸入路徑的訊號之間會有時間差。當不同輸入路徑的訊號之間的時間差較大時,可能會使得抵消電路418無法消除掉遠端串音雜訊以及前導符際干擾(precursor ISI)雜訊。若傳輸線的線長越長,時間差的影響將會更為顯著。
在一些實施例中,接收裝置400同樣會先執行如第2圖中的操作S210以及操作S220,以在先進先出程序的深度為最深深度的情況下執行通道估計程序,進而獲得耦接接收裝置400的傳輸線的線長。開關S1則基於傳輸線的線長與至少一長度門檻值的比較結果而導通或截止。舉例
而言,當傳輸線的線長大於長度門檻值時,開關S1截止。在這個情況下,儲存電路406可引入延遲時間至來自類比數位轉換器402的輸入資料。據此,可確保抵消電路418得以消除掉遠端串音雜訊以及前導符際干擾雜訊。特別地,在傳輸線的線長較長的情況下,前導符際干擾雜訊的影響程度較嚴重,引入更多的延遲時間可消除掉更多的雜訊。相反地,當此傳輸線的線長等於或小於長度門檻值時,開關S1導通。在這個情況下,來自類比數位轉換器402的輸入資料可透過開關S1的所在路徑直接傳送至等化器410。也就是說,儲存電路406不會引入延遲時間至來自類比數位轉換器402的輸入資料。據此,可避免引入過多不必要的延遲時間至來自較短傳輸線的訊號中,以加速接收裝置400的處理速度。
在一些其他的實施例中,儲存電路406所引入的延遲時間非為固定值。儲存電路406所引入的延遲時間可依據傳輸線的線長與長度門檻值的比較結果而動態地調整。由於解碼電路416的其他輸入路徑具有相似的運作,故於此不再贅述。
參考第5圖。第5圖是依照本揭示一些實施例所繪示的接收裝置500的示意圖。第5圖的接收裝置500與第4圖的接收裝置400之間的主要差異在於,接收裝置500更包含儲存電路520。儲存電路520耦接解碼電路516。在一些實施例中,儲存電路520是以暫存器或其他記憶體實現且儲存有查找表LUT,但本揭示不以此為限。
在一些實施例中,解碼電路516是以維特比(Viterbi)解碼器實現,但本揭示不以此為限。在一些實施例中,解碼電路516會利用資料追溯(trace back)技術對過去一段時間的資料進行追溯。當被追溯的時間長度越長時,解碼電路516的解碼正確度會越高。另一方面,先進先出程序的深度需大於被追溯的時間長度。然而,在傳輸線的線長較短的情況下,解碼電路516的追溯時間長度可縮短。相應地,先進先出程序的深度也可縮短,以避免引入過多不必要的延遲時間至來自較短傳輸線的訊號中,以加速接收裝置500的處理速度。
參考第6圖。第6圖是依照本揭示一些實施例所繪示的運作方法600的流程圖。運作方法600包含操作S610、S620、S630以及S640。在一些實施例中,運作方法600應用於第5圖的接收裝置500中。
在操作S610中,偵測傳輸線上的訊號。在操作S620中,獲得傳輸線的線長或相應於傳輸線的訊號雜訊比(signal-to-noise ratio,SNR)。在一些實施例中,接收裝置500同樣會先執行如第2圖中的操作S210以及操作S220,以在先進先出程序的深度為最深深度的情況下執行通道估計程序,進而獲得耦接接收裝置500的傳輸線的線長。在一些實施例中,可利用一偵測電路偵測傳輸線上的訊號,以獲得訊號的訊號雜訊比。
在操作S630中,基於查找表LUT,依據傳輸線的線長或相應於傳輸線的訊號雜訊比,決定一調整深度。在操作S640中,依據調整深度執行先進先出程序。
舉例而言,查找表LUT可儲存有複數線長資訊與複數調整深度資訊的相應關係。接收裝置500可基於傳輸線的線長以及查找表LUT,決定調整深度且將此調整深度設定為後續資料傳輸的先進先出程序的深度。舉例而言,當傳輸線的線長較短時,調整深度可為較小,以縮短先進先出程序的深度。
另外,由於較短傳輸線的訊號雜訊比較高,因此也可依據訊號雜訊比調整先進先出程序的深度。據此,在一些實施例中,查找表LUT可儲存有複數訊號雜訊比資訊與複數調整深度資訊的相應關係。接收裝置500可基於傳輸線的訊號雜訊比以及查找表LUT,決定調整深度且將此調整深度設定為後續資料傳輸的先進先出程序的深度。舉例而言,當傳輸線的訊號雜訊比較高時,調整深度可為較小,以縮短先進先出程序的深度。
基於上述,接收裝置500可依據傳輸線的線長或訊號雜訊比調整先進先出程序的深度。如此,可避免引入過多不必要的延遲時間至來自較短傳輸線的訊號中,以加速接收裝置500的處理速度。
上述運作方法200或600的多個操作僅為示例,並非限定需依照此示例中的順序執行。在不違背本揭示的各
實施例的操作方式與範圍下,運作方法200或600的各種操作當可適當地增加、替換、省略或以不同順序執行。
綜上所述,本揭示的接收裝置以及運作方法,可避免引入過多不必要的延遲時間至來自較短傳輸線的訊號中,以加速接收裝置的處理速度。
各種功能性元件和方塊已於此公開。對於本技術領域具通常知識者而言,功能方塊可由電路(不論是專用電路,或是於一或多個處理器及編碼指令控制下操作的通用電路)實現,其一般而言包含用以相應於此處描述的功能及操作對電氣迴路的操作進行控制之電晶體或其他電路元件。進一步地理解,一般而言電路元件的具體結構與互連,可由編譯器(compiler),例如暫存器傳遞語言(Register Transfer Language,RTL)編譯器決定。暫存器傳遞語言編譯器對與組合語言代碼(assembly language code)相當相似的指令碼(script)進行操作,將指令碼編譯為用於佈局或製作最終電路的形式。
雖然本揭示已以實施方式揭示如上,然其並非用以限定本揭示,任何本領域具通常知識者,在不脫離本揭示之精神和範圍內,當可作各種之更動與潤飾,因此本揭示之保護範圍當視後附之申請專利範圍所界定者為準。
200:運作方法
S210,S212,S214,S220,S230,S232,S234,S236,S240,S242,S244,S246:操作
Claims (10)
- 一種運作方法,應用於一接收裝置,該運作方法包含:偵測一傳輸線上的一訊號;執行一通道估計程序,以獲得該傳輸線的一線長;比較該線長與至少一長度門檻值,以產生一比較結果;以及依據該比較結果,調整由一儲存電路所執行的一先進先出程序的一深度。
- 如請求項1所述的運作方法,更包含:執行一初始化程序,以預設該深度為一最深深度。
- 如請求項1所述的運作方法,其中調整該先進先出程序的該深度包含:若該傳輸線的該線長小於該至少一長度門檻值,降低該深度。
- 如請求項1所述的運作方法,其中偵測該傳輸線上的該訊號包含:偵測該傳輸線上的一訊號能量;判斷該訊號能量是否大於一能量門檻值;以及若是,執行該通道估計程序。
- 如請求項4所述的運作方法,更包含:若否,持續偵測該傳輸線上的該訊號能量。
- 一種接收裝置,包含:一解碼電路;一第一儲存電路,用以接收一第一輸入資料且執行一先進先出程序;一第一等化器,耦接該第一儲存電路及該解碼電路;一第二儲存電路,用以接收一第二輸入資料;一第二等化器,耦接該第二儲存電路及該解碼電路;一抵消電路,耦接該第一等化器以及該第二儲存電路;以及一開關,耦接於該第一儲存電路的一輸入端與一輸出端之間,其中該開關基於相應於該第一輸入資料的一傳輸線的一線長與至少一長度門檻值的一比較結果而導通或截止。
- 如請求項6所述的接收裝置,其中若該傳輸線的該線長等於或小於該至少一長度門檻值,該開關導通,其中若該傳輸線的該線長大於該至少一長度門檻值,該開關截止。
- 如請求項6所述的接收裝置,其中該第一儲存電路的一延遲時間基於該比較結果而調整。
- 一種運作方法,應用於一接收裝置,該運作方法包含:偵測一傳輸線上的一訊號;獲得該傳輸線的一線長或相應於該傳輸線的一訊號雜訊比;基於一查找表,依據該線長或該訊號雜訊比,決定一調整深度;以及藉由一儲存電路依據該調整深度執行一先進先出程序。
- 如請求項9所述的運作方法,其中該傳輸線應用於一乙太網路系統。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109105529A TWI773966B (zh) | 2020-02-20 | 2020-02-20 | 運作方法以及接收裝置 |
US17/034,288 US11290148B2 (en) | 2020-02-20 | 2020-09-28 | Operation method and receiver device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109105529A TWI773966B (zh) | 2020-02-20 | 2020-02-20 | 運作方法以及接收裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202133570A TW202133570A (zh) | 2021-09-01 |
TWI773966B true TWI773966B (zh) | 2022-08-11 |
Family
ID=77366575
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109105529A TWI773966B (zh) | 2020-02-20 | 2020-02-20 | 運作方法以及接收裝置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11290148B2 (zh) |
TW (1) | TWI773966B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI773966B (zh) * | 2020-02-20 | 2022-08-11 | 瑞昱半導體股份有限公司 | 運作方法以及接收裝置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040096004A1 (en) * | 2002-11-15 | 2004-05-20 | Stmicroelectronics, Inc. | Asymmetrical ethernet transceiver for long reach communications |
CN1784586A (zh) * | 2003-05-12 | 2006-06-07 | 艾利森电话股份有限公司 | 估计线路属性的方法和布置 |
TW201037329A (en) * | 2009-04-10 | 2010-10-16 | Ralink Technology Corp | Method and apparatus for estimating cable length |
TW201106671A (en) * | 2009-08-04 | 2011-02-16 | Ralink Technology Corp | Start-up procedure method and timing recovery for receiver of communication system |
WO2013163798A1 (en) * | 2012-05-02 | 2013-11-07 | Qualcomm Incorporated | Cable length determination using variable-width pulses |
TW201838352A (zh) * | 2016-12-21 | 2018-10-16 | 美商英特爾公司 | 無線通訊之技術、設備及方法 |
Family Cites Families (92)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3578914A (en) * | 1969-04-09 | 1971-05-18 | Lynch Communication Systems | Equalizer with automatic line build-out |
US4839905A (en) * | 1986-04-30 | 1989-06-13 | Conklin Instrument Corporation | Multirate automatic equalizer |
JP2605566B2 (ja) * | 1992-12-25 | 1997-04-30 | 日本電気株式会社 | 適応型等化器 |
US5856980A (en) * | 1994-12-08 | 1999-01-05 | Intel Corporation | Baseband encoding method and apparatus for increasing the transmission rate over a communication medium |
US5664116A (en) * | 1995-07-07 | 1997-09-02 | Sun Microsystems, Inc. | Buffering of data for transmission in a computer communication system interface |
JP3409966B2 (ja) * | 1996-06-21 | 2003-05-26 | 株式会社日立製作所 | パケット交換機およびパケット転送制御方法 |
US5946351A (en) * | 1996-12-27 | 1999-08-31 | At&T Corporation | Tap selectable decision feedback equalizer |
US5872823A (en) * | 1997-04-02 | 1999-02-16 | Sutton; Todd R. | Reliable switching between data sources in a synchronous communication system |
CA2201834A1 (en) * | 1997-04-04 | 1998-10-04 | Gennum Corporation | Serial digital data communications receiver with improved automatic cable equalizer, agc system, and dc restorer |
EP1021884A2 (en) * | 1997-07-31 | 2000-07-26 | Stanford Syncom Inc. | Means and method for a synchronous network communications system |
US6665285B1 (en) * | 1997-10-14 | 2003-12-16 | Alvarion Israel (2003) Ltd. | Ethernet switch in a terminal for a wireless metropolitan area network |
US6907048B1 (en) * | 1997-10-14 | 2005-06-14 | Alvarion Israel (2003) Ltd. | Method and apparatus for transporting ethernet data packets via radio frames in a wireless metropolitan area network |
US6539031B1 (en) * | 1997-10-14 | 2003-03-25 | Innowave Eci Wireless Systems Ltd. | Adaptive countermeasures for wireless communication of fast ethernet data packages |
US6480477B1 (en) * | 1997-10-14 | 2002-11-12 | Innowave Eci Wireless Systems Ltd. | Method and apparatus for a data transmission rate of multiples of 100 MBPS in a terminal for a wireless metropolitan area network |
US6985451B1 (en) * | 1997-10-14 | 2006-01-10 | Alvarion Israel (2003) Ltd. | Method and apparatus for baseband transmission between a top floor unit and an outdoor unit in a terminal for a wireless metropolitan area network |
US6038269A (en) * | 1997-11-20 | 2000-03-14 | National Semiconductor Corporation | Detection for digital communication receivers |
US6292559B1 (en) * | 1997-12-19 | 2001-09-18 | Rice University | Spectral optimization and joint signaling techniques with upstream/downstream separation for communication in the presence of crosstalk |
US6094726A (en) * | 1998-02-05 | 2000-07-25 | George S. Sheng | Digital signal processor using a reconfigurable array of macrocells |
US6185251B1 (en) * | 1998-03-27 | 2001-02-06 | Telefonaktiebolaget Lm Ericsson | Equalizer for use in multi-carrier modulation systems |
US6928106B1 (en) * | 1998-08-28 | 2005-08-09 | Broadcom Corporation | Phy control module for a multi-pair gigabit transceiver |
US6415003B1 (en) * | 1998-09-11 | 2002-07-02 | National Semiconductor Corporation | Digital baseline wander correction circuit |
US6438163B1 (en) * | 1998-09-25 | 2002-08-20 | National Semiconductor Corporation | Cable length and quality indicator |
ATE297623T1 (de) * | 1998-10-30 | 2005-06-15 | Broadcom Corp | Internet-gigabit-ethernet-sender-architektur |
US6249544B1 (en) * | 1998-11-13 | 2001-06-19 | Broadcom Corporation | System and method for high-speed decoding and ISI compensation in a multi-pair transceiver system |
US6249756B1 (en) * | 1998-12-07 | 2001-06-19 | Compaq Computer Corp. | Hybrid flow control |
WO2000065791A1 (en) * | 1999-04-22 | 2000-11-02 | Broadcom Corporation | Gigabit ethernet with timing offsets between the twisted pairs |
US6560299B1 (en) * | 1999-07-30 | 2003-05-06 | Christopher H Strolle | Diversity receiver with joint signal processing |
US6687286B1 (en) * | 1999-12-17 | 2004-02-03 | Agere Systems, Inc. | Programmable transmitter circuit for coupling to an ethernet or fast ethernet |
US6581164B1 (en) * | 2000-01-03 | 2003-06-17 | Conexant Systems, Inc. | System for adjusting clock frequency based upon amount of unread data stored in sequential memory when reading a new line of data within a field of data |
US6865221B2 (en) * | 2000-01-07 | 2005-03-08 | Aware, Inc. | Systems and methods for loop length and bridged tap length determination of a transmission line |
US6782043B1 (en) * | 2000-01-18 | 2004-08-24 | Lsi Logic Corporation | Method and apparatus for estimating the length of a transmission line |
US6741644B1 (en) * | 2000-02-07 | 2004-05-25 | Lsi Logic Corporation | Pre-emphasis filter and method for ISI cancellation in low-pass channel applications |
US7050517B1 (en) * | 2000-04-28 | 2006-05-23 | National Semiconductor Corporation | System and method suitable for receiving gigabit ethernet signals |
US7254198B1 (en) * | 2000-04-28 | 2007-08-07 | National Semiconductor Corporation | Receiver system having analog pre-filter and digital equalizer |
US6823028B1 (en) * | 2000-05-12 | 2004-11-23 | National Semiconductor Corporation | Digitally controlled automatic gain control system for use in an analog front-end of a receiver |
US6980644B1 (en) * | 2000-05-12 | 2005-12-27 | National Semiconductor Corporation | System and method for adapting an analog echo canceller in a transceiver front end |
US7317691B2 (en) * | 2000-09-28 | 2008-01-08 | Teridian Semiconductor, Corp. | Method for initializing a link suspend device for optimum receive recovery |
US6807227B2 (en) * | 2000-10-26 | 2004-10-19 | Rockwell Scientific Licensing, Llc | Method of reconfiguration of radio parameters for power-aware and adaptive communications |
JP2005504446A (ja) * | 2000-11-13 | 2005-02-10 | プリマリオン, インコーポレイテッド | データ通信のためのプリエンファシス |
DE10100363A1 (de) * | 2001-01-05 | 2002-08-01 | Infineon Technologies Ag | Ethernet-Anpaßvorrichtung |
US7006563B2 (en) * | 2001-02-01 | 2006-02-28 | Broadcom Corporation | Decision feedback equalizer for minimum and maximum phase channels |
US6721473B1 (en) * | 2001-02-02 | 2004-04-13 | Cheetah Omni, Llc | Variable blazed grating based signal processing |
US6823489B2 (en) * | 2001-04-23 | 2004-11-23 | Koninklijke Philips Electronics N.V. | Generation of decision feedback equalizer data using trellis decoder traceback output in an ATSC HDTV receiver |
US6788113B2 (en) * | 2001-06-19 | 2004-09-07 | Fujitsu Limited | Differential signal output apparatus, semiconductor integrated circuit apparatus having the differential signal output apparatus, and differential signal transmission system |
DE60323818D1 (de) * | 2002-03-15 | 2008-11-13 | Gennum Corp | System und verfahren zum kompensieren von leitungsverlusten über eine strecke für eine digitale visuelle schnittstelle (dvi) |
US6933964B2 (en) * | 2002-06-25 | 2005-08-23 | Kingtek Electronics Technology Corp. | Surveillance system |
US6731333B2 (en) * | 2002-06-25 | 2004-05-04 | Kingtek Electronics Technology Corp. | Surveillance system |
US7292629B2 (en) * | 2002-07-12 | 2007-11-06 | Rambus Inc. | Selectable-tap equalizer |
TWI220611B (en) * | 2002-10-04 | 2004-08-21 | Realtek Semiconductor Corp | Channel estimation device of Ethernet network and method thereof |
TWI222794B (en) * | 2002-11-07 | 2004-10-21 | Realtek Semiconductor Corp | Initialization method for network system |
US7230983B2 (en) * | 2003-03-12 | 2007-06-12 | Broadcom Corporation | Determine coefficients of a decision feedback equalizer from a sparse channel estimate |
US20050041746A1 (en) * | 2003-08-04 | 2005-02-24 | Lowell Rosen | Software-defined wideband holographic communications apparatus and methods |
US7548596B2 (en) * | 2003-10-01 | 2009-06-16 | Realtek Semiconductor Corp. | Ethernet channel estimation device and method |
JP2006093884A (ja) * | 2004-09-21 | 2006-04-06 | Oki Electric Ind Co Ltd | フィルタ装置 |
US7599456B1 (en) * | 2004-12-13 | 2009-10-06 | Marvell International Ltd. | Input/output data rate synchronization using first in first out data buffers |
US7561627B2 (en) * | 2005-01-06 | 2009-07-14 | Marvell World Trade Ltd. | Method and system for channel equalization and crosstalk estimation in a multicarrier data transmission system |
US7564899B2 (en) * | 2005-02-04 | 2009-07-21 | Vrije Universiteit Brussel | Multistage tuning-tolerant equalizer filter |
JP4531090B2 (ja) * | 2005-03-18 | 2010-08-25 | 富士通株式会社 | ジッタ抑圧回路 |
US7411422B2 (en) * | 2005-04-12 | 2008-08-12 | International Business Machines Corporation | Driver/equalizer with compensation for equalization non-idealities |
US7813495B1 (en) * | 2005-07-16 | 2010-10-12 | National Semiconductor Corporation | Apparatus and method for automatic gain control and echo cancellation in a network system |
US7526023B1 (en) * | 2005-09-08 | 2009-04-28 | Altera Corporation | Programmable cross-talk cancellation in programmable logic device |
EP1763188A1 (en) * | 2005-09-09 | 2007-03-14 | Vrije Universiteit Brussel | Multistage tuning-tolerant equalizer filter with detection mechanisms for lower and higher frequency gain loops |
US20070206640A1 (en) * | 2005-11-10 | 2007-09-06 | X-Emi, Inc. | Active signal management in cables and other interconnects |
US7873953B1 (en) * | 2006-01-20 | 2011-01-18 | Altera Corporation | High-level language code sequence optimization for implementing programmable chip designs |
DE102006015055B4 (de) * | 2006-03-31 | 2007-12-27 | Nokia Siemens Networks Gmbh & Co.Kg | Verfahren , Anordnung und Einrichtung zur Übermittlung von Informationen zwischen einer zentralen und zumindest einer dezentralen Einheit in einem Kommunikationsnetz |
US8083417B2 (en) * | 2006-04-10 | 2011-12-27 | Finisar Corporation | Active optical cable electrical adaptor |
US7646806B2 (en) * | 2006-07-05 | 2010-01-12 | Zoran Corporation | Double equalizer for multi-path rejection |
US20080186407A1 (en) * | 2007-02-01 | 2008-08-07 | Magenta Research | Signal Equalizer for Balanced Transmission Line-Based Video Switching |
US8238500B2 (en) * | 2007-10-02 | 2012-08-07 | Seagate Technology Llc | Channel architecture with multiple signal processing branches for a given physical channel |
US8259865B2 (en) * | 2008-03-27 | 2012-09-04 | Qualcomm Incorporated | Methods and apparatus for adapting channel estimation in a communication system |
TWI414165B (zh) * | 2008-09-02 | 2013-11-01 | Realtek Semiconductor Corp | 通訊系統中之傳收器及其啟動方法 |
DE102009009565B4 (de) * | 2009-02-19 | 2011-04-28 | Atmel Automotive Gmbh | Empfängerschaltung, Verwendung und Verfahren zum Empfang für ein codiertes und moduliertes Funksignal |
US8462880B2 (en) * | 2009-08-26 | 2013-06-11 | Micrel, Inc. | System and method for transmitter electromagnetic interference (EMI) reduction |
US8675714B2 (en) * | 2010-10-12 | 2014-03-18 | Pericom Semiconductor Corporation | Trace canceller with equalizer adjusted for trace length driving variable-gain amplifier with automatic gain control loop |
US20120269101A1 (en) * | 2011-04-25 | 2012-10-25 | Mi Casa Software LLC | Local transmission cancellation for communications system |
US9736086B1 (en) * | 2011-04-29 | 2017-08-15 | Altera Corporation | Multi-function, multi-protocol FIFO for high-speed communication |
US8718127B2 (en) * | 2011-08-02 | 2014-05-06 | Analog Devices, Inc. | Apparatus and method for digitally-controlled adaptive equalizer |
US8699555B2 (en) * | 2011-12-02 | 2014-04-15 | Maxim Integrated Products, Inc. | Adaptive equalizer |
CN102457632B (zh) * | 2011-12-29 | 2014-07-30 | 歌尔声学股份有限公司 | 一种多受话端回声消除方法 |
EP2712160B1 (en) * | 2012-09-24 | 2014-06-18 | Alcatel Lucent | Method and device for testing subscriber premises equipment |
US8837570B2 (en) * | 2012-11-27 | 2014-09-16 | Lsi Corporation | Receiver with parallel decision feedback equalizers |
DE102012023395A1 (de) * | 2012-11-29 | 2014-06-05 | Eads Deutschland Gmbh | Schnittstellenvorrichtung und Verfahren zum Austauschen von Nutzdaten |
EP3020138B1 (en) * | 2013-04-23 | 2018-06-06 | Assia Spe, Llc | Methods systems, and apparatuses for implementing upstream power control for dsl |
KR102222449B1 (ko) * | 2015-02-16 | 2021-03-03 | 삼성전자주식회사 | 탭이 내장된 데이터 수신기 및 이를 포함하는 데이터 전송 시스템 |
JP6226945B2 (ja) * | 2015-12-11 | 2017-11-08 | アンリツ株式会社 | マルチバンドイコライザ、それを用いた誤り率測定システム、誤り率測定装置、及び経路選択方法 |
US9729119B1 (en) * | 2016-03-04 | 2017-08-08 | Atmel Corporation | Automatic gain control for received signal strength indication |
WO2017189796A1 (en) * | 2016-04-29 | 2017-11-02 | Megachips Technology America Corporation | Data transmission method and data transmission system |
US9900121B1 (en) * | 2016-09-08 | 2018-02-20 | Futurewei Technologies, Inc. | Apparatus, system, and method for reducing a number of intersymbol interference components to be suppressed |
CN111641090B (zh) * | 2019-03-01 | 2022-05-03 | 默升科技集团有限公司 | 有源1:n分支电缆 |
CN111641089B (zh) * | 2019-03-01 | 2021-12-28 | 默升科技集团有限公司 | 有源以太网电缆 |
CN112217755B (zh) * | 2019-07-11 | 2023-11-03 | 默升科技集团有限公司 | 用于增强的纠错的并行信道偏斜 |
TWI773966B (zh) * | 2020-02-20 | 2022-08-11 | 瑞昱半導體股份有限公司 | 運作方法以及接收裝置 |
-
2020
- 2020-02-20 TW TW109105529A patent/TWI773966B/zh active
- 2020-09-28 US US17/034,288 patent/US11290148B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040096004A1 (en) * | 2002-11-15 | 2004-05-20 | Stmicroelectronics, Inc. | Asymmetrical ethernet transceiver for long reach communications |
CN1784586A (zh) * | 2003-05-12 | 2006-06-07 | 艾利森电话股份有限公司 | 估计线路属性的方法和布置 |
TW201037329A (en) * | 2009-04-10 | 2010-10-16 | Ralink Technology Corp | Method and apparatus for estimating cable length |
TW201106671A (en) * | 2009-08-04 | 2011-02-16 | Ralink Technology Corp | Start-up procedure method and timing recovery for receiver of communication system |
WO2013163798A1 (en) * | 2012-05-02 | 2013-11-07 | Qualcomm Incorporated | Cable length determination using variable-width pulses |
TW201838352A (zh) * | 2016-12-21 | 2018-10-16 | 美商英特爾公司 | 無線通訊之技術、設備及方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202133570A (zh) | 2021-09-01 |
US11290148B2 (en) | 2022-03-29 |
US20210266035A1 (en) | 2021-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7787536B2 (en) | Adaptive equalizer apparatus with digital eye-opening monitor unit and method thereof | |
US7870444B2 (en) | System and method for measuring and correcting data lane skews | |
US9148198B1 (en) | Programmable pre-emphasis circuit for MIPI C-PHY | |
US10313068B1 (en) | Signal monitoring and measurement for a multi-wire, multi-phase interface | |
US20200295871A1 (en) | Error correction method and error correction apparatus | |
US10063305B2 (en) | Communications link performance analyzer that accommodates forward error correction | |
TWI773966B (zh) | 運作方法以及接收裝置 | |
TWI435605B (zh) | 透過高解析度多媒體介面來進行網路連線之網路裝置及網路連線方法 | |
US20100027607A1 (en) | Apparatus for time-domain pre-emphasis and time-domain equalization and associated methods | |
WO2009151738A2 (en) | Receiver for recovering and retiming electromagnetically coupled data | |
WO2022095680A1 (zh) | 位置检测方法及装置 | |
WO2011049367A1 (en) | Communication device | |
KR20190142607A (ko) | 신호 수신 회로 및 그것의 동작 방법 | |
US9071262B1 (en) | Calibration of high-speed interleaved arrays | |
CN113315725A (zh) | 运作方法以及接收装置 | |
US8842721B1 (en) | Method and apparatus for channel equalization in high speed S-RIO based communication systems | |
US11405248B2 (en) | FPGA based system for decoding PAM-3 signals | |
TWI729755B (zh) | 接收器與應用在接收器中的交織碼調變解碼器及相關的解碼方法 | |
US9490967B1 (en) | Communication system and method | |
CN116232817A (zh) | 接收差分曼彻斯特编码的改进对称性 | |
US7702054B2 (en) | Detecting errors in transmitted data | |
WO2008118714A2 (en) | Circuits, methods and systems for loss-of-signal detection and equalization | |
WO2023185451A1 (zh) | 位置检测方法及相关装置 | |
US11711245B2 (en) | Apparatus and method for channel equalization based on error detection | |
CN110710113A (zh) | 序列检测 |