TWI770918B - 設定值自動調整裝置和方法 - Google Patents

設定值自動調整裝置和方法 Download PDF

Info

Publication number
TWI770918B
TWI770918B TW110111753A TW110111753A TWI770918B TW I770918 B TWI770918 B TW I770918B TW 110111753 A TW110111753 A TW 110111753A TW 110111753 A TW110111753 A TW 110111753A TW I770918 B TWI770918 B TW I770918B
Authority
TW
Taiwan
Prior art keywords
value
mentioned
limit value
trigger event
lower limit
Prior art date
Application number
TW110111753A
Other languages
English (en)
Other versions
TW202241121A (zh
Inventor
曾柏銜
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW110111753A priority Critical patent/TWI770918B/zh
Priority to CN202111079870.9A priority patent/CN115145183A/zh
Application granted granted Critical
Publication of TWI770918B publication Critical patent/TWI770918B/zh
Publication of TW202241121A publication Critical patent/TW202241121A/zh

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/24Pc safety
    • G05B2219/24215Scada supervisory control and data acquisition

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Feedback Control In General (AREA)

Abstract

本發明之提供了一種設定值自動調整裝置。設定值自動調整裝置包括一第一暫存電路、一第二暫存電路、一控制邏輯電路和一比較電路。第一暫存電路儲存一遞增值和一遞減值。第二暫存電路儲存一第一設定值。控制邏輯電路耦接上述第一暫存電路和上述第二暫存電路,以及根據觸發事件,判斷是否根據遞增值或遞減值調整第一設定值。比較電路耦接第二暫存電路和控制邏輯電路。比較電路接收一輸入值,且比較輸入值是否大於或等於第一設定值,以產生觸發事件給一中央處理器或一周邊裝置。

Description

設定值自動調整裝置和方法
本發明之實施例主要係有關於一設定值自動調整技術,特別係有關於根據一觸發事件,判斷是否根據遞增值或遞減值調整設定值之設定值自動調整技術。
一般電子裝置要更改其之設定值時,都需要中央處理器介入去更改電子裝置之暫存器所儲存之設定值。舉例來說,當使用類比數位轉換器(Analog-to-digital converter,ADC)控制器來監控電路上的電壓時,會設定兩個設定值用來做為ADC值比對的上限值和下限值,以構成一個監控視窗(monitor window)。然而,監控視窗的範圍是固定的,若要變動監控視窗的範圍則需要中央處理器介入去更改ADC控制器之暫存器中所儲存之上限值和下限值。
有鑑於上述先前技術之問題,本發明之實施例提供了一種設定值自動調整裝置和方法。
根據本發明之一實施例提供了一種設定值自動調整裝置。設定值自動調整裝置包括一第一暫存電路、一第二暫存電路、一控制邏輯電路和一比較電路。第一暫存電路儲存一遞增值和一遞減值。第二暫存電路儲存一第一設定值。控制邏輯電路耦接上述第一暫存電路和上述第二暫存電路,以及根據一觸發事件,判斷是否根據上述遞增值或上述遞減值調整上述第一設定值。比較電路耦接上述第二暫存電路和上述控制邏輯電路。上述比較電路接收一輸入值,且比較上述輸入值是否大於或等於上述第一設定值,以產生上述觸發事件給一中央處理器或一周邊裝置。
根據一些實施例,第二暫存電路更儲存一第二設定值,其中上述第一設定值係一上限值,且上述第二設定值係一下限值。
根據一些實施例,設定值自動調整裝置更包括一比較電路。比較電路耦接第二暫存電路和控制邏輯電路。比較電路比較上述輸入值是否大於或等於上述上限值,和比較上述輸入值是否小於或等於上述下限值,以產生上述觸發事件。當上述輸入值大於或等於上述上限值時,控制邏輯電路根據上述觸發事件,將上述上限值和上述下限值加上上述遞增值,並根據調整後之上述上限值和上述下限值,更新儲存在上述第二暫存電路之上述上限值和上述下限值。當上述輸入值小於或等於上述下限值時,上述控制邏輯電路根據上述觸發事件,將上述上限值和上述下限值減掉上述遞減值,並根據調整後之上述上限值和上述下限值,更新儲存在上述第二暫存電路之上述上限值和上述下限值。
根據一些實施例,當上述輸入值大於或等於上述上限值,或上述輸入值小於或等於上述下限值時,比較電路將上述觸發事件傳送給中央處理器或周邊裝置。
根據一些實施例,中央處理器根據上述觸發事件,調整上述周邊裝置之設定值。
根據一些實施例,周邊裝置直接根據上述觸發事件,調整其之設定值。
根據一些實施例,中央處理器提供上述遞增值、上述遞減值、上述第一設定值和上述第二設定值之初始值後,進入一睡眠模式。
根據一些實施例,上述遞增值和上述遞減值可相同或不相同。
根據本發明之一實施例提供了一種設定值自動調整方法。設定值自動調整方法適用一設定值自動調整裝置,其中上述設定值自動調整裝置用以接收一輸入值和傳輸一觸發事件,以觸發一中央處理器或一周邊裝置。設定值自動調整方法之步驟包括:藉由上述設定值自動調整裝置之一比較電路,比較上述輸入值是否大於或等於一第一設定值,以產生上述觸發事件;以及藉由上述設定值自動調整裝置之一控制邏輯電路,根據上述觸發事件,判斷是否根據一遞增值或一遞減值調整上述第一設定值,其中上述遞增值和上述遞減值儲存在上述設定值自動調整裝置之一第一暫存電路,且上述第一設定值儲存在上述設定值自動調整裝置之一第二暫存電路。
關於本發明其他附加的特徵與優點,此領域之熟習技術人士,在不脫離本發明之精神和範圍內,當可根據本案實施方法中所揭露之設定值自動調整裝置和方法,做些許的更動與潤飾而得到。
本章節所敘述的是實施本發明之較佳方式,目的在於說明本發明之精神而非用以限定本發明之保護範圍,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
第1圖係顯示根據本發明之一實施例所述之一設定值自動調整裝置100之方塊圖。如第1圖所示,設定值自動調整裝置100可包括至少一第一暫存電路110、一第二暫存電路120和一控制邏輯電路130。此外,注意地是,在第1圖中所示之方塊圖,僅係為了方便說明本發明之實施例,但本發明並不以第1圖為限。
根據本發明一實施例,設定值自動調整裝置100可係一類比數位轉換器(Analog-to-digital converter,ADC)控制器或一脈波寬度調變(Pulse-width modulation, PWM) 控制器,但本發明並不以此為限。
根據本發明一實施例,第一暫存電路110可包括一暫存器(圖未顯示),用以儲存一遞增值和一遞減值。根據本發明另一實施例,第一暫存電路110可包括一第一暫存器(圖未顯示)和一第二暫存器(圖未顯示),其中第一暫存器用以儲存一遞增值且第二暫存器用以儲存一遞減值。根據本發明一實施例,遞增值和遞減值可相同或不相同。
根據本發明一實施例,第二暫存電路120可包括一暫存器(圖未顯示),用以儲存一第一設定值。根據本發明一實施例,第二暫存電路120可包括一第一暫存器(圖未顯示)和一第二暫存器(圖未顯示),其中第一暫存器用以儲存一第一設定值且第二暫存器用以儲存一第二設定值。
根據本發明一實施例,第一暫存電路110所儲存之遞增值和遞減值之初始值和第二暫存電路120所儲存之第一設定值和第二設定值之初始值,係由一中央處理器(Central Processing Unit, CPU)300所提供。根據本發明一實施例,當中央處理器300設定好第一暫存電路110所儲存之遞增值和遞減值之初始值和第二暫存電路120所儲存之第一設定值和第二設定值之初始值後,中央處理器300可進入一睡眠模式。
根據本發明一實施例,控制邏輯電路130可根據接收到之一觸發事件E trigger,判斷是否根據儲存在第一暫存電路110之遞增值或遞減值調整儲存在第二暫存電路120之第一設定值(和第二設定值)。詳細之內容底下會以第2圖為例來做說明。
第2圖係顯示根據本發明之一實施例所述之一設定值自動調整裝置200之方塊圖。設定值自動調整裝置200係一ADC控制器。如第2圖所示,設定值自動調整裝置200可包括至少一第一暫存電路210、一第二暫存電路220、一控制邏輯電路230和一比較電路240。注意地是,在第2圖中所示之方塊圖,僅係為了方便說明本發明之實施例,但本發明並不以第2圖為限。此外,第1圖所示之第一暫存電路110、第二暫存電路120和控制邏輯電路130可應用於第2圖之第一暫存電路210、第二暫存電路220和控制邏輯電路230。此外,根據本發明一實施例,第1圖所示之控制邏輯電路130亦可包含為第2圖之控制邏輯電路230和比較電路240。
在此實施例中,第一暫存電路210可儲存一遞增值和一遞減值。第二暫存電路220可儲存一第一設定值和一第二設定值,其中第一設定值可係一上限值,且第二設定值可係一下限值。上限值和下限值可用以界定設定值自動調整裝置200(ADC控制器)之一監控視窗(monitor window)的範圍。
在此實施例中,當比較電路240接收到經由類比數位轉換器(ADC)(圖未顯示)轉換之一輸入值D in(例如:將輸入電壓值轉換後之數位數值)後,比較電路240會將接收到之輸入值D in和上限值以及下限值進行比對,以比較輸入值D in是否大於或等於上限值,和比較輸入值D in是否小於或等於下限值。當輸入值D in大於或等於上限值,或輸入值D in小於或等於下限值時,比較電路240會產生一觸發事件E trigger,並將觸發事件E trigger傳送給控制邏輯電路230。根據本發明一實施例,當輸入值D in大於或等於上限值時,觸發事件E trigger會係一第一數值,以及當輸入值D in小於或等於下限值時,觸發事件E trigger會係一第二數值。
控制邏輯電路230接收到觸發事件E trigger後,控制邏輯電路230可根據觸發事件E trigger,得知輸入值D in係大於或等於上限值,或輸入值D in係小於或等於下限值。當輸入值D in大於或等於上限值時,控制邏輯電路230會將上限值和下限值加上遞增值,並將調整後之上限值和下限值回傳給第二暫存電路220,以更新儲存在第二暫存電路220之上限值和下限值。當輸入值D in小於或等於下限值時,控制邏輯電路230會將上限值和下限值減掉遞減值,並將調整後之上限值和下限值會傳給第二暫存電路220,以更新儲存在第二暫存電路220之上限值和下限值。因此,在此實施例中,設定值自動調整裝置200(ADC控制器)可根據接收到之觸發事件E trigger,自動去調整監控視窗的範圍(即調整上限值和下限值)。也就是說,在此實施例中,不需要中央處理器介入(即中央處理器不須被喚醒),設定值自動調整裝置200(ADC控制器)即可根據接收到之觸發事件E trigger,自動去調整監控視窗的範圍,因而達到省電之效果。
第二暫存電路220儲存之上限值和下限值更新後,比較電路240將會根據更新之上限值和下限值來判斷新接收到之輸入值D in
在此實施例中,比較電路240亦可將觸發事件E trigger傳送給中央處理器或一周邊裝置(例如:PWM控制器、數位類比轉換器(Digital-to-analog converter,DAC)控制器、週邊記憶體直接存取 (Peripheral Direct Memory Access controller,PDMA) 控制器、 計時器(Timer)、通用型之輸入輸出 (General-Purpose Input/Output,GPIO)或類比比較器(Analog Comparator,ACMP)控制器,但本發明不以此為限)。
根據本發明一實施例,中央處理器可根據觸發事件E trigger,調整周邊裝置之設定值。底下將會以第3圖來做說明。
根據本發明另一實施例,周邊裝置可直接從設定值自動調整裝置200接收觸發事件E trigger,並根據觸發事件E trigger,調整其之設定值。底下將會以第4圖來做說明。
第3圖係顯示根據本發明之一實施例所述之調整一周邊裝置之設定值之示意圖。如第3圖所示,當比較電路240傳送一觸發事件E trigger給中央處理器300後,中央處理器300可根據接收到之觸發事件E trigger,去調整周邊裝置400(例如:一PWM控制器,但本發明不以此為限)之一工作(duty)設定值。
第4圖係顯示根據本發明之另一實施例所述之調整一周邊裝置之設定值之示意圖。如第4圖所示,比較電路240可直接傳送一觸發事件E trigger給周邊裝置400(例如:一PWM控制器,但本發明不以此為限)。周邊裝置400接收到觸發事件E trigger後,可根據接收到之觸發事件E trigger,直接調整其之工作(duty)設定值。具體來說,如第4圖所示,周邊裝置400可包含一第三暫存電路410、一第四暫存電路420和一第二控制邏輯電路430。在此實施例中,第1圖所示之第一暫存電路110、第二暫存電路120和控制邏輯電路130可應用於第4圖之第三暫存電路410、第四暫存電路420和第二控制邏輯電路430。
第三暫存電路410可用以儲存一遞增值和一遞減值。第四暫存電路420可用以儲存周邊裝置400之一工作(duty)設定值。第二控制邏輯電路430可根據接收到之觸發事件E trigger,判斷係要將工作(duty)設定值加上遞增值,或係要將工作(duty)設定值減去遞減值。相較於第3圖之架構,在此實施例中之中,中央處理器300設定好第三暫存電路410所儲存之遞增值和遞減值之初始值和第四暫存電路420所儲存之工作(duty)設定值之初始值後,中央處理器300即可進入一睡眠模式。也就是說,中央處理器300不須被喚醒來調整周邊裝置400之工作(duty)設定值。因此,在此實施例中將可達到更省電之效果。底下將會以一應用例來說明第4圖之操作。
底下之應用例將會參考第4圖來做說明。底下之範例係假設將設定值自動調整裝置200(即ADC控制器)實作在藉由旋鈕調整電燈之亮度。在此範例中,當旋鈕往順時針方向旋轉時,輸出的電壓會變大。反之,當旋鈕往逆時針方向旋轉時,輸出的電壓會變小。當ADC轉出的值(即輸入值D in)越大,則周邊裝置400(例如:PWM控制器)輸出的工作(duty)設定值則越大,讓電燈亮度變亮。反之,當ADC轉出的值越小,則周邊裝置400輸出的工作(duty)設定值則越小,讓電燈亮度變暗。首先,中央處理器300會先設定相關設定值自動調整裝置200和周邊裝置400之暫存器的初始值,接著就進入睡眠模式。假設第一暫存電路210儲存之遞增值和遞減值之初始值為50、第二暫存電路220儲存之上限值為和下限值之初始值為600和500、第三暫存電路410儲存之遞增值和遞減值之初始值為100,且第四暫存電路420儲存之工作(duty)設定值之初始值為1000。
當ADC轉出的值為550時,不會觸發觸發事件E trigger的產生。當旋鈕往順時針方向慢慢轉動時,則ADC轉出的值也慢慢變大。當ADC轉出的值為610時,會滿足大於上限值的條件。此時,控制邏輯電路230會將上限值和遞增值的值做相加運算(即600+50=650),以及將上限值更新為650。此外,控制邏輯電路230會將下限值和遞增值做相加運算(即500+50=550),以及將下限值更新為550。此時,比較電路240亦會發送觸發事件E trigger給周邊裝置400。第二控制邏輯電路430會根據收到觸發事件E trigger,將工作(duty)設定值和遞增值做相加運算(即1000 + 100 = 1100),並將工作(duty)設定值更新為1100。
當新接受到之ADC轉出的值為540時,會滿足小於更新後之下限值的條件。此時,控制邏輯電路230會將下限值和遞減值的值做相減運算(即550-50=500),以及將下限值更新為500。此外,控制邏輯電路230會將上限值和遞減值的值做相減運算(即650-50=600),以及將上限值更新為600。此時,比較電路240亦會發送觸發事件E trigger給周邊裝置400。第二控制邏輯電路430會根據收到觸發事件E trigger,將工作(duty)設定值和遞減值做相減運算(即1100-100=1000),並將工作(duty)設定值更新為1000。
特別說明地是,上述範例僅係用以說明本發明之實施例,但本發明並不以此為限。
第5圖係根據本發明之一實施例所述之設定值自動調整方法之流程圖。設定值自動調整方法適用設定值自動調整裝置100。在步驟S510,藉由設定值自動調整裝置100之一比較電路比較一輸入值是否大於或等於一第一設定值,以產生一觸發事件。在步驟S520,藉由設定值自動調整裝置100之一控制邏輯電路,根據上述觸發事件,判斷是否根據一遞增值或一遞減值調整一第一設定值,其中遞增值和遞減值儲存在設定值自動調整裝置100之一第一暫存電路,且第一設定值儲存在設定值自動調整裝置100之一第二暫存電路。
在此實施例中,第二暫存電路更可儲存一第二設定值,其中第一設定值可係一上限值,且第二設定值可係一下限值。在此實施例中,遞增值和遞減值可相同或不相同。
在此實施例中,設定值自動調整方法之步驟更可包括,設定值自動調整裝置100之一比較電路會比較輸入值是否大於或等於上限值,和比較輸入值是否小於或等於下限值,以產生觸發事件。當輸入值大於或等於上限值時,控制邏輯電路根據觸發事件,將上限值和下限值加上遞增值,並根據調整後之上限值和下限值,更新儲存在第二暫存電路之上限值和下限值。當輸入值小於或等於下限值時,控制邏輯電路根據觸發事件,將上限值和下限值減掉遞減值,並根據調整後之上限值和下限值,更新儲存在第二暫存電路之上限值和下限值。
在此實施例中,設定值自動調整方法之步驟更可包括,當輸入值大於或等於上限值,或輸入值小於或等於下限值時,比較電路將觸發事件傳送給一中央處理器或一周邊裝置。在一實施例中,中央處理器根據觸發事件,調整周邊裝置之設定值。在另一實施例中,周邊裝置直接根據觸發事件,調整其之設定值。
在此實施例中,一中央處理器可用以提供遞增值、遞減值、第一設定值和第二設定值之初始值給設定值自動調整裝置100後,然後進入一睡眠模式。
第6圖係根據本發明之另一實施例所述之設定值自動調整方法之流程圖。設定值自動調整方法適用設定值自動調整裝置200。在步驟S610,設定值自動調整裝置200從一中央處理器取得遞增值、遞減值、第一設定值和第二設定值之初始值。遞增值和遞減值係儲存在設定值自動調整裝置200之一第一暫存電路,且第一設定值和第二設定值係儲存在設定值自動調整裝置200之一第二暫存電路。在此實施例中,第一設定值可係一上限值,且第二設定值可係一下限值。
在步驟S620,設定值自動調整裝置200之一比較電路會比較一輸入值是否大於或等於上限值,以決定是否產生觸發事件。當輸入值大於或等於上限值時,進行步驟S630。在步驟S630,設定值自動調整裝置200之一控制邏輯電路根據觸發事件,將上限值和下限值加上遞增值,並根據調整後之上限值和下限值,更新儲存在第二暫存電路之上限值和下限值。
當輸入值未大於或等於上限值時,進行步驟S640。在步驟S640,比較電路會比較輸入值是否小於或等於下限值,以決定是否產生觸發事件。當輸入值小於或等於下限值時,進行步驟S650。在步驟S650,控制邏輯電路根據觸發事件,將上限值和下限值減掉遞減值,並根據調整後之上限值和下限值,更新儲存在第二暫存電路之上限值和下限值。
根據本發明另一實施例,步驟S620和步驟S640之順序可以對調。
當第二暫存電路之上限值和下限值更新後,會進行步驟S660。在步驟S660,比較電路會將觸發事件傳送給中央處理器或一周邊裝置。
根據本發明提出之設定值自動調整方法,設定值自動調整裝置不需要藉由中央處理器,即可自行自動調整其之設定值。因此,將可達成省電之效果。
本說明書中以及申請專利範圍中的序號,例如「第一」、「第二」等等,僅係為了方便說明,彼此之間並沒有順序上的先後關係。
本發明之說明書所揭露之方法和演算法之步驟,可直接透過執行一處理器直接應用在硬體以及軟體模組或兩者之結合上。一軟體模組(包括執行指令和相關數據)和其它數據可儲存在數據記憶體中,像是隨機存取記憶體(RAM)、快閃記憶體(flash memory)、唯讀記憶體(ROM)、可抹除可規化唯讀記憶體(EPROM)、電子可抹除可規劃唯讀記憶體(EEPROM)、暫存器、硬碟、可攜式硬碟、光碟唯讀記憶體(CD-ROM)、DVD或在此領域習之技術中任何其它電腦可讀取之儲存媒體格式。一儲存媒體可耦接至一機器裝置,舉例來說,像是電腦/處理器(爲了說明之方便,在本說明書以處理器來表示),上述處理器可透過來讀取資訊(像是程式碼),以及寫入資訊至儲存媒體。一儲存媒體可整合一處理器。一特殊應用積體電路(ASIC)包括處理器和儲存媒體。一用戶設備則包括一特殊應用積體電路。換句話說,處理器和儲存媒體以不直接連接用戶設備的方式,包含於用戶設備中。此外,在一些實施例中,任何適合電腦程序之產品包括可讀取之儲存媒體,其中可讀取之儲存媒體包括和一或多個所揭露實施例相關之程式碼。在一些實施例中,電腦程序之產品可包括封裝材料。
以上段落使用多種層面描述。顯然的,本文的教示可以多種方式實現,而在範例中揭露之任何特定架構或功能僅為一代表性之狀況。根據本文之教示,任何熟知此技藝之人士應理解在本文揭露之各層面可獨立實作或兩種以上之層面可以合併實作。
雖然本揭露已以實施例揭露如上,然其並非用以限定本揭露,任何熟習此技藝者,在不脫離本揭露之精神和範圍內,當可作些許之更動與潤飾,因此發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、200:設定值自動調整裝置 110、210:第一暫存電路 120、220:第二暫存電路 130、230:控制邏輯電路 240:比較電路 300:中央處理器 400:周邊裝置 410:第三暫存電路 420:第四暫存電路 430:第二控制邏輯電路 D in:輸入值 E trigger:觸發事件 S510、S610~S660:步驟
第1圖係顯示根據本發明之一實施例所述之一設定值自動調整裝置100之方塊圖。 第2圖係顯示根據本發明之一實施例所述之一設定值自動調整裝置200之方塊圖。 第3圖係顯示根據本發明之一實施例所述之調整一周邊裝置之設定值之示意圖。 第4圖係顯示根據本發明之另一實施例所述之調整一周邊裝置之設定值之示意圖。 第5圖係根據本發明之一實施例所述之一設定值自動調整方法之流程圖。 第6圖係根據本發明之另一實施例所述之設定值自動調整方法之流程圖。
100:設定值自動調整裝置
110:第一暫存電路
120:第二暫存電路
130:控制邏輯電路
Etrigger:觸發事件

Claims (12)

  1. 一種設定值自動調整裝置,包括:一第一暫存電路,儲存一遞增值和一遞減值;一第二暫存電路,儲存一第一設定值和一第二設定值;一控制邏輯電路,耦接上述第一暫存電路和上述第二暫存電路,以及根據一觸發事件,判斷是否根據上述遞增值或上述遞減值調整上述第一設定值和上述第二設定值;以及一比較電路,耦接上述第二暫存電路和上述控制邏輯電路,其中上述比較電路接收一輸入值,且比較上述輸入值是否大於或等於上述第一設定值和比較上述輸入值是否小於或等於上述第二設定值,以產生上述觸發事件給一中央處理器或一周邊裝置;其中當上述輸入值大於或等於上述第一設定值時,上述控制邏輯電路根據上述觸發事件,將上述第一設定值和上述第二設定值加上上述遞增值,以及當上述輸入值小於或等於上述第二設定值時,上述控制邏輯電路根據上述觸發事件,將上述第一設定值和上述第二設定值減掉上述遞減值。
  2. 如請求項1之設定值自動調整裝置,其中上述第一設定值係一上限值,且上述第二設定值係一下限值。
  3. 如請求項2之設定值自動調整裝置,其中上述比較電路比較上述輸入值是否大於或等於上述上限值,和比較上述輸入值是否小於或等於上述下限值,以產生上述觸發事件。
  4. 如請求項3之設定值自動調整裝置,其中當上述輸入值大於或等於上述上限值時,上述控制邏輯電路根據上述觸發事 件,將上述上限值和上述下限值加上上述遞增值,並根據調整後之上述上限值和上述下限值,更新儲存在上述第二暫存電路之上述上限值和上述下限值;以及當上述輸入值小於或等於上述下限值時,上述控制邏輯電路根據上述觸發事件,將上述上限值和上述下限值減掉上述遞減值,並根據調整後之上述上限值和上述下限值,更新儲存在上述第二暫存電路之上述上限值和上述下限值。
  5. 如請求項3之設定值自動調整裝置,其中當上述輸入值大於或等於上述上限值,或上述輸入值小於或等於上述下限值時,上述比較電路將上述觸發事件傳送給上述中央處理器或上述周邊裝置,且其中上述中央處理器根據上述觸發事件,調整上述周邊裝置之設定值,或上述周邊裝置直接根據上述觸發事件,調整其之設定值。
  6. 如請求項1之設定值自動調整裝置,上述遞增值和上述遞減值相同或不相同。
  7. 一種設定值自動調整方法,適用一設定值自動調整裝置,其中上述設定值自動調整裝置用以接收一輸入值和傳送一觸發事件給一中央處理器或一周邊裝置,包括:藉由上述設定值自動調整裝置之一比較電路,比較上述輸入值是否大於或等於一第一設定值和比較上述輸入值是否小於或等於一第二設定值,以產生上述觸發事件;當上述輸入值大於或等於上述第一設定值時,藉由上述設定值自動調整裝置之一控制邏輯電路根據上述觸發事件,將上述第一設定值和上述第二設定值加上一遞增值;以及當上述輸入值小於或等於上述第二設定值時,藉由上述控制邏輯 電路根據上述觸發事件,將上述第一設定值和上述第二設定值減掉一遞減值,其中上述遞增值和上述遞減值儲存在上述設定值自動調整裝置之一第一暫存電路,且上述第一設定值和上述第二設定值儲存在上述設定值自動調整裝置之一第二暫存電路。
  8. 如請求項7之設定值自動調整方法,其中上述第一設定值係一上限值,且上述第二設定值係一下限值。
  9. 如請求項8之設定值自動調整方法,更包括:藉由上述比較電路,比較上述輸入值是否大於或等於上述上限值,和比較上述輸入值是否小於或等於上述下限值,以產生上述觸發事件。
  10. 如請求項9之設定值自動調整方法,更包括:當上述輸入值大於或等於上述上限值時,藉由上述控制邏輯電路根據上述觸發事件,將上述上限值和上述下限值加上上述遞增值,並根據調整後之上述上限值和上述下限值,更新儲存在上述第二暫存電路之上述上限值和上述下限值;以及當上述輸入值小於或等於上述下限值時,藉由上述控制邏輯電路根據上述觸發事件,將上述上限值和上述下限值減掉上述遞減值,並根據調整後之上述上限值和上述下限值,更新儲存在上述第二暫存電路之上述上限值和上述下限值。
  11. 如請求項10之設定值自動調整方法,更包括:當上述輸入值大於或等於上述上限值,或上述輸入值小於或等於上述下限值時,藉由上述比較電路將上述觸發事件傳送給上述中央處理器或上述周邊裝置,上述中央處理器根據上述觸發事件,調整上述周邊裝置之設定值,或上述周邊裝置直接根據上述觸發事件, 調整其之設定值。
  12. 如請求項7之設定值自動調整方法,上述遞增值和上述遞減值相同或不相同。
TW110111753A 2021-03-31 2021-03-31 設定值自動調整裝置和方法 TWI770918B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110111753A TWI770918B (zh) 2021-03-31 2021-03-31 設定值自動調整裝置和方法
CN202111079870.9A CN115145183A (zh) 2021-03-31 2021-09-15 设定值自动调整装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110111753A TWI770918B (zh) 2021-03-31 2021-03-31 設定值自動調整裝置和方法

Publications (2)

Publication Number Publication Date
TWI770918B true TWI770918B (zh) 2022-07-11
TW202241121A TW202241121A (zh) 2022-10-16

Family

ID=83405435

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110111753A TWI770918B (zh) 2021-03-31 2021-03-31 設定值自動調整裝置和方法

Country Status (2)

Country Link
CN (1) CN115145183A (zh)
TW (1) TWI770918B (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW369771B (en) * 1998-06-01 1999-09-11 Transpacific Optics Llc VGA color signal auto-gain regulator for monitors
CN1591246A (zh) * 2003-08-27 2005-03-09 松下电器产业株式会社 模拟电路自动调整系统
TW200623617A (en) * 2004-07-23 2006-07-01 Sanyo Electric Co Automatic level adjusting circuit
TW201146027A (en) * 2010-06-07 2011-12-16 Hannstar Display Corp Audio signal adjusting system and method
TW201236378A (en) * 2011-02-25 2012-09-01 Himax Media Solutions Inc Self-calibration method of analog-to-digital converter
US20140043031A1 (en) * 2012-08-09 2014-02-13 Infineon Technologies Ag System and Device for Determining Electric Voltages
TW201435314A (zh) * 2013-03-08 2014-09-16 Lite On Singapore Pte Ltd 環境光感測方法及其感測裝置
TW201506568A (zh) * 2013-03-25 2015-02-16 Fujikin Kk 具流量監測器之流量控制裝置
TW201622361A (zh) * 2011-08-19 2016-06-16 路梅戴尼科技公司 時域切換之類比至數位轉換器設備與方法
TW201725364A (zh) * 2016-01-08 2017-07-16 聯笙電子股份有限公司 訊號處理方法及其感測裝置
CN107300852A (zh) * 2016-04-15 2017-10-27 发那科株式会社 数字控制电源装置以及生产管理系统
CN107613230A (zh) * 2017-08-25 2018-01-19 电子科技大学 高分辨率大动态范围数字化读出装置及其读出方法
TW201939051A (zh) * 2018-03-14 2019-10-01 明泰科技股份有限公司 在線式電壓自適應調測系統
TW202021287A (zh) * 2018-09-14 2020-06-01 美商凌力爾特控股有限責任公司 高動態範圍類比數位轉換器

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW369771B (en) * 1998-06-01 1999-09-11 Transpacific Optics Llc VGA color signal auto-gain regulator for monitors
CN1591246A (zh) * 2003-08-27 2005-03-09 松下电器产业株式会社 模拟电路自动调整系统
TW200623617A (en) * 2004-07-23 2006-07-01 Sanyo Electric Co Automatic level adjusting circuit
TW201146027A (en) * 2010-06-07 2011-12-16 Hannstar Display Corp Audio signal adjusting system and method
TW201236378A (en) * 2011-02-25 2012-09-01 Himax Media Solutions Inc Self-calibration method of analog-to-digital converter
TW201622361A (zh) * 2011-08-19 2016-06-16 路梅戴尼科技公司 時域切換之類比至數位轉換器設備與方法
US20140043031A1 (en) * 2012-08-09 2014-02-13 Infineon Technologies Ag System and Device for Determining Electric Voltages
TW201435314A (zh) * 2013-03-08 2014-09-16 Lite On Singapore Pte Ltd 環境光感測方法及其感測裝置
TW201506568A (zh) * 2013-03-25 2015-02-16 Fujikin Kk 具流量監測器之流量控制裝置
TW201725364A (zh) * 2016-01-08 2017-07-16 聯笙電子股份有限公司 訊號處理方法及其感測裝置
CN107300852A (zh) * 2016-04-15 2017-10-27 发那科株式会社 数字控制电源装置以及生产管理系统
CN107613230A (zh) * 2017-08-25 2018-01-19 电子科技大学 高分辨率大动态范围数字化读出装置及其读出方法
TW201939051A (zh) * 2018-03-14 2019-10-01 明泰科技股份有限公司 在線式電壓自適應調測系統
TW202021287A (zh) * 2018-09-14 2020-06-01 美商凌力爾特控股有限責任公司 高動態範圍類比數位轉換器

Also Published As

Publication number Publication date
TW202241121A (zh) 2022-10-16
CN115145183A (zh) 2022-10-04

Similar Documents

Publication Publication Date Title
TWI527362B (zh) 電子裝置的風扇轉速控制方法及應用其之電子裝置
US20190132923A1 (en) Methods and apparatuses to provide dimming for a light emitting diode system
JP2011250412A (ja) ランプ波形生成装置および方法
JP5256413B2 (ja) モータ駆動回路
TWI770918B (zh) 設定值自動調整裝置和方法
KR20180134603A (ko) 연료전지 차량의 운전 제어 장치 및 방법
TW202119738A (zh) 具有分段線性負載線的電壓調節器
US8228073B2 (en) Signal monitoring systems
US20110295442A1 (en) Generating a Nonlinear Function for Fan Control
WO2024060526A1 (zh) 适用于pfm控制芯片的频率控制电路及相关装置
US11221593B2 (en) Correction control method of hidden switch with fuzzy inference system
US7923979B2 (en) Control system for dynamically adjusting output voltage of voltage converter
TW201935857A (zh) 連續逼近式類比數位轉換器的校正電路與校正方法
JPS59226514A (ja) A−d変換器
JP2011010503A (ja) 定電圧生成回路およびこれを用いたlcd装置
JP6848534B2 (ja) モータ駆動回路
JP5592592B2 (ja) 自動調整方法
JP4367361B2 (ja) 伝送装置
TWI749865B (zh) 發射電路及其發射訊號強度調整方法
US20220327978A1 (en) Electronic device and display panel control method therefor
TWI792815B (zh) 電源時序控制方法及裝置
CN111245299B (zh) 一种指数型软启动控制的方法、设备和装置
JPH07203672A (ja) Pwm制御方式を用いた電源装置
JPH08137563A (ja) 電力変換器の制御装置
US20190386564A1 (en) Voltage converter