CN115145183A - 设定值自动调整装置和方法 - Google Patents
设定值自动调整装置和方法 Download PDFInfo
- Publication number
- CN115145183A CN115145183A CN202111079870.9A CN202111079870A CN115145183A CN 115145183 A CN115145183 A CN 115145183A CN 202111079870 A CN202111079870 A CN 202111079870A CN 115145183 A CN115145183 A CN 115145183A
- Authority
- CN
- China
- Prior art keywords
- value
- limit value
- upper limit
- lower limit
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0423—Input/output
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/24—Pc safety
- G05B2219/24215—Scada supervisory control and data acquisition
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Automation & Control Theory (AREA)
- Feedback Control In General (AREA)
Abstract
本发明提供了一种设定值自动调整装置及方法。设定值自动调整装置包括一第一暂存电路、一第二暂存电路、一控制逻辑电路和一比较电路。第一暂存电路储存一递增值和一递减值。第二暂存电路储存一第一设定值。控制逻辑电路耦接上述第一暂存电路和上述第二暂存电路,以及根据触发事件,判断是否根据递增值或递减值调整第一设定值。比较电路耦接第二暂存电路和控制逻辑电路。比较电路接收一输入值,且比较输入值是否大于或等于第一设定值,以产生触发事件给一中央处理器或一周边装置。本发明不需要借由中央处理器,即可自行自动调整其设定值,将可达成省电的效果。
Description
技术领域
本发明的实施例主要是有关于一设定值自动调整技术,特别是有关于根据一触发事件,判断是否根据递增值或递减值调整设定值的设定值自动调整装置和方法。
背景技术
一般电子装置要更改其设定值时,都需要中央处理器介入去更改电子装置的暂存器所储存的设定值。举例来说,当使用模拟数字转换器(Analog-to-digital converter,ADC)控制器来监控电路上的电压时,会设定两个设定值用来做为ADC值比对的上限值和下限值,以构成一个监控视窗(monitor window)。然而,监控视窗的范围是固定的,若要变动监控视窗的范围则需要中央处理器介入去更改ADC控制器的暂存器中所储存的上限值和下限值。
发明内容
有鉴于上述先前技术的问题,本发明的实施例提供了一种设定值自动调整装置和方法。
根据本发明的一实施例提供了一种设定值自动调整装置。设定值自动调整装置包括一第一暂存电路、一第二暂存电路、一控制逻辑电路和一比较电路。第一暂存电路储存一递增值和一递减值。第二暂存电路储存一第一设定值。控制逻辑电路耦接上述第一暂存电路和上述第二暂存电路,以及根据一触发事件,判断是否根据上述递增值或上述递减值调整上述第一设定值。比较电路耦接上述第二暂存电路和上述控制逻辑电路。上述比较电路接收一输入值,且比较上述输入值是否大于或等于上述第一设定值,以产生上述触发事件给一中央处理器或一周边装置。
根据一些实施例,第二暂存电路更储存一第二设定值,其中上述第一设定值是一上限值,且上述第二设定值是一下限值。
根据一些实施例,设定值自动调整装置更包括一比较电路。比较电路耦接第二暂存电路和控制逻辑电路。比较电路比较上述输入值是否大于或等于上述上限值,和比较上述输入值是否小于或等于上述下限值,以产生上述触发事件。当上述输入值大于或等于上述上限值时,控制逻辑电路根据上述触发事件,将上述上限值和上述下限值加上上述递增值,并根据调整后的上述上限值和上述下限值,更新储存在上述第二暂存电路的上述上限值和上述下限值。当上述输入值小于或等于上述下限值时,上述控制逻辑电路根据上述触发事件,将上述上限值和上述下限值减掉上述递减值,并根据调整后的上述上限值和上述下限值,更新储存在上述第二暂存电路的上述上限值和上述下限值。
根据一些实施例,当上述输入值大于或等于上述上限值,或上述输入值小于或等于上述下限值时,比较电路将上述触发事件传送给中央处理器或周边装置。
根据一些实施例,中央处理器根据上述触发事件,调整上述周边装置的设定值。
根据一些实施例,周边装置直接根据上述触发事件,调整其设定值。
根据一些实施例,中央处理器提供上述递增值、上述递减值、上述第一设定值和上述第二设定值的初始值后,进入一睡眠模式。
根据一些实施例,上述递增值和上述递减值可相同或不相同。
根据本发明的一实施例提供了一种设定值自动调整方法。设定值自动调整方法适用一设定值自动调整装置,其中上述设定值自动调整装置用以接收一输入值和传送一触发事件,以触发一中央处理器或一周边装置。设定值自动调整方法的步骤包括:借由上述设定值自动调整装置的一比较电路,比较上述输入值是否大于或等于一第一设定值,以产生上述触发事件;以及借由上述设定值自动调整装置的一控制逻辑电路,根据上述触发事件,判断是否根据一递增值或一递减值调整上述第一设定值,其中上述递增值和上述递减值储存在上述设定值自动调整装置的一第一暂存电路,且上述第一设定值储存在上述设定值自动调整装置的一第二暂存电路。
关于本发明其他附加的特征与优点,本领域技术人员,在不脱离本发明的精神和范围内,当可根据本申请实施方法中所揭露的设定值自动调整装置和方法,做些许的更动与润饰而得到。
附图说明
图1是显示根据本发明的一实施例所述的一设定值自动调整装置100的方块图;
图2是显示根据本发明的一实施例所述的一设定值自动调整装置200的方块图;
图3是显示根据本发明的一实施例所述的调整一周边装置的设定值的示意图;
图4是显示根据本发明的另一实施例所述的调整一周边装置的设定值的示意图;
图5是根据本发明的一实施例所述的一设定值自动调整方法的流程图;
图6是根据本发明的另一实施例所述的设定值自动调整方法的流程图。
附图标号:
100、200:设定值自动调整装置;
110、210:第一暂存电路;
120、220:第二暂存电路;
130、230:控制逻辑电路;
240:比较电路;
300:中央处理器;
400:周边装置;
410:第三暂存电路;
420:第四暂存电路;
430:第二控制逻辑电路;
Din:输入值;
Etrigger:触发事件;
S510、S520、S610、S620、S630、S640、S650、S660:步骤。
具体实施方式
本章节所叙述的是实施本发明的较佳方式,目的在于说明本发明的精神而非用以限定本发明的保护范围,本发明的保护范围当视前附的权利要求所限定范围为准。
图1是显示根据本发明的一实施例所述的一设定值自动调整装置100的方块图。如图1所示,设定值自动调整装置100可包括至少一第一暂存电路110、一第二暂存电路120和一控制逻辑电路130。此外,注意的是,在图1中所示的方块图,仅是为了方便说明本发明的实施例,但本发明并不以图1为限。
根据本发明一实施例,设定值自动调整装置100可是一模拟数字转换器(Analog-to-digital converter,ADC)控制器或一脉冲宽度调制(Pulse-width modulation,PWM)控制器,但本发明并不以此为限。
根据本发明一实施例,第一暂存电路110可包括一暂存器(图未显示),用以储存一递增值和一递减值。根据本发明另一实施例,第一暂存电路110可包括一第一暂存器(图未显示)和一第二暂存器(图未显示),其中第一暂存器用以储存一递增值且第二暂存器用以储存一递减值。根据本发明一实施例,递增值和递减值可相同或不相同。
根据本发明一实施例,第二暂存电路120可包括一暂存器(图未显示),用以储存一第一设定值。根据本发明一实施例,第二暂存电路120可包括一第一暂存器(图未显示)和一第二暂存器(图未显示),其中第一暂存器用以储存一第一设定值且第二暂存器用以储存一第二设定值。
根据本发明一实施例,第一暂存电路110所储存的递增值和递减值的初始值和第二暂存电路120所储存的第一设定值和第二设定值的初始值,由一中央处理器(CentralProcessing Unit,CPU)300所提供。根据本发明一实施例,当中央处理器300设定好第一暂存电路110所储存的递增值和递减值的初始值和第二暂存电路120所储存的第一设定值和第二设定值的初始值后,中央处理器300可进入一睡眠模式。
根据本发明一实施例,控制逻辑电路130可根据接收到的一触发事件Etrigger,判断是否根据储存在第一暂存电路110的递增值或递减值调整储存在第二暂存电路120的第一设定值(和第二设定值)。详细的内容以下会以图2为例来做说明。
图2是显示根据本发明的一实施例所述的一设定值自动调整装置200的方块图。设定值自动调整装置200是一ADC控制器。如图2所示,设定值自动调整装置200可包括至少一第一暂存电路210、一第二暂存电路220、一控制逻辑电路230和一比较电路240。注意的是,在图2中所示的方块图,仅是为了方便说明本发明的实施例,但本发明并不以图2为限。此外,图1所示的第一暂存电路110、第二暂存电路120和控制逻辑电路130可应用于图2的第一暂存电路210、第二暂存电路220和控制逻辑电路230。此外,根据本发明一实施例,图1所示的控制逻辑电路130亦可包含为图2的控制逻辑电路230和比较电路240。
在此实施例中,第一暂存电路210可储存一递增值和一递减值。第二暂存电路220可储存一第一设定值和一第二设定值,其中第一设定值可是一上限值,且第二设定值可是一下限值。上限值和下限值可用以界定设定值自动调整装置200(ADC控制器)的一监控视窗(monitor window)的范围。
在此实施例中,当比较电路240接收到经由模拟数字转换器(ADC)(图未显示)转换的一输入值Din(例如:将输入电压值转换后的数字数值)后,比较电路240会将接收到的输入值Din和上限值以及下限值进行比对,以比较输入值Din是否大于或等于上限值,和比较输入值Din是否小于或等于下限值。当输入值Din大于或等于上限值,或输入值Din小于或等于下限值时,比较电路240会产生一触发事件Etrigger,并将触发事件Etrigger传送给控制逻辑电路230。根据本发明一实施例,当输入值Din大于或等于上限值时,触发事件Etrigger会是一第一数值,以及当输入值Din小于或等于下限值时,触发事件Etrigger会是一第二数值。
控制逻辑电路230接收到触发事件Etrigger后,控制逻辑电路230可根据触发事件Etrigger,得知输入值Din大于或等于上限值,或输入值Din小于或等于下限值。当输入值Din大于或等于上限值时,控制逻辑电路230会将上限值和下限值加上递增值,并将调整后的上限值和下限值回传给第二暂存电路220,以更新储存在第二暂存电路220的上限值和下限值。当输入值Din小于或等于下限值时,控制逻辑电路230会将上限值和下限值减掉递减值,并将调整后的上限值和下限值会传给第二暂存电路220,以更新储存在第二暂存电路220的上限值和下限值。因此,在此实施例中,设定值自动调整装置200(ADC控制器)可根据接收到的触发事件Etrigger,自动去调整监控视窗的范围(即调整上限值和下限值)。也就是说,在此实施例中,不需要中央处理器介入(即中央处理器不须被唤醒),设定值自动调整装置200(ADC控制器)即可根据接收到的触发事件Etrigger,自动去调整监控视窗的范围,因而达到省电的效果。
第二暂存电路220储存的上限值和下限值更新后,比较电路240将会根据更新的上限值和下限值来判断新接收到的输入值Din。
在此实施例中,比较电路240亦可将触发事件Etrigger传送给中央处理器或一周边装置(例如:PWM控制器、数字模拟转换器(Digital-to-analog converter,DAC)控制器、周边直接存储器存取(Peripheral Direct Memory Access controller,PDMA)控制器、计时器(Timer)、通用型之输入输出(General-Purpose Input/Output,GPIO)或模拟比较器(Analog Comparator,ACMP)控制器,但本发明不以此为限)。
根据本发明一实施例,中央处理器可根据触发事件Etrigger,调整周边装置的设定值。以下将会以图3来做说明。
根据本发明另一实施例,周边装置可直接从设定值自动调整装置200接收触发事件Etrigger,并根据触发事件Etrigger,调整其设定值。以下将会以图4来做说明。
图3是显示根据本发明的一实施例所述的调整一周边装置的设定值的示意图。如图3所示,当比较电路240传送一触发事件Etrigger给中央处理器300后,中央处理器300可根据接收到的触发事件Etrigger,去调整周边装置400(例如:一PWM控制器,但本发明不以此为限)的一工作(duty)设定值。
图4是显示根据本发明的另一实施例所述的调整一周边装置的设定值的示意图。如图4所示,比较电路240可直接传送一触发事件Etrigger给周边装置400(例如:一PWM控制器,但本发明不以此为限)。周边装置400接收到触发事件Etrigger后,可根据接收到的触发事件Etrigger,直接调整其工作(duty)设定值。具体来说,如图4所示,周边装置400可包含一第三暂存电路410、一第四暂存电路420和一第二控制逻辑电路430。在此实施例中,图1所示的第一暂存电路110、第二暂存电路120和控制逻辑电路130可应用于图4的第三暂存电路410、第四暂存电路420和第二控制逻辑电路430。
第三暂存电路410可用以储存一递增值和一递减值。第四暂存电路420可用以储存周边装置400的一工作(duty)设定值。第二控制逻辑电路430可根据接收到的触发事件Etrigger,判断是要将工作(duty)设定值加上递增值,或是要将工作(duty)设定值减去递减值。相较于图3的架构,在此实施例中之中,中央处理器300设定好第三暂存电路410所储存的递增值和递减值的初始值和第四暂存电路420所储存的工作(duty)设定值的初始值后,中央处理器300即可进入一睡眠模式。也就是说,中央处理器300不须被唤醒来调整周边装置400的工作(duty)设定值。因此,在此实施例中将可达到更省电的效果。以下将会以一应用例来说明图4的操作。
以下的应用例将会参考图4来做说明。以下的范例是假设将设定值自动调整装置200(即ADC控制器)实现在借由旋钮调整电灯的亮度。在此范例中,当旋钮往顺时针方向旋转时,输出的电压会变大。反之,当旋钮往逆时针方向旋转时,输出的电压会变小。当ADC转出的值(即输入值Din)越大,则周边装置400(例如:PWM控制器)输出的工作(duty)设定值则越大,让电灯亮度变亮。反之,当ADC转出的值越小,则周边装置400输出的工作(duty)设定值则越小,让电灯亮度变暗。首先,中央处理器300会先设定相关设定值自动调整装置200和周边装置400的暂存器的初始值,接着就进入睡眠模式。假设第一暂存电路210储存的递增值和递减值的初始值为50、第二暂存电路220储存的上限值为和下限值的初始值为600和500、第三暂存电路410储存的递增值和递减值的初始值为100,且第四暂存电路420储存的工作(duty)设定值的初始值为1000。
当ADC转出的值为550时,不会触发触发事件Etrigger的产生。当旋钮往顺时针方向慢慢转动时,则ADC转出的值也慢慢变大。当ADC转出的值为610时,会满足大于上限值的条件。此时,控制逻辑电路230会将上限值和递增值的值做相加运算(即600+50=650),以及将上限值更新为650。此外,控制逻辑电路230会将下限值和递增值做相加运算(即500+50=550),以及将下限值更新为550。此时,比较电路240亦会发送触发事件Etrigger给周边装置400。第二控制逻辑电路430会根据收到触发事件Etrigger,将工作(duty)设定值和递增值做相加运算(即1000+100=1100),并将工作(duty)设定值更新为1100。
当新接收到的ADC转出的值为540时,会满足小于更新后的下限值的条件。此时,控制逻辑电路230会将下限值和递减值的值做相减运算(即550-50=500),以及将下限值更新为500。此外,控制逻辑电路230会将上限值和递减值的值做相减运算(即650-50=600),以及将上限值更新为600。此时,比较电路240亦会发送触发事件Etrigger给周边装置400。第二控制逻辑电路430会根据收到触发事件Etrigger,将工作(duty)设定值和递减值做相减运算(即1100-100=1000),并将工作(duty)设定值更新为1000。
特别说明的是,上述范例仅是用以说明本发明的实施例,但本发明并不以此为限。
图5是根据本发明的一实施例所述的设定值自动调整方法的流程图。设定值自动调整方法适用设定值自动调整装置100。在步骤S510,借由设定值自动调整装置100的一比较电路比较一输入值是否大于或等于一第一设定值,以产生一触发事件。在步骤S520,借由设定值自动调整装置100的一控制逻辑电路,根据上述触发事件,判断是否根据一递增值或一递减值调整一第一设定值,其中递增值和递减值储存在设定值自动调整装置100的一第一暂存电路,且第一设定值储存在设定值自动调整装置100的一第二暂存电路。
在此实施例中,第二暂存电路更可储存一第二设定值,其中第一设定值可是一上限值,且第二设定值可是一下限值。在此实施例中,递增值和递减值可相同或不相同。
在此实施例中,设定值自动调整方法的步骤更可包括,设定值自动调整装置100的一比较电路会比较输入值是否大于或等于上限值,和比较输入值是否小于或等于下限值,以产生触发事件。当输入值大于或等于上限值时,控制逻辑电路根据触发事件,将上限值和下限值加上递增值,并根据调整后的上限值和下限值,更新储存在第二暂存电路的上限值和下限值。当输入值小于或等于下限值时,控制逻辑电路根据触发事件,将上限值和下限值减掉递减值,并根据调整后的上限值和下限值,更新储存在第二暂存电路的上限值和下限值。
在此实施例中,设定值自动调整方法的步骤更可包括,当输入值大于或等于上限值,或输入值小于或等于下限值时,比较电路将触发事件传送给一中央处理器或一周边装置。在一实施例中,中央处理器根据触发事件,调整周边装置的设定值。在另一实施例中,周边装置直接根据触发事件,调整其设定值。
在此实施例中,一中央处理器可用以提供递增值、递减值、第一设定值和第二设定值的初始值给设定值自动调整装置100后,然后进入一睡眠模式。
图6是根据本发明的另一实施例所述的设定值自动调整方法的流程图。设定值自动调整方法适用设定值自动调整装置200。在步骤S610,设定值自动调整装置200从一中央处理器取得递增值、递减值、第一设定值和第二设定值的初始值。递增值和递减值储存在设定值自动调整装置200的一第一暂存电路,且第一设定值和第二设定值储存在设定值自动调整装置200的一第二暂存电路。在此实施例中,第一设定值可是一上限值,且第二设定值可是一下限值。
在步骤S620,设定值自动调整装置200的一比较电路会比较一输入值是否大于或等于上限值,以决定是否产生触发事件。当输入值大于或等于上限值时,进行步骤S630。在步骤S630,设定值自动调整装置200的一控制逻辑电路根据触发事件,将上限值和下限值加上递增值,并根据调整后的上限值和下限值,更新储存在第二暂存电路的上限值和下限值。
当输入值未大于或等于上限值时,进行步骤S640。在步骤S640,比较电路会比较输入值是否小于或等于下限值,以决定是否产生触发事件。当输入值小于或等于下限值时,进行步骤S650。在步骤S650,控制逻辑电路根据触发事件,将上限值和下限值减掉递减值,并根据调整后的上限值和下限值,更新储存在第二暂存电路的上限值和下限值。
根据本发明另一实施例,步骤S620和步骤S640的顺序可以对调。
当第二暂存电路的上限值和下限值更新后,会进行步骤S660。在步骤S660,比较电路会将触发事件传送给中央处理器或一周边装置。
根据本发明提出的设定值自动调整方法,设定值自动调整装置不需要借由中央处理器,即可自行自动调整其设定值。因此,将可达成省电的效果。
本说明书中以及申请专利范围中的序号,例如“第一”、“第二”等等,仅是为了方便说明,彼此之间并没有顺序上的先后关系。
本发明的说明书所揭露的方法和演算法的步骤,可直接通过执行一处理器直接应用在硬件以及软件模组或两者的结合上。一软件模组(包括执行指令和相关数据)和其它数据可储存在数据存储器中,像是随机存取存储器(RAM)、快闪存储器(flash memory)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM)、电子可擦除可编程只读存储器(EEPROM)、暂存器、硬盘、可携式硬盘、光盘只读存储器(CD-ROM)、DVD或在本领域技术中任何其它计算机可读取的储存媒体格式。一储存媒体可耦接至一机器装置,举例来说,像是计算机/处理器(为了说明的方便,在本说明书以处理器来表示),上述处理器可通过读取信息(像是程序代码),以及写入信息至储存媒体。一储存媒体可整合一处理器。一特殊应用集成电路(ASIC)包括处理器和储存媒体。一用户设备则包括一特殊应用集成电路。换句话说,处理器和储存媒体以不直接连接用户设备的方式,包含于用户设备中。此外,在一些实施例中,任何适合计算机程序的产品包括可读取的储存媒体,其中可读取的储存媒体包括和一或多个所揭露实施例相关的程序代码。在一些实施例中,计算机程序的产品可包括封装材料。
以上段落使用多种层面描述。显然的,本申请的实施可以多种方式实现,而在实施例中揭露的任何特定架构或功能仅为一代表性的状况。根据本申请的实施,任何本领域技术人员应理解在本申请揭露的各层面可独立实现或两种以上的层面可以合并实现。
虽然本揭露已以实施例揭露如上,然其并非用以限定本揭露,任何本领域技术人员,在不脱离本揭露的精神和范围内,当可作些许的更动与润饰,因此发明的保护范围当视前附的权利要求所限定范围为准。
Claims (10)
1.一种设定值自动调整装置,其特征在于,包括:
一第一暂存电路,储存一递增值和一递减值;
一第二暂存电路,储存一第一设定值;
一控制逻辑电路,耦接上述第一暂存电路和上述第二暂存电路,以及根据一触发事件,判断是否根据上述递增值或上述递减值调整上述第一设定值;以及
一比较电路,耦接上述第二暂存电路和上述控制逻辑电路,其中上述比较电路接收一输入值,且比较上述输入值是否大于或等于上述第一设定值,以产生上述触发事件给一中央处理器或一周边装置。
2.如权利要求1所述的设定值自动调整装置,其特征在于,上述第二暂存电路更储存一第二设定值,其中上述第一设定值是一上限值,且上述第二设定值是一下限值。
3.如权利要求2所述的设定值自动调整装置,其特征在于,上述比较电路比较上述输入值是否大于或等于上述上限值,和比较上述输入值是否小于或等于上述下限值,以产生上述触发事件。
4.如权利要求3所述的设定值自动调整装置,其特征在于,当上述输入值大于或等于上述上限值时,上述控制逻辑电路根据上述触发事件,将上述上限值和上述下限值加上上述递增值,并根据调整后的上述上限值和上述下限值,更新储存在上述第二暂存电路的上述上限值和上述下限值;以及当上述输入值小于或等于上述下限值时,上述控制逻辑电路根据上述触发事件,将上述上限值和上述下限值减掉上述递减值,并根据调整后的上述上限值和上述下限值,更新储存在上述第二暂存电路的上述上限值和上述下限值。
5.如权利要求3所述的设定值自动调整装置,其特征在于,当上述输入值大于或等于上述上限值,或上述输入值小于或等于上述下限值时,上述比较电路将上述触发事件传送给上述中央处理器或上述周边装置,且其中上述中央处理器根据上述触发事件,调整上述周边装置的设定值,或上述周边装置直接根据上述触发事件,调整其的设定值。
6.一种设定值自动调整方法,其特征在于,适用一设定值自动调整装置,上述设定值自动调整装置用以接收一输入值和传送一触发事件给一中央处理器或一周边装置,包括:
借由上述设定值自动调整装置的一比较电路,比较上述输入值是否大于或等于一第一设定值,以产生上述触发事件;以及
借由上述设定值自动调整装置的一控制逻辑电路,根据上述触发事件,判断是否根据一递增值或一递减值调整上述第一设定值,其中上述递增值和上述递减值储存在上述设定值自动调整装置的一第一暂存电路,且上述第一设定值储存在上述设定值自动调整装置的一第二暂存电路。
7.如权利要求6所述的设定值自动调整方法,其特征在于,上述第二暂存电路更储存一第二设定值,其中上述第一设定值是一上限值,且上述第二设定值是一下限值。
8.如权利要求7所述的设定值自动调整方法,其特征在于,更包括:
借由上述比较电路,比较上述输入值是否大于或等于上述上限值,和比较上述输入值是否小于或等于上述下限值,以产生上述触发事件。
9.如权利要求8所述的设定值自动调整方法,其特征在于,更包括:
当上述输入值大于或等于上述上限值时,借由上述控制逻辑电路根据上述触发事件,将上述上限值和上述下限值加上上述递增值,并根据调整后的上述上限值和上述下限值,更新储存在上述第二暂存电路的上述上限值和上述下限值;以及
当上述输入值小于或等于上述下限值时,借由上述控制逻辑电路根据上述触发事件,将上述上限值和上述下限值减掉上述递减值,并根据调整后的上述上限值和上述下限值,更新储存在上述第二暂存电路的上述上限值和上述下限值。
10.如权利要求8所述的设定值自动调整方法,其特征在于,更包括:
当上述输入值大于或等于上述上限值,或上述输入值小于或等于上述下限值时,借由上述比较电路将上述触发事件传送给上述中央处理器或上述周边装置,上述中央处理器根据上述触发事件,调整上述周边装置的设定值,或上述周边装置直接根据上述触发事件,调整其设定值。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110111753 | 2021-03-31 | ||
TW110111753A TWI770918B (zh) | 2021-03-31 | 2021-03-31 | 設定值自動調整裝置和方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115145183A true CN115145183A (zh) | 2022-10-04 |
Family
ID=83405435
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111079870.9A Pending CN115145183A (zh) | 2021-03-31 | 2021-09-15 | 设定值自动调整装置和方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN115145183A (zh) |
TW (1) | TWI770918B (zh) |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW369771B (en) * | 1998-06-01 | 1999-09-11 | Transpacific Optics Llc | VGA color signal auto-gain regulator for monitors |
US7254507B2 (en) * | 2003-08-27 | 2007-08-07 | Matsushita Electric Industrial Co., Ltd. | Analog circuit automatic calibration system |
JP4458968B2 (ja) * | 2004-07-23 | 2010-04-28 | 三洋電機株式会社 | 自動レベル調整回路 |
TWI441527B (zh) * | 2010-06-07 | 2014-06-11 | Hannstar Display Corp | 音訊調整系統及方法 |
TWI429201B (zh) * | 2011-02-25 | 2014-03-01 | Himax Media Solutions Inc | 類比至數位轉換器自我校正之方法 |
TWI571064B (zh) * | 2011-08-19 | 2017-02-11 | 路梅戴尼科技公司 | 時域切換之類比至數位轉換器設備與方法 |
US9157939B2 (en) * | 2012-08-09 | 2015-10-13 | Infineon Technologies Ag | System and device for determining electric voltages |
TWI476382B (zh) * | 2013-03-08 | 2015-03-11 | Lite On Singapore Pte Ltd | 環境光感測方法及其感測裝置 |
JP5847106B2 (ja) * | 2013-03-25 | 2016-01-20 | 株式会社フジキン | 流量モニタ付圧力式流量制御装置。 |
TWI575229B (zh) * | 2016-01-08 | 2017-03-21 | 聯笙電子股份有限公司 | 訊號處理方法及其感測裝置 |
JP6426652B2 (ja) * | 2016-04-15 | 2018-11-21 | ファナック株式会社 | ディジタル制御電源装置および生産管理システム |
CN107613230B (zh) * | 2017-08-25 | 2020-06-09 | 电子科技大学 | 高分辨率大动态范围数字化读出装置及其读出方法 |
TWI642951B (zh) * | 2018-03-14 | 2018-12-01 | 明泰科技股份有限公司 | Online voltage adaptive modulation system |
US10447291B1 (en) * | 2018-09-14 | 2019-10-15 | Linear Technology Holding, LLC | High dynamic range analog-to-digital converter |
-
2021
- 2021-03-31 TW TW110111753A patent/TWI770918B/zh active
- 2021-09-15 CN CN202111079870.9A patent/CN115145183A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
TWI770918B (zh) | 2022-07-11 |
TW202241121A (zh) | 2022-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100761842B1 (ko) | 가변되는 주파수를 가지는 승압 클럭신호를 이용하여 승압 동작을 수행하는 승압 회로 및 승압 방법 | |
US7489118B2 (en) | Method and apparatus for high-efficiency DC stabilized power supply capable of effectively reducing noises and ripples | |
US10077780B2 (en) | Method for controlling fan speed of electronic apparatus and electronic apparatus using the same | |
US20190173400A1 (en) | Controlling multiple facets of duty cycle response using a single motor integrated circuit pin | |
CN107560071B (zh) | 遥控器的控制方法、遥控器及存储介质 | |
JP5175642B2 (ja) | 電源制御装置 | |
US7548043B2 (en) | Power supply apparatus and method for providing voltage | |
KR102360162B1 (ko) | 연료전지 차량의 운전 제어 장치 및 방법 | |
US8316256B2 (en) | Method and system for supplying output voltage to graphics processing unit | |
US8228073B2 (en) | Signal monitoring systems | |
CN115145183A (zh) | 设定值自动调整装置和方法 | |
US12099390B2 (en) | Frequency control method and apparatus | |
US10396697B2 (en) | Motor operating systems and methods thereof | |
EP2154934B1 (en) | Method for adjusting brightness of light sources | |
US11334137B2 (en) | System and method to maintain optimal system performance while adhering to competing power cap policies | |
CN112671396A (zh) | 动态电压频率调整系统、方法及电子设备 | |
CN108121426B (zh) | 芯片电压调节方法、装置及系统 | |
JP2011010503A (ja) | 定電圧生成回路およびこれを用いたlcd装置 | |
US9973075B2 (en) | Method for performing adaptive input current control in an electronic device with aid of adaptor management, and associated apparatus | |
US20230251700A1 (en) | Power supply unit control system | |
US20120041573A1 (en) | Dynamic gain controller and control method for a control plant | |
CN113260113B (zh) | 可无级设置恒定照度值的led驱动控制方法及装置 | |
CN111245299B (zh) | 一种指数型软启动控制的方法、设备和装置 | |
JP4138520B2 (ja) | 電源装置および電源制御方法 | |
JPS59226514A (ja) | A−d変換器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |