TWI756839B - 顯示裝置之修補方法及顯示裝置 - Google Patents
顯示裝置之修補方法及顯示裝置 Download PDFInfo
- Publication number
- TWI756839B TWI756839B TW109132884A TW109132884A TWI756839B TW I756839 B TWI756839 B TW I756839B TW 109132884 A TW109132884 A TW 109132884A TW 109132884 A TW109132884 A TW 109132884A TW I756839 B TWI756839 B TW I756839B
- Authority
- TW
- Taiwan
- Prior art keywords
- inorganic light
- emitting body
- light
- electrode
- display device
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 41
- 230000002950 deficient Effects 0.000 claims abstract description 97
- 239000011159 matrix material Substances 0.000 claims abstract description 8
- 238000001514 detection method Methods 0.000 claims abstract description 7
- 230000001678 irradiating effect Effects 0.000 claims abstract description 5
- 230000008439 repair process Effects 0.000 claims description 23
- 230000007547 defect Effects 0.000 abstract description 9
- 230000000717 retained effect Effects 0.000 abstract description 3
- 239000010408 film Substances 0.000 description 98
- 239000000758 substrate Substances 0.000 description 47
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 22
- 239000003990 capacitor Substances 0.000 description 19
- 238000005253 cladding Methods 0.000 description 15
- 238000010586 diagram Methods 0.000 description 15
- ADHFMENDOUEJRK-UHFFFAOYSA-N 9-[(4-fluorophenyl)methyl]-n-hydroxypyrido[3,4-b]indole-3-carboxamide Chemical compound C1=NC(C(=O)NO)=CC(C2=CC=CC=C22)=C1N2CC1=CC=C(F)C=C1 ADHFMENDOUEJRK-UHFFFAOYSA-N 0.000 description 14
- 241001482237 Pica Species 0.000 description 14
- 239000004065 semiconductor Substances 0.000 description 14
- 230000002093 peripheral effect Effects 0.000 description 11
- 230000005855 radiation Effects 0.000 description 7
- ORQBXQOJMQIAOY-UHFFFAOYSA-N nobelium Chemical compound [No] ORQBXQOJMQIAOY-UHFFFAOYSA-N 0.000 description 5
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 241000750042 Vini Species 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 239000011521 glass Substances 0.000 description 4
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000007689 inspection Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 229910002601 GaN Inorganic materials 0.000 description 2
- FTWRSWRBSVXQPI-UHFFFAOYSA-N alumanylidynearsane;gallanylidynearsane Chemical compound [As]#[Al].[As]#[Ga] FTWRSWRBSVXQPI-UHFFFAOYSA-N 0.000 description 2
- 239000003086 colorant Substances 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000009434 installation Methods 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 229910001182 Mo alloy Inorganic materials 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910018557 Si O Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 229910010038 TiAl Inorganic materials 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- AJGDITRVXRPLBY-UHFFFAOYSA-N aluminum indium Chemical compound [Al].[In] AJGDITRVXRPLBY-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 125000002496 methyl group Chemical group [H]C([H])([H])* 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- MGRWKWACZDFZJT-UHFFFAOYSA-N molybdenum tungsten Chemical compound [Mo].[W] MGRWKWACZDFZJT-UHFFFAOYSA-N 0.000 description 1
- 125000000962 organic group Chemical group 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 125000001997 phenyl group Chemical group [H]C1=C([H])C([H])=C(*)C([H])=C1[H] 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- -1 polyethylene terephthalate Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Inorganic materials [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/38—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0066—Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0095—Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Led Device Packages (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本發明即便在發生不良之情形時,亦可適當使用。本發明之修補方法係如下之顯示裝置之修補方法,該顯示裝置具備:矩陣狀排列之複數個無機發光體;及對向電極,其設置於無機發光體發出之光的行進方向側,且連接於複數個無機發光體。修補方法包含:檢測步驟,其檢測不良之無機發光體即不良無機發光體;及去除步驟,其對對向電極之對象部分照射光,在不將不良無機發光體去除而予以保留下,將對象部分去除;對象部分包含對向電極之連接於不良無機發光體之部分、與連接於和不良無機發光體相鄰之上述無機發光體之部分之間的部分。
Description
本發明係關於一種顯示裝置之修補方法及顯示裝置。
近年,使用微小尺寸之發光二極體(微LED(micro LED))作為顯示元件之顯示裝置備受矚目(例如參照專利文獻1)。複數個發光二極體連接於陣列基板(專利文獻1中為驅動器背板),陣列基板具備用以驅動發光二極體之像素電路(專利文獻1中為電子控制電路)。
[先前技術文獻]
[專利文獻]
[專利文獻1]日本專利特表2017-529557號公報
[發明所欲解決之問題]
然而,使用發光二極體之顯示裝置因發光二極體之尺寸較小等原因,而使發光二極體對基板之搭載等製造較困難,易導致發光二極體之不良。將發生不良之顯示裝置廢棄等而不予使用之情形時,良率降低。因此,謀求使用發光二極體之顯示裝置,於發生不良之情形亦可適當使用。
本發明係鑑於上述問題而完成者,其目的在於提供一種發生不良之情形時亦可適當使用之顯示裝置之修補方法及顯示裝置。
[解決問題之技術手段]
本發明之一態樣之顯示裝置之修補方法係如下之顯示裝置之修補方法,該顯示裝置具備:矩陣狀排列之複數個無機發光體;及對向電極,其設置於上述無機發光體發出之光之行進方向側,且連接於複數個上述無機發光體;且該修補方法包含:檢測步驟,其檢測不良之上述無機發光體即不良無機發光體;及去除步驟,其對上述對向電極之對象部分照射光,在不將上述不良無機發光體去除而予以保留下,將上述對象部分去除;上述對象部分包含上述對向電極之連接於上述不良無機發光體之部分、與連接於和上述不良無機發光體相鄰之上述無機發光體之部分之間的部分。
本發明之一態樣之顯示裝置具備:複數個無機發光體,其等矩陣狀排列;及對向電極,其設置於上述無機發光體發出之光的行進方向側,且連接於複數個上述無機發光體;且自上述光之行進方向側觀察之情形時,上述對向電極於設置上述無機發光體之部分、與設置與該無機發光體相鄰之上述無機發光體之部分,形成有開口。
以下,對本發明之各實施形態,一面參照圖式一面說明。另,揭示僅為一例,本領域技術人員可容易想到之確保發明主旨之適當變更者,當然為包含於本發明之範圍內者。又,圖式係為了使說明更明確,而有與實際態樣相比,對各部之寬度、厚度、形狀等模式性顯示之情形,但僅為一例,並非限定本發明之解釋。又,於本說明書與各圖中,對於與既有之圖相關與前述者同樣之要件,標註相同符號,且有時適當省略詳細說明。
(顯示裝置之構成)
圖1係顯示本實施形態之顯示裝置之構成例之俯視圖。如圖1所示,顯示裝置1包含陣列基板2、像素Pix、驅動電路12、驅動IC(Integrated Circuit:積體電路)210、及陰極配線60。陣列基板2為用以驅動各像素Pix之驅動電路基板,亦稱為背板或主動矩陣基板。陣列基板2具有基板10、複數個電晶體、複數個電容及各種配線等。
如圖1所示,顯示裝置1具有顯示區域AA及周邊區域GA。顯示區域AA為配置複數個像素Pix之區域,即顯示圖像之區域。周邊區域GA為不與複數個像素Pix重疊之區域,配置於顯示區域AA之外側。
複數個像素Pix於基板10之顯示區域AA,排列於第1方向Dx及第2方向Dy。另,第1方向Dx及第2方向Dy為相對於陣列基板2之基板10之第1面10a(參照圖4)平行之方向。第1方向Dx與第2方向Dy正交。但,第1方向Dx亦可不與第2方向Dy正交而交叉。第3方向Dz為與第1方向Dx及第2方向Dy正交之方向。第3方向Dz與例如基板10之法線方向對應。以下,俯視表示自第3方向Dz觀察時之位置關係。
驅動電路12設置於基板10之周邊區域GA。驅動電路12為基於來自驅動IC210之各種控制信號,驅動複數條閘極線(例如發光控制掃描線BG、重設控制掃描線RG、初始化控制掃描線IG及寫入控制掃描線SG(參照圖3))之電路。驅動電路12依序或同時選擇複數條閘極線,對所選擇之閘極線供給閘極驅動信號。藉此,驅動電路12選擇連接於閘極線之複數個像素Pix。
驅動IC210為控制顯示裝置1之顯示之電路。驅動IC210亦可作為COG(Chip On Glass:玻璃覆晶)安裝於基板10之周邊區域GA。不限於此,驅動IC210亦可作為COF(Chip On Film:薄膜覆晶)安裝於與基板10之周邊區域GA連接之配線基板上。另,連接於基板10之配線基板為例如可撓性印刷基板或剛性基板。
陰極配線60設置於基板10之周邊區域GA。陰極配線60包圍顯示區域AA之複數個像素Pix及周邊區域GA之驅動電路12而設置。複數個無機發光體100(參照圖4)之陰極(陰極電極114(參照圖4))連接於共通之陰極配線60,供給固定電位(例如接地電位)。更具體而言,無機發光體100之陰極電極114經由陣列基板2上之對向陰極電極90e,連接於陰極配線60。另,陰極配線14亦可一部分具有狹縫,且於基板10上以2條不同配線形成。
圖2係顯示複數個像素之俯視圖。如圖2所示,1個像素Pix包含複數個像素49。例如,像素Pix具有第1像素49R、第2像素49G、第3像素49B。第1像素49R顯示作為第1色之原色之紅色。第2像素49G顯示作為第2色之原色之綠色。第3像素49B顯示作為第3色之原色之藍色。如圖2所示,於1個像素Pix中,第1像素49R與第3像素49B於第1方向Dx並列。又,第2像素49G與第3像素49B於第2方向Dy並列。另,第1色、第2色、第3色分別不限於紅色、綠色、藍色,可選擇補色等任意色。以下,無須分別區分第1像素49R、第2像素49G、第3像素49B之情形時,稱為像素49。另,1個像素Pix所含之像素49不限於3個,亦可將4個以上像素49建立對應。例如,亦可包含與白色建立對應之第4像素49W作為第4色。又,複數個像素49之配置不限於圖2所示之構成。例如,第1像素49R亦可與第2像素49G於第1方向Dx相鄰。又,第1像素49R、第2像素49G及第3像素49B亦可依序於第1方向Dx重複排列。
像素49分別具有無機發光體100。顯示裝置1於第1像素49R、第2像素49G及第3像素49B中,藉由按各無機發光體100出射不同之光而顯示圖像。無機發光體100為於俯視時具有數μm以上300 μm以下程度之大小之無機發光二極體(LED:Light Emitting Diode)晶片,一般而言,將1個晶片尺寸為100 μm以上稱為迷你LED(mini LED),將未達100 μm~數μm之尺寸稱為微LED(micro LED)。本發明中亦可使用任一尺寸之LED,只要根據顯示裝置之畫面尺寸(一個像素之大小)分開使用即可。各像素具備微LED(micro LED)之顯示裝置亦稱為微LED顯示裝置。另,微LED之微並非限定無機發光體100之大小者。
圖3係顯示顯示裝置之像素電路之構成例之電路圖。圖3所示之像素電路PICA設置於第1像素49R、第2像素49G及第3像素49B之各者。像素電路PICA為設置於基板10,將驅動信號(電流)供給至無機發光體100之電路。另,圖3中,對像素電路PICA之說明可適用於第1像素49R、第2像素49G及第3像素49B之各者具有之像素電路PICA。
如圖3所示,像素電路PICA包含無機發光體100、5個電晶體、2個電容。具體而言,像素電路PICA包含發光控制電晶體BCT、初始化電晶體IST、寫入電晶體SST、重設電晶體RST及驅動電晶體DRT。一部分電晶體亦可由鄰接之複數個像素49共用。例如,發光控制電晶體BCT亦可經由共通配線由3個像素49共用。又,重設電晶體RST亦可設置於周邊區域GA,例如於像素49之各列設置1個。該情形時,重設電晶體RST經由共通配線連接於複數個驅動電晶體DRT之汲極。但,重設電晶體RST亦可連接於驅動電晶體DRT之源極。
像素電路PICA具有之複數個電晶體分別以n型TFT(Thin Film Transistor:薄膜電晶體)構成。但不限於此,各電晶體亦可分別以p型TFT構成。使用p型TFT之情形時,亦可適當使電源電位或保持電容Cs1及電容Cs2之連接適合。
發光控制掃描線BG連接於發光控制電晶體BCT之閘極。初始化控制掃描線IG連接於初始化電晶體IST之閘極。寫入控制掃描線SG連接於寫入電晶體SST之閘極。重設控制掃描線RG連接於重設電晶體RST之閘極。
發光控制掃描線BG、初始化控制掃描線IG、寫入控制掃描線SG及重設控制掃描線RG分別連接於驅動電路12(參照圖1)。驅動電路12對發光控制掃描線BG、初始化控制掃描線IG、寫入控制掃描線SG及重設控制掃描線RG分別供給發光控制信號Vbg、初始化控制信號Vig、寫入控制信號Vsg及重設控制信號Vrg。
驅動IC210(參照圖1)對第1像素49R、第2像素49G及第3像素49B之各者之像素電路PICA分時供給影像信號Vsig。於第1像素49R、第2像素49G及第3像素49B之各行與驅動IC210間,設置多工器等開關電路。影像信號Vsig經由影像信號線L2供給至寫入電晶體SST。又,驅動IC210經由重設信號線L3,將重設電源電位Vrst供給至重設電晶體RST。驅動IC210經由初始化信號線L4,將初始化電位Vini供給至初始化電晶體IST。
發光控制電晶體BCT、初始化電晶體IST、寫入電晶體SST、及重設電晶體RST作為選擇2個節點間之導通與非導通之開關元件發揮功能。驅動電晶體DRT作為根據閘極與汲極間之電壓,控制流動於無機發光體100之電流之電流控制元件發揮功能。
無機發光體100之陰極(陰極電極114)連接於陰極電源線L10。又,無機發光體100之陽極(陽極電極112)經由驅動電晶體DRT及發光控制電晶體BCT,連接於陽極電源線L1(第1電源線)。對陽極電源線L1供給陽極電源電位PVDD(第1電位)。對陰極電源線L10供給陰極電源電位PVSS(第2電位)。陽極電源電位PVDD為高於陰極電源電位PVSS之電位。陰極電源線L10包含陰極配線60。
又,像素電路PICA包含電容Cs1及電容Cs2。電容Cs1為形成於驅動電晶體DRT之閘極與源極間之保持電容。電容Cs2為形成於驅動電晶體DRT之源極及無機發光體100之陽極、與陰極電源線L10間之附加電容。
另,像素電路PICA亦可於發光控制電晶體BCT與驅動電晶體DRT間,設置電晶體CCT。該情形時,電晶體CCT之源極連接於發光控制電晶體BCT之汲極,電晶體CCT之汲極連接於驅動電晶體DRT之源極。且,於電晶體CCT之閘極,連接對電晶體CCT之閘極供給電位之配線CG。藉由經由配線CG對電晶體CCT之閘極供給電位,而將發光控制電晶體BCT之汲極與驅動電晶體DRT之源極設為導通狀態,未經由配線CG對電晶體CCT之閘極供給電位之情形時,將發光控制電晶體BCT之汲極與驅動電晶體DRT之源極設為非導通狀態。
顯示裝置1於1訊框期間顯示自第1列像素49至最終列像素49進行驅動之1訊框量之圖像。
於重設期間,藉由自驅動電路12供給之各控制信號,發光控制掃描線BG之電位成為L(低)位準,重設控制掃描線RG之電位成為H(高)位準。藉此,發光控制電晶體BCT斷開(非導通狀態),重設電晶體RST接通(導通狀態)。
藉此,殘留於像素49內之電荷通過重設電晶體RST流動至外部,驅動電晶體DRT之源極固定於重設電源電位Vrst。重設電源電位Vrst設定為相對於陰極電源電位PVSS具有特定之電位差。該情形時,重設電源電位Vrst與陰極電源電位PVSS之電位差小於無機發光體100開始發光之電位差。
接著,藉由自驅動電路12供給之各控制信號,初始化控制掃描線IG之電位成為H位準。初始化電晶體IST接通。經由初始化電晶體IST將驅動電晶體DRT之閘極固定於初始化電位Vini。
接著,藉由自驅動電路12供給之各控制信號,初始化控制掃描線IG之電位成為H位準。初始化電晶體IST接通。經由初始化電晶體IST將驅動電晶體DRT之閘極固定於初始化電位Vini。
又,驅動電路12將發光控制電晶體BCT設為接通,將重設電晶體RST設為斷開。驅動電晶體DRT於源極電位成為(Vini-Vth)時斷開。藉此,可按各像素49取得驅動電晶體DRT之臨限值電壓Vth,且抵消每個像素49之臨限值電壓Vth之不均。
接著,於影像信號寫入動作期間,藉由自驅動電路12供給之各控制信號,發光控制電晶體BCT斷開,初始化電晶體IST斷開,寫入電晶體SST接通。屬於1列之像素49中,將影像信號Vsig輸入至驅動電晶體DRT之閘極。影像信號線L2於第2方向Dy延伸,連接於屬於相同行之複數列像素49。因此,影像信號寫入動作期間按各1列實施。
接著,於發光動作期間,藉由自驅動電路12供給之各控制信號,發光控制電晶體BCT接通,寫入電晶體SST斷開。自陽極電源線L1經由發光控制電晶體BCT對驅動電晶體DRT供給陽極電源電位PVDD。驅動電晶體DRT將與閘極源極間電壓相應之電流供給至無機發光體100。無機發光體100以與該電流相應之亮度發光。
另,驅動電路12可按各1列驅動像素49,亦可同時驅動2列像素49,又可同時驅動3列量以上之像素49。
另,上述圖3所示之像素電路PICA之構成僅為一例,可適當變更。例如,1個像素49之配線數及電晶體之個數亦可不同。又,像素電路PICA亦可採用電流鏡電路等之構成。
圖4係圖1之IV-IV’剖視圖。如圖4所示,顯示裝置1之陣列基板2具備基板10與複數個電晶體。基板10具有第1面10a、及第1面10a之相反側之第2面10b。基板10為絕緣基板,即例如玻璃基板、石英基板或丙烯酸樹脂、環氧樹脂、聚醯亞胺樹脂或聚對苯二甲酸乙二酯(PET)樹脂製之可撓性基板。
另,本說明書中,將與基板10之表面垂直之方向上,自基板10朝向無機發光體100之方向設為「上側」或僅設為「上」。又,將自無機發光體100朝向基板10之方向設為「下側」或僅設為「下」。又,表現於某構造體之上配置其他構造體之態樣時,僅記作「上」之情形時,只要無特別說明,則包含以與某構造體相接之方式,於正上配置其他構造體之情形、及於某構造體之上方進而介隔另一構造體配置其他構造體之情形之兩者。
底塗層20設置於基板10之第1面10a上。另,亦可於基板10之第1面10a上設置遮光層。該情形時,底塗層20覆蓋遮光層。若遮光層為可阻斷光者則亦可為任意材料,例如亦可為鎢鉬合金膜。
複數個電晶體設置於底塗層20上。例如,於基板10之顯示區域AA,分別設置有像素49所含之驅動電晶體DRT及寫入電晶體SST,作為複數個電晶體。於基板10之周邊區域GA,設置有驅動電路12所含之電晶體TrC,作為複數個電晶體。另,雖顯示複數個電晶體中之驅動電晶體DRT、寫入電晶體SST及電晶體TrC,但像素電路PICA所含之發光控制電晶體BCT、初始化電晶體IST及重設電晶體RST亦具有與驅動電晶體DRT同樣之積層構造。另,以下之說明中,於無須區分複數個電晶體而說明之情形時,僅表示為電晶體Tr。
電晶體Tr為例如雙面閘極構造之TFT。電晶體Tr分別具有第1閘極電極21、第2閘極電極31、半導體層25、源極電極41s及汲極電極41d。第1閘極電極21設置於底塗層20上。絕緣膜24設置於底塗層20上,覆蓋第1閘極電極21。半導體層25設置於絕緣膜24上。半導體層25使用例如多晶矽。但,半導體層25不限於此,亦可為微結晶氧化物半導體、非晶氧化物半導體、低溫多晶矽等。絕緣膜29設置於半導體層25上。第2閘極電極31設置於絕緣膜29上。
底塗層20、絕緣膜24、29、45為無機絕緣膜,例如由氧化矽(SiO2
)或氮化矽(SiN)等構成。於第3方向Dz上,第1閘極電極21與第2閘極電極31介隔絕緣膜24、半導體層25及絕緣膜29而對向。絕緣膜24、29中,夾於第1閘極電極21與第2閘極電極31間之部分作為閘極絕緣膜發揮功能。又,半導體層25中,夾於第1閘極電極21與第2閘極電極31間之部分成為電晶體Tr之通道區域27。半導體層25中,與源極電極41s連接之部分為電晶體Tr之源極區域,與汲極電極41d連接之部分為電晶體Tr之汲極區域。於通道區域27與源極區域間、及通道區域27與汲極區域間,分別設置低濃度雜質區域。另,作為電晶體Tr,僅顯示n型TFT,但亦可同時形成p型TFT。
閘極線31a連接於驅動電晶體DRT之第2閘極電極31。於基板10與閘極線31a間設置絕緣膜29,於閘極線31a與基板10間形成電容CS。第1閘極電極21、第2閘極電極31及閘極線31a例如以鋁(Al)、銅(Cu)、銀(Ag)、鉬(Mo)或該等之合金膜構成。
本實施形態中,電晶體Tr並非限定於雙面閘極構造者,電晶體Tr亦可為僅以第1閘極電極21構成閘極電極之底部閘極型。又,電晶體Tr亦可為僅以第2閘極電極31構成閘極電極之頂部閘極型。又,亦可省去底塗層20。
顯示裝置1具有設置於基板10之第1面10a上且覆蓋複數個電晶體Tr之絕緣膜35。源極電極41s設置於絕緣膜35上,經由設置於絕緣膜35之貫通孔而連接於複數個電晶體Tr之各源極。汲極電極41d設置於絕緣膜35上,經由設置於絕緣膜35之貫通孔而連接於複數個電晶體Tr之各汲極。周邊區域GA中,陰極配線60設置於絕緣膜35上。絕緣膜42覆蓋源極電極41s、汲極電極41d及陰極配線60。絕緣膜35為無機絕緣膜,絕緣膜42為有機絕緣膜。源極電極41s及汲極電極41d以鈦與鋁之積層構造、即TiAlTi或TiAl之積層膜構成。又,絕緣膜42使用感光性丙烯酸等有機材料。
源極電極41s之一部分形成於與閘極線31a重疊之區域。以介隔絕緣膜35對向之閘極線31a與源極電極41s形成電容Cs1。又,閘極線31a形成於與半導體層25之一部分重疊之區域。電容Cs1亦包含以介隔絕緣膜24對向之半導體層25與閘極線31a形成之電容。
顯示裝置1具有源極連接配線43s、汲極連接配線43d、絕緣膜45、對向陽極電極50e、絕緣膜70、平坦化膜80、對向陰極電極90e、及蓋部92。源極連接配線43s設置於絕緣膜42上,經由設置於絕緣膜42之貫通孔連接於源極電極41s。汲極連接配線43d設置於絕緣膜42上,經由設置於絕緣膜42之貫通孔連接於汲極電極41d。絕緣膜45設置於絕緣膜42上,覆蓋源極連接配線43s與汲極連接配線43d。對向陽極電極50e設置於絕緣膜45上,經由設置於絕緣膜45之貫通孔連接於驅動電晶體DRT之汲極連接配線43d。無機發光體100設置於對向陽極電極50e之上,對向陽極電極50e與無機發光體100之陽極電極112連接。於介隔絕緣膜45對向之對向陽極電極50e與源極連接配線43s間,形成電容Cs2。源極連接配線43s及汲極連接配線43d以例如銦錫氧化物(ITO:Indium Tin Oxide)等透明性導電體形成。
絕緣膜70設置於絕緣膜45上,覆蓋對向陽極電極50e之側面。絕緣膜70於與對向陽極電極50e重疊之位置,具有用以安裝無機發光體100之開口。絕緣膜70之開口之面積於俯視時,大於無機發光體100與對向陽極電極50e之接地面。又,對向陽極電極50e於俯視時,大於無機發光體100與對向陽極電極50e之接地面。平坦化膜80設置於絕緣膜70上,覆蓋無機發光體100之側面。對向陰極電極90e設置於平坦化膜80上。絕緣膜70為無機絕緣膜,包含例如矽氮化膜(SiN)。平坦化膜80為有機絕緣膜或無機有機混合絕緣膜(於Si-O主鏈鍵合有例如有機基(甲基或苯基)之材料)。無機發光體100之上表面(陰極電極114;參照圖5)自平坦化膜80露出。
對向陰極電極90e連接於無機發光體100之陰極電極114。對向陰極電極90e經由設置於顯示區域AA外側之接觸孔H1,與設置於陣列基板2側之陰極配線60連接。具體而言,接觸孔H1設置於平坦化膜80及絕緣膜42,且於接觸孔H1之底面設置陰極配線14。陰極配線60設置於絕緣膜35之上。即,陰極配線60設置於與源極電極41s、汲極電極41d同一層,且以相同材料形成。對向陰極電極90e自顯示區域AA至周邊區域GA連續設置,且以接觸孔H1之底部與陰極配線60連接。蓋部92設置於對向陰極電極90e上。蓋部92為以例如玻璃等透過光之構件構成之蓋。但,蓋部92並非必須之構成。
另,本實施形態中,對向陽極電極50e與無極發光體100之陽極電極112直接連接,但對向陽極電極50e與陽極電極112亦可經由連接層連接。該情形時,例如覆蓋對向陽極電極50e之絕緣膜設置於絕緣膜66上,設置於該絕緣膜上之連接層經由設置於絕緣膜66之貫通孔而與對向陽極電極50e連接。且,於該連接層之上,設置陽極電極。該連接層為導電性構件。
接著,對無機發光體100之構成進行說明。圖5係顯示本實施形態之無機發光體之構成例之剖視圖。如圖5所示,無機發光體100具有無機發光元件102、陽極電極112及陰極電極114。
無機發光元件102為進行發光之發光層。無機發光元件102具有n型包覆層104、p型包覆層106、及設置於p型包覆層106與n型包覆層104間之發光層108。本實施形態中,無機發光元件102向上側依序積層p型包覆層106、發光層108、n型包覆層104而構成。作為無機發光元件102,使用氮化鎵(GaN)、鋁銦鎵磷(AlInGaP)或鋁鎵砷(AlGaAs)或鎵砷磷(GaAsP)等化合物半導體。進而言之,本實施形態中,p型包覆層106及n型包覆層104使用氮化鎵(GaN)等。又,作為發光層108,使用氮化銦鎵(InGaN)等。發光層108亦可為積層有InGaN、GaN之多量子井構造(MQW)。
無機發光體100向上側依序積層陽極電極112、p型包覆層106、發光層108、n型包覆層104、及陰極電極114。於無機發光體100之下,設置對向陽極電極50e,於無機發光體100之上,設置對向陰極電極90e。
對向陽極電極50e包含導電性構件,此處為金屬材料。本實施形態中,對向陽極電極50e包含鈦(Ti)與鋁(Al),例如鈦層與鋁層沿第3方向Dz積層。對向陽極電極50e作為像素電極,設置於每個無機發光體100(像素49)。
陽極電極110設置於對向陽極電極50e之上。陽極電極110為具有透光性之導電性構件,即例如銦錫氧化物(ITO:Indium Tin Oxide)。陽極電極110電性連接於對向陽極電極50e。於陽極電極110之上,設置有p型包覆層106。陽極電極110與p型包覆層106連接。
陰極電極114設置於n型包覆層104之上。陰極電極114為具有透光性之導電性構件,即例如ITO。陰極電極114連接於對向陰極電極90e。
作為對向電極之對向陰極電極90e為具有透光性之導電性構件,即例如ITO。對向陰極電極90e為於複數個(此處為所有)無機發光體100(像素49)共通設置之共通電極,連接於複數個(此處為所有)無機發光體100之陰極電極114。
(顯示裝置之修補)
如上構成之顯示裝置1藉由複數個無機發光體100之發光而顯示圖像。具備無機發光體100之顯示裝置1由於例如因無機發光體100之尺寸較小所致之難以搭載等原因,而製造困難,有導致不良之情形。若不使用視為不良之顯示裝置1而將其廢棄處理,則導致良率降低。相對於此,本實施形態中,藉由對視為不良之顯示裝置1進行修補,而將成為不良之顯示裝置1設為可使用狀態,抑制良率之降低。此處之不良意指搭載於顯示裝置1之至少一部分無機發光體100未適當發光。作為無機發光體100未適當發光之狀態,列舉滅點狀態或亮點狀態。滅點狀態意指流動用以使無機發光體100發光之電流之情形時,該無機發光體100亦不發光之狀態。本實施形態中,所謂流動用以使無機發光體100發光之電流之情形,意指於發光動作期間,自陽極電源線L1經由驅動電晶體DRT,對無機發光體100供給與顯示灰階相應之電流之情形。該情形時,通常自驅動電晶體DRT經由汲極連接配線43d及對向陽極電極50e,對無機發光體100之陽極電極112供給與顯示灰階相應之電流,無機發光體100藉由該電流而發光。但,於滅點狀態下,自陽極電源線L1經由驅動電晶體DRT對無機發光體100供給電流之狀態之情形時,即,流動用以使無機發光體100發光之電流之情形時,無機發光體100亦不發光。另一方面,所謂亮點狀態,意指未流動用以使無機發光體100發光之電流之情形時,該無機發光體100亦發光之狀態。即,未流動用以使無機發光體100發光之電流之情形時,即,連接於該無機發光體100之驅動電晶體DRT原本必須斷開之情形時,該無機發光體100發光之狀態亦為亮點狀態。
作為考慮滅點狀態之不良模式,而考慮自陽極電源線L1至無機發光體100間之斷線、電晶體之導通特性不良、因對向陰極電極90e之形成不良所致之安裝不良、或無機發光體100本身之特性不良等。其中,對於因對向陰極電極90e之形成不良所致之安裝不良,可通過後述之修補恢復正常狀態。
作為考慮亮點狀態之不良模式,而考慮自陽極電源線L1至無機發光體100間之因異物等所致之電源短路、電晶體之開關特性不良。即,由於亮點狀態之情形為基板側之問題,故無法藉由修補而恢復正常狀態,但可通過後述之修補,而滅點化。雖滅點為不良,但以裝置之品質而視時,較亮點不良更有容許度,故亮點不良之滅點化有效。
本實施形態之顯示裝置1之修補方法中,首先,自搭載於顯示裝置1之無機發光體100中,檢測成為不良之無機發光體100即不良無機發光體100A。不良無機發光體100A係成為亮點狀態或滅點狀態之無機發光體100。本實施形態中,例如於陣列基板2上,積層對向陽極電極50e、無機發光體100及對向陰極電極90e,製造顯示裝置1。換言之,形成顯示裝置1之對向陰極電極90e更下側之各部、及對向陰極電極90e。且,對該顯示裝置1進行點亮檢查,檢測不良無機發光體100A。於點亮檢查中,例如對於所有無機發光體100,流動用以使無機發光體100發光之電流,檢測未發光之無機發光體100作為滅點狀態之不良無機發光體100A。又,檢測無機發光體100中,未流動用以使該無機發光體100發光之電流卻發光之無機發光體100,作為亮點狀態之不良無機發光體100A。
圖6及圖7係顯示顯示裝置之修補例之模式圖。本實施形態之顯示裝置1之修補方法中,若檢測出不良無機發光體100A,則基於檢測之不良無機發光體100A之位置,決定對向陰極電極90e之後續去除之部分即對象部分AR。即,本修補方法中,基於不良無機發光體100A之位置,決定對向陰極電極90e之去除之部分。圖6係自上側觀察對向陰極電極90e時之模式圖,圖7係無機發光體100附近之剖面之模式圖。如圖6所示,於本修補方法中,決定對向陰極電極90e之全域中,連接於不良無機發光體100A之部分AR1、及包圍部分AR1之外周之部分AR2,作為對象部分AR。
部分AR1為對向陰極電極90e之連接於不良無機發光體100A之陰極電極114之部分,換言之,為俯視時,與不良無機發光體100A之陰極電極114重疊之部分。部分AR2為對向陰極電極90e之包圍部分AR1之外周之全區間,換言之部分AR1之全周的部分,不包含與無機發光體100連接之部分。進而言之,將俯視時之不良無機發光體100A之中心點設為中心點Ax,將俯視時靠近中心點之方向設為放射方向內側,將俯視時靠近中心點之方向設為放射方向外側。該情形時,部分AR2可謂於俯視時,位於較部分AR1更靠放射方向外側,較部分AR3更靠放射方向內側。部分AR3意指對向陰極電極90e之相鄰於不良無機發光體100A之無機發光體100A所連接之部分。進而詳細言之,若將部分AR2之外緣(外周)之全區間設為外緣AR2a,則本實施形態中,對象部分AR可謂為外緣AR2a之放射方向內側之全域。外緣AR2a於俯視時,位於較部分AR1更靠放射方向外側,較部分AR3更靠放射方向內側。另,選定複數個不良無機發光體100A之情形時,按各不良無機發光體100A決定對象部分AR。
若決定對象部分AR之位置,則本實施形態中,如圖7所示,藉由光照射裝置LU,而對於對向陰極電極90e之對象部分AR照射光LI。藉由照射光LI,而將對向陰極電極90e之對象部分AR去除,形成空間AR0。空間AR0為將對向陰極電極90e之對象部分AR去除而形成之空間。圖6及圖7係顯示將對象部分AR去除而形成空間AR0之狀態。另,本修補方法中,除對向陰極電極90e之對象部分AR外,亦可使光LI照射無機發光體100。光LI照射到對向陰極電極90e之情形時,將對向陰極電極90e分解而去除,但照射到無機發光體100之情形時,亦不分解無機發光體100。即,即便光LI照射到無機發光體100,無機發光體100亦未因光LI而受損,例如不碳化。光LI為例如紫外區域之波長之光,較佳為216 nm以上316 nm以下之波長之光,更佳為240 nm以上282 nm以下。光LI於本實施形態中為例如雷射光。本實施形態中,對1個對象部分AR照射一次脈衝狀之光LI,將對象部分AR去除,亦可藉由例如掃描光LI,而使對向陰極電極90e上之光LI之軌跡移動,將對象部分AR去除。
於本修補方法中,如此將對向陰極電極90e之對象部分AR去除。本修補方法中,對於不良無機發光體100A,仍未自顯示裝置1去除而予以保留。即,修補後之顯示裝置1於對象部分AR中未設置(去除)對向陰極電極90e,且保留不良無機發光體100A。換言之,修補後之顯示裝置1可謂包含對向陰極電極90e、設置於對向陰極電極90e之開口(空間AR0)、及不良無機發光體100A。該開口(空間AR0)可謂形成於上述作為對象部分AR之位置說明之位置。開口(空間AR0)例如於俯視時,形成於設置無機發光體100(不良無機發光體100A)之部分AR1、與設置該無機發光體100(不良無機發光體100A)所相鄰之無機發光體100之部分AR3之間。
由於對象部分AR包含對向陰極電極90e之不良無機發光體100A所連接之部分,故藉由將對象部分AR去除,不良無機發光體100A與對向陰極電極90e成為非連接。因此,例如不良無機發光體100A為亮點狀態之情形時,由於電流未自不良無機發光體100A經由對向陰極電極90e於陰極配線60流動,故不良無機發光體100A不點亮,亮點狀態消除。另,雖於該情形時為滅點狀態,但滅點狀態與不需要時點亮之亮點狀態相比,不良較不明顯,故藉由如此修補,可將顯示裝置1設為可使用狀態。
圖8係顯示顯示裝置之修補例之模式圖。本修補方法中,例如圖8所示,亦可於去除對向陰極電極90e之對象部分AR而形成之空間AR0,設置導電構件94。導電構件94為具有透光性(透過來自無機發光體100之光)之導電性構件。導電構件94較佳為與對向陰極電極90e不同之材料,使用例如具有透光性及導電性之聚合物。本修補方法中,藉由對空間AR0填充導電構件94,而使導電構件94與不良無機發光體100A及對向陰極電極90e接觸,經由導電構件94將不良無機發光體100A與對向陰極電極90e電性連接。因此,例如因對向陰極電極90e與不良無機發光體100A之連接不良而成為滅點之情形時,可藉由導電構件94將不良無機發光體100A與對向陰極電極90e連接,故可消除滅點,將顯示裝置1設為可使用狀態。另,由於亦有設置導電構件94仍未消除不良之可能性,故本修補方法中,較佳為判定是否可設置導電構件94,即,不良無機發光體100A與對向陰極電極90e是否可再連接。且,判定可設置導電構件94之情形時,設置導電構件94,判定不可設置導電構件94之情形時,不設置導電構件94。判定為可設置導電構件94之判定基準可任意決定,但舉其代表性者,只要為起因於對向陰極電極90e之形成不良者,則可判斷為可設置導電構件94。例如後述之圖13所示,對向陰極電極90e與對向陽極電極50e短路之情形時,亦可判定為,可於將短路之對向陰極電極90e去除、且將露出之對向陽極電極50e加以被覆後,設置導電構件94。若以如此方式設置導電構件94,則修補後之顯示裝置1可謂包含對向陰極電極90e、設置於對向陰極電極90e之開口(空間AR0)、設置於該開口之導電構件94、及不良無機發光體100A。該開口(空間AR0)可謂形成於上述作為對象部分AR之位置而說明之位置。
另,上述之說明中,對向陰極電極90e之對象部分AR包含連接於不良無機發光體100A之部分AR1、及部分AR1之放射方向外側之部分AR2。惟對象部分AR不限於包含部分AR1與部分AR2。對象部分AR只要包含部分AR1與部分AR3之間的部分即可。圖9至圖10係顯示修補顯示裝置之其他例之模式圖。例如圖9所示,對象部分AR亦可不包含部分AR1而包含部分AR2。圖9所示之部分AR2為於對向陰極電極90e之全域中、包圍部分AR1之全周且於俯視時成為較部分AR1更靠放射方向外側、且較部分AR3更靠放射方向內側之部分。若將部分AR2之內緣(內周)設為內緣AR2b,則內緣AR2b亦可較部分AR1之外周更靠放射方向外側。換言之,圖9所示之部分AR2可謂未連接於部分AR1,且於部分AR2與部分AR1間存在對向陰極電極90e。惟,例如內緣AR2b亦可位於與部分AR1之外周相同位置、或較部分AR1之外周更靠放射方向內側。
又,該情形時,如圖10所示,藉由對對向陰極電極90e之對象部分AR(部分AR2)照射光LI,而將對象部分AR(部分AR2)去除,形成空間AR0。對象部分AR僅包含部分AR2之情形時,即,對象部分AR為框狀之情形時,較佳為藉由掃描光LI,使光LI在對向陰極電極90e上之軌跡移動,而將框狀之對象部分AR去除。
如此,藉由將作為對象部分AR之部分AR2去除,而使對向陰極電極90e之與不良無機發光體100A連接之部分AR1、與對向陰極電極90e之較對象部分AR(空間AR0)更靠放射方向外側之部分成為非連接。因此,不良無機發光體100A與對向陰極電極90e之較對象部分AR(空間AR0)更靠放射方向外側之部分成為非連接。因此,例如不良無機發光體100A為亮點狀態之情形時,由於電流不再自不良無機發光體100A向對象部分AR更外側之對向陰極電極90e流動,故不良無機發光體100A不會點亮,而消除亮點狀態。該情形時,亦可不於空間AR0形成導電構件94,仍將部分AR1與較對向陰極電極90e之對象部分AR(空間AR0)更靠放射方向外側之部分設為電非連接。
基於流程圖說明以上說明之顯示裝置1之修補方法。圖11係說明本實施形態之顯示裝置之修補方法之流程圖。如圖11所示,本修補方法於形成顯示裝置1之對向陰極電極90e後(步驟S10),即,於形成顯示裝置1之對向陰極電極90e更下側之各部及對向陰極電極90e後,執行點亮檢查(步驟S12),且檢測是否有不良無機發光體100A(步驟S14;檢測步驟)。檢測出不良無機發光體100A之情形時(步驟S14;是(Yes)),本修補方法中,基於不良無機發光體100A之位置,決定對向陰極電極90e之對象部分AR(步驟S16)。例如本實施形態中,決定對向陰極電極90e之連接於不良無機發光體100A之部分AR1、及部分AR1之放射方向外側之部分AR2,作為對象部分AR。於決定對象部分AR後,將光LI照射至對象部分AR,且將對向陰極電極90e之對象部分AR去除(步驟S18),形成空間AR0。藉此,不良無機發光體100A與對向陰極電極90e成為非連接。另,不良無機發光體100A有複數個之情形時,按各不良無機發光體100A決定對象部分AR,將各個對象部分AR去除。於去除對象部分AR後,判定是否可再連接,即,是否可於空間AR0設置導電構件94(步驟S20)。可再連接之情形時(步驟S20;是(Yes)),對已去除對向陰極電極90e之部分即空間AR0,填充導電構件94(步驟S22)。藉此,不良無機發光體100A與對向陰極電極90e經由導電構件94連接。不良無機發光體100A有複數個之情形時,對於步驟S20,亦按對應於各個不良無機發光體100A之對象部分AR之各者,判斷是否可再連接,且填充導電構件94。
於步驟S22中填充導電構件94之情形、不可再連接之情形(步驟S20;否(No))、及未檢測出不良無機發光體100之情形時(步驟S14;否(No)),結束本處理。另,該情形時,亦可於對向陰極電極90e之上形成蓋部92,完成顯示裝置1。
(修補之具體例)
接著,對顯示裝置1之修補之具體例進行說明。另,以下說明之修補例為一例,因而修補方法不限於以下之例。
圖12至圖15係說明顯示裝置之修補之具體例之圖。製造顯示裝置1時,將無機發光體100積層於陣列基板2後,將絕緣膜70或平坦化膜80積層。但,如圖12之步驟S30所示,例如未於無機發光體100附近適當積層絕緣膜70或平坦化膜80之情形時,有無機發光體100之下之對向陽極電極50e未由絕緣膜70或平坦化膜80覆蓋而露出之情形。該情形時,若進而形成對向陰極電極90e,則有對向陰極電極90e形成於露出之對向陽極電極50e上,導致對向陰極電極90e與對向陽極電極50e連接之情形。該情形導致流動於對向陽極電極50e之電流未流動於無機發光體100而短路,且流動於對向陰極電極90e。該情形時,由於未對無機發光體100供給電流,故成為滅點狀態。因對向陰極電極90e而短路之對向陽極電極50e所連接之無機發光體100可謂成為不良無機發光體100A。
如此,於對向陰極電極90e與對向陽極電極50e直接接觸之情形時,如步驟S32所示,對象部分AR包含對向陰極電極90e之連接於對向陽極電極50e之部分,且將光LI照射至對象部分AR,並將對象部分AR去除。藉由將對向陰極電極90e之對象部分AR去除,而使對向陽極電極50e與對向陰極電極90e成為非連接,並消除短路。另,除對向陰極電極90e之對象部分AR外,亦對平坦化膜80或絕緣膜70照射光LI,且可將無機發光體100A周圍之平坦化膜80或絕緣膜70去除。
接著,以絕緣性構件即絕緣構件96填充藉由光LI去除之部分,即空間AR0。進而言之,該情形時,未積層無機發光體100周圍之平坦化膜80或絕緣膜70之部位、或存在被光LI照射而去除之平坦化膜80或絕緣膜70之部位亦由絕緣構件96填充。另,圖12之情形時,無機發光體100A之滅點狀態未消除,但將對向陽極電極50e與對向陰極電極90e之短路消除,故可抑制短路所致之不良影響,將顯示裝置1設為可使用狀態。
又,如圖13所示,亦可藉由對空間AR0填充導電構件94,而消除對向陽極電極50e與對向陰極電極90e之短路,且將無機發光體100與對向陰極電極90e連接。該情形時,亦可消除滅點。具體而言,該情形時,如圖13之步驟S34所示,以仍使不良無機發光體100A之陰極電極114露出而予以保留之方式,填充絕緣構件96。換言之,不對有對向陰極電極90e之連接於不良無機發光體100A之部分AR之空間填充絕緣構件96。
且,如步驟S36所示,於未被絕緣構件96覆蓋而露出之陰極電極114上之空間、有對向陰極電極90e之連接於不良無機發光體100A之部分AR之空間、及其周圍之空間,設置導電性構件96。藉此,將剩餘之對向陰極電極90e與不良無機發光體100A之陰極電極114以導電性構件96連接。藉由執行以上步驟,消除對向陽極電極50e與對向陰極電極90e之短路,且將無機發光體100與對向陰極電極90e連接,藉此亦可消除滅點狀態。
圖14之步驟S40係顯示不良之另一具體例。如圖14之步驟S40所示,例如積層無機發光體100時,例如若對無機發光體100施加多餘之載荷,則有無機發光體100之下之對向陽極電極50e受無機發光體100下壓之情形。該情形時,有對向陽極電極50e之下之絕緣膜45被破壞,而令對向陽極電極50e與絕緣膜45之下之電極接觸,並使該電極與對向陽極電極50e短路之情形。另,圖14之例中,對向陽極電極50e與源極連接配線43s接觸而短路,但與對向陽極電極50e接觸之電極不限於源極連接配線43s,只要為例如對向陽極電極50e與形成電容Cs2之電極即可。如此,以對向陽極電極50e與絕緣膜45之下之電極短路之狀態,對該電極施加高電位(例如陽極電源電位PVDD)之情形時,連接於該對向陽極電極50e之無機發光體100(不良無機發光體100A)成為亮點狀態。又,於對該電極施加低電位(例如陰極電源電位PVSS)之情形時,連接於該對向陽極電極50e之無機發光體100(不良無機發光體100A)成為滅點狀態。
如此,對向陽極電極50e與絕緣膜45之下之電極直接接觸之情形時,如步驟S42所示,藉由光LI之照射,將對向陰極電極90e之連接於不良無機發光體100A之部分AR1、及部分AR1周圍之部分AR2作為對象部分AR去除。另,步驟S42中,亦去除不良無機發光體100A周圍之平坦化膜80或絕緣膜70,但無需去除平坦化膜80或絕緣膜70。
接著,如步驟S44所示,以絕緣構件96填充藉由光LI之照射去除之部分(空間AR0)。藉由如此處理,因可將不良無機發光體100A與對向陰極電極90e設為非連接,故可消除例如亮點狀態。另,由於對向陽極電極50e與絕緣膜45之下之電極仍短路,故雖於發光動作期間流動貫通電流,但因值較小,故即便放置亦可謂無問題。
圖15係顯示對向陽極電極50e與絕緣膜45之下之電極直接接觸時之其他修補例。對向陽極電極50e與絕緣膜45之下之電極直接接觸之情形時,如圖15之步驟S46所示,對連接於不良無機發光體100A之對向陽極電極50e之至少一部分照射光LI並去除。更詳細而言,對連接於不良無機發光體100A之對向陽極電極50e之與汲極連接配線43d之連接部位照射光LI,將對向陽極電極50e之與汲極連接配線43d之連接部位去除。該情形時,因光LI亦照射至對向陽極電極50e之上側之平坦化膜80、絕緣膜70、及對向陰極電極90e之與對向陽極電極50e之上側對向之部分,故亦將該等去除。該情形,於俯視時,對向陰極電極90e之與對向陽極電極50e與汲極連接配線43d之連接部位重疊之部分,可謂對象部分AR。該情形之對象部分AR(與對向陽極電極50e與汲極連接配線43d之連接部位重疊之部分)雖未包圍連接於不良無機發光體100A之部分AR1,但可謂為部分AR1與連接於相鄰之無機發光體100A之部分AR3間之部分。又,該情形時,部分AR1或部分AR1周圍之部分AR2亦可包含於對象部分AR內。換言之,對向陰極電極90e之與不良無機發光體100A連接之部分或其周圍之部分亦可去除。
於將對向陽極電極50e與汲極連接配線43d之連接部位去除後,如步驟S48所示,對藉由光LI之照射被去除之部分填充絕緣構件96。藉由如此將對向陽極電極50e與汲極連接配線43d之連接部位去除,而使驅動電晶體DRT與對向陽極電極50e成為非連接,不對對向陽極電極50e供給電流,並消除亮點狀態,且抑制上述貫通電流。
如以上說明,本實施形態之顯示裝置1之修補方法中,對顯示裝置1進行修補,該顯示裝置1具備:矩陣狀排列之複數個無機發光體100;及對向電極(對向陰極電極90e),其設置於無機發光體100發出之光的行進方向側,且連接於複數個無機發光體100。該修補方法包含:檢測步驟,其檢測不良無機發光體100A;及去除步驟,其對對向電極(對向陰極電極90e)之對象部分AR照射光LI,在不將不良無機發光體100A去除而予以保留下,將對象部分AR去除。對象部分AR包含對向電極(對向陰極電極90e)之連接於不良無機發光體100A之部分AR1、與連接於和不良無機發光體100A相鄰之無機發光體100之部分AR3之間的部分。
本實施形態之修補方法中,由於將對向陰極電極90e之部分AR1與AR3間之部分去除,故可改善顯示裝置1之不良,即便發生不良之情形,亦可適當使用顯示裝置1。又,藉由不將不良無機發光體100A不去除而予以保留,而無需去除不良無機發光體100A之步驟,可容易修補。又,亦可藉由例如設置導電構件94,而不更換不良無機發光體100A而消除不良,並適當點亮。
又,對象部分AR包含對向電極(對向陰極電極90e)之包圍部分AR1之外周之部分AR2。本實施形態之修補方法中,藉由於去除步驟中將對象部分AR去除,而將不良無機發光體100A與對向電極(對向陰極電極90e)之對象部分AR更外側之部分設為非連接。本實施形態之修補方法中,藉由將不良無機發光體100A與外側之對向陰極電極90e設為非連接,而可抑制電流自不良無機發光體100A向外側之對向陰極電極90e流動,且適當消除例如亮點狀態。
又,對象部分AR包含對向電極(對向陰極電極90e)之連接於不良無機發光體100A之部分AR1,且於去除步驟中將對象部分AR去除,藉此將不良無機發光體100A與對向電極(對向陰極電極90e)設為非連接。本實施形態之修補方法中,可抑制電流自不良無機發光體100A向對向陰極電極90e流動,且適當消除例如亮點狀態。
又,於去除步驟中,進而對無機發光體100之對向電極(對向陰極電極90e)之相反側所連接之電極之至少一部分照射光並去除。藉此,可抑制例如對向陽極電極50e與絕緣膜45之下之電極之短路。
又,本實施形態之修補方法進而包含:再連接步驟,其於以去除步驟去除對向電極(對向陰極電極90e)而形成之空間AR0,設置導電性構件94,將不良無機發光體100A與對向電極(對向陰極電極90e)經由導電性構件94電性連接。該情形時,可適當消除例如滅點狀態。
又,本實施形態之修補方法於檢測步驟中,將流動用以使無機發光體100發光之電流之情形時亦不發光之無機發光體100、未流動用以使無機發光體100發光之電流之情形時亦發光之無機發光體100之至少任一者之無機發光體100,檢測作為不良無機發光體100A。即,由於檢測滅點狀態與亮點狀態,且修補該狀態之不良無機發光體100A,故即便亮點狀態或滅點狀態之情形時,亦可適當使用顯示裝置1。
又,本實施形態之修補後之顯示裝置1具備:複數個無機發光體100,其矩陣狀排列;及對向電極(對向陰極電極90e),其設置於無機發光體100發出之光的行進方向側,且連接於複數個無機發光體100。對向電極(對向陰極電極90e)於來自無機發光體100之光的行進方向側觀察之情形,即於俯視時,於設置無機發光體100之部分、及設置與該無機發光體100相鄰之無機發光體100之部分,形成有開口(空間AR0)。此種顯示裝置1於例如存在不良之情形時亦被適當修補,故可適當使用。
又,關於自本說明書記載而明瞭藉由本實施形態敘述之態樣所獲得之其他作用效果者、或本領域技術人員可適當想到者,應理解當然為可藉由本發明而獲得者。
1:顯示裝置
2:陣列基板
10:基板
10a:第1面
10b:第2面
12:驅動電路
14:陰極配線
20:底塗層
21:第1閘極電極
24:絕緣膜
25:半導體層
27:通道區域
29:絕緣膜
31:第2閘極電極
31a:閘極線
35:絕緣膜
41d:汲極電極
41s:源極電極
42:絕緣膜
43d:汲極連接配線
43s:源極連接配線
45:絕緣膜
49:像素
49B:第3像素
49G:第2像素
49R:第1像素
50e:對向陽極電極
60:陰極配線
66:絕緣膜
70:絕緣膜
80:平坦化膜
90e:對向陰極電極(對向電極)
92:蓋部
94:導電構件
96:絕緣構件
100:無機發光體
100A:不良無機發光體
102:無機發光元件
104:n型包覆層
106:p型包覆層
108:發光層
110:陽極電極
112:陽極電極
114:陰極電極
210:驅動IC
AA:顯示區域
AR:對象部分
AR0:空間
AR1:部分
AR2:部分
AR2a:外緣
AR2b:內緣
AR3:部分
Ax:中心點
BCT:發光控制電晶體
BG:發光控制掃描線
CS:電容
Cs1:電容
Cs2:電容
DRT:驅動電晶體
Dx:第1方向
Dy:第2方向
Dz:第3方向
GA:周邊區域
H1:接觸孔
IG:初始化控制掃描線
IST:初始化電晶體
IV-IV':線
L1:陽極電源線
L2:影像信號線
L3:重設信號線
L4:初始化信號線
L10:陰極電源線
LI:光
LU:光照射裝置
PICA:像素電路
Pix:像素
PVDD:陽極電源電位
PVSS:陰極電源電位
RG:重設控制掃描線
RST:重設電晶體
S10:步驟
S12:步驟
S14:步驟
S16:步驟
S18:步驟
S20:步驟
S22:步驟
S30:步驟
S32:步驟
S34:步驟
S36:步驟
S40:步驟
S42:步驟
S44:步驟
S48:步驟
SG:寫入控制掃描線
SST:寫入電晶體
Tr:電晶體
TrC:電晶體
Vbg:發光控制信號
Vig:初始化控制信號
Vini:初始化電位
Vrg:重設控制信號
Vrst:重設電源電位
Vsg:寫入控制信號
Vsig:影像信號
圖1係顯示本實施形態之顯示裝置之構成例之俯視圖。
圖2係顯示複數個像素之俯視圖。
圖3係顯示顯示裝置之像素電路之構成例之電路圖。
圖4係圖1之IV-IV’剖視圖。
圖5係顯示本實施形態之無機發光體之構成例之剖視圖。
圖6係顯示顯示裝置之修補例之模式圖。
圖7係顯示顯示裝置之修補例之模式圖。
圖8係顯示顯示裝置之修補例之模式圖。
圖9係顯示顯示裝置之修補之其他例之模式圖。
圖10係顯示顯示裝置之修補之其他例之模式圖。
圖11係說明本實施形態之顯示裝置之修補方法之流程圖。
圖12係說明顯示裝置之修補之具體例之圖。
圖13係說明顯示裝置之修補之具體例之圖。
圖14係說明顯示裝置之修補之具體例之圖。
圖15係說明顯示裝置之修補之具體例之圖。
S10:步驟
S12:步驟
S14:步驟
S16:步驟
S18:步驟
S20:步驟
S22:步驟
Claims (6)
- 一種顯示裝置之修補方法,其係如下之顯示裝置之修補方法,該顯示裝置具備:矩陣狀排列之複數個無機發光體;及對向電極,其設置於上述無機發光體發出之光的行進方向側,且連接於複數個上述無機發光體;且該修補方法包含:檢測步驟,其檢測不良之上述無機發光體即不良無機發光體;去除步驟,其對上述對向電極之對象部分照射光,在不將上述不良無機發光體去除而予以保留下,將上述對象部分去除;上述對象部分包含上述對向電極之連接於上述不良無機發光體之部分、與連接於和上述不良無機發光體相鄰之上述無機發光體之部分之間的部分;及再連接步驟,其於去除上述對向電極而形成之空間,設置導電性構件,將上述不良無機發光體與上述對向電極經由上述導電性構件而電性連接。
- 如請求項1之顯示裝置之修補方法,其中上述對象部分包含上述對向電極之包圍連接於上述不良無機發光體之部分之外周的部分,且於上述去除步驟中將上述對象部分去除,藉此將上述不良無機發光體與上述對向電極之較上述對象部分更外側之部分設為非連接。
- 如請求項1或2之顯示裝置之修補方法,其中上述對象部分包含上述對向電極之連接於上述不良無機發光體之部分,且於上述去除步驟中將上述對象部分去除,藉此將上述不良無機發光體與上述對向電極設為非連 接。
- 如請求項1或2之顯示裝置之修補方法,其中上述去除步驟中,進而對上述無機發光體之連接於與上述對向電極相反側之電極之至少一部分照射光而加以去除。
- 如請求項1或2之顯示裝置之修補方法,其中於上述檢測步驟中,將流通用以使上述無機發光體發光之電流之情形時亦不發光之上述無機發光體、與未流通用以使上述無機發光體發光之電流之情形時亦發光之上述無機發光體之至少任一者之上述無機發光體,檢測作為上述不良無機發光體。
- 一種顯示裝置,其具備:複數個無機發光體,其等矩陣狀排列;對向電極,其設置於上述無機發光體發出之光的行進方向側,且連接於複數個上述無機發光體;及導電性構件,其以覆蓋上述開口及上述無機發光體之方式設置,且與上述對向電極不同,與上述對向電極電性連接;且自上述光之行進方向側觀察之情形時,上述對向電極於設置上述無機發光體之部分、及設置與該無機發光體相鄰之上述無機發光體之部分中,形成有開口。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019173057A JP2021051150A (ja) | 2019-09-24 | 2019-09-24 | 表示装置の補修方法及び表示装置 |
JP2019-173057 | 2019-09-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202125667A TW202125667A (zh) | 2021-07-01 |
TWI756839B true TWI756839B (zh) | 2022-03-01 |
Family
ID=75157706
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109132884A TWI756839B (zh) | 2019-09-24 | 2020-09-23 | 顯示裝置之修補方法及顯示裝置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US12080206B2 (zh) |
JP (1) | JP2021051150A (zh) |
TW (1) | TWI756839B (zh) |
WO (1) | WO2021059783A1 (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006323032A (ja) * | 2005-05-17 | 2006-11-30 | Sony Corp | フラットパネルディスプレイディバイスの欠陥画素リペア装置及びその欠陥画素リペア方法 |
TW201501289A (zh) * | 2013-05-22 | 2015-01-01 | Samsung Display Co Ltd | 有機發光顯示設備及其修復方法 |
US20180226388A1 (en) * | 2017-01-06 | 2018-08-09 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Micro light emitting diode display panel and repair method thereof |
CN109003996A (zh) * | 2018-07-27 | 2018-12-14 | 上海天马微电子有限公司 | 显示面板、显示面板的检修方法及显示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4674453B2 (ja) * | 2004-08-27 | 2011-04-20 | ソニー株式会社 | 素子接続配線、画像表示装置及び配線切断方法 |
GB201413578D0 (en) | 2014-07-31 | 2014-09-17 | Infiniled Ltd | A colour iled display on silicon |
CN107145019A (zh) * | 2017-07-03 | 2017-09-08 | 京东方科技集团股份有限公司 | 显示基板的修复方法、修复系统、显示基板及显示面板 |
-
2019
- 2019-09-24 JP JP2019173057A patent/JP2021051150A/ja active Pending
-
2020
- 2020-08-07 WO PCT/JP2020/030487 patent/WO2021059783A1/ja active Application Filing
- 2020-09-23 TW TW109132884A patent/TWI756839B/zh active
-
2022
- 2022-03-22 US US17/700,631 patent/US12080206B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006323032A (ja) * | 2005-05-17 | 2006-11-30 | Sony Corp | フラットパネルディスプレイディバイスの欠陥画素リペア装置及びその欠陥画素リペア方法 |
TW201501289A (zh) * | 2013-05-22 | 2015-01-01 | Samsung Display Co Ltd | 有機發光顯示設備及其修復方法 |
US20180226388A1 (en) * | 2017-01-06 | 2018-08-09 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Micro light emitting diode display panel and repair method thereof |
CN109003996A (zh) * | 2018-07-27 | 2018-12-14 | 上海天马微电子有限公司 | 显示面板、显示面板的检修方法及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US12080206B2 (en) | 2024-09-03 |
TW202125667A (zh) | 2021-07-01 |
JP2021051150A (ja) | 2021-04-01 |
WO2021059783A1 (ja) | 2021-04-01 |
US20220215784A1 (en) | 2022-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109994522B (zh) | 显示装置 | |
US9147717B2 (en) | Organic display device having a contact hole planarization film made of an organic insulating material | |
TWI741805B (zh) | 顯示裝置之修補方法 | |
US20100207106A1 (en) | Structure for repairing pixel of organic light emitting display device and method of repairing the same | |
US7888683B2 (en) | Organic light emitting display and method for making the same | |
TWI808248B (zh) | 顯示裝置 | |
TWI792022B (zh) | 顯示裝置之修復系統 | |
TWI756839B (zh) | 顯示裝置之修補方法及顯示裝置 | |
CN113948023B (zh) | 阵列基板的检查方法、显示装置以及检查治具 | |
TWI757822B (zh) | 顯示裝置及顯示裝置之製造方法 | |
KR20230117019A (ko) | 표시 장치 및 그 제조 방법 | |
TWI753549B (zh) | 顯示裝置之製造方法及顯示裝置 | |
TW202119383A (zh) | 顯示系統 | |
US20180287101A1 (en) | Display device and method of manufacturing a display device | |
US20220399320A1 (en) | Display device | |
JP2022001911A (ja) | 表示装置 | |
US20220399319A1 (en) | Display device and method for manufacturing the same | |
US20230207318A1 (en) | Display panel, tiled display device including the same, and method of manufacturing display panel |