TW202119383A - 顯示系統 - Google Patents

顯示系統 Download PDF

Info

Publication number
TW202119383A
TW202119383A TW109127204A TW109127204A TW202119383A TW 202119383 A TW202119383 A TW 202119383A TW 109127204 A TW109127204 A TW 109127204A TW 109127204 A TW109127204 A TW 109127204A TW 202119383 A TW202119383 A TW 202119383A
Authority
TW
Taiwan
Prior art keywords
phosphor
display device
light
layer
surface layer
Prior art date
Application number
TW109127204A
Other languages
English (en)
Other versions
TWI750766B (zh
Inventor
伊東理
Original Assignee
日商日本顯示器股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商日本顯示器股份有限公司 filed Critical 日商日本顯示器股份有限公司
Publication of TW202119383A publication Critical patent/TW202119383A/zh
Application granted granted Critical
Publication of TWI750766B publication Critical patent/TWI750766B/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04FFINISHING WORK ON BUILDINGS, e.g. STAIRS, FLOORS
    • E04F13/00Coverings or linings, e.g. for walls or ceilings
    • E04F13/07Coverings or linings, e.g. for walls or ceilings composed of covering or lining elements; Sub-structures therefor; Fastening means therefor
    • E04F13/08Coverings or linings, e.g. for walls or ceilings composed of covering or lining elements; Sub-structures therefor; Fastening means therefor composed of a plurality of similar covering or lining elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements

Abstract

本發明使顯示裝置不顯得突兀。本發明之顯示系統具備基部、及安裝於基部之顯示裝置(2)。顯示裝置(2)具備:複數個無機發光體(100),其等矩陣狀排列;以及表面層(5),其包含:複數個透過部(8),其等相對於無機發光體(100),設置於無機發光體(100)發出之光之行進方向側,且自光之行進方向側觀察,以與無機發光體(100)重疊之方式矩陣狀設置,而透過來自無機發光體(100)之光;及遮斷部(6),其遮斷來自無機發光體(100)之光。複數個無機發光體(100)分別與設置於表面層(5)之複數個透過部(8)各者重疊而設置。

Description

顯示系統
本發明係關於一種顯示系統。
近年來,顯示裝置推進大型化,在將如此之顯示裝置設置於家庭等時,有時會因顯示裝置之設置而使得居住空間變得狹窄,或顯示裝置顯得突兀。例如於專利文獻1中,記載將顯示裝置配置於牆壁之意旨。若將顯示裝置配置於牆壁,則可抑制居住空間變窄。 [先前技術文獻] [專利文獻]
[專利文獻1]日本特開2010-26070號公報
[發明所欲解決之課題]
然而,於專利文獻1中,基於使顯示裝置不顯得突兀之觀點,而存在改善之餘地。
本發明係鑒於上述之課題而完成者,其目的在於提供一種可使顯示裝置不顯得突兀之顯示系統。 [解決課題之技術手段]
本發明之一態樣之顯示系統具備基部、及安裝於前述基部之顯示裝置,前述顯示裝置具備:複數個無機發光體,其等矩陣狀排列;及表面層,其包含:複數個透過部,其等相對於前述無機發光體,設置於前述無機發光體發出之光之行進方向側,且自光之行進方向側觀察,以與前述無機發光體重疊之方式矩陣狀設置,而透過來自前述無機發光體之光;及遮斷部,其遮斷來自前述無機發光體之光;且前述複數個無機發光體分別與設置於前述表面層之前述複數個透過部各者重疊而設置。
以下,對於本發明之各實施形態一面參照圖式一面進行說明。再者,揭示終極而言僅為一例,對於本領域技術人員針對保持發明之主旨之適當變更可容易地想到者,當然包含於本發明之範圍內。又,圖式為使說明更加明確,雖然存在與實際態樣相比將各部分之寬度、厚度、形狀等示意性地顯示之情形,但其終極而言僅為一例,並非限定本發明之解釋者。又,在本說明書及各圖中,存在針對與已出現之圖中所描述之要件同樣之要件賦予相同之符號,而適宜省略其詳細說明之情形。
(顯示系統之整體構成) 圖1係本實施形態之顯示系統之示意圖。如圖1所示般,本實施形態之顯示系統1具備顯示裝置2、及基部4。基部4係牆壁或柱等構造物。顯示裝置2安裝於基部4而顯示圖像。更詳細而言,顯示裝置2埋入形成於基部4之表面之凹窪即凹部4B。再者,本實施形態之基部4係牆壁或柱等構造物,但可為任意物體,例如亦可為手帳之封面等之小型物體。顯示裝置2亦然,例如係對角線之長度為85英吋左右之大型之顯示裝置,但尺寸不限於此而為任意,亦可為小型之裝置。
顯示裝置2之表面5A露出於外部,以表面5A與基部4之表面4A平行之方式,進一步而言以表面5A與基部4之表面4A於後述之第3方向Dz上成為相同之位置之方式安裝於基部4。更詳細而言,顯示系統1以顯示裝置2之表面5A與基部4之表面4A連續之方式、換言之以表面5A與表面4A成為連續之1個表面1A之方式安裝於基部4。
以下,將與表面5A平行之一方向設為第1方向Dx,將與表面5A平行之另一方向設為第2方向Dy。第1方向Dx與第2方向Dy與正交,但亦可不與第2方向Dy正交而是交叉。又,將與第1方向Dx及第2方向Dy正交之方向、換言之與表面5A正交之方向設為第3方向Dz。第3方向Dz例如與後述之基板10之法線方向對應。以下,所謂俯視,顯示自第3方向Dz觀察時之位置關係。又,將與第3方向Dz平行之方向中之一方向設為方向Dz1,將與第3方向Dz平行之方向中之另一方向、亦即與方向Dz1為相反方向設為方向Dz2。方向Dz1係自後述之陣列基板9朝向表面5A之方向。
(顯示裝置之構成) 圖2係本實施形態之顯示裝置之示意性之平面圖,圖3係本實施形態之顯示裝置之示意性之局部剖視圖。如圖2及圖3所示般,顯示裝置2具備陣列基板9、複數個無機發光體100、及表面層5。陣列基板9係用於驅動顯示裝置2之各像素Pix之驅動電路基板,亦稱其為底板或主動矩陣基板。詳情將於後述,陣列基板9具有複數個電晶體、複數個電容及各種配線等。如圖2及圖3所示般,無機發光體100設置於陣列基板9之方向Dz1側,矩陣狀排列。亦即,無機發光體100於陣列基板9之方向Dz1側,於第1方向Dx及第2方向Dy上排列。無機發光體100係無機發光二極體(Light Emitting Diode,LED),朝方向Dz1側照射光L。再者,由於無機發光體100以廣角照射光L,故不是僅沿著方向Dz1照射光L。無機發光體100在俯視下,為具有數μm以上、300 μm以下左右之大小之無機發光二極體晶片,一般而言,將一個晶片尺寸為100 μm以上稱為小型LED(miniLED)、將未達100 μm~數μm之尺寸稱為微型LED(micro LED)。於本發明中,可使用任一尺寸之LED,只要根據顯示裝置之畫面尺寸(一像素之大小)而區分使用即可。將於各像素具備微型LED(micro LED)之顯示裝置亦稱為微型LED顯示裝置。再者,微型LED之微型不是限定無機發光體100之大小者。
顯示裝置2具備第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B作為無機發光體100。第1無機發光體100R發出作為第1色之原色之紅色之光,構成顯示第1色之像素49R。第2無機發光體100G發出作為第2色之原色之綠色之光,構成顯示第2色之像素49G。第3無機發光體100B發出作為第3色之原色之藍色之光,構成顯示第3色之像素49B。1個第1無機發光體100R、1個第2無機發光體100G、及1個第3無機發光體100B為1組,換言之像素49R、49G、49B為1組,構成1個像素Pix。顯示裝置2在俯視下,該像素Pix矩陣狀排列,亦即於第1方向Dx及第2方向Dy上排列。於1個像素Pix中,第1無機發光體100R(第1像素49R)與第3無機發光體100B(第3像素49B)於第1方向Dx上排列,第2無機發光體100G(第2像素49G)位於第1無機發光體100R及第3無機發光體100B之第2方向Dy側。於本實施形態之例中,例如,在俯視下,於正三角形之1個頂點之位置配置第1無機發光體100R,於又1個頂點之位置配置第2無機發光體100G,於再1個頂點之位置配置第3無機發光體100B。然而,1個像素Pix中之第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B之排列順序不限於此,可為任意。
再者,第1色、第2色、第3色分別並不限於紅色、綠色、藍色,而可選擇補色等任意色。又,像素Pix所含之像素不限於3個,亦可包含4個以上之像素。例如,亦可於像素Pix中,包含顯示白色作為第4色之像素49W。該情形下,像素49W具備發出第4色之光之無機發光體100。
如圖3所示般,表面層5設置於無機發光體100之方向Dz1側(無機發光體100發出之光L之行進方向側)。表面層5包含遮斷部6及透過部8。遮斷部6係遮斷可見光即來自無機發光體100之光L之層,換言之係不使光L透過之層。透過部8以自表面層5之方向Dz2之表面貫通至方向Dz1側之表面之方式設置。透過部8不遮斷光L,而是使光L透過。於本實施形態中,透過部8係表面層5之自方向Dz2之表面遍至方向Dz1側之表面而形成之開口(孔)。然而,透過部8不限於為開口、亦即空間,例如亦可為使光L透過之固體構件。透過部8設置複數個,矩陣狀排列,亦即於第1方向Dz及第2方向Dy上排列。表面層5在俯視下,透過部8矩陣狀排列而設置複數個,亦可謂在未設置透過部8之位置設置遮斷部6。
透過部8在俯視下設置於與無機發光體100(第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B)重疊之位置,遮斷部6在俯視下,設置於不與無機發光體100(第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B)重疊之位置。於本實施形態中,透過部8就每一個像素Pix而設置。換言之,複數個無機發光體100分別與設置於表面層5之複數個透過部8各者重疊而設置。因此,於本實施形態中,透過部8就每一組第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B而設置,且與一組第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B重疊。然而,透過部8不限於就每一組第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B而設置。例如,透過部8可就每一個無機發光體100設置,且可在俯視下與一個無機發光體100重疊。
此處,在俯視下觀察時之透過部8之面積小於在俯視下觀察時之遮斷部6之面積。在俯視下觀察時之透過部8之面積相對於在俯視下觀察時之表面層5之面積、亦即包含遮斷部6與透過部8之整體之面積,例如若為10%以下則藉由遮光部6之表面之圖案之設計等而不易辨識透過部8,例如若為1%以下則不仰賴於遮光部6之表面之圖案而不易辨識透過部8,此處例如為3%左右。透過部8可謂相對於遮斷部6之整體而充分小。又,將在俯視下觀察時之透過部8之寬度設為長度D1。長度D1在圖2中係方向Dy上之透過部8之長度,亦可為方向Dx上之透過部8之長度。並且,將在俯視下觀察時之、相鄰之透過部8彼此之節距設為長度D2。長度D2亦可謂將相鄰之透過部8之中心點彼此連結之長度。於圖2中,長度D2係將於方向Dy上相鄰之透過部8之中心點彼此連結之長度,但亦可為將於方向Dx上相鄰之透過部8之中心點彼此連結之長度。於圖3中,方向Dx上之長度D1與方向Dy上之長度D1大致相等,方向Dx上之長度D2與方向Dy上之長度D2亦大致相等,故在考量上述面積比時,長度D1相對於長度D2例如若為31%以下則藉由遮光部6之表面之圖案之設計等而不易辨識透過部8,例如若為1%以下則不仰賴於遮光部6之表面之圖案而不易辨識透過部8。圖3係概略性之圖,長度D1為長度D2之17%左右,透過部8彼此之節距可謂相對於透過部8之大小充分大。如此般,由於透過部8之面積小、且透過部8彼此之節距寬,故在由人視認表面層5之表面時,不易視認出透過部8,而視認為遮斷部6之表面6A於平面上連續者。
遮斷部6以表面6A之外觀與基部4之表面4A之外觀建立關聯之方式形成。所謂外觀建立關聯,係指外觀相同或類似,例如可意指在由人視認遮斷部6之表面6A與基部4之表面4A時,外觀以無法區別彼此之程度而類似。又,此處之外觀,例如係指形狀、花紋及色彩之至少一者。亦即,遮斷部6之表面6A與基部4之表面4A可謂形狀、花紋、及色彩之至少一者相互建立關聯。進一步而言,於本實施形態中,遮斷部6之表面6A與基部4之表面4A較佳為形狀、花紋、及色彩之至少一者相同。再者,基部4及遮斷部6若表面6A之可見光之反射率例如為10%以下,則即便為周圍明亮之情形下仍可易於獲得較高之對比度比,故在顯示照片圖像等時等為尤佳。
於本實施形態中,表面層5係顯示裝置2之最靠近方向Dz1側之層。因此,表面層5之方向Dz1側之表面可謂顯示裝置2之方向Dz1側之表面5A。表面5A包含表面6A及透過面8A。表面6A係供設置遮斷部6之區域,可謂遮斷部6之表面。透過面8A係供設置透過部8之區域。透過面8A可謂係在俯視下無機發光體100(像素Pix)與透過部8重疊之區域。表面5A可謂在俯視下矩陣狀地設置透過面8A,於透過面8A以外之區域,形成表面6A。再者,顯示裝置2不限於表面層5為最靠近方向Dz1側之層,亦可於較表面層5更靠近方向Dz1側設置有層。該情形下,較表面層5更靠近方向Dz1側之層為使可見光透過之層。因此,即便於較表面層5更靠近方向Dz1側設置有層,但在俯視下,表面層5之方向Dz1側之表面被視認為顯示裝置2之方向Dz1側之表面5A。因此,此處,即便於較表面層5更靠近方向Dz1側設置有層,但可將表面層5之方向Dz1側之表面稱作顯示裝置2之方向Dz1側之表面5A。
如上述般透過部8為小,故當自方向Dz1側觀察顯示裝置2時,未視認出透過面8A,而視認表面5A為表面6A連續之面。另一方面,在使無機發光體100點亮之情形下,來自無機發光體100之光L透過於該無機發光體100之方向Dz1側對向之透過部8,而出射至顯示裝置2之外部。亦即,在使無機發光體100點亮之情形下,自透過面8A出射無機發光體100之光L。因此,在使無機發光體100點亮之情形下,於表面5A之方向Dz1側,視認出由透過透過面8A之無機發光體100之光L形成之圖像。
其次,對於顯示裝置2之整體構成進行說明。圖4係顯示本實施形態之顯示裝置之構成例之平面圖。如圖4所示般,顯示裝置2包含:陣列基板9、像素Pix、驅動電路12、驅動IC(Integrated Circuit,積體電路)210、及陰極配線60。
如圖4所示般,顯示裝置2具有顯示區域AA、及周邊區域GA。顯示區域AA係供配置複數個像素Pix之區域,且係顯示圖像之區域。周邊區域GA係不與複數個像素Pix重疊之區域,配置於顯示區域AA之外側。複數個像素Pix在基板10之顯示區域AA中,於第1方向Dx及第2方向Dy上排列。再者,表面層5在俯視下包含顯示區域AA及周邊區域GA,遍及顯示裝置2之全域而設置。
驅動電路12設置於陣列基板9所具有之基板10之周邊區域GA。驅動電路12係基於來自驅動IC 210之各種控制信號而驅動複數個閘極線(例如,發光控制掃描線BG、重置控制掃描線RG、初始化控制掃描線IG及寫入控制掃描線SG(參照圖8))之電路。驅動電路12依次或同時選擇複數條閘極線,對所選擇之閘極線供給閘極驅動信號。藉此,驅動電路12選擇與閘極線連接之複數個像素Pix。
驅動IC 210係控制顯示裝置2之顯示之電路。驅動IC 210於基板10之周邊區域GA作為COG(Chip On Glass,玻璃上晶片)而安裝。不限定於此,驅動IC 210亦可於連接於基板10之周邊區域GA之配線基板之上作為COF(Chip On Film,薄膜上晶片)而安裝。再者,連接於基板10之配線基板例如係撓性印刷基板或硬性基板。
陰極配線60設置於基板10之周邊區域GA。陰極配線60包圍顯示區域AA之複數個像素Pix及周邊區域GA之驅動電路12而設置。複數個無機發光體100之陰極(陰極電極114(參照圖9))連接於共通之陰極配線60,被供給固定電位(例如,接地電位)。更具體而言,無機發光體100之陰極電極114經由陣列基板9上之對向陰極電極90e連接於陰極配線60。再者,陰極配線14可於一部分具有狹槽,於基板10上由2條不同之配線形成。
圖5係說明本實施形態之像素及信號線之配置之例之示意圖。如圖5所示般,顯示裝置2之陽極電源線(電源供給配線)L1與影像信號線(信號配線)L2成對地於第2方向Dy延伸。陽極電源線L1與影像信號線L2成對地設置複數對,且於第1方向Dx排列。寫入控制掃描線(信號掃描配線)SG於第1方向Dx延伸。寫入控制掃描線SG設有複數條,且於第2方向Dy上排列。由在第1方向Dx上相鄰之陽極電源線L1與影像信號線L2之對、與在第2方向Dy上相鄰之寫入控制掃描線SG包圍之區域(格子)內,設置接觸孔CH。接觸孔CH設置複數個,且於第1方向Dx及第2方向Dy上排列。第2像素49G(第2無機發光體100G)位於在第1方向Dx上排列之一列接觸孔CH之第2方向Dy側。第1像素49R(第1無機發光體100R)與第3像素49B(第3無機發光體100B)位於與在第1方向Dx上排列之一列接觸孔CH之第2方向Dy相反側。
再者,圖4及圖5係以第1無機發光體100R(屬於第1像素49R)、第2無機發光體100G(屬於第2像素49G)、及第3無機發光體100B(屬於第3像素49B)於1個像素Pix中位於三角形之各個頂點之方式排列之情形之例。於圖6及圖7中,對於其他排列之例進行說明。圖6係顯示本實施形態之顯示裝置之又一構成例之平面圖。圖7係說明本實施形態之像素及信號線之配置之又一例之示意圖。如圖6所示般,例如,第1無機發光體100R(屬於第1像素49R)、第2無機發光體100G(屬於第2像素49G)、及第3無機發光體100B(屬於第3像素49B),亦可於第1方向Dx上按照此順序排列,亦即條帶狀排列。第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B可各自構成1個像素Pix。亦即,可由1個無機發光體100構成1個像素Pix。該情形下,透過部8就每一無機發光體100而設置,在俯視下與1個無機發光體100重疊。又,如圖7所示般,在條帶狀之排列之情形下,第1無機發光體100R(屬於第1像素49R)、第2無機發光體100G(屬於第2像素49G)、及第3無機發光體100B(屬於第3像素49B)位於在第1方向Dx上排列之一列接觸孔CH之第2方向Dy側。再者,於如此之條帶狀之排列下亦然,可由1組第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B構成1個像素Pix,透過部8可就每一組第1無機發光體100R、第2無機發光體100G、及第3無機發光體100B而設置。又,無機發光體100之排列不限於圖4及圖6之例,可為任意排列。
圖8係顯示顯示裝置之像素電路之構成例之電路圖。圖8所示之像素電路PICA設置於第1像素49R、第2像素49G及第3像素49B各者。像素電路PICA係設置於基板10,將驅動信號(電流)供給至無機發光體100之電路。再者,於圖8中,關於像素電路PICA之說明,可應用於第1像素49R、第2像素49G及第3像素49B各者所具有之像素電路PICA。
如圖8所示般,像素電路PICA包含:無機發光體100、5個電晶體、及2個電容。具體而言,像素電路PICA包含:發光控制電晶體BCT、初始化電晶體IST、寫入電晶體SST、重置電晶體RST、及驅動電晶體DRT。一部分電晶體可由相鄰之複數個像素49共有。例如,發光控制電晶體BCT可經由共通配線而由3個像素49共有。又,重置電晶體RST可設置於周邊區域GA,例如可於像素49之各列設置一個。該情形下,重置電晶體RST經由共通配線連接於複數個驅動電晶體DRT之源極。
像素電路PICA所具有之複數個電晶體分別由n型TFT(Thin Film Transistor,薄膜電晶體)構成。然而,不限定於此,各電晶體亦可分別由p型TFT構成。在使用p型TFT之情形下,只要適當使電源電位或保持電容Cs1及電容Cs2之連接適合即可。
發光控制掃描線BG連接於發光控制電晶體BCT之閘極。初始化控制掃描線IG連接於初始化電晶體IST之閘極。寫入控制掃描線SG連接於寫入電晶體SST之閘極。重置控制掃描線RG連接於重置電晶體RST之閘極。
發光控制掃描線BG、初始化控制掃描線IG、寫入控制掃描線SG及重置控制掃描線RG各自連接於驅動電路12(參照圖4)。驅動電路12對發光控制掃描線BG、初始化控制掃描線IG、寫入控制掃描線SG及重置控制掃描線RG分別供給發光控制信號Vbg、初始化控制信號Vig、寫入控制信號Vsg、及重置控制信號Vrg。
驅動IC 210(參照圖4)對第1像素49R、第2像素49G及第3像素49B各者之像素電路PICA,時分地供給影像信號Vsig。於第1像素49R、第2像素49G及第3像素49B之各行與驅動IC 210之間,設置有多工器等開關電路。影像信號Vsig經由影像信號線L2被供給至寫入電晶體SST。又,驅動IC 210經由重置信號線L3將重置電源電位Vrst供給至重置電晶體RST。驅動IC 210經由初始化信號線L4將初始化電位Vini供給至初始化電晶體IST。
發光控制電晶體BCT、初始化電晶體IST、寫入電晶體SST、及重置電晶體RST作為選擇2節點間之導通與非導通之開關元件而發揮功能。驅動電晶體DRT作為相應於閘極與汲極之間之電壓,控制在無機發光體100中流動之電流之電流控制元件而發揮功能。
無機發光體100之陰極(陰極電極114)連接於陰極電源線L10。又,無機發光體100之陽極(陽極電極110)經由驅動電晶體DRT及發光控制電晶體BCT連接於陽極電源線L1(第1電源線)。於陽極電源線L1被供給陽極電源電位PVDD(第1電位)。於陰極電源線L10被供給陰極電源電位PVSS(第2電位)。陽極電源電位PVDD係高於陰極電源電位PVSS之電位。陰極電源線L10包含陰極配線60。
又,像素電路PICA包含電容Cs1及電容Cs2。電容Cs1係形成於驅動電晶體DRT之閘極與源極之間之保持電容。電容Cs2係形成於驅動電晶體DRT之源極及無機發光體100之陽極與陰極電源線L10之間之附加電容。
顯示裝置2自第1列像素49至最末列像素49進行驅動而於1圖框期間顯示1圖框份額之圖像。
於重置期間內,藉由自驅動電路12供給之各控制信號,發光控制掃描線BG之電位為L(LOW,低)位準,重置控制掃描線RG之電位為H(HIGH,高)位準。藉此,發光控制電晶體BCT為關斷(非導通狀態),重置電晶體RST為導通(導通狀態)。
藉此,殘留於像素49內之電荷經由重置電晶體RST流動至外部,而驅動電晶體DRT之源極被固定為重置電源電位Vrst。重置電源電位Vrst設定為相對於陰極電源電位PVSS具有特定之電位差。該情形下,重置電源電位Vrst與陰極電源電位PVSS之電位差,小於無機發光體100開始發光之電位差。
其次,藉由自驅動電路12供給之各控制信號,初始化控制掃描線IG之電位成為H位準。初始化電晶體IST為導通。經由初始化電晶體IST而驅動電晶體DRT之閘極被固定為初始化電位Vini。
又,驅動電路12將發光控制電晶體BCT導通,將重置電晶體RST關斷。驅動電晶體DRT當源極電位為(Vini-Vth)時關斷。藉此,可就每一像素49而取得驅動電晶體DRT之臨限值電壓Vth,而每一像素49之臨限值電壓Vth之偏差被偏移。
其次,於影像信號寫入動作期間,藉由自驅動電路12供給之各控制信號,發光控制電晶體BCT關斷,初始化電晶體IST關斷,寫入電晶體SST導通。於屬1列之像素49中,影像信號Vsig被輸入於驅動電晶體DRT之閘極。影像信號線L2於第2方向Dy上延伸,而連接於屬同一行之複數列像素49。因此,影像信號寫入動作期間就每1列而實施。
其次,於發光動作期間,藉由自驅動電路12供給之各控制信號,發光控制電晶體BCT導通,寫入電晶體SST關斷。自陽極電源線L1經由發光控制電晶體BCT對驅動電晶體DRT供給陽極電源電位PVDD。驅動電晶體DRT將與閘極源極間之電壓相應之電流供給至無機發光體100。無機發光體100以與該電流相應之亮度發光。
再者,驅動電路12可就每一列驅動像素49,亦可同時驅動兩列像素49,還可同時驅動三列份額以上之像素49。
再者,上述圖8所示之像素電路PICA之構成終極而言僅為一例,可適當變更。例如在1個像素49中之配線之條數及電晶體之個數可不同。又,像素電路PICA可採用電流鏡電路等構成。再者,可謂驅動電路12與驅動IC 210之至少一者為控制無機發光體100之點亮與熄滅之驅動部。驅動部藉由控制無機發光體100之點亮與熄滅,而切換顯示裝置2之圖像之顯示與停止顯示。
其次,對於顯示裝置2之積層構造進行說明。圖9係本實施形態之顯示裝置之示意性之剖視圖。如圖9所示般,顯示裝置2之陣列基板9具備:基板10、及複數個電晶體。基板10具有第1面10a、及第1面10a之相反側之第2面10b。基板10為絕緣基板,例如為玻璃基板、石英基板、或丙烯酸樹脂、環氧樹脂、聚醯亞胺樹脂、或者聚對苯二甲酸乙二酯(PET)樹脂製之撓性基板。
再者,於本說明書中,於與基板10之表面垂直之方向上,將自基板10朝向無機發光體100之方向(方向Dz1)設為「上側」或僅為「上」。又,將自無機發光體100朝向基板10之方向(方向Dz2)設為「下側」或僅為「下」。又,在表達於某一構造體之「上」配置另一構造體之態樣時,在僅記述為「上」之情形下,只要無特別說明,則包含以下兩種情形,即:以與某一構造體相接之方式在正上方配置另一構造體之情形、及在某一構造體之上方進一步介隔以另一構造體而配置其他構造體之情形。
底塗層20設置於基板10之第1面10a上。再者,可於基板10之第1面10a上設置遮光層。該情形下,底塗層20覆蓋遮光層。遮光層若將光遮斷則可為任意材料,例如可為鉬鎢合金膜。
複數個電晶體設置於底塗層20上。例如,於基板10之顯示區域AA,分別設置像素49所含之驅動電晶體DRT及寫入電晶體SST作為複數個電晶體。於基板10之周邊區域GA,設置驅動電路12所含之電晶體TrC作為複數個電晶體。再者,顯示複數個電晶體之中、驅動電晶體DRT、寫入電晶體SST、及電晶體TrC,但像素電路PICA所含之發光控制電晶體BCT、初始化電晶體IST及重置電晶體RST亦具有與驅動電晶體DRT同樣之積層構造。再者,以下之說明中,在無需區別複數個電晶體而說明之情形下,僅表示為電晶體Tr。
電晶體Tr例如為雙面閘極構造之TFT。電晶體Tr各自具有:第1閘極電極21、第2閘極電極31、半導體層25、源極電極41s、及汲極電極41d。第1閘極電極21設置於底塗層20上。絕緣膜24設置於底塗層20上而覆蓋第1閘極電極21。半導體層25設置於絕緣膜24上。半導體層25例如使用多晶矽。然而,半導體層25不限定於此,亦可為微晶氧化物半導體、非晶氧化物半導體、低溫多晶矽等。絕緣膜29設置於半導體層25上。第2閘極電極31設置於絕緣膜29上。
底塗層20、絕緣膜24、29、45為無機絕緣膜,例如包含氧化矽(SiO2 )或氮化矽(SiN)等。於第3方向Dz上,第1閘極電極21與第2閘極電極31介隔著絕緣膜24、半導體層25及絕緣膜29而對向。於絕緣膜24、29中,夾於第1閘極電極21與第2閘極電極31之部分作為閘極絕緣膜而發揮功能。又,於半導體層25中,夾於第1閘極電極21與第2閘極電極31之部分為電晶體Tr之通道區域27。於半導體層25中,與源極電極41s連接之部分為電晶體Tr之源極區域,與汲極電極41d連接之部分為電晶體Tr之汲極區域。於通道區域27與源極區域之間及通道區域27與汲極區域之間,分別設置低濃度雜質區域。再者,作為電晶體Tr僅顯示n型TFT,但亦可同時形成p型TFT。
閘極線31a連接於驅動電晶體DRT之第2閘極電極31。於基板10與閘極線31a之間設置絕緣膜29,於閘極線31a與基板10之間形成電容CS。第1閘極電極21、第2閘極電極31及閘極線31a,例如由鋁(Al)、銅(Cu)、銀(Ag)、鉬(Mo)或該等之合金膜或者包含該等之積層膜而構成。
於本實施形態中,電晶體Tr不限定於雙面閘極構造。電晶體Tr可為閘極電極僅由第1閘極電極21構成之底閘極型。又,電晶體Tr亦可為閘極電極僅由第2閘極電極31構成之頂閘極型。又,亦可無底塗層20。
顯示裝置2具有設置於基板10之第1面10a上而覆蓋複數個電晶體Tr之絕緣膜35。源極電極41s設置於絕緣膜35上,經由設置於絕緣膜35之貫通孔連接於複數個電晶體Tr之各源極。汲極電極41d設置於絕緣膜35上,經由設置於絕緣膜35之貫通孔連接於複數個電晶體Tr之各汲極。於周邊區域GA中陰極配線60設置於絕緣膜35上。絕緣膜42覆蓋源極電極41s、汲極電極41d及陰極配線60。絕緣膜35為無機絕緣膜,絕緣膜42為有機絕緣膜。源極電極41s及汲極電極41d係由鈦與鋁之積層構造即TiAlTi或TiAl之積層膜而構成。又,絕緣膜42使用感光性丙烯酸等有機材料。
源極電極41s之一部分形成於與閘極線31a重疊之區域。於隔著絕緣膜35而對向之閘極線31a與源極電極41s中,形成電容Cs1。又,閘極線31a形成於與半導體層25之一部分重疊之區域。電容Cs1亦包含在隔著絕緣膜24而對向之半導體層25與閘極線31a中形成之電容。
顯示裝置2具有:源極連接配線43s、汲極連接配線43d與、絕緣膜45、對向陽極電極50e、絕緣膜66、連接層50f、無機發光體100、絕緣膜70、平坦化膜80、對向陰極電極90e、保護層92、偏光板94、及表面層5。源極連接配線43s設置於絕緣膜42上,經由設置於絕緣膜42之貫通孔連接於源極電極41s。汲極連接配線43d設置於絕緣膜42上,經由設置於絕緣膜42之貫通孔連接於汲極電極41d。絕緣膜45設置於絕緣膜42上而覆蓋源極連接配線43s與汲極連接配線43d。對向陽極電極50e設置於絕緣膜45上,經由設置於絕緣膜45之貫通孔連接於驅動電晶體DRT之汲極連接配線43d。源極連接配線43s及汲極連接配線43d例如由銦錫氧化物(ITO、Indium Tin Oxide)等之透明性導電體形成。
絕緣膜66設置於絕緣膜45上,覆蓋對向陽極電極50e。連接層50f設置於絕緣膜66上,經由設置於絕緣膜66之貫通孔連接於對向陽極電極50e。無機發光體100設置於連接層50f之上。此處,連接層50f例如可為焊料層,關於對向陽極電極50e與連接層50f之連接,於圖9中經由設置於絕緣膜66之貫通孔,但亦可不設置絕緣膜66,而以與對向陽極電極50e直接重疊之方式形成。對向陽極電極50e經由連接層50f與無機發光體100之陽極電極110連接。於隔著絕緣膜45而對向之對向陽極電極50e與源極連接配線43s之間形成電容Cs2。
絕緣膜70設置於絕緣膜45上,覆蓋連接層50f及無機發光體100之陽極電極110之側面。絕緣膜70於與陽極電極110重疊之位置,具有用於安裝無機發光體100之開口。絕緣膜70之開口之面積,在俯視下大於無機發光體100與對向陽極電極50e之接地面。又,對向陽極電極50e在俯視下,大於無機發光體100與對向陽極電極50e之接地面。平坦化膜80設置於絕緣膜70上而覆蓋無機發光體100之側面。對向陰極電極90e設置於平坦化膜80上。絕緣膜70為無機絕緣膜,例如包含矽氮化膜(SiN)。平坦化膜80為有機絕緣膜或無機有機混合絕緣膜(於Si-O主鏈,鍵合有例如有機基(甲基或苯基)之材料)。無機發光體100之上表面(陰極電極114)自平坦化膜80露出。對向陰極電極90e連接於無機發光體100之陰極電極114。
對向陰極電極90e經由設置於顯示區域AA之外側之接觸孔CH1,與設置於陣列基板9側之陰極配線60連接。具體而言,接觸孔CH1設置於平坦化膜80及絕緣膜42,於接觸孔CH1之底面設置陰極配線14。陰極配線60設置於絕緣膜35之上。即,陰極配線60設置於與源極電極41s、汲極電極41d為同一層,並由相同之材料形成。對向陰極電極90e自顯示區域AA至周邊區域GA連續地設置,於接觸孔CH1之底部與陰極配線60連接。
保護層92設置於對向陰極電極90e上。保護層92係絕緣膜。保護層92例如可為氧化矽(SiO2 )或氮化矽(SiN)等之無機絕緣膜、與有機絕緣膜之積層體。偏光板94設置於保護層92上。偏光板94使入射之光中之、朝預先決定之方向振動之成分之光透過,並遮斷朝該方向以外振動之成分之光。偏光板94於本實施形態中為圓偏光板。表面層5設置於偏光板94上。表面層5在俯視下,透過部8與無機發光體100重疊,不是透過部8之部分即遮斷部6,不與無機發光體100重疊。
其次,對於無機發光體100之構成進行說明。圖10係顯示本實施形態之無機發光體之構成例之剖視圖。如圖10所示般,無機發光體100具有:無機發光元件102、陽極電極110、反射層112、及陰極電極114,但亦可不將對向陽極電極50e、連接層50f、及對向陰極電極90e包含於無機發光體100。
無機發光元件102係進行發光之發光層。無機發光元件102具有:n型包層104、p型包層106、及設置於p型包層106與n型包層104之間之發光層108。於本實施形態中,無機發光元件102朝向上側依照p型包層106、發光層108、n型包層104之順序積層而構成。又,亦可於p型包層106之下側設置例如碳化矽、藍寶石等之基板(發光元件基板)。該基板由於在使用基板形成二極體構造之後,藉由基板之背面研磨而降低其厚度,進行切割而分斷成各晶片,故在背面研磨時被去除大部分,但有時一部分殘留於P型包層之下。作為無機發光元件102,使用氮化鎵(GaN)、磷化鋁銦鎵(AlInGaP)或砷化鋁鎵(AlGaAs)或鎵砷磷(GaAsP)等之化合物半導體。進一步而言,於本實施形態中,p型包層106及n型包層104使用氮化鎵(GaN)等。又,作為發光層108,使用氮化銦鎵(InGaN)等。發光層108亦可為積層有InGaN、GaN之多量子井構造(MQW)。
例如,於第1無機發光體100R中,無機發光元件102之發光層108可為例如鋁與鎵及銦之組成比為0.225:0.275:0.5之燐化鋁鎵銦,p型包層106與n型包層104可為燐化鋁銦,發光元件基板可為砷化鎵。又,例如,於第2無機發光體100G中,無機發光元件102之發光層108可為例如銦與鎵之組成比為0.45:0.55之氮化銦鎵,p型包層106與n型包層104可為氮化鎵,發光元件基板可為碳化矽。又,例如,於第3無機發光體100B中,無機發光元件102之發光層108可為例如銦與鎵之組成比為0.2:0.8之氮化銦鎵,p型包層106與n型包層104可為氮化鎵,發光元件基板可為碳化矽。
無機發光體100朝向上側依照反射層112、陽極電極110、p型包層106、發光層108、n型包層104、陰極電極114之順序而積層。於無機發光體100之下設置連接層50f,於無機發光體100之上設置對向陰極電極90e。
對向陽極電極50e包含導電性構件,此處為金屬材料。於本實施形態中,對向陽極電極50e包含鈦(Ti)與鋁(Al),例如,鈦層與鋁層沿著第3方向Dz而積層。連接層50f包含導電性構件,此處為金屬材料。連接層50f例如為銀膏體、亦即銀錫(AgSn)、或金膏體、亦即金錫(AuSn)等,將對向陽極電極50e與陽極電極110予以連接。
反射層112設置於連接層50f之上。反射層112係可反射光之導電性構件,於本實施形態中為包含銀(Ag)之合金。陽極電極110設置於反射層112之上。陽極電極110係具有透光性之導電性構件,例如ITO。陽極電極110經由反射層112及連接層50f,電性連接於對向陽極電極50e。於陽極電極110之上,設有p型包層106。陽極電極110與p型包層106連接。
陰極電極114設置於n型包層104之上。陰極電極114連接於n型包層104。陰極電極114係具有透光性之導電性構件,例如ITO。陰極電極114連接於對向陰極電極90e。對向陰極電極90e係具有透光性之導電性構件,例如ITO。
例如,在製造無機發光體100時,在將構成無機發光元件102之各層於發光元件基板上成膜,並將發光元件基板薄膜化,而於下表面形成陽極電極110及反射層112之後,將切斷成方形者配置於連接層50f上。若於連接層50f使用銀膏體,則無機發光元件102相應於暫時之壓力而變形,密接於其而導通。或者,又可對於連接層50f使用與陽極電極110及反射層112等相同材料,該情形下,若在配置無機發光元件102之後加熱,則可使連接層50f與無機發光元件102一體化,而取得導通。
顯示裝置2成為如以上之積層構造。於以上之說明中,顯示裝置2係無機發光體100於下表面(陽極電極110)連接於對向陽極電極50e,於上表面(陰極電極114)連接於對向陰極電極90e之類型。然而,顯示裝置2並不限定於該類型,亦可為無機發光體100於上表面及下表面之任一者,連接於對向陽極電極50e及對向陰極電極90e。圖11係顯示本實施形態之顯示裝置之又一構成例之剖視圖。於圖11中,於無機發光體100之上側設置對向陽極電極50e及對向陰極電極90e。於無機發光體100設置連接部116,於連接部116,無機發光體100之上側之對向陰極電極90e與連接層50f電性連接。連接部116係導電性之構件,可為鉬鎢合金、或鉬鎢合金與鋁之積層膜等。又,亦可與圖11相反,而將對向陽極電極50e及對向陰極電極90e設置於無機發光體100之下側。
(顯示系統之組裝方法) 其次,對於顯示系統1之組裝方法進行說明。圖12係說明本實施形態之顯示系統之組裝方法之圖。如圖12之步驟S10所示般,在組裝顯示系統1時,於基部4安裝顯示裝置2。具體而言,於基部4之凹部4B內收納顯示裝置2。於步驟S10中,於顯示裝置2未安裝表面層5,於基部4亦未安裝構成表面4A之基部表面層4S。
若於基部4安裝了顯示裝置2,如步驟S12所示般,於顯示裝置2與基部4安裝表面部S。表面部S係覆蓋未安裝表面層5之顯示裝置2之表面、與未安裝基部表面層4S之基部4之表面之片材狀之構件。表面部S係基部表面層4S與表面層5一體化而構成之構件。換言之,表面部S包含構成基部表面層4S之部分、及構成表面層5之部分。構成表面部S之表面層5之部分包含遮斷部6及透過部8。表面部S之構成基部表面層4S之部分之表面4A、與構成表面層5之部分之表面5A連續,而構成表面1A。又,由於構成表面層5之部分之表面5A包含遮斷部6之表面6A及透過部8之透過面8A,故表面部S可謂構成遮斷部6之部分之表面6A與構成基部表面層4S之部分之表面4A連續。再者,於本實施形態中,於基部表面層4S未設置透過部8等之開口。
於步驟S12中,以於俯視下構成表面層5之部分與未安裝表面層5之顯示裝置2重疊,基部表面層4S與未安裝基部表面層4S之基部4重疊之方式,將表面部S安裝於顯示裝置2與基部4。然後,將表面部S固定(例如接著)於顯示裝置2與基部4。進一步而言,於步驟S12中,以於俯視下透過部8與顯示裝置2之無機發光體100(像素Pix)重疊之方式安裝表面部S。
藉由在顯示裝置2與基部4安裝表面部S,而如步驟S14所示般,顯示系統1之組裝完成。顯示系統1在俯視下顯示裝置2與表面層5重疊,在俯視下供設置顯示裝置2之部分之區域為表面5A。並且,表面5A中之、在俯視下透過部8與無機發光體100(像素Pix)重疊之區域為透過面8A,透過面8A以外之區域為表面6A。又,顯示系統1於俯視下基部4與基部表面層4S重疊,供設置基部4之部分之區域為表面4A。
如此般,於本實施形態中,將基部表面層4S與表面層5成為一體之表面部S安裝於顯示裝置2與基部4。然而,亦可將基部表面層4S與表面層5設為分體。該情形下,以在俯視下,透過部8與顯示裝置2之無機發光體100(像素Pix)重疊之方式,於顯示裝置2安裝表面層5。然後,將安裝有表面層5之顯示裝置2安裝於安裝有基部表面層4S之基部4。然而,亦可在將顯示裝置2安裝於基部4後,將表面層5安裝於顯示裝置2。又,在將表面層5安裝於顯示裝置2時,例如,可於透明基板張貼表面層5,以表面層5之透過部8與顯示裝置2之無機發光體100(像素Pix)重疊之方式,將張貼有透明基板之表面層5貼附於顯示裝置2。此處之透明基板若為使光L等可見光透過之構件則可為任意之構件,可為玻璃製,亦可為樹脂製。又,亦可於基板張貼未形成透過部8之表面層5(亦即僅遮斷部6之表面層5),利用模具等將基板與表面層5兩者進行一次衝壓,而形成透過部8。該情形下,可將不使光L等可見光透過之樹脂等之構件用作基板。
(顯示系統之可視性) 其次,對於視認到顯示系統1時之可視性進行說明。圖13係顯示將無機發光體熄滅之情形下之顯示系統之外觀之示意圖,圖14係顯示將無機發光體點亮之情形之顯示系統之外觀之示意圖。如圖13所示般,在將顯示裝置2之無機發光體100熄滅時,更詳細而言在將顯示裝置2之全部無機發光體100熄滅時,無機發光體100不發出光L。因此,當在將無機發光體100熄滅時俯視顯示系統1之情形下,顯示系統1以下述方式被視認,即:被視認到顯示裝置2之表面層5之表面5A,顯示裝置2之表面5A與基部4之表面4A之外觀作為表面1A而連續。進一步而言,由於表面層5之透過部8充分小而不易視認,故在將無機發光體100熄滅時,顯示系統1以顯示裝置2之遮斷部6之表面6A之外觀與基部4之表面4A之外觀為連續之方式被視認。如此般,在將無機發光體100熄滅時,視認不出表面5A與表面4A之間之邊界,對表面4A與表面5A不予區別,而將表面4A與表面5A視認為相同之1個表面1A。如此般,顯示系統1在將顯示裝置2熄滅過程中,不易區別顯示裝置2之表面5A與基部4之表面4A,而將顯示裝置2視認為基部4,從而顯示裝置2不顯得突兀。再者,例如當靠近顯示裝置2時,有可能經由透過部8視認出無機發光體100或其周圍之配線,但來自無機發光體100或其周圍之配線之可見光之反射,可被偏光板94抑制,而可不易視認。
另一方面,如圖14所示般,在使顯示裝置2之無機發光體100點亮之情形下,來自無機發光體100之光L透過於無機發光體100之方向Dz1側對向之透過部8,而朝向顯示裝置2之外部照射。亦即,在使無機發光體100點亮之情形下,自透過面8A出射無機發光體100之光L。因此,當在使無機發光體100點亮時俯視顯示系統1之情形下,顯示系統1於表面層5之方向Dz1側被視認出由透過透過面8A之無機發光體100之光L形成之圖像PI,而表面5A被圖像PI遮擋。進而,亦視認出圖像PI之周圍之基部4之表面4A。亦即,當在使無機發光體100點亮時俯視顯示系統1之情形下,顯示系統1被視認出藉由無機發光體100之光L而顯示之圖像PI及基部4之表面4A。由於無機發光體100之尺寸小、且光L之擴展角度大,故即便將透過部8以在無機發光體100之熄滅時視認不出透過部8之程度減小,亦可藉由自無機發光體100發光並通過透過部8之光L,使圖像PI適切地顯示。
如以上說明般,本實施形態之顯示系統1具備基部4、及安裝於基部4之顯示裝置2。顯示裝置2具備:矩陣狀排列之複數個無機發光體100、及包含透過部8及遮斷部6之表面層5。表面層5相對於無機發光體100設置於無機發光體100發出之光L之行進方向側、亦即方向Dz1側。透過部8以自方向Dz1側觀察與無機發光體100重疊之方式矩陣狀設置,使來自無機發光體100之光L透過。遮斷部6遮斷來自無機發光體100之光L。複數個無機發光體100分別與設置於表面層5之複數個透過部8各者重疊而設置。
本實施形態之顯示系統1於無機發光體100之方向Dz1側設置透過部8與遮斷部6,各個無機發光體100與各個透過部8重疊。因此,顯示系統1可在無機發光體100之點亮時使來自無機發光體100之光L通過透過部8而出射至外部,故可適切地顯示圖像PI。又,在無機發光體100之熄滅時,由於來自無機發光體100之光L不再出射,故可視認出遮斷部6之表面6A。因此,在無機發光體100之熄滅時,不易區別表面層5之表面5A(遮斷部6之表面6A)與基部4之表面4A,而將顯示裝置2視認為與基部4一體化,而可使顯示裝置2不顯得突兀。特別是,在顯示裝置2大之情形下,可抑制在房間內等之顯示裝置2之壓迫感。
又,顯示系統1在無機發光體100之點亮時,被視認出藉由透過透過部8之來自無機發光體100之光L而顯示之圖像PI、及基部4之表面4A。並且,顯示系統1在無機發光體100之熄滅時,以表面層5之表面5A與基部4之表面4A為連續之方式被視認。根據本實施形態之顯示系統1,在顯示裝置2之點亮時,適切地顯示圖像PI,在顯示裝置2之熄滅時,以表面層5之表面5A之外觀與基部4之表面4A之外觀為連續之方式被視認,故可使顯示裝置2不顯得突兀。
又,較佳的是表面層5與構成基部4之表面4A之基部表面層4S為一體之構件。藉由將表面層5與基部表面層4S設為一體之構件(表面部S),而不易區別表面層5之表面5A與基部4之表面4A,而可使顯示裝置2不顯得突兀。
又,表面層5與構成基部4之表面4A之基部表面層4S亦可為分體之構件。即便將表面層5與基部表面層4S設為分體之構件,但在無機發光體100之熄滅時可視認出遮斷部6之表面6A,故顯示裝置2被視認為與基部4一體化,而可使顯示裝置2不顯得突兀。
又,遮斷部6之表面6A與基部4之表面4A之形狀、花紋、及色彩之至少一者為相同。藉由表面6A與表面4A之形狀、花紋、及色彩之至少一者為相同,而不易區別表面6A與表面4A,從而可使顯示裝置2不顯得突兀。再者,遮斷部6之表面6A與基部4之表面4A亦可為形狀、花紋、及色彩全部皆相同。
(變化例) 其次,對於上述實施形態之變化例進行說明。圖15係第1變化例之顯示系統之示意圖。如圖15之第1變化例所示般,顯示系統1可具備對顯示裝置2之表面層5之表面5A照射光LI之照明部96。該情形下,照明部96可使未圖示之照明控制部控制可見光之光LI之照射。如圖15之(a)所示般,照明部96在顯示裝置2之無機發光體100熄滅之情形下、亦即在顯示裝置2不顯示圖像PI之情形下,對表面層5之表面5A照射光LI。再者,照明部96亦可對表面層5之表面5A與表面5A之周邊之基部4之表面4A照射光LI。另一方面,如圖15之(b)所示般,照明部96在顯示裝置2之無機發光體100點亮之情形下,亦即在顯示裝置2顯示圖像PI之情形下,照明部96停止光LI之照射。如此般,照明部96在無機發光體100之熄滅時對表面5A照射光,在無機發光體100之點亮時停止光朝表面5A之照射。藉此,在不顯示圖像PI時使基部4明亮,在顯示圖像PI時,停止光朝表面4A、5A之照射,故來自表面4A、5A之可見光之反射受到抑制,而可抑制圖像PI之對比度降低。
又,於上述實施形態中,將形成有透過部8之表面層5安裝於顯示裝置2,故需要進行表面層5之透過部8與顯示裝置2之無機發光體100(像素Pix)之位置對準。然而,如在以下之第2變化例中所說明般,亦可以在將未形成透過部8之表面層5安裝於顯示裝置2之後,與無機發光體100重疊之方式形成透過部8。以下,具體地進行說明。
圖16係顯示第2變化例之像素之示意圖。如圖16所示般,第2變化例之顯示裝置2a可於1個像素Pix除了第1無機發光體100R、第2無機發光體100G、第3無機發光體100B以外,還設置紫外線發光部100UV。紫外線發光部100UV係照射紫外線LUV 之無機發光素體。於1個像素Pix中,較佳的是紫外線發光部100UV以在俯視下位於像素Pix之中心之方式配置。亦即,紫外線發光部100UV較佳的是,在俯視下配置於以像素Pix之其他無機發光體100(第1無機發光體100R、第2無機發光體100G、第3無機發光體100B)為頂點之多角形中之中心點之位置。
圖17係顯示第2變化例之顯示裝置之構成例之剖視圖。如圖17所示般,第2變化例之顯示裝置2a具備對向陽極電極50ea、連接層50fa、及紫外線發光部100UV。對向陽極電極50ea設置於絕緣膜45上,經由設置於絕緣膜45之貫通孔而連接於驅動電晶體DRT之汲極連接配線43d。對向陽極電極50ea例如由與對向陽極電極50ea相同之構件形成。連接層50fa設置於絕緣膜66上,經由設置於絕緣膜66之貫通孔連接於對向陽極電極50ea。連接層50fa例如由與連接層50f相同之構件形成。紫外線發光部100UV設置於連接層50fa上。紫外線發光部100UV之構成除了用於發出紫外線LUV 之組成以外,與無機發光體100相同。紫外線發光部100UV之陽極電極110UV經由反射層112UV及連接層50fa電性連接於對向陽極電極50ef。紫外線發光部100UV之陰極電極114 UV連接於對向陰極電極90e。於第2變化例中,表面層5由藉由紫外線LUV 之照射而分解之構件(例如有機膜)構成。對於表面層5,可使用乾式正型光阻劑。
圖18係說明第2變化例之顯示系統之組裝方法之圖。如圖18所示般,於第2變化例中,如步驟S12a所示般,於未安裝表面層5之顯示裝置2之表面與未安裝基部表面層4S之基部4之表面,安裝表面部Sa。此處之表面部Sa除了未於表面層5形成透過部8以外之點,為與上述實施形態之表面部S相同之構成。如步驟S14a所示般,在表面部Sa安裝於顯示裝置2之狀態下,顯示裝置2之無機發光體100(像素Pix)被表面部Sa之表面層5(遮斷部6)覆蓋。其後,顯示裝置2藉由控制部使紫外線發光部100UV照射紫外線LUV 。表面層5之被照射紫外線LUV 之部分進行光分解,經紫外線LUV 光分解之部分成為透過部8,未經紫外線LUV 光分解之部分原樣殘留遮斷部6。再者,亦可將被照射紫外線LUV 之後之表面層5利用溶劑等洗淨,去除經紫外線LUV 光分解之部分,作為透過部8。由於紫外線發光部100UV設置於像素Pix內,故藉由來自紫外線發光部100UV之紫外線LUV 形成之透過部8在俯視下與無機發光體100(像素Pix)重疊。如此般,顯示裝置2a藉由設置發出用於在表面層5形成透過部8之紫外線LUV 之紫外線發光部100UV,而無需進行透過部8與無機發光體100(像素Pix)之位置對準。再者,紫外線發光部100UV在形成透過部8之後,可不點亮。又,在第2變化例中亦然,可將基部表面層4S與表面層5設為分體。
又 ,於圖16之例中,紫外線發光部100UV在俯視下位於像素Pix之中心,但紫外線發光部100UV之位置不限於中心而為任意。圖19係顯示第2變化例之像素之又一例之示意圖。例如圖19所示般,紫外線發光部100UV亦可以與第1無機發光體100R、第2無機發光體100G、第3無機發光體100B一起各自配置於矩形之4個頂點之位置之方式設置。該情形下,紫外線發光部100UV可以紫外線LUV 朝向像素Pix之中心線之方式傾斜地安裝於顯示裝置2。
又,於第2變化例中,透過部8為開口,但亦可為使光L透過之固體之構件。圖20係顯示第2變化例之顯示裝置之另一構成例之剖視圖。如圖20所示般,此時之顯示裝置2a於表面層5之上設置紫外線遮斷膜UVAF。於圖20之構成中,表面層5採用於有機膜(樹脂膜)包含光反應性染料之構成。有機膜係使可見光透過之透明之膜。光反應性染料係以吸收可見光之方式經著色之染料,當被照射紫外線LUV 時,發生反應而分解。對於光反應性染料,例如可使用偶氮染料。表面層5於未被照射紫外線LUV 之狀態下,於全域,母材即透明之有機膜被添加劑即光反應性染料著色,吸收可見光並遮斷。另一方面,當表面層5被照射來自紫外線發光部100UV之紫外線LUV 時,經紫外線LUV 照射之部分之光反應性染料分解,而光反應性染料分解之部分,成為透明之透過部8,未被照射紫外線LUV 之部分成為殘留光反應性染料之遮斷部6。再者,透過部8不是開口而是包含透明之有機膜之固體狀之構件。
紫外線遮斷膜UVAF係吸收紫外線之膜。紫外線遮斷膜UVAF吸收來自外部之紫外線,遮斷其到達表面層5。藉由紫外線遮斷膜UVAF遮斷朝表面層5之來自外部之紫外線,而抑制表面層5之遮斷部6之光反應性染料被外部之紫外線(例如太陽光所含之紫外線成分)分解。再者,若紫外線遮斷膜UVAF為抑制來自顯示裝置2之外部之紫外線到達表面層5者,則不限於吸收紫外線之構件,例如亦可為反射紫外線之構件。
又,於第2變化例中,係將紫外線發光部100UV設置於顯示裝置2內,亦可如以下之第3變化例中所說明般,將紫外線發光部100UVb設置於顯示裝置2外。圖21係顯示第3變化例之顯示裝置之構成例之剖視圖。如圖21所示般,第3變化例之顯示裝置2b與第2變化例不同,於內部不設置對向陽極電極50ea、連接層50fa、及紫外線發光部100UV。顯示裝置2b於供照射紫外線LUV之區域AR不配置電晶體Tr、無機發光體100、各種電極、各種配線、及紫外線之透過率低之有機絕緣膜等。於圖21之例中,於區域AR,設置基板10、底塗層20、絕緣膜24、29、35。又,顯示裝置2b於基板10之第1面10a上設置遮斷光之遮光層22。遮光層22配置於區域AR以外之區域。遮光層22係遮斷紫外線Luv 者,例如可為鉬鎢合金膜等。
於如此之構成中,於基板10之第2面10b側配置紫外線發光部100UVb。紫外線發光部100UVb若為可照射紫外線LUV 之裝置,則可為任意之構成。紫外線發光部100UVb自基板10之第2面10b側對俯視下之顯示裝置2b之全域照射紫外線LUV 。來自紫外線發光部100UVb之紫外線於區域AR以外由遮光層22遮光紫外線LUV 。另一方面,來自紫外線發光部100UVb之紫外線LUV 於區域AR中,透過基板10、底塗層20、絕緣膜24、29、35而照射至表面層5。表面層5之經紫外線LUV 照射之部分被分解而成為透過部8,未經紫外線LUV 照射之部分成為遮斷部6。再者,於圖21中,於圖之佈局上看上去紫外線LUV 未照射至無機發光體100之上側之表面層5,但實際上,以於無機發光體100之上側之表面層5照射有紫外線LUV 之方式調整區域AR之位置,而將無機發光體100之上側作為透過部8。再者,於第3變化例中亦然,可與第2變化例之圖20同樣地,設置紫外線遮斷膜UVAF,將透過部8設為透明之構件。
又,關於藉由在本實施形態中所描述之態樣帶來之其他作用效果而自本說明書記載明確者、或由熟悉此項技術者可適當想到者,應當理解為係本發明所帶來之作用效果。
1:顯示系統 1A:表面 2:顯示裝置 2a:顯示裝置 2b:顯示裝置 4:基部 4A:表面 4B:凹部 4S:基部表面層 5:表面層 5A:表面 6:遮斷部 6A:表面 8:透過部 8A:透過面 9:陣列基板 10:基板 10a:第1面 10b:第2面 12:驅動電路 20:底塗層 21:第1閘極電極 22:遮光層 24:絕緣膜 25:半導體層 27:通道區域 29:絕緣膜 31:第2閘極電極 31a:閘極線 35:絕緣膜 41d:汲極電極 41s:源極電極 42:絕緣膜 43d:汲極連接配線 43s:源極連接配線 45:絕緣膜 49:像素 49B:像素/第3像素 49G:像素/第2像素 49R:像素/第1像素 50e:對向陽極電極 50ea:對向陽極電極 50f:連接層 50fa:連接層 60:陰極配線 66:絕緣膜 70:絕緣膜 80:平坦化膜 90e:對向陰極電極 92:保護層 94:偏光板 96:照明部 100:無機發光體 100B:第3無機發光體 100G:第2無機發光體 100R:第1無機發光體 100UV:紫外線發光部 100UVb:紫外線發光部 102:無機發光元件 104 :n型包層 106 :p型包層 108:發光層 110:陽極電極 110UV:陽極電極 112:反射層 112UV:反射層 114 UV:陰極電極 116:連接部 210:驅動IC AA:顯示區域 AR:區域 BCT:發光控制電晶體 BG:發光控制掃描線 CH:接觸孔 CH1:接觸孔 Cs1:電容 Cs2:電容 D1:長度 D2:長度 DRT:驅動電晶體 Dx:第1方向/方向 Dy:第2方向/方向 Dz:第3方向 Dz1:方向 Dz2:方向 GA:周邊區域 IG:初始化控制掃描線 IST:初始化電晶體 L:光 L1:陽極電源線(電源供給配線/第1電源線) L2:影像信號線(信號配線) L3:重置信號線 L4:初始化信號線 L10:陰極電源線 LUV :紫外線 PI:圖像 PICA:像素電路 Pix:像素 PVDD:陽極電源電位(第1電位) PVSS:陰極電源電位(第2電位) RG:重置控制掃描線 RST:重置電晶體 S:表面部 Sa:表面部 S10:步驟 S12:步驟 S12a:步驟 S14:步驟 S14a:步驟 SG:掃描線(信號掃描配線) SST:寫入電晶體 Tr:電晶體 TrC:電晶體 UVAF:紫外線遮斷膜 Vbg:發光控制信號 Vig:初始化控制信號 Vini:初始化電位 Vrg:重置控制信號 Vrst:重置電源電位 Vsg:寫入控制信號 Vsig:影像信號
圖1係本實施形態之顯示系統之示意圖。 圖2係本實施形態之顯示裝置之示意性之平面圖。 圖3係本實施形態之顯示裝置之示意性之局部剖視圖。 圖4係顯示本實施形態之顯示裝置之構成例之平面圖。 圖5係說明本實施形態之像素及信號線之配置之例之示意圖。 圖6係顯示本實施形態之顯示裝置之又一構成例之平面圖。 圖7係說明本實施形態之像素及信號線之配置之又一例之示意圖。 圖8係顯示顯示裝置之像素電路之構成例之電路圖。 圖9係本實施形態之顯示裝置之示意性之剖視圖。 圖10係顯示本實施形態之無機發光體之構成例之剖視圖。 圖11係顯示本實施形態之顯示裝置之另一構成例之剖視圖。 圖12係說明本實施形態之顯示系統之組裝方法之圖。 圖13係顯示將無機發光體熄滅之情形之顯示系統之外觀之示意圖。 圖14係顯示將無機發光體點亮之情形之顯示系統之外觀之示意圖。 圖15(a)、(b)係第1變化例之顯示系統之示意圖。 圖16係顯示第2變化例之像素之示意圖。 圖17係顯示第2變化例之顯示裝置之構成例之剖視圖。 圖18係說明第2變化例之顯示系統之組裝方法之圖。 圖19係顯示第2變化例之像素之又一例之示意圖。 圖20係顯示第2變化例之顯示裝置之又一構成例之剖視圖。 圖21係顯示第3變化例之顯示裝置之構成例之剖視圖。
2:顯示裝置
5:表面層
5A:表面
6:遮斷部
6A:表面
8:透過部
8A:透過面
9:陣列基板
49B:像素/第3像素
49G:像素/第2像素
49R:像素/第1像素
100B:第3無機發光體
100G:第2無機發光體
100R:第1無機發光體
AA:顯示區域
D1:長度
D2:長度
Dx:第1方向/方向
Dy:第2方向/方向
Dz1:方向
GA:周邊區域

Claims (7)

  1. 一種顯示系統,其具備基部、及安裝於前述基部之顯示裝置,且 前述顯示裝置具備: 複數個無機發光體,其等矩陣狀排列;及 表面層,其包含:複數個透過部,其等相對於前述無機發光體,設置於前述無機發光體發出之光之行進方向側,且自光之行進方向側觀察,以與前述無機發光體重疊之方式矩陣狀設置,而透過來自前述無機發光體之光;及遮斷部,其遮斷來自前述無機發光體之光; 前述複數個無機發光體分別與設置於前述表面層之前述複數個透過部各者重疊而設置。
  2. 如請求項1之顯示系統,其中在前述無機發光體點亮時,藉由來自前述無機發光體且透過前述透過部之光而顯示之圖像、及前述基部之表面被視認, 在前述無機發光體熄滅時,前述表面層之表面與前述基部之表面為連續般被視認。
  3. 如請求項1或2之顯示系統,其中前述表面層與構成前述基部表面之基部表面層係一體之構件。
  4. 如請求項1或2之顯示系統,其中前述表面層與構成前述基部表面之基部表面層係分體之構件。
  5. 如請求項1或2之顯示系統,其更具備:照明部,其在前述無機發光體熄滅時對前述表面層之表面照射光,在前述無機發光體點亮時停止朝前述表面層之表面照射光。
  6. 如請求項1或2之顯示系統,其中前述顯示裝置更具備:紫外線發光部,其發出用於在前述表面層形成前述透過部之紫外線。
  7. 如請求項1或2之顯示系統,其中前述遮斷部之表面與前述基部之表面之形狀、花紋、及色彩之至少一者為相同。
TW109127204A 2019-09-04 2020-08-11 顯示系統 TWI750766B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-161438 2019-09-04
JP2019161438A JP7432327B2 (ja) 2019-09-04 2019-09-04 表示システム

Publications (2)

Publication Number Publication Date
TW202119383A true TW202119383A (zh) 2021-05-16
TWI750766B TWI750766B (zh) 2021-12-21

Family

ID=74847057

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109127204A TWI750766B (zh) 2019-09-04 2020-08-11 顯示系統

Country Status (6)

Country Link
US (1) US11817038B2 (zh)
JP (1) JP7432327B2 (zh)
CN (1) CN114303183A (zh)
DE (1) DE112020003511T5 (zh)
TW (1) TWI750766B (zh)
WO (1) WO2021044773A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115188752A (zh) * 2022-06-30 2022-10-14 湖北长江新型显示产业创新中心有限公司 显示面板、显示装置及控制方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4469463B2 (ja) 2000-05-30 2010-05-26 株式会社河合楽器製作所 木質化粧成形品
JP2001341158A (ja) * 2000-05-31 2001-12-11 Kawai Musical Instr Mfg Co Ltd 木質化粧成形品の製造方法
JP2010026070A (ja) 2008-07-16 2010-02-04 Toppan Forms Co Ltd 表示装置を備える建材
JP5461372B2 (ja) * 2010-11-26 2014-04-02 株式会社ジャパンディスプレイ 配向膜形成用溶媒、それを用いた配向膜材料および液晶表示装置の製造方法
US9013515B2 (en) 2010-12-02 2015-04-21 Disney Enterprises, Inc. Emissive display blended with diffuse reflection
US20160266695A1 (en) * 2015-03-10 2016-09-15 Crucialtec Co., Ltd. Display apparatus having image scanning function
JP6535545B2 (ja) * 2015-08-21 2019-06-26 株式会社ジャパンディスプレイ 表示装置
CN106501987A (zh) * 2015-09-06 2017-03-15 群创光电股份有限公司 显示设备
JP2017072812A (ja) * 2015-10-09 2017-04-13 株式会社ジャパンディスプレイ 表示装置
JP6764248B2 (ja) * 2016-04-26 2020-09-30 株式会社Joled アクティブマトリクス表示装置
CN205881355U (zh) 2016-05-31 2017-01-11 上海铭酿电子科技有限公司 一种可静态或动态显示图像的智能板材以及家具、房屋
US10430634B2 (en) * 2016-10-11 2019-10-01 Innolux Corporation Biometric sensing device and display device
JP6677666B2 (ja) 2017-03-01 2020-04-08 三井化学株式会社 表示装置
TWI685962B (zh) * 2017-03-20 2020-02-21 台灣愛司帝科技股份有限公司 影像顯示模組及其製作方法、及顯示裝置
JP6370519B1 (ja) 2017-10-28 2018-08-08 mui Lab株式会社 操作表示パネル組込物品
CN110596974B (zh) * 2018-06-12 2022-04-15 夏普株式会社 显示面板和显示装置

Also Published As

Publication number Publication date
JP7432327B2 (ja) 2024-02-16
US20220157228A1 (en) 2022-05-19
DE112020003511T5 (de) 2022-04-14
TWI750766B (zh) 2021-12-21
WO2021044773A1 (ja) 2021-03-11
US11817038B2 (en) 2023-11-14
CN114303183A (zh) 2022-04-08
JP2021039281A (ja) 2021-03-11

Similar Documents

Publication Publication Date Title
EP3734658B1 (en) Displaying apparatus having light emitting device
KR102651097B1 (ko) 발광 다이오드 디스플레이 장치
JP6639462B2 (ja) 発光ダイオードチップ及びこれを含む発光ダイオードディスプレイ装置
CN108597377B (zh) 显示模块与显示装置
KR20180046491A (ko) 발광 다이오드 디스플레이 장치
CN108267891A (zh) 液晶显示装置
TWI740431B (zh) 顯示裝置
WO2020203702A1 (ja) 表示装置
WO2020100432A1 (ja) 表示装置
US9111889B2 (en) Display device
US11817038B2 (en) Display system
CN110875346A (zh) 顶部与底部发光型微发光二极管显示器及其形成方法
CN110828501B (zh) 电子装置
TWI747216B (zh) 附檢測裝置之顯示機器
TWI753549B (zh) 顯示裝置之製造方法及顯示裝置
TW202125800A (zh) 顯示裝置及顯示裝置之製造方法
CN118039664A (zh) 电子装置
CN110738937A (zh) 显示面板