TWI752842B - 用於半導體裝置的回蝕方法及蝕刻系統 - Google Patents
用於半導體裝置的回蝕方法及蝕刻系統 Download PDFInfo
- Publication number
- TWI752842B TWI752842B TW110108047A TW110108047A TWI752842B TW I752842 B TWI752842 B TW I752842B TW 110108047 A TW110108047 A TW 110108047A TW 110108047 A TW110108047 A TW 110108047A TW I752842 B TWI752842 B TW I752842B
- Authority
- TW
- Taiwan
- Prior art keywords
- etch
- workpiece
- height
- site
- temperature control
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 53
- 239000004065 semiconductor Substances 0.000 title claims description 51
- 238000005530 etching Methods 0.000 title claims description 31
- 238000012876 topography Methods 0.000 claims abstract description 42
- 239000000758 substrate Substances 0.000 claims description 42
- 239000007788 liquid Substances 0.000 claims description 36
- 238000001816 cooling Methods 0.000 claims description 22
- 238000010438 heat treatment Methods 0.000 claims description 22
- 238000001312 dry etching Methods 0.000 claims description 18
- 239000002184 metal Substances 0.000 claims description 9
- 150000002500 ions Chemical class 0.000 claims description 8
- 230000008569 process Effects 0.000 description 13
- 235000012431 wafers Nutrition 0.000 description 8
- 238000005259 measurement Methods 0.000 description 7
- 239000012530 fluid Substances 0.000 description 6
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- 239000000203 mixture Substances 0.000 description 5
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 4
- 150000002978 peroxides Chemical class 0.000 description 4
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 4
- QTBSBXVTEAMEQO-UHFFFAOYSA-N Acetic acid Chemical compound CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 3
- QPJSUIGXIBEQAC-UHFFFAOYSA-N n-(2,4-dichloro-5-propan-2-yloxyphenyl)acetamide Chemical compound CC(C)OC1=CC(NC(C)=O)=C(Cl)C=C1Cl QPJSUIGXIBEQAC-UHFFFAOYSA-N 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000008367 deionised water Substances 0.000 description 2
- 229910021641 deionized water Inorganic materials 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000000376 reactant Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 239000012809 cooling fluid Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32133—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
- H01L21/32135—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
- H01L21/32136—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32715—Workpiece holder
- H01J37/32724—Temperature
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3065—Plasma etching; Reactive-ion etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/30604—Chemical etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
- H01L21/31116—Etching inorganic layers by chemical means by dry-etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31127—Etching organic layers
- H01L21/31133—Etching organic layers by chemical means
- H01L21/31138—Etching organic layers by chemical means by dry-etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32133—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
- H01L21/32134—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by liquid etching only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67063—Apparatus for fluid treatment for etching
- H01L21/67069—Apparatus for fluid treatment for etching for drying etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67063—Apparatus for fluid treatment for etching
- H01L21/67075—Apparatus for fluid treatment for etching for wet etching
- H01L21/6708—Apparatus for fluid treatment for etching for wet etching using mainly spraying means, e.g. nozzles
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
- H01L21/67103—Apparatus for thermal treatment mainly by conduction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
- H01L21/67109—Apparatus for thermal treatment mainly by convection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67248—Temperature monitoring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67253—Process monitoring, e.g. flow or thickness monitoring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/12—Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Plasma & Fusion (AREA)
- Inorganic Chemistry (AREA)
- Analytical Chemistry (AREA)
- Electromagnetism (AREA)
- Drying Of Semiconductors (AREA)
Abstract
提供一種定位於工件支撐件上的工件,工件支撐件包含
多個溫度控制區。藉由量測在工件上的多個位點處的多個蝕刻前表面高度或厚度來判定蝕刻前表面形貌。多個位點對應於工件支撐件上的多個溫度控制區。基於量測的多個蝕刻前表面高度或厚度來加熱或冷卻溫度控制區的至少第一區,使得第一區具有與溫度控制區的第二區的第二溫度不同的第一溫度。在第一區具有與溫度控制區的第二區的第二溫度不同的第一溫度時,執行乾式蝕刻。
Description
本發明實施例是有關於一種用於半導體裝置的回蝕方法及蝕刻系統。
在過去的四十年,積體電路的密度已通過習知莫耳定律(Moore's law)的關係而增加。簡單地說,莫耳定律表示積體電路(integrated circuit;IC)上的電晶體的數目大約每18個月增加一倍。因此,只要半導體工業可繼續遵守此簡單的「定律」,則IC的速度及功率大約每18個月增加一倍。在較大程度上,IC的速度及功率上的此顯著提高已經迎來了當今資訊時代的曙光。
與自然法則不同,自然法則無論人類的活動如何都成立,莫耳定律只有在創新者克服與莫耳定律相關聯的技術挑戰時才成立。舉例而言,近年來已研發出回蝕技術來「薄化」半導體晶圓,且可在半導體製造中的許多不同情況下使用回蝕技術。舉例而言,可使晶圓變薄,以有助於提高光偵測器的量子效率、幫助完成的IC裝配在給定的封裝體內以及其他理由。
本發明實施例提供一種回蝕方法,包括:將工件定位於工件支撐件的面部上,其中所述工件支撐件的所述面部包含多個溫度控制區;藉由量測在所述工件上的多個位點處的多個蝕刻前表面高度或厚度來判定所述工件的蝕刻前表面形貌,其中所述工件上的所述多個位點對應於所述工件支撐件的所述面部上的所述多個溫度控制區;基於量測的多個蝕刻前表面高度或厚度來加熱或冷卻所述溫度控制區的至少第一區,使得所述第一區具有與所述溫度控制區的第二區的第二溫度不同的第一溫度;以及在所述第一區具有與所述溫度控制區的所述第二區的所述第二溫度不同的所述第一溫度時,執行第一乾式蝕刻。
本發明實施例提供一種蝕刻系統,包括:量測設備,經組態以接收工件,其中所述量測設備經組態以判定在所述工件的上表面上的多個位點處的多個蝕刻前表面高度;以及局部回蝕設備,在所述量測設備的下游,且經組態以回蝕所述工件的所述上表面以使所述工件變薄。所述局部回蝕設備包括:工件支撐件,經組態以支撐所述工件,其中所述工件支撐件的面部包含分別具有多個溫度控制元件的多個溫度控制區;以及電漿源,經組態以產生離子以蝕刻所述工件,同時所述工件支撐於所述工件支撐件上。
本發明實施例提供一種半導體裝置,包括:第一積體電路結構,包含第一半導體基底及第一內連線結構,所述第一內連線結構包含介電結構及彼此堆疊且經由所述第一內連線結構中的觸點及通孔彼此連接的多個金屬線;第二積體電路結構,包含安置於所述第一內連線結構上方的第二內連線結構及安置於所述第
二內連線結構上方的第二半導體基底;且其中所述第二半導體基底的總厚度介於約0.5微米至約9微米的範圍內,且總厚度變化或高度變化小於0.3微米且大於100埃。
100:蝕刻系統
102:量測設備
104:局部回蝕設備
106:控制器
108、400:工件
109:線
110:真空腔室
112:工件支撐件
114:電漿源
116、1161、1162、1163、116n、116m:溫度控制元件
118:液體蝕刻劑分配元件
120:沖洗液分配元件
121:噴嘴
130、1301、130n:加熱元件
132、1321、132n:冷卻元件
300:方法
302、304、306、308、310、312、314、316、318、320、322:動作
402:第一積體電路結構
404:第一半導體基底
406:第一內連線結構
408:介電結構
410:金屬線
412:第二積體電路結構
414:第二內連線結構
416:第二半導體基底
420:P+區
422:P-區
424、502:箭頭
426:高度
500:選擇性濕式蝕刻
800、1200、1250:蝕刻前表面形貌
802、804:位點
1202、1252:第一高度
1204、1254:第二高度
1206、1256:第三高度
1208、1258:第四高度
1210、1260:更新的蝕刻表面形貌
1212、1262:最終蝕刻後形貌
1214、1264:第五高度
h1、h2、h3、hn:高度或厚度
S1、S2、S3、Sn:上表面
s1、s2、s3、s4、s5:鄰近位點
圖1示出根據本揭露內容的一些實施例的系統的方塊圖。
圖2A示出根據本揭露內容的一些實施例的工件支撐件的橫截面圖。
圖2B示出根據本揭露內容的一些實施例的工件支撐件的俯視圖。
圖3示出用於在工件上提供均一回蝕的方法的流程圖。
圖4A至圖7描繪根據一些實施例的在用於提供均一回蝕的方法中的各個階段處的一系列橫截面圖。
圖8至圖11描繪根據一些實施例的在用於提供均一回蝕的方法中的各個階段處的一系列俯視圖。
圖12A至圖12C及圖13A至圖13C示出局部回蝕製程包含多個迭代的一些實施例。
本揭露內容提供一種用於在整個工件上提供熱均一性的系統及設備。因此,參考圖式作出描述,其中類似附圖標號在本文中大體上用於指代類似元件,且其中各種結構不一定按比例繪製。在以下描述中,出於說明的目的,闡述大量特定細節以便促
進理解。然而,對於所屬領域中具有通常知識者可顯而易見的是,本文中所描述的一或多個態樣可以較少程度的此等特定細節來實踐。在其他情況下,已知結構及裝置以方塊圖形式繪示以促進理解。
在半導體加工中,在各種各樣的情況下使用回蝕程序,通過回蝕程序可「薄化」半導體晶片上的一或多個層(及/或晶圓本身)。舉例而言,理想的回蝕程序可以其最上表面在晶圓的整個面部上的高度及/或厚度實質上均一的層開始,且可以所述層的薄化版本結束,所述層的回蝕最上表面在晶圓的整個面部上的高度仍實質上均一(即使薄化版本的層的高度及/或厚度比原始層的高度及/或厚度小得多)。因此,在理想情況下,回蝕程序從層的整個最上表面均一地移除材料。不幸的是,在現實情況下,回蝕程序的移除率具有較小的非均一性,使得回蝕層的高度及/或厚度存在較小的變化,此是由於蝕刻條件、材料非均一性等的較小隨機變化。因此,本揭露內容提供改良的局部回蝕程序,其比先前的方法具有更均一的移除率。
圖1示出根據一些實施例的蝕刻系統100,其比先前的方法實現了更均一的移除率。蝕刻系統100包含量測設備102及局部回蝕設備104,兩者皆由控制器106控制。局部回蝕設備104為量測設備102的下游,使得工件108可由量測設備102首先處理,且接著藉由機器人裝配及/或輸送機移動(參見線109)至局部回蝕設備104。局部回蝕設備104接著處理工件108以經由局部回蝕程序提供均一移除。
量測設備102經組態以判定在上表面(分別為S1、S2、
S3、...Sn)上的多個位點處的工件108的上表面上的多個蝕刻前表面高度或厚度(h1、h2、h3、...hn),其中n可為任何正數。所述位點通常為彼此大小相等的預定區域,且可在工件的上表面上以行及列的陣列配置。舉例而言,在一些實施例中,量測設備102可包含穿隧電子顯微鏡(tunneling electron microscope;TEM)、掃描電子顯微鏡、原子力顯微鏡(atomic force microscope;AFM)或一些其他裝置以量測每一位點處的工件108的上表面的高度或厚度。可藉由單個量測裝置連續地執行位點的高度或厚度量測,或者可藉由在工件108的上表面上同時採取量測的許多量測裝置並行地執行位點的高度或厚度量測。理想地,在許多情況下,穿過系統100的每一工件108的上表面在其整個上表面上方將具有均一高度或厚度(例如,上表面將為平面的或平坦的)。然而,由於現實世界的製造變化及公差,每一工件108的上表面可包含具有峰值的一些區及具有谷值的其他區。因此,半導體工件108的上表面的總高度及/或厚度可以某種隨機及/或不可預測的方式彼此變化。此可稱為按位點隨機,這意味著每一半導體工件具有在不同位點處具有不同高度及/或厚度的上表面。
作為量測設備102的下游的局部回蝕設備104經組態以回蝕工件108的上表面以使工件108「變薄」,因此基於其量測的高度以略微不同的速率來蝕刻各個位點。因此,此局部回蝕設備104向工件108提供在工件108的整個上表面上方具有實質上均一的高度或厚度的蝕刻後上表面。
更特定言之,局部回蝕設備104包含:殼體,經組態以將工件保留在真空腔室110內;工件支撐件112,安置於真空腔室
110內且經組態以支撐工件108;以及電漿源114,在真空腔室110內。工件支撐件112的面部包含多個溫度控制區,其分別具有多個溫度控制元件(1161、1162、1163、....116m),其中m可為任何正數。在一些實施例中,m可等於n,使得量測位點的數目(s1、s2、s3、...sn)與溫度控制元件的數目(1161、1162、1163、....116m)之間存在一對一的對應關係,但在其他情況下n大於m或n小於m。
在將工件108支撐於工件支撐件112上的同時,電漿源114經組態以產生離子以蝕刻工件108。舉例而言,電漿源114可包括用於蝕刻介電材料的氟反應物(諸如CF4、CH3F4或C4F8),及/或可包括用於蝕刻導電膜(諸如多晶矽或金屬)的Cl2、HB4及/或Ar反應物。
控制器106經組態以單獨地加熱或冷卻多個溫度控制元件1161、1162、1163、....116m以分別將多個溫度控制區分別加熱或冷卻至第一多個溫度,同時電漿源114正產生離子以蝕刻工件108,且同時工件108支撐於工件支撐件112上。第一多個溫度分別基於量測的多個蝕刻前表面高度或厚度。舉例而言,對於量測具有較高高度及/或較大厚度的一些位點,可在電漿蝕刻期間加熱對應於這些位點的溫度控制區。相反地,對於量測具有較低高度及/或較小厚度的其他位點,可在電漿蝕刻期間冷卻對應於這些位點的溫度控制區。藉由在原位電漿蝕刻期間提供溫度控制元件的這種單獨的加熱及/或冷卻,系統100可針對工件108上的個別位點定製蝕刻速率以「調整」電漿蝕刻且向工件108提供比先前可實現的更均一的蝕刻後形貌。每一溫度控制元件亦可包含經組態
以量測溫度控制區的溫度的一或多個溫度感測器,由此向控制器106提供反饋以準確地加熱及/或冷卻溫度控制元件,直至達到第一多個溫度。
在一些實例中,控制器106經組態以預測在工件上的位點中的一或多者處的工件108的溫度,其中控制器進一步經組態以至少部分地基於位點處的工件的溫度預測來激活多個溫度控制元件中的一或多者。舉例而言,由於與工件108的中心相比,熱量可在工件108的邊緣處耗散更快,因此控制器106可考慮到這一點,使得在給定相等高度及/或厚度的情況下,靠近工件邊緣的位點被加熱的溫度略微高於加熱工件中心的位點。
除了及/或代替使用溫度控制元件1161、1162、1163、....116m及電漿源114,局部回蝕技術可利用液體蝕刻劑分配元件118及沖洗液分配元件120。在一些實施例中,液體蝕刻劑分配元件118及沖洗液分配元件120可包含利用單個(共用)噴嘴121的單獨的槽,而在其他實施例中,液體蝕刻劑分配元件118及沖洗液分配元件120可能共用多個噴嘴及/或使用彼此分離的噴嘴。液體蝕刻劑分配元件118可包括:氫氟酸(HF),以蝕刻二氧化矽或其他氧化物;HF、H3PO4及/或化學乾式蝕刻(chemical dry etch;CDE),以蝕刻氮化矽或氮氧化矽;鹼性液體,諸如四甲基氫氧化銨(TMAH)或NH4OH,以蝕刻多晶矽;及/或鹽酸(HCl)、NH4OH、過氧化硫混合物(sulfuric peroxide mixture;SPM)、氨/過氧化物混合物(Ammonia/Peroxide mix;APM)及/或鹽酸/過氧化物混合物(Hydrochloric/Peroxide mix;HPM),以蝕刻金屬。在操作期間,諸如機器人臂的噴嘴定位組件可將對應於液體蝕刻劑
分配元件118的噴嘴直接定位於已量測具有較大高度及/或較大厚度的位點上方。替代地,對應於液體蝕刻劑分配元件118的噴嘴可保持固定,且工件支撐件112可使已量測具有較大高度及/或較大厚度的位點直接在液體蝕刻劑分配元件118的噴嘴下方移動。當液體蝕刻劑分配元件118的噴嘴在期望的位點就位時,控制器106可誘發液體蝕刻劑分配元件118將液體蝕刻劑僅分配至所述位點上(而不在其他鄰近位點上),同時工件108相對於液體蝕刻劑分配元件118靜止,使得工件108的所述位點處的高度及/或厚度相對於工件108上的其他位點的高度及/或厚度減小。一旦判定液體蝕刻劑已使高度及/或厚度減小了所需要的量,其可藉由在預定時間內施加液體蝕刻劑或藉由在液體蝕刻劑存在於工件108的上表面上時主動量測厚度及/或高度來實現,控制器106可誘發沖洗液分配元件120施加液體沖洗液(諸如去離子水)以沖洗來自工件108的液體蝕刻劑。此允許系統100針對工件108上的個別位點定製回蝕速率,以向工件108提供比先前可實現的更均一的蝕刻後形貌。
簡要參考圖2A至圖2B,可以看到包含多個溫度控制區的工件支撐件112的橫截面圖(圖2A)及對應的俯視圖(圖2B)。工件支撐件112包括工件108所在的大體上平坦表面。大體上平坦表面使工件的後側表面的全部收縮。溫度控制區可包含對應的溫度控制元件116,所述溫度控制元件116可包含多個單獨加熱元件130及多個單獨冷卻元件132。舉例而言,第一溫度控制元件1161可包含第一單獨加熱元件1301及第一單獨冷卻元件1321。第n溫度控制元件116n可包含第n單獨加熱元件130n及第n單獨冷
卻元件132n。在一些實施例中,多個溫度控制元件116包括經組態以使流體通過工件支撐件112的主體的多個熱導管。因此,工件支撐件112的主體可包括例如塑料或金屬,且熱導管為塑料或金屬中的使流體能夠流經主體的通道或空隙。舉例而言,基於位點的所要溫度,流體可包括冷卻流體或加熱流體。在其他實施例中,多個溫度控制元件116中的每一者包括熱管及/或珀爾貼(Peltier)裝置,其中熱管及/或珀爾貼裝置經組態以基於各別位點的量測的高度或厚度來單獨地冷卻及/或單獨地加熱工件108上的位點。在另其他實施例中,溫度控制元件116包括電線圈,控制器106經由電線圈感應變化的電流水平來控制加熱,其中每一電線圈經組態以基於所述位點的量測的高度或厚度來單獨地加熱工件108上的對應位點。同樣,由於單獨加熱及/或冷卻元件的溫度可基於在工件108的上表面上的位點處的量測高度及/或厚度來控制,因此系統100誘發工件的均一回蝕。
現轉至圖3,可以看到根據本揭露內容的一些實施例的用於使工件變薄的方法300的流程圖。儘管在本文中將例示性方法示出及描述為一系列動作或事件,但將瞭解,本發明不受此等動作或事件的所示出排序限制,如根據本發明,一些步驟可以與除本文中所繪示及描述之外的其他步驟不同的次序發生及/或同時發生。另外,可並不需要所有所示出步驟來實施根據本發明的方法。此外,將瞭解,方法可結合本文中所示出及描述的系統以及結合未示出的其他系統實施。
方法300在302處開始,當接收工件時,執行一或多個研磨操作以薄化工件。
簡要參考圖4A至圖4B,可以看到符合動作302的一些實例的接收工件且執行一或多個研磨操作以薄化工件的一些實施例的實例。
在圖4A中,例如提供根據一些實施例的工件400。工件400表現為包含具有分離的半導體基底的至少兩個積體電路結構的三維積體電路。因此,工件400包含第一積體電路結構402,所述第一積體電路結構402包含第一半導體基底404及第一內連線結構406。在一些實施例中,第一半導體基底404為單晶矽基底或可替代地為絕緣層上矽(silicon-on-insulator;SOI)基底。第一內連線結構406包含介電結構408及彼此堆疊且經由第一內連線結構中的觸點及通孔彼此連接的多個金屬線410。第二積體電路結構412包含安置於第一內連線結構406上方的第二內連線結構414及安置於第二內連線結構414上方的第二半導體基底416。在一些實施例中,第一半導體基底404包含像素陣列,像素陣列中的每一者包含光偵測器,且第二半導體基底416包含動態隨機存取記憶體(dynamic random access memory;DRAM)單元。另外,在一些實施例中,第二半導體基底416的總厚度介於約500微米至約1000微米範圍內,且在一些實施例中為約776微米厚。在圖4A的實施例中,第二半導體基底416包含相對較厚的P+區420(介於第二半導體基底416的總厚度的約95%至約99.8%範圍內)及相對較薄的P-區422。在一些實施例中,例如,厚P+區420的厚度為約765微米,且P-區422的厚度為約10微米。
在圖4A中,對工件400執行研磨操作(參見箭頭424)以將第二半導體基底416的厚度自約775微米減小至約20微米。
研磨操作可在高度426處結束,所述高度426可在滿足研磨操作的預定持續時間時滿足,或者可在高度或厚度的主動監控指示已達到此高度時滿足。為了執行研磨操作,接收工件400,使得第一半導體基底404的背側直接位於工件夾盤上。第二半導體基底416的背側面向安裝於主軸上的研磨輪,諸如金剛石及樹脂結合的研磨輪。研磨輪及/或工件夾盤相對於彼此旋轉,同時由研磨輪向第二半導體基底416的背側施加向下力,同時將諸如去離子水的液體引導至第二半導體基底416的背側上,以提供冷卻並沖洗掉在研磨操作期間產生的材料顆粒。
圖4B示出類似於圖4A的工件的工件,但圖4B中的第二半導體基底416缺乏圖4A的P-區422。因此,在圖4B中,第二半導體基底416自其上表面至第二內連線結構414的上表面為P+材料。同樣,對工件執行研磨操作(參見箭頭424)以將第二半導體基底416的厚度自約775微米減小至約20微米。研磨操作可在高度426處結束,所述高度426可在滿足研磨操作的預定持續時間時滿足,或者可在高度或厚度的主動監控指示已達到此高度時滿足。
返回參考圖3,在304中,執行一或多個濕式或乾式蝕刻以進一步使基底變薄,而實質上是為了移除研磨操作的研磨缺陷,諸如脊(ridges)、凹坑(pits)或裂縫(cracks)。
在圖5A中描繪動作304的一些實施例,其中執行選擇性濕式蝕刻500。選擇性濕式蝕刻500在p+區420與p-區422相接的界面上停止。舉例而言,選擇性蝕刻500可包含HNA,其為HF、HNO3以及乙酸的混合物。在一些實施例中,選擇性濕式蝕刻將第
二半導體基底416的厚度自約20微米減小(參見箭頭502)至10微米與1微米之間。相較於圖4B至圖5B的實施例,以P+區420與P-區422之間的界面對應選擇性濕式蝕刻500的停止點的圖4A至圖5A的實施例的優勢在於:提供更好(更小)的總厚度變化(total thickness variation;TTV)。
圖5B示出自圖4B之後的動作304的替代實施例。在圖5B中,以乾式蝕刻的形式執行非選擇性的薄化,接著濕式薄化至預定高度,由此第二半導體基底的厚度自約20微米減小至10微米與1微米之間。相較於圖4A至圖5A的實施例,第二半導體基底僅包含P+區的圖4B至圖5B的實施例的優勢在於:提供不需要形成分離的P+區及P-區的流線型製程。
返回參考圖3,在306中,執行局部回蝕程序以使第二半導體基底的平面度及/或厚度比一些其他製程更均一。在圖6中示出局部回蝕程序的實例,其中局部回蝕程序可自第二半導體基底的上表面移除50埃至1000埃的P-材料。局部回蝕程序可在乾式蝕刻期間將第二半導體基底416上的各個位點加熱及/或冷卻至不同溫度,且/或可使用局部濕式蝕刻來提供比其他方法更均一的回蝕。
在圖3的308中,執行一或多個最終平滑操作以提供極其平滑或水平的蝕刻後表面形貌。舉例而言,第二半導體基底的最終厚度可為約3微米,蝕刻後表面呈現0.1微米與0.5微米之間的晶圓間晶圓(wafer-in-wafer)總厚度變化,在一些實施例中,總厚度變化小於0.3微米且大於100埃。在一些情況下,移除均一率小於0.04%,這意味著,例如,若第二半導體基底的起始厚度為
776微米而最終背側厚度為3微米,則在第二半導體基底的整個背側上方的變化為約0.3微米。此至少部分地歸因於局部回蝕製程306的使用,現提供其更詳細的實例。
更特定言之,局部回蝕製程306在310處開始,此時工件定位於工件支撐件的面部上。工件支撐件的面部包含分別具有多個溫度控制元件的多個溫度控制區。多個溫度控制元件經組態以分別單獨地加熱或冷卻多個溫度控制區。
在312處,藉由分別量測在工件上的多個位點處的多個蝕刻前表面高度來判定工件的蝕刻前表面形貌。在一些實施例中,工件上的多個位點對應於工件支撐件的面部上的多個溫度控制區。圖8繪示工件的一種此蝕刻前表面形貌800的實例,其中圖8的左部分繪示工件的俯視圖,且右部分繪示不同的顏色或著色如何對應於工件的不同高度或厚度。如所繪示,工件包含在工件的面部上方以網格配置的多個位點。一些位點具有更大高度或較厚(如由802所繪示),而其他位點具有更小高度或更薄(如由804所繪示)。在所示出實例中,較低或更薄區域形成「C」形狀,且工件的中心區較高或較厚,但其他工件可具有不同於此圖案的其他蝕刻前表面形態。
返回參考圖3,在314中,執行針對不同位點使用選擇性蝕刻的局部回蝕。
在一些實施中(參見動作316),當多個溫度控制元件用於分別將多個溫度控制區分別加熱或冷卻至第一多個溫度時,實現動作314。第一多個溫度分別基於量測的多個蝕刻前表面高度,且在加熱或冷卻多個溫度控制元件的同時,執行第一乾式蝕刻。
圖9至圖10繪示使用一種此局部回蝕的實例,其中基於其量測的高度或厚度將不同位點加熱至不同溫度,且其中執行蝕刻,同時基於這些量測的高度或厚度將所述位點加熱至不同溫度以實現局部回蝕。圖9繪示基於量測的高度及/或厚度的工件上的位點的加熱圖。在圖9的所示出實例中,量測為較低或較薄的位點(例如,在圖8的「C」形狀中的804)被主動冷卻1.9攝氏度以減慢該些位點的蝕刻速率。同時將例如在工件的中心的其他位點(例如,圖8中的802)加熱6.4攝氏度以增加該些位點的蝕刻速率。除了基於量測的高度之外,該些位點的加熱及/或冷卻仍可基於工件支撐件的模型及/或晶圓的模型,所述模型預測熱量如何自溫度控制元件轉移至工件支撐件及/或晶圓。舉例而言,即使工件的外邊緣區不是特別低或薄,但由於模型預測這些邊緣區因處於可自然更快地耗散熱量的邊緣位置而使得熱量耗散更快,因此亦加熱工件的邊緣區,否則所述模型會指示這些區將具有較低的蝕刻速率,從而導致工件的整個表面上方的蝕刻不均一。圖10繪示在應用圖9的加熱圖的同時執行電漿蝕刻時的對應的蝕刻速率圖。如所繪示,由於這些位點的加熱,電漿蝕刻對於較高或較厚區域具有較快的蝕刻速率,而由於其主動冷卻,對於較低或較薄區域具有較慢的蝕刻速率。
在其他方法(參見動作318)中,當噴嘴基於位點的表面高度而定位於多個位點的一個位點上且液體蝕刻劑經由噴嘴分散以僅蝕刻所述位點時實現動作314,同時工件相對於工件支撐件靜止。多個溫度控制元件用於分別將多個溫度控制區分別加熱或冷卻至第一多個溫度,使得在液體蝕刻劑存在於位點上時,溫度控
制區處於第一多個溫度。第一多個溫度分別基於量測的多個蝕刻前表面高度,且在加熱或冷卻多個溫度控制元件的同時,執行第一濕式蝕刻。在一些實施例中,使用液體蝕刻劑的該局部蝕刻亦可使用主動加熱或冷卻以調整液體蝕刻劑的蝕刻速率,但在其他實施例中,液體蝕刻劑不使用主動加熱及冷卻來簡化處理。
在320中,該方法藉由分別量測在工件上的多個位點處的多個蝕刻後表面高度來判定工件的蝕刻後表面形貌。圖11繪示具有在工件的整個面部上方實質上均一的蝕刻後形貌的工件的實例。
在322中,該方法判定蝕刻後表面形貌中的多個量測的蝕刻後表面高度是否在預定可接受範圍內。當蝕刻後表面形貌中的多個量測的蝕刻後表面高度在預定可接受範圍外時,則進行動作324。也就是說,多個溫度控制元件用於分別將多個溫度控制區分別加熱或冷卻至第二多個溫度。第二多個溫度分別基於量測的多個蝕刻後表面高度,且在多個溫度區分別處於第二多個溫度的同時,執行乾式蝕刻。因此,局部回蝕製程在一些情況下可包含多個迭代(iterations)。
圖12A至圖12C及圖13A至圖13C繪示局部回蝕製程包含多個迭代的一些實施例。此等實施例繪示為一系列圖表,所述圖表及時表示工件的面部上的橫截面圖,其中Y軸表示工件的高度或厚度,而X軸表示工件的面部上的各個鄰近位點(例如,s1、s2、s3、s4、s5)。
圖12A示出已量測各個位點處的工件的高度或厚度的蝕刻前表面形貌1200。蝕刻前表面形貌1200包含已量測具有第一高
度1202的第一位點s1及在第一位點的側面上的已量測具有第二高度1204的第二位點s2以及第三位點s3。第一高度1202大於第二高度1204,使得第一位點s1對應於工件上的「峰值」。在圖12B中,基於其量測的高度或厚度來加熱及/或冷卻位點,且在施加加熱及/或冷卻的同時,執行第一乾式蝕刻,由此實現回蝕的第一迭代。舉例而言,由於在圖12A中第一位點s1最初高於第二高度s2及第三高度s3,因此在第一乾式蝕刻期間加熱圖12B中的第一位點s1(及/或在第一乾式蝕刻期間冷卻第二位點s2及第三位點s3)以實現局部回蝕。如圖12B中所繪示,不同溫度的施加導致各個位點的蝕刻速率不同,使得第一乾式蝕刻將第一位點的第一高度減小至第三高度1206,且將第二位點及第三位點的第二高度減小至第四高度1208,其中第三高度小於第四高度。因此,在圖12B的實例中,所施加的溫度「過度校正」圖12A的峰值,且導致在更新的蝕刻表面形貌1210中,第一位點s1相對於第二位點s2及第三位點s3呈現出「谷值」。接著量測圖12B中的更新的蝕刻表面形貌1210中的各個位點的高度。在圖12C中,基於新量測的高度調整施加到各個位點的溫度,且執行第二乾式蝕刻。在此第二迭代中,加熱第二位點s2及第三位點s3(及/或冷卻第一位點s1),使得第一位點s1經歷比第二位點及第三位點更低的蝕刻速率。因此,最終蝕刻後形貌1212包含各自具有第五高度1214的第一位點s1、第二位點s2以及第三位點s3,使得工件的整個面部上的所有位點呈現均一的高度及/或厚度。
圖13A示出已量測各個位點處的工件的高度或厚度的另一蝕刻前表面形貌1250。蝕刻前表面形貌1250包含已量測具有第
一高度1252的第一位點s1及在第一位點的側面上的已量測具有第二高度1254的第二位點s2以及第三位點s3。然而,在圖13A的實例中,第一高度1252小於第二高度1254,使得第一位點s1對應於工件上的「谷值」。在圖13B中,基於其量測的高度或厚度來加熱及/或冷卻位點,且在施加加熱及/或冷卻的同時,執行第一乾式蝕刻,由此實現回蝕的第一迭代。舉例而言,由於第一位點s1低於第二位點s2及第三位點s3,因此在電漿蝕刻期間冷卻第一位點s1(及/或在第一乾式蝕刻期間加熱第二位點s2及第三位點s3)以實現局部回蝕。如所繪示,不同溫度的施加導致各個位點的蝕刻速率不同,使得第一乾式蝕刻將第一位點s1的第一高度減小至第三高度1256,且將第二位點s2及第三位點s3的第二高度減小至第四高度1258,其中第三高度1256大於第四高度1258。因此,在圖13B的實例中,所施加的溫度「不足校正」谷值,且導致在更新的蝕刻表面形貌1260中,第一位點s1相對於第二位點s2及第三位點s3呈現出峰值。接著量測圖13B上的更新的蝕刻表面形貌。在圖13C中,調整施加到各個位點的溫度,且執行第二乾式蝕刻。在此第二迭代中,冷卻第二位點s2及第三位點s3(及/或加熱第一位點s1),使得第一位點s1經歷比第二位點及第三位點更高的蝕刻速率。因此,最終蝕刻後形貌1262包含各具有第五高度1264的第一位點s1、第二位點s2以及第三位點s3,使得工件的整個面部上的所有位點呈現均一的高度及/或厚度。
因此,本揭露內容的一些實施例是關於一種方法。在此方法中,工件定位於工件支撐件的面部上。工件支撐件的面部包含分別具有多個溫度控制元件的多個溫度控制區,所述多個溫度
控制元件經組態以分別單獨地加熱或冷卻多個溫度控制區。藉由分別量測在工件上的多個位點處的多個蝕刻前表面高度或厚度來判定工件的蝕刻前表面形貌。工件上的多個位點對應於工件支撐件的面部上的多個溫度控制區。多個溫度控制元件分別用於將多個溫度控制區分別加熱或冷卻至第一多個溫度。第一多個溫度分別基於量測的多個蝕刻前表面高度或厚度。在將多個溫度控制區加熱或冷卻至第一多個溫度的同時,執行第一乾式蝕刻。
在一些實施例中,在所述第一乾式蝕刻期間加熱所述多個溫度控制區的一些區,同時冷卻所述多個溫度控制區的其他區。在一些實施例中,所述的方法,更包括:藉由量測在所述工件上的所述多個位點處的多個蝕刻後表面高度來判定所述工件的蝕刻後表面形貌。在一些實施例中,所述的方法,更包括:判定所述蝕刻後表面形貌中的多個量測的蝕刻後表面高度是否在預定的可接受範圍內;以及當所述蝕刻後表面形貌中的所述多個量測的蝕刻後表面高度在所述預定的可接受範圍外時,則分別將所述多個溫度控制區分別加熱或冷卻至第二多個溫度,其中所述第二多個溫度分別基於所述量測的多個蝕刻後表面高度,且在所述多個溫度控制區分別處於所述第二多個溫度時,執行第二乾式蝕刻。在一些實施例中,所述的方法,更包括:在判定所述工件的所述蝕刻前表面形貌之前,移除所述工件的至少95%的初始厚度以提供具有在2微米與10微米之間的減小厚度的所述工件,其中具有所述減小厚度的所述工件包含所述蝕刻前表面形貌,由此所述工件的總高度或厚度變化介於0.1微米與0.5微米之間的範圍內。在一些實施例中,所述工件為包含至少兩個半導體基底的三
維積體電路的一部分。在一些實施例中,所述的方法,更包括:基於第一位點的表面高度而將噴嘴定位於所述多個位點的所述第一位點上方,且經由所述噴嘴分配液體蝕刻劑以蝕刻所述第一位點,同時所述多個位點中的一些位點不含所述液體蝕刻劑,且所述工件相對於所述工件支撐件靜止。在一些實施例中,加熱或冷卻所述多個溫度控制區包括基於加熱或冷卻來預測所述多個位點處的所述工件的溫度分佈。在一些實施例中,所述蝕刻前表面形貌包含具有第一高度的第一位點及在所述第一位點的一側上的具有第二高度的第二位點,所述第一高度大於所述第二高度;其中所述第一乾式蝕刻將所述第一位點的所述第一高度減小至第三高度,且將所述第二位點的所述第二高度減小至第四高度,其中所述第三高度小於所述第四高度。在一些實施例中,所述的方法,更包括:在所述第一乾式蝕刻之後執行第二乾式蝕刻,以提供實質上均一高度的回蝕表面形貌;其中所述第一位點及所述第二位點中的每一者在所述回蝕表面形貌中具有第五高度,且其中所述第五高度小於所述第三高度。在一些實施例中,所述蝕刻前表面形貌包含具有第一高度的第一位點及在所述第一位點的一側上的具有第二高度的第二位點,所述第一高度小於所述第二高度;其中所述第一乾式蝕刻將所述第一位點的所述第一高度減小至第三高度,且將所述第二位點的所述第二高度減小至第四高度,其中所述第四高度小於所述第三高度。在一些實施例中,所述的方法,更包括:在所述第一乾式蝕刻之後執行第二乾式蝕刻,以提供實質上均一高度的回蝕表面形貌;其中所述第一位點及所述第二位點中的每一者在所述回蝕表面形貌中具有第五高度,且其中所述
第五高度小於所述第三高度。
本揭露內容的一些其他實施例是關於一種蝕刻系統。蝕刻系統包含經組態以接收工件的量測設備。量測設備經組態以判定分別在工件的上表面上的多個位點處的多個蝕刻前表面高度。局部回蝕設備位於量測設備的下游,且經組態以回蝕工件的上表面以使工件變薄。局部回蝕設備包含:殼體,經組態以保留工件;工件支撐件,安置於殼體內且經組態以支撐工件,其中工件支撐件的面部包含分別具有多個溫度控制元件的多個溫度控制區;以及電漿源,經組態以產生離子以蝕刻工件,同時工件支撐於工件支撐件上。控制器經組態以單獨地加熱或冷卻多個溫度控制元件以分別將多個溫度控制區分別加熱或冷卻至第一多個溫度,同時電漿源正產生離子以蝕刻工件,同時工件支撐於工件支撐件上。第一多個溫度分別基於量測的多個蝕刻前表面高度。
在一些實施例中,所述的蝕刻系統,更包括:控制器,經組態以單獨地加熱或冷卻所述多個溫度控制元件以將所述多個溫度控制區加熱或冷卻至第一多個溫度,同時所述電漿源產生所述離子以蝕刻所述工件,其中所述第一多個溫度基於所述量測的多個蝕刻前表面高度。在一些實施例中,所述工件支撐件包括所述工件所在的大體上平坦表面。在一些實施例中,所述大體上平坦表面接觸所述工件的整個後側表面。在一些實施例中,所述的蝕刻系統,更包括一或多個溫度感測器,其中所述一或多個溫度感測器經組態以量測在與所述多個溫度控制元件中的每一者相關聯的各別位置處的所述工件的溫度。在一些實施例中,所述多個溫度控制元件經組態以加熱所述多個溫度控制區的一些溫度控制
區,同時冷卻所述多個溫度控制區的其他溫度控制區。在一些實施例中,所述的蝕刻系統,更包括:噴嘴,經組態以基於位點的所述表面高度而定位於所述多個位點的所述位點上方;以及分配系統,經組態以經由所述噴嘴分配液體蝕刻劑以蝕刻所述位點,同時所述多個位點的其他位點不含所述液體蝕刻劑。
其他實施例仍是關於一種包含第一積體電路結構及第二積體電路結構的半導體裝置。第一積體電路結構包含第一半導體基底及第一內連線結構。第一內連線結構包含介電結構及彼此堆疊且經由第一內連線結構中的觸點及通孔彼此連接的多個金屬線。第二積體電路結構包含安置於第一內連線結構上方的第二內連線結構及安置於第二內連線結構上方的第二半導體基底。第二半導體基底的總厚度介於約0.5微米至約9微米的範圍內,且總厚度變化或高度變化小於0.3微米且大於100埃。
此外,所屬領域中具有通常知識者可基於對本說明書及隨附圖式的閱讀及/或理解來想到等效的更改及/或修改。本文中的揭露內容包含所有此類修改及更改且通常並不意欲因此而受限。另外,儘管可能已相對於若干實施中的僅一者揭露特定的特徵或態樣,但可根據需要將此特徵或態樣與其他實施的一或多個其他特徵及/或態樣組合。另外,就本文中使用術語「包含」、「具有(having)」、「具有(has)」、「具有(with)」及/或其變體而言,此類術語意欲包含「包括」之類的含義。另外,「例示性」僅欲意謂實例而非最佳者。亦應瞭解,本文中所描繪的特徵、層及/或元件是以相對於彼此的特定尺寸及/或定向進行示出以便簡單容易地理解,且實際尺寸及/或定向可實質上不同於本文中所示出的尺寸及/
或定向。
100:蝕刻系統
102:量測設備
104:局部回蝕設備
106:控制器
108:工件
109:線
110:真空腔室
112:工件支撐件
114:電漿源
116、1161、1162、1163、116m:溫度控制元件
118:液體蝕刻劑分配元件
120:沖洗液分配元件
121:噴嘴
h1、h2、h3、hn:高度或厚度
S1、S2、S3、Sn:上表面
Claims (10)
- 一種回蝕方法,包括:將工件定位於工件支撐件的面部上,其中所述工件支撐件的所述面部包含多個溫度控制區;藉由量測在所述工件上的多個位點處的多個蝕刻前表面高度或厚度來判定所述工件的蝕刻前表面形貌,其中所述工件上的所述多個位點對應於所述工件支撐件的所述面部上的所述多個溫度控制區;基於量測的多個蝕刻前表面高度或厚度來加熱或冷卻所述溫度控制區的至少第一區,使得所述第一區具有與所述溫度控制區的第二區的第二溫度不同的第一溫度;以及在所述第一區具有與所述溫度控制區的所述第二區的所述第二溫度不同的所述第一溫度時,執行第一乾式蝕刻。
- 如請求項1所述的回蝕方法,更包括:藉由量測在所述工件上的所述多個位點處的多個蝕刻後表面高度來判定所述工件的蝕刻後表面形貌。
- 如請求項2所述的回蝕方法,更包括:判定所述蝕刻後表面形貌中的多個量測的蝕刻後表面高度是否在預定的可接受範圍內;以及當所述蝕刻後表面形貌中的所述多個量測的蝕刻後表面高度在所述預定的可接受範圍外時,則分別將所述多個溫度控制區分別加熱或冷卻至第二多個溫度,其中所述第二多個溫度分別基於所述量測的多個蝕刻後表面高度,且在所述多個溫度控制區分別處於所述第二多個溫度時,執行第二乾式蝕刻。
- 如請求項1所述的回蝕方法,更包括:基於第一位點的表面高度而將噴嘴定位於所述多個位點的所述第一位點上方,且經由所述噴嘴分配液體蝕刻劑以蝕刻所述第一位點,同時所述多個位點中的一些位點不含所述液體蝕刻劑,且所述工件相對於所述工件支撐件靜止。
- 如請求項1所述的回蝕方法,其中所述蝕刻前表面形貌包含具有第一高度的第一位點及在所述第一位點的一側上的具有第二高度的第二位點,所述第一高度大於所述第二高度;其中所述第一乾式蝕刻將所述第一位點的所述第一高度減小至第三高度,且將所述第二位點的所述第二高度減小至第四高度,其中所述第三高度小於所述第四高度。
- 如請求項5所述的回蝕方法,更包括:在所述第一乾式蝕刻之後執行第二乾式蝕刻,以提供實質上均一高度的回蝕表面形貌;其中所述第一位點及所述第二位點中的每一者在所述回蝕表面形貌中具有第五高度,且其中所述第五高度小於所述第三高度。
- 一種蝕刻系統,包括:量測設備,經組態以接收工件,其中所述量測設備經組態以判定在所述工件的上表面上的多個位點處的多個蝕刻前表面高度;以及局部回蝕設備,在所述量測設備的下游,且經組態以回蝕所述工件的所述上表面以使所述工件變薄,所述局部回蝕設備包括:工件支撐件,經組態以支撐所述工件,其中所述工件支撐件 的面部包含分別具有多個溫度控制元件的多個溫度控制區;以及電漿源,經組態以產生離子以蝕刻所述工件,同時所述工件支撐於所述工件支撐件上。
- 如請求項7所述的蝕刻系統,更包括:控制器,經組態以單獨地加熱或冷卻所述多個溫度控制元件以將所述多個溫度控制區加熱或冷卻至第一多個溫度,同時所述電漿源產生所述離子以蝕刻所述工件,其中所述第一多個溫度基於所述量測的多個蝕刻前表面高度。
- 如請求項8所述的蝕刻系統,更包括:噴嘴,經組態以基於位點的所述表面高度而定位於所述多個位點的所述位點上方;以及分配系統,經組態以經由所述噴嘴分配液體蝕刻劑以蝕刻所述位點,同時所述多個位點的其他位點不含所述液體蝕刻劑。
- 一種半導體裝置,包括:第一積體電路結構,包含第一半導體基底及第一內連線結構,所述第一內連線結構包含介電結構及彼此堆疊且經由所述第一內連線結構中的觸點及通孔彼此連接的多個金屬線;第二積體電路結構,包含安置於所述第一內連線結構上方的第二內連線結構及安置於所述第二內連線結構上方的第二半導體基底;且其中所述第二半導體基底的總厚度介於0.5微米至9微米的範圍內,且總厚度變化或高度變化小於0.3微米且大於100埃。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/144,628 | 2021-01-08 | ||
US17/144,628 US12046477B2 (en) | 2021-01-08 | 2021-01-08 | By-site-compensated etch back for local planarization/topography adjustment |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI752842B true TWI752842B (zh) | 2022-01-11 |
TW202230495A TW202230495A (zh) | 2022-08-01 |
Family
ID=80809252
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110108047A TWI752842B (zh) | 2021-01-08 | 2021-03-08 | 用於半導體裝置的回蝕方法及蝕刻系統 |
Country Status (5)
Country | Link |
---|---|
US (2) | US12046477B2 (zh) |
KR (1) | KR102587155B1 (zh) |
CN (1) | CN114758951A (zh) |
DE (1) | DE102021100485B4 (zh) |
TW (1) | TWI752842B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200814190A (en) * | 2006-06-22 | 2008-03-16 | Applied Materials Inc | Dielectric deposition and etch back processes for bottom up gapfill |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5795493A (en) * | 1995-05-01 | 1998-08-18 | Motorola, Inc. | Laser assisted plasma chemical etching method |
JP2000269189A (ja) * | 1999-03-15 | 2000-09-29 | Sony Corp | プラズマエッチング法 |
US7122126B1 (en) | 2000-09-28 | 2006-10-17 | Materials And Technologies Corporation | Wet processing using a fluid meniscus, apparatus and method |
US6555017B1 (en) | 2000-10-13 | 2003-04-29 | The Regents Of The University Of Caliofornia | Surface contouring by controlled application of processing fluid using Marangoni effect |
US6746616B1 (en) | 2001-03-27 | 2004-06-08 | Advanced Micro Devices, Inc. | Method and apparatus for providing etch uniformity using zoned temperature control |
US20050211385A1 (en) * | 2001-04-30 | 2005-09-29 | Lam Research Corporation, A Delaware Corporation | Method and apparatus for controlling spatial temperature distribution |
US6921724B2 (en) | 2002-04-02 | 2005-07-26 | Lam Research Corporation | Variable temperature processes for tunable electrostatic chuck |
KR20030094679A (ko) * | 2002-06-07 | 2003-12-18 | 삼성전자주식회사 | 건식 식각 장치 |
US6794302B1 (en) | 2003-03-20 | 2004-09-21 | Taiwan Semiconductor Manufacturing Co., Ltd | Dynamic feed forward temperature control to achieve CD etching uniformity |
US7479236B2 (en) * | 2006-09-29 | 2009-01-20 | Lam Research Corporation | Offset correction techniques for positioning substrates |
US7972444B2 (en) * | 2007-11-07 | 2011-07-05 | Mattson Technology, Inc. | Workpiece support with fluid zones for temperature control |
JP6240532B2 (ja) | 2014-02-27 | 2017-11-29 | 東京エレクトロン株式会社 | 静電チャックの温度制御方法 |
US11049797B2 (en) * | 2016-04-15 | 2021-06-29 | Taiwan Semiconductor Manufacturing Company Ltd. | Method for manufacturing a semiconductor structure comprising a semiconductor device layer formed on a tem, porary substrate having a graded SiGe etch stop layer therebetween |
US10453731B2 (en) * | 2016-10-21 | 2019-10-22 | Raytheon Company | Direct bond method providing thermal expansion matched devices |
US10242967B2 (en) | 2017-05-16 | 2019-03-26 | Raytheon Company | Die encapsulation in oxide bonded wafer stack |
KR20220038462A (ko) * | 2019-07-25 | 2022-03-28 | 램 리써치 코포레이션 | 기판 프로세싱 시스템들에서 불균일성들의 인 시츄 (in situ) 실시간 센싱 및 보상 |
-
2021
- 2021-01-08 US US17/144,628 patent/US12046477B2/en active Active
- 2021-01-13 DE DE102021100485.3A patent/DE102021100485B4/de active Active
- 2021-03-08 TW TW110108047A patent/TWI752842B/zh active
- 2021-03-09 KR KR1020210030632A patent/KR102587155B1/ko active IP Right Grant
- 2021-07-16 CN CN202110806779.6A patent/CN114758951A/zh active Pending
-
2023
- 2023-08-07 US US18/366,074 patent/US20240021430A1/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200814190A (en) * | 2006-06-22 | 2008-03-16 | Applied Materials Inc | Dielectric deposition and etch back processes for bottom up gapfill |
Also Published As
Publication number | Publication date |
---|---|
DE102021100485B4 (de) | 2024-05-02 |
US12046477B2 (en) | 2024-07-23 |
CN114758951A (zh) | 2022-07-15 |
TW202230495A (zh) | 2022-08-01 |
KR102587155B1 (ko) | 2023-10-10 |
KR20220100785A (ko) | 2022-07-18 |
US20220223425A1 (en) | 2022-07-14 |
US20240021430A1 (en) | 2024-01-18 |
DE102021100485A1 (de) | 2022-07-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7328220B2 (ja) | 触媒促進パターン転写技術 | |
US6265328B1 (en) | Wafer edge engineering method and device | |
US9887095B2 (en) | System and method for an etch process with silicon concentration control | |
US20120129354A1 (en) | Process for etching silicon with selectivity to silicon-germanium | |
JP2004507086A (ja) | 基板の処理方法及び処理システム | |
US10784114B2 (en) | Methods of enhancing surface topography on a substrate for inspection | |
JP2002184733A (ja) | 処理方法、測定方法及び半導体装置の製造方法 | |
TWI738757B (zh) | 經由化學的適應性峰化來控制蝕刻速率的裝置和方法 | |
Tezcan et al. | Development of vertical and tapered via etch for 3D through wafer interconnect technology | |
JPH11340317A (ja) | 分離構造形成方法 | |
TWI752842B (zh) | 用於半導體裝置的回蝕方法及蝕刻系統 | |
CN109074004A (zh) | 利用选定的蚀刻剂气体混合物以及调整操作变量修整无机抗蚀剂 | |
JP5113974B2 (ja) | マイクロ電子デバイスにおける均一な研磨の方法 | |
US11990348B2 (en) | Wafer processing apparatus and wafer processing method using the same | |
US20140224785A1 (en) | Apparatus to Improve Internal Wafer Temperature Profile | |
US7223697B2 (en) | Chemical mechanical polishing method | |
US9373524B2 (en) | Die level chemical mechanical polishing | |
JP2010225790A (ja) | 基板の薄厚化方法および基板薄厚化装置 | |
US6881675B2 (en) | Method and system for reducing wafer edge tungsten residue utilizing a spin etch | |
TW405204B (en) | Method to control the etching process | |
WO2023210485A1 (ja) | 基板処理装置および基板処理方法 | |
JP3951814B2 (ja) | Soi基板の製造方法 | |
Zhao et al. | Demonstration of integrating post-thinning clean and TSV exposure recess etch into a wafer backside thinning process | |
TW202404706A (zh) | 基板洗淨裝置及基板洗淨方法 | |
JPH05251197A (ja) | ドライエッチング方法 |