TWI741898B - 對位圖案單元及半導體製程的檢測系統 - Google Patents
對位圖案單元及半導體製程的檢測系統 Download PDFInfo
- Publication number
- TWI741898B TWI741898B TW109142553A TW109142553A TWI741898B TW I741898 B TWI741898 B TW I741898B TW 109142553 A TW109142553 A TW 109142553A TW 109142553 A TW109142553 A TW 109142553A TW I741898 B TWI741898 B TW I741898B
- Authority
- TW
- Taiwan
- Prior art keywords
- alignment
- pattern
- patterns
- alignment pattern
- unit
- Prior art date
Links
Images
Abstract
一種對位圖案單元,包含形成於一半導體基材並成對稱的一第一對位圖案及一環圍該第一對位圖案的第二對位圖案,該第一對位圖案及該第二對位圖案各自均具有多個於不同製程產生的第一圖案及第二圖案,其中,位於該第二對位圖案的該等第一圖案及該等第二圖案彼此交錯設置,且位於該第一對位圖案及該第二對位圖案的該等第一圖案及該等第二圖案彼此相對設置。此外,本發明還提供一種用於半導體製程的檢測系統
Description
本發明是有關於一種對位圖案及檢測系統,特別是指一種用於半導體製程的對位圖案單元及半導體製程檢測系統。
隨著電子元件功能要求越複雜,尺寸也越益微縮的發展趨勢,半導體的製程也越來越複雜且積層密度也越來越高。因此,在如此高密度積層化的製程過程中,若其中一積層的定位偏移,或是其中一積層的製程異常,都會造成前、後積層電性連結上的異常,使得半導體元件或是層間的電性無法連結而斷路或短路。因此,如何控制每一個製程的精密度及穩定性,以及各積層間的對位精確度,並監測分析每一個製程的誤差,以準確的控制層與層間的疊對(overlay),是半導體製程管理相對重要的因素。
參閱圖1,圖1是習知用於監控前、後積層對位的對位圖案。該對位圖案是利用讓各自於不同製程形成的第一對位記號111及第二對位記號121各自共同構成雙層(內、外層)的疊對圖案11、12,以做為不同積層的疊對(overlay)監控。然而,此類型的對位圖案,同層的疊對圖案是由同一製程的對位記號構成,容易因為內、外層線路密度不平均而不利於製程(良率)控制,且位於內層的疊對圖案會有製程條件容許範圍(process window) 相對較小的缺點。
因此,本發明的目的,即在提供一種用於監控半導體製程的對位圖案單元。
於是,本發明的對位圖案單元,包含形成於一半導體基材成對稱且共中心的一第一對位圖案及一第二對位圖案。
該第一對位圖案及該第二對位圖案各自均具有多個於不同製程產生的第一圖案及第二圖案,且該等第一圖案及該等第二圖案彼此交錯設置。
此外,本發明的另一目的,即在提供一種用於監控半導體製程的對位圖案單元。
於是,本發明的對位圖案單元,包含由不同製程形成於一半導體基材的多個第一圖案及多個第二圖案。
該等第一圖案及第二圖案分別以四個頂角為中心向相鄰兩側邊延伸而共同構成一成對稱的方形輪廓,其中,每一個第一圖案及每一個第二圖案對應具有多個第一對位記號及多個第二對位記號,該等第一對位記號及第二對位記號分別以所在的頂角位置為中心向相鄰兩側邊等間隔排列延伸。
又,本發明的另一目的,即在提供一種用於監控半導體製程的對位圖案單元。
於是,本發明的對位圖案單元,包含形成於一半導體基材並成對稱的一第一對位圖案及一環圍該第一對位圖案的第二對位圖案。
該第一對位圖案及該第二對位圖案分別均具有多個於不同製程產生的第一圖案及第二圖案,其中,位於該第二對位圖案的該等第一圖案分別具有多個第一對位記號,該等第二圖案分別具有多個第二對位記號,且該等第一對位記號及第二對位記號成等間隔排列延伸。
此外,本發明的另一目的,即在提供一種利用前述圖案單元用於監控半導體製程的檢測系統。
於是,本發明的檢測系統,包含一擷取單元、一顯示單元,及一檢測單元。
該擷取單元用於擷取形成於一半導體基材的對位圖案單元,其中,該對位圖案單元具有多個於不同製程產生的第一圖案及第二圖案。
該顯示單元用於顯示多個預設對位圖案單元的選項,以供使用者選擇。
該檢測單元可供以該使用者選擇的預設對位圖案單元為基礎,計算該對位圖案單元,以產生相應的影像計算結果。
本發明的功效在於:透過於不同製程產生的第一圖案及第二圖案彼此交錯而共同構成對位圖案,以利用該對位圖案量測不同積層之間的疊對誤差。
有關本發明之相關技術內容、特點與功效,在以下配合參考圖式之實施例的詳細說明中,將可清楚的呈現。此外,要說明的是,本發明圖式僅為表示元件間的結構及/或位置相對關係,與各元件的實際尺寸並不相關。
參閱圖2,本發明對位圖案單元的一第一實施例,包含形成於一半導體基材(圖未示)並成對稱的一第一對位圖案3及一環圍該第一對位圖案3的第二對位圖案4。
該第一對位圖案3及該第二對位圖案4各自均具有多個於不同製程產生的第一圖案21及第二圖案22,且位於該第一對位圖案3及該第二對位圖案4的該等第一圖案21及該等第二圖案22彼此交錯設置。前述不同製程是指於不同的黃光製程(光照、曝光、顯影),該等第一圖案21,及該等第二圖案22分別位於不同黃光製程(即前、後黃光製程)的光罩上而形成於前、後兩個不同的製程。
於本實施例中,是以該第一對位圖案3及該第二對位圖案4均為具有正方形的輪廓,且該等第一圖案21及該等第二圖案22均位於頂點為例說明。詳細的說,該第一對位圖案3具有2個第一圖案21及2個第二圖案22,該等第一圖案21及第二圖案22分別位於該第一對位圖案3所構成的正方形輪廓的四個頂角並彼此交錯。該第二對位圖案4環圍該第一對位圖案3,也具有2個第一圖案21及2個第二圖案22,且該等第一圖案21及第二圖案22也分別位於該第二對位圖案4所構成的正方形輪廓的四個頂角並彼此交錯;且位於該第一對位圖案3及該第二對位圖案4的該等第一圖案21及該等第二圖案22也彼此錯位設置。
此外,要說明的是,該等第一圖案21及該等第二圖案22,可以如圖2所示,以所在的頂角為中心向相鄰的兩邊延伸,也可以如圖3所示,是以所在的頂角為虛擬中心,而向該虛擬中心的相鄰兩邊延伸分佈設置。也就是說,該等第一圖案21及該等第二圖案22不會佔據頂角位置,而只是以頂角為虛擬中心位置向相鄰兩邊延伸設置。
本發明利用令於不同製程產生的該等第一圖案21及第二圖案22彼次錯位地分佈於內、外層的對位圖案(該第一對位圖案3及該第二對位圖案4),而共同構成雙層(內、外層)的對位圖案,因此,可避免習知使用具有內、外層的疊對圖案時,同層的疊對圖案是由同一製程的對位記號構成,容易因為內、外層線路密度不平均而不利於製程(良率)控制的問題,還可以同時兼顧在兩次曝光時的對位圖案位置,讓形成之對位圖案的密度得到平衡,而可以降低取像視角(FOV)的內層(框)與外層(框)的取像誤差。
參閱圖4,於一些實施例中,該第一對位圖案3的該等第一圖案21及第二圖案22的設置方向也可與該第二對位圖案4的該等第一圖案21及第二圖案22的設置方向反向,也就是該第一對位圖案3的該等第一圖案21及該等第二圖案22的設置方向與該第二對位圖案4的該等第一圖案21及第二圖案22為鏡像,而令該第一對位圖案3具有成十字排列的形狀輪廓。
藉由調整該第一對位圖案3(內層疊對圖案)的排列方式,可令該等疊對圖案於形成單層時(即例如僅有於單次製程產生的第一圖案21或第二圖案22)或是僅為內層(第一對位圖案3)疊對圖案時,藉由對位圖案的錯位設置,可以同時兼顧在兩次曝光時的對位圖案位置,讓形成之對位圖案的密度得到平衡,同時可以降低取像視角(FOV)的內層(框)與外層(框)的取像誤差,並可避免不同層間之對位記號的位置不同、CMP研磨不均勻,造成對位記號結構或形狀上有差異,所導致的疊對(Overlay)量測偏移的問題。
參閱圖5,本發明對位圖案單元的一第二實施例,其結構與該第一實施例大致相同,不同處在於該對位圖案單元還包含一環繞該第二對位圖案4的第三對位圖案5。
詳細的說,該第三對位圖案5具有多個分別與該等第一圖案21於同一製程形成的第一對位記號51,及多個與該等第二圖案22於同一製程形成的第二對位記號52,且該等第一對位記號51及第二對位記號52成等間隔排列延伸,並分別對應設置於該第二對位圖案4的相對兩邊。
要說明的是,該第三對位圖案5的設置位置可以是環圍該第二對位圖案4、或是位於該第一對位圖案3及該第二對位圖案4之間,或是被該第一對位圖案3環圍,圖5中是以該第三對位圖案5為環繞該第二對位圖案4為例說明,然實際實施時並不以此為限。此外,要再說明的是,該等第一對位記號51及該等第二對位記號52除了如圖5所示為對應設置於該第二對位圖案4的相對兩邊之外,也可以各自設置於該第二對位圖案4的相鄰兩邊(圖未示)。
參閱圖6,本發明對位圖案單元的一第三實施例,其結構與該第二實施例大致相同,不同處在於該第三對位圖案5的等第一對位記號51及第二對位記號52為彼此交錯而成等間隔排列延伸。
利用改變該第三對位圖案5,使其具有多個等間距排列的對位記號(第一對位記號51及多個第二對位記號52),因此,還可透過量測該等第一對位記號51及/或第二對位記號52的線寬(line)、線距(space)、線寬加線距(pitch)、線寬/線距的比值,及線寬與線距的差值其中至少一者,以進一步量測關鍵尺寸並可用於監控例如蝕刻率或曝光能量等製程。
參閱圖7,本發明對位圖案單元的一第四實施例,其結構與該第一實施例雷同,也由該第一對位圖案3及該第二對位圖案4共同構成。不同處在於,該第一對位圖案3及該第二對位圖案4的其中至少一者的該等第一圖案21及第二圖案22會對應具有多個第一對位記號211及多個第二對位記號221,且該等第一對位記號211及第二對位記號221會分別自所在的頂點朝向相鄰的兩側邊等間隔排列延伸。於圖7中是以改變位於外層的該第二對位圖案4的該等第一圖案21及第二圖案22的形狀,讓位於該第二對位圖案4的每一個第一圖案21及每一個第二圖案22分別具有多個等間隔排列延伸的對位記號(第一對位記號211及第二對位記號221),且該等第一對位記號211及第二對位記號221會分別自所在的頂點朝向相鄰的兩側邊等間隔排列延伸為例說明,然而實際實施時,也可以選擇改變該第一對位圖案3的該等第一圖案21及該等第二圖案22的形狀,並不以圖7所示結構為限。
利用於不同製程產生的該等第一圖案21及第二圖案22共同構成2層(內、外層)疊對圖案,且改變其中至少一層的對位圖案的形狀,因此,除了可避免習知同層的疊對圖案是由同一製程的對位符號構成,造成內、外層線路密度不平均而不利於製程(良率)控制,以及位於內層的疊對圖案會有製程條件容許範圍(process window)較小的缺點,還可同時藉由該等第一對位記號211及第二對位記號221進行關鍵尺寸量測及/或進行製程的監控。
參閱圖8,本發明對位圖案單元的一第五實施例,是僅由單層的對位圖案6所構成。該對位圖案6包括形成於該半導體基材並具有多個於不同製程產生的第一圖案61及第二圖案62,且每一個第一圖案61及第二圖案62對應具有多個成等間隔排列的第一對位記號611及多個第二對位記號621。詳細的說,該等第一圖案61及該等第二圖案62排列成具有正方形的輪廓形狀,該等第一圖案61及該等第二圖案62分別以所在的頂角位置為中心向相鄰兩側延伸。詳細的說,該等第一圖案61及該等第二圖案62的等第一對位記號611及第二對位記號621是自所在的頂點為中心向相鄰的兩側邊等間隔排列延伸。要說明的是,該等第一圖案61及該等第二圖案62,可以是如圖8所示,實際自對應的頂點位置向兩側邊延伸,也可以如圖3所示,以對應的頂點位置為虛擬中心而向兩側邊延伸。
利用於不同製程產生的該等第一圖案61及第二圖案62共同構成該對位圖案6,且讓位於該對位圖案6的每一個第一圖案61及每一個第二圖案62分別具有多個等間隔排列延伸的對位記號(第一對位記號611及第二對位記號621),除了可利用單層的該對位圖案6進行不同積層間的對位誤差量測,還可同時藉由該等第一對位記號611及第二對位記號621以進行關鍵尺寸量測及/或進行製程的監控。
參閱圖9,於一些實施例,該對位圖案單元還可包含一用於該對位圖案單元的虛設圖案(dummy pattern)7,其中,該對位圖案單元可以是如前述該第一~五實施例所述,該虛設圖案7包含至少一第一虛設圖案71及至少一第二虛設圖案72的其中至少一者。該至少一第一虛設圖案71與該第一圖案21於同一製程產生,並對應位於至少一第二圖案22的所在位置,該至少一第二虛設圖案72與該第二圖案22於同一製程產生並對應位於至少一第一圖案21的所在位置。
具體的說,以該對位圖案單元為具有如圖5(該第二實施例)所述圖案為例說明,該虛設圖案7包含2個與該第一圖案21於同一製程產生的第一虛設圖案71,及2個與該第二圖案22於同一製程產生的第二虛設圖案72。該2個第一虛設圖案71是與該等第一圖案21於同一製程形成並位於該第一對位圖案3的2個第二圖案22所欲形成的位置,而該2個第二虛設圖案72則是與該第二圖案22於同一製程形成,並位於該第一對位圖案3的該2個第一圖案21上。利用該第一虛設圖案71及該第二虛設圖案72可以有助於化學機械研磨(CMP)、蝕刻(etching)等製程而提升該等第一圖案21及該等第二圖案22的均勻性。
其中,該第一虛設圖案71及該第二虛設圖案72的材料可以形成的位置關係各自選自透明或不透明的光阻或氧化物等材料。此外,要說明的是,該虛設圖案7除了如圖9所示可以形成於內層的對位圖案(第一對位圖案3)之外,也可以配合形成於外層的對位圖案(第二對位圖案4),或是僅形成於該第一對位圖案3及該第二對位圖案4的其中任一者,並無特別限制。
前述該第一~五實施例所述的對位圖案單元可利用一檢測系統進行量測,以用於監控半導體相關製程。例如,可利用該對位圖案單元進行各積層的對位量測、或是不同積層之間的疊對(overlay)量測,或是利用量測不同製程產生之對位記號的關鍵尺寸、線寬(line)、線距(space)、節距(線寬+線距,pitch)、線寬/線距的比值,及線寬與線距的差值的其中至少一者,以用於監控不同積層之間的對準,及/或監控例如蝕刻率或曝光能量等製程的狀況。
參閱圖10,前述該檢測系統的一實施例包含一擷取單元81、一顯示單元82,及一檢測單元83。
該擷取單元81供用於擷取形成於一半導體基材的對位圖案單元,其中,該對位圖案單元具有於不同製程產生的多個第一圖案及第二圖案。
詳細的說,該擷取單元81可以是步進機、掃描機、疊對誤差量測機台、繞射儀、掃瞄式電子顯微鏡,或光學顯微鏡。該對位圖案單元是經由前、後不同對準製程而形成於該半導體基材的多個對位圖案共同構成,且該等對位圖案的細部結構如前述該第一~五實施例所述。
該顯示單元82供用於顯示多個預設對位圖案單元的選項,以供使用者選擇。
詳細的說,該顯示單元82可具有一用於儲存該等預設對位圖案單元的儲存器821,及一用於顯示與該等預設對位圖案單元相應之選項的顯示面板822。使用者可自該顯示面板822顯示的該等選項選擇相應的一預設對位圖案單元,以作為供自該擷取單元81所擷取的對位圖案單元的計算依據。其中,該等預設對位圖案單元的其中至少一者具有與形成於該半導體基材的對位圖案單元相同的圖案,以供該使用者選擇與該對位圖案單元相應的該選項。
該檢測單元83以該使用者選擇的預設對位圖案單元為計算基準計算該對位圖案單元,以產生相應的影像計算結果。
詳細的說,該檢測單元83與該顯示單元82及該擷取單元81訊號連接,可整合於該擷取單元81或是獨立設置,用於接收該擷取單元81擷取的該對位圖案單元及使用者輸入的該選項,並以使用者輸入的該選項對應的該預設對位圖案單元的圖形或方向為基準,計算自該擷取單元81取得的該對位圖案單元,以產生一相應的影像計算結果。
於一些實施例中,該檢測單元83還可將該影像計算結果與一預設值進行比對,以產生一檢測結果。
以形成於該半導體基材的對位圖案單元為具有如前述圖8所述的對位圖案單元為例說明。使用者可自該顯示單元72中選擇與該對位圖案單元相同之預設圖案單元的選項。該檢測單元73於接收到該使用者輸入的該選項後,即會以與該選項對應之預設圖案單元相同的方向或取樣方式對該對位圖案單元計算:例如,再參閱圖8,前述對該對位圖案單元的計算可利用將該等第一圖案61及第二圖案62的中心連線,分別得到該等第一圖案61的對稱中心X1及該等第二圖案62的對稱中心X2,即可利用該等第一圖案61及第二圖案62的對稱中心X1、X2計算得到該前、後兩個積層的疊對誤差。其中,當該等第一圖案61及第二圖案62的計算結果與預設值差異過大,或無法以與該預設圖案單元相同的對應位置取得對應的該等第一圖案61及/或第二圖案62,顯示該對位圖案單元與製程預設結果差異過大或錯誤,即可產生一警示訊號。
此外,還可進一步透過量測該等第一對位記號611及/或第二對位記號621的關鍵尺寸、線寬(line)、線距(space)、線寬加線距(pitch)、線寬/線距的比值,及線寬與線距的差值的其中至少一者,還可用於監控例如蝕刻率或曝光能量等製程。
綜上所述,本發明的該對位圖案單元利用將不同製程產生的第一圖案21、61及第二圖案22、62彼此交錯而共同構成。當該對位圖案單元為具有雙層(內、外層)的疊對圖案(該第一對位圖案3及該第二對位圖案4)時,可避免習知使用具有內、外層的疊對圖案時,同層的疊對圖案是由同一製程的對位符號構成,容易因為內、外層線路密度不平均而不利於製程(良率)控制,且位於內層的疊對圖案會有製程條件容許範圍(process window)較小的缺點。而藉由對位圖案的錯位設置,還可以同時兼顧在兩次曝光時的對位圖案位置,讓形成之對位圖案的密度得到平衡,以降低取像視角(FOV)的內層(框)與外層(框)的取像誤差。此外,當進一步令該等第一圖案21、61及第二圖案22、62為分別具有多個成等間隔排列第一對位記號211、611及第二對位記號222、621,或是進一步再設置具有該等第一對位記號51及該等第二對位記號52的該第三對位圖案5時,還可利用量測該等第一對位記號211、51、611及/或第二對位記號222、52、621的線寬(line)、線距(space)、線寬加線距(pitch)、線寬/線距的比值,及線寬與線距的差值的其中至少一者,以進一步量測關鍵尺寸並可用於監控例如蝕刻率或曝光能量等製程參數,故確實可達成本發明的目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
21:第一圖案
211:第一對位記號
22:第二圖案
221:第一對位記號
3:第一對位圖案
4:第二對位圖案
5:第三對位圖案
51:第一對位記號
52:第二對位記號
6:對位圖案
61:第一圖案
611:第一對位記號
62:第二圖案
621:第二對位記號
7:虛設圖案
71:第一虛設圖案
72:第二虛設圖案
81:擷取單元
82:顯示單元
821:儲存器
822:顯示面板
83:檢測單元
X1、X2:對稱中心
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中:
圖1是一示意圖,說明習知的疊對圖案;
圖2是一俯視示意圖,說明本發明對位圖案單元的第一實施例;
圖3是一示意圖,說明本發明該第一實施例的第一、二圖案的另一結構態樣;
圖4是一示意圖,說明本發明該第一實施例的第一、二圖案的另一結構態樣;
圖5是一俯視示意圖,說明本發明對位圖案單元的第二實施例;
圖6是一俯視示意圖,說明本發明對位圖案單元的第三實施例;
圖7是一俯視示意圖,說明本發明對位圖案單元的第四實施例;
圖8是一俯視示意圖,說明本發明對位圖案單元的第五實施例;
圖9是一俯視示意圖,說明本發明對位圖案單元還具有虛擬圖案的實施態樣;及
圖10是一示意圖,說明本發明的檢測系統。
21:第一圖案
211:第一對位記號
22:第二圖案
221:第一對位記號
3:第一對位圖案
4:第二對位圖案
Claims (17)
- 一種對位圖案單元,包含:形成於一半導體基材,成對稱且共中心的一第一對位圖案及一第二對位圖案,該第一對位圖案及該第二對位圖案各自均具有多個於不同製程產生的第一圖案及第二圖案,且該等第一圖案及該等第二圖案彼此交錯設置;其中,該第二對位圖案具有方形輪廓,且該第二對位圖案的每一個第一圖案及每一個第二圖案對應具有多個第一對位記號及多個第二對位記號,該等第一對位記號及第二對位記號分別以所在的頂角為中心向相鄰兩側邊等間隔排列延伸。
- 如請求項1所述的對位圖案單元,其中,該等第一圖案及該等第二圖案具有相同形狀。
- 如請求項1所述的對位圖案單元,還包含一環繞第三對位圖案,該第三對位圖案排列成具有與該第二對位圖案相同的輪廓,具有多個與該等第一圖案於同一製程形成的第一對位記號,及多個與該等第二圖案於同一製程形成的第二對位記號,且該等第一對位記號及第二對位記號成等間隔排列延伸。
- 如請求項3所述的對位圖案單元,其中,該第三對位圖案的該等第一對位記號及第二對位記號彼此交錯並成等間隔排列延伸。
- 如請求項3所述的對位圖案單元,其中,該第三對位圖案設置在環圍該第二對位圖案、位於該第一對位圖案及該第 二對位圖案之間,或被該第一對位圖案環圍。
- 一種對位圖案單元,包含:由不同製程形成於一半導體基材的多個第一圖案及多個第二圖案,該等第一圖案及第二圖案分別以四個頂角為中心向相鄰兩側邊延伸而共同構成一成對稱的方形輪廓,其中,每一個第一圖案及每一個第二圖案對應具有多個第一對位記號及多個第二對位記號,該等第一對位記號及第二對位記號分別以所在的頂角位置為中心向相鄰兩側邊等間隔排列延伸。
- 一種對位圖案單元,包含:形成於一半導體基材並成對稱並具有方型輪廓的一第一對位圖案及一環圍該第一對位圖案的第二對位圖案,該第一對位圖案及該第二對位圖案分別均具有多個於不同製程產生的第一圖案及第二圖案,其中,該第二對位圖案的該等第一圖案及該等第二圖案為對應該第一對位圖案的四個邊設置,位於該第二對位圖案的該等第一圖案及該等第二圖案對應具有多個第一對位記號及多個第二對位記號,且該等第一對位記號及第二對位記號成等間隔排列延伸。
- 如請求項7所述的對位圖案單元,其中,該第二對位圖案的該等第一圖案及該等第二圖案分別設置於該第一對位圖案的相對兩邊,或是相鄰兩邊。
- 如請求項7所述的對位圖案單元,其中,至少一邊的該等第一對位記號及第二對位記號彼此交錯並成等間隔排列延伸。
- 如請求項1、6、7其中任一項所述的對位圖案單元,還 包含一用於該對位圖案單元的虛設圖案,該虛設圖案包含至少一第一虛設圖案及至少一第二虛設圖案的其中至少一者,該至少一第一虛設圖案與該第一圖案於同一製程產生,並對應位於至少一第二圖案的所在位置,該至少一第二虛設圖案與該第二圖案於同一製程產生並對應位於至少一第一圖案的所在位置。
- 如請求項1、6、7其中任一項所述的對位圖案單元,其中,該等第一圖案及該等第二圖案分別位於不同黃光製程的光罩上而形成於前、後兩個不同的製程。
- 一種用於半導體製程的檢測系統,包含:一擷取單元,用於擷取形成於一半導體基材的對位圖案單元,其中,該對位圖案單元具有多個於不同製程產生的第一圖案及第二圖案,該第一圖案及第二圖案的其中至少一者具有多個成等間隔排列的對位記號;一顯示單元,用於顯示多個預設對位圖案單元的選項,以供使用者選擇;及一檢測單元,以該使用者選擇的該預設對位圖案單元為基礎,計算該對位圖案單元的該等對位記號的線寬、線距、線寬/線距的比值、線寬與線距的差值,及線寬加線距的其中至少一者,以產生相應的影像計算結果。
- 如請求項12所述用於半導體製程的檢測系統,其中,該檢測單元還可將該影像計算結果與一預設值進行比對,以產生一檢測結果。
- 如請求項12所述用於半導體製程的檢測系統,其中,該 對位圖案單元具有成對稱的一第一對位圖案及一環圍該第一對位圖案的第二對位圖案,該第一對位圖案及該第二對位圖案各自具有多個於不同製程產生的第一圖案及第二圖案,該檢測單元還可計算該第一對位圖案及該第二對位圖案的對稱中心點的偏移量。
- 如請求項12所述用於半導體製程的檢測系統,其中,該對位圖案單元還具有一第三對位圖案,該第三對位圖案具有多個與該等第一圖案於同一製程形成且成等間隔排列的第一對位記號,及多個與該等第二圖案於同一製程形成且成等間隔排列的第二對位記號,該影像計算結果還可進一步計算該等第一對位記號,及/或第二對位記號的線寬、線距、線寬/線距的比值、線寬與線距的差值,及線寬加線距的其中至少一者。
- 如請求項12所述用於半導體製程的檢測系統,其中,該檢測單元還可計算該等第一圖案及該等第二圖案的對稱中心點的偏移量。
- 如請求項12所述用於半導體製程的檢測系統,其中,該顯示單元顯示的該等預設對位圖案單元的其中至少一者與該對位圖案單元對應,並可供該使用者選擇與該對位圖案單元對應之預設對位圖案單元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109142553A TWI741898B (zh) | 2020-12-03 | 2020-12-03 | 對位圖案單元及半導體製程的檢測系統 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109142553A TWI741898B (zh) | 2020-12-03 | 2020-12-03 | 對位圖案單元及半導體製程的檢測系統 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI741898B true TWI741898B (zh) | 2021-10-01 |
TW202224136A TW202224136A (zh) | 2022-06-16 |
Family
ID=80782391
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109142553A TWI741898B (zh) | 2020-12-03 | 2020-12-03 | 對位圖案單元及半導體製程的檢測系統 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI741898B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW202020582A (zh) * | 2017-11-07 | 2020-06-01 | 荷蘭商Asml荷蘭公司 | 度量衡裝置及判定受關注特性的方法 |
TW202034096A (zh) * | 2014-08-29 | 2020-09-16 | 荷蘭商Asml荷蘭公司 | 繞射量測標的 |
TW202038026A (zh) * | 2018-12-20 | 2020-10-16 | 美商科磊股份有限公司 | 使用疊加目標之場對場校正 |
-
2020
- 2020-12-03 TW TW109142553A patent/TWI741898B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW202034096A (zh) * | 2014-08-29 | 2020-09-16 | 荷蘭商Asml荷蘭公司 | 繞射量測標的 |
TW202020582A (zh) * | 2017-11-07 | 2020-06-01 | 荷蘭商Asml荷蘭公司 | 度量衡裝置及判定受關注特性的方法 |
TW202038026A (zh) * | 2018-12-20 | 2020-10-16 | 美商科磊股份有限公司 | 使用疊加目標之場對場校正 |
Also Published As
Publication number | Publication date |
---|---|
TW202224136A (zh) | 2022-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11088326B2 (en) | Substrate for use in manufacturing display device and method for forming element on substrate | |
TW388803B (en) | A structure and method of measuring overlapping marks | |
JP2007017465A (ja) | 液晶表示装置の製造方法 | |
US20160334208A1 (en) | Overlay mark pattern and method of measuring overlay | |
JP2011232549A (ja) | 半導体装置の製造方法 | |
JP2017207727A (ja) | オーバーレイマーク、これを用いたオーバーレイ計測方法及び半導体デバイスの製造方法 | |
TWI741898B (zh) | 對位圖案單元及半導體製程的檢測系統 | |
TWI547918B (zh) | 面板裝置及其檢測方法 | |
JP4425747B2 (ja) | 仮想接面測定用の干渉計装置 | |
TWI512868B (zh) | Image Key Dimension Measurement Calibration Method and System | |
TWM648073U (zh) | 半導體圖案化製程的檢測系統 | |
TW201516558A (zh) | 對位標識記號、對位方法,及疊對誤差量測方法和系統 | |
JP2008085007A (ja) | 多層ウェハ、その製造方法、およびその検査装置 | |
JP4435002B2 (ja) | 精度測定パターン、表示パネルの製造方法および表示装置の製造方法 | |
TWI401529B (zh) | 光罩上的對位標尺及應用對位標尺的遮蔽件位置確認方法 | |
TWI664885B (zh) | 雙面線路基板的製造方法與雙面線路基板 | |
TWI760255B (zh) | 半導體圖案化製程的檢測方法及檢測圖案單元 | |
JP3196721B2 (ja) | 半導体装置の製造方法と測定装置 | |
JP3841697B2 (ja) | 重ね合わせ精度測定方法 | |
JP3714946B2 (ja) | アライメントマーク付きカラーフィルター | |
JP2008010793A (ja) | 露光位置マークの位置ずれ検出方法 | |
JP2001311815A (ja) | カラーフィルターの検査方法 | |
JP4370803B2 (ja) | 位置ずれ検出用マーク、ウエハ、レチクル、及びパターンの位置ずれの測定方法 | |
TW202318614A (zh) | 半導體圖案化製程方法及用於監控半導體圖案化製程的檢測圖案 | |
JP2022060725A (ja) | 露光位置ずれ検出可能フォトマスクおよびこれを用いたカラーフィルタ |