TWI734922B - 單晶片串聯連接的vcsel 陣列 - Google Patents
單晶片串聯連接的vcsel 陣列 Download PDFInfo
- Publication number
- TWI734922B TWI734922B TW107125771A TW107125771A TWI734922B TW I734922 B TWI734922 B TW I734922B TW 107125771 A TW107125771 A TW 107125771A TW 107125771 A TW107125771 A TW 107125771A TW I734922 B TWI734922 B TW I734922B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive
- vcsel
- area
- cathode
- contacts
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/0014—Measuring characteristics or properties thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/005—Optical components external to the laser cavity, specially adapted therefor, e.g. for homogenisation or merging of the beams or for manipulating laser pulses, e.g. pulse shaping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/0233—Mounting configuration of laser chips
- H01S5/0234—Up-side down mountings, e.g. Flip-chip, epi-side down mountings or junction down mountings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/0233—Mounting configuration of laser chips
- H01S5/02345—Wire-bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/0235—Method for mounting laser chips
- H01S5/02355—Fixing laser chips on mounts
- H01S5/0237—Fixing laser chips on mounts by soldering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
- H01S5/04256—Electrodes, e.g. characterised by the structure characterised by the configuration
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
- H01S5/04256—Electrodes, e.g. characterised by the structure characterised by the configuration
- H01S5/04257—Electrodes, e.g. characterised by the structure characterised by the configuration having positive and negative electrodes on the same side of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/06—Arrangements for controlling the laser output parameters, e.g. by operating on the active medium
- H01S5/062—Arrangements for controlling the laser output parameters, e.g. by operating on the active medium by varying the potential of the electrodes
- H01S5/06226—Modulation at ultra-high frequencies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/10—Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
- H01S5/18—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
- H01S5/183—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
- H01S5/18308—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] having a special structure for lateral current or light confinement
- H01S5/18311—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] having a special structure for lateral current or light confinement using selective oxidation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/10—Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
- H01S5/18—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
- H01S5/183—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
- H01S5/18344—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] characterized by the mesa, e.g. dimensions or shape of the mesa
- H01S5/18347—Mesa comprising active layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/40—Arrangement of two or more semiconductor lasers, not provided for in groups H01S5/02 - H01S5/30
- H01S5/4018—Lasers electrically in series
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/40—Arrangement of two or more semiconductor lasers, not provided for in groups H01S5/02 - H01S5/30
- H01S5/42—Arrays of surface emitting lasers
- H01S5/423—Arrays of surface emitting lasers having a vertical cavity
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S2301/00—Functional characteristics
- H01S2301/17—Semiconductor lasers comprising special layers
- H01S2301/176—Specific passivation layers on surfaces other than the emission facet
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/0206—Substrates, e.g. growth, shape, material, removal or bonding
- H01S5/0208—Semi-insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/024—Arrangements for thermal management
- H01S5/02469—Passive cooling, e.g. where heat is removed by the housing as a whole or by a heat pipe without any active cooling element like a TEC
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
- H01S5/04252—Electrodes, e.g. characterised by the structure characterised by the material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
- H01S5/04254—Electrodes, e.g. characterised by the structure characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/10—Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
- H01S5/18—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
- H01S5/183—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
- H01S5/18361—Structure of the reflectors, e.g. hybrid mirrors
- H01S5/18375—Structure of the reflectors, e.g. hybrid mirrors based on metal reflectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/10—Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
- H01S5/18—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
- H01S5/183—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
- H01S5/18361—Structure of the reflectors, e.g. hybrid mirrors
- H01S5/18377—Structure of the reflectors, e.g. hybrid mirrors comprising layers of different kind of materials, e.g. combinations of semiconducting with dielectric or metallic layers
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Optics & Photonics (AREA)
- Semiconductor Lasers (AREA)
Abstract
本發明描述用以致能串聯連接的單晶片垂直空腔表面射型雷射(VCSEL)陣列之方法、裝置及系統。在一方面,單晶片包含在導電層上之一或多個不導電區域以產生複數個電性分離導電區域。每個電性分離區域可具有複數個VCSEL元件,包含串聯連接的陽極區域及陰極區域。晶片連接至具有金屬化圖案之子座體,其串聯連接導電層上的每個電性分離區域。在一方面,金屬化圖案將第一電性分離區域之陽極區域連接至第二電性分離區域之陰極區域。金屬化圖案亦可包含切斷部,其維持在每個導電層區域上的陽極及陰極區域之間的電性分離,並與蝕刻區域對準。
Description
本申請案主張2017年7月25日提出申請的美國臨時專利申請案號62/536,918的優先權。
本揭露內容是有關於垂直空腔表面射型雷射(Vertical-Cavity Surface-Emitting Laser,VCSEL)陣列、以及關於串聯連接的架構的裝置、方法及系統。
垂直空腔表面射型雷射(VCSEL)係使用於各種通訊技術,包含短波長多模光纖通訊系統。VCSEL在極端溫度和輻射環境中也是有效且強健的,使它們在例如照明器和工業熱處理的應用中是有用的。單一的VCSEL裝置通常以幾毫瓦特的光學輸出功率運作,特別是當被設計用於10 Gb/s或較高的資料速率時。較大的光學輸出功率可藉由將同時被定址的VCSEL陣列建構在共同基板上或在多個基板上而獲得。
然而,因為電流擴散損失和模態(modal)特性之結果,VCSEL受限於適度的孔隙尺寸。為了將VCSEL調整到較高的功率,通常的方法是在一共同晶粒上建構一VCSEL陣列。此些陣列裝置通常被並聯或串聯結合,並被設計用於低調變頻寬。在並聯配置中,單一基板上的多個VCSEL一般通常經由此晶圓被連接,且此些雷射係與一共同陰極連接頭並聯而電性連接。這種配置可能在譬如在美國專利第7,949,024 B2號(其說明反向放射VCSEL陣列之並聯配置)中找到。然而,附加的大容量電容係為對於VCSEL之並聯操作的一限制因素,且並聯配置可能不是與高電流脈衝驅動器電路匹配的理想阻抗。Warren等人TLC SPIE已經顯示更加高的光學功率可藉由串聯連接多個晶粒而獲得。個別晶粒之每一個具有並聯連接的多個VCSEL,但是之後讓晶粒被倒裝晶片接合的子座體(sub-mount)可串聯連接晶粒。
已顯示串聯連接的VCSEL陣列能相對於單一並聯連接的VCSEL陣列而於一既定電流下大幅地提高輸出光學功率,特別是在從一低責任周期脈衝電流源被操作時。這種高功率脈衝光源對於例如快閃LiDAR及短範圍NIR照明的應用特別有用。
在多數的電流串聯連接的配置中,每個VCSEL陣列包含一組排列在單一晶片或晶圓上的並聯VCSEL元件,以及藉由數個短路接點而形成之一共同陰極路徑,此些短路接點連接至晶片上之一導電層。多個晶片係被接合在一共同子座體上,並被排列以形成一串聯連接。在一倒裝晶片配置中,每個晶片的陽極係連接至子座體上之數個共同電性連接頭,且每個晶片上之共同陰極連接頭連接至子座體配置上的下一個晶片的陽極連接頭。因為這種配置使用每個晶片上的一共同陰極配置,所以將多個晶片「平鋪」在共同子座體是實現一串聯連接配置的唯一方法。
從設計彈性之立場來看,「平鋪」的方法具有許多優點。然而,存在有讓使用單一晶片顯著更有利的配置。舉例而言,在使用分段的微透鏡組之雷射組件中,在那些透鏡之間的相對的對準精確度是重要的,以使在平鋪晶片之間的相對角度差異成為課題。另一個例子是當有一低值電流源的情況,其可以受益於與串聯連接相關的額外的光學功率,但為平鋪多個晶粒所需要的額外的半導體晶粒面積導致成本及封裝問題。
平鋪亦需要額外的佔據面積(real estate),且多個晶片會導致成本增加及包裝問題。因此,在某些情況下,這種尺寸、成本、及製造因素勝過與一串聯連接相關的額外的光學功率之優點。再者,因為匹配的特性更有可能來自安裝於相同晶片上的VCSEL元件,所以當波長控制需求條件要求使用於串聯連接之VCSEL元件具有幾乎相同的發射特性時,平鋪可能不是最好的。
以下說明關於一種串聯連接的、單一晶片的垂直空腔表面射型雷射(VCSEL)陣列的方法、裝置以及系統。一串聯連接的設計可使來自一既定電流源的一峰值光學功率比利用一並聯連接的單一陣列可獲得的來得高。單一晶片可包含一個半導體基板及一導電層。導電層包含一個或多個藉由蝕刻通過導電層或藉由離子植入法而形成之不導電區域,其在導電層上建構複數個電性分離區域。每個電性分離區域可具有複數個VCSEL元件,包含串聯連接的一陽極區域及一陰極區域。此晶片亦連接至具有一金屬化圖案之一子座體,其可使在導電層上的電性分離區域之間的一串聯連接成為可能。於一實施例中,金屬化圖案將一第一電性分離區域之陰極區域連接至一第二電性分離區域之陽極區域。金屬化圖案亦可包含數個切斷部(cut),其維持相同的電性分離層區域上的陽極和陰極區域之間的電性分離,並與蝕刻區域對準。
在某些實施例中,晶片的半導體基板可以是一種半絕緣或絕緣材料。此些蝕刻區域可包含一種具有經割開或切割邊緣之蝕刻圖案,且更進一步可能是一維或二維的。子座體金屬化圖案亦可匹配導電層的蝕刻區域上的一個或多個蝕刻圖案。晶片與子座體亦可經由倒裝晶片接合或類似的方法而連接。在另一方面,每個電性分離區域之陰極區域被定位在相同的電性分離區域中的陽極區域周圍。此外,每個陰極區域包含複數個短路接點。VCSEL元件可以電性連接至外部驅動器電路。
於此說明裝置、系統及方法來使在單一晶片上的多個串聯連接的垂直空腔表面射型雷射(VCSEL)陣列變得可能。相對於單一並聯連接的VCSEL陣列,串聯連接的VCSEL陣列大幅地提高來自一既定連續(CW)或脈衝電流源的輸出光學功率。提高的峰值光學功率在從一低責任周期脈衝電流源被操作時特別明顯。這種高功率脈衝光源對於包含快閃LiDAR或近紅外照明的各種應用特別有用。
在單一晶片上具有各種尺寸與配置之串聯連接的雷射陣列區域的能力使驅動電路、雷射配置以及輸出微光學能被最佳地匹配,以使每區域輸出最大化。此外,VCSEL陣列設計之撓性與變化使整體光束輸出之調整變得可能。因為實施例並未受限於在一子座體上的一特定「平鋪」或其他配置,所以可減少製造及其他成本。
於以下所說明的實施例中,陣列中的VCSEL係互相連接,以使陽極與陰極接點兩者係在晶圓之活性側上被製成。於此配置中,可使用一個不導電的(未摻雜的)晶圓作為裝置基板,俾能使其更容易電性地隔離VCSEL。將陰極與陽極接點製造到晶圓之同一側的能力對於封裝和積體化來說是一項很好的優點。單一的倒裝晶片接合步驟可被使用來裝配在各種基板上,包含活性積體電路。不具有打線之直接互連使寄生電感最小化,使短、高電流脈衝操作變得可能。
依據一實施例,圖1顯示在一晶粒之同一側上具有陽極與陰極接點之一倒裝晶片接合的VCSEL陣列之一簡化的示意性橫截面。此圖顯示單一雷射晶粒或晶片100,具有單一雷射103及一接觸子座體基板200之單一短路台面(mesa)105。然而,實際上,單一晶片將具有許多雷射台面及短路台面。發光雷射係為接觸子座體202上之陽極接觸焊墊之台面。接觸陰極接觸焊墊204之台面係類似於雷射台面地被製造,但電鍍的金屬層124係與雷射結構之p和n摻雜層接觸,藉以建立一電性短路,所以沒有電流流經此接面且沒有發光。或者,電鍍的金屬層124可藉由一介電塗層而與p摻雜層隔離,只接觸n摻雜材料及短路直接到子座體200上之陰極接點204的電流。再者,於本實施例中,沒有電流流經此接面且沒有發光。
應理解的是,可使用於此所揭露的方法以製造其他半導體裝置的陣列,例如發光二極體、光檢測器、邊緣放射雷射、調變器、高電子移動率電晶體、共振隧道型二極體、異質接合雙載子電晶體、量子點雷射等等的陣列。進一步而言,應理解的是,於本實施例中之VCSEL陣列裝置100之圖例,係僅為了說明之目的且決不會意味著限制本發明之範疇。
於本實施例中,VCSEL陣列裝置包含一基板102,其通常包含砷化鎵(GaAs)。然而,其他材料,例如磷化銦(InP)、砷化銦(InAs)、矽(Si)、一外延性成長材料等等,可以被使用以形成基板102。基板102一般包含一晶格常數,其被選擇以使隨後於其上成長的一材料層中的缺陷最小化。也應理解的是,隨後成長的材料層之組成與厚度之至少一者的選擇,將提供一期望的操作波長。藉由使用分子束磊晶(Molecular Beam Epitaxy, MBE)、有機金屬化學氣相沈積(Metal‐Organo‐Chemical Vapor Deposition, MOCVD)等等,經由磊晶成長使隨後的層沈積在基板102上。
在某些實施例中,半導體基板102係被摻雜以為電流傳回路徑提供額外導電材料。此種額外導電材料並非是必需的,且半導體基板102可以是一種具有很低的導電性之未摻雜的或半絕緣材料。在這種狀況下,陰極接觸層104係為在此陣列中之雷射之間的重要電性連接層。
層104係為在VCSEL之半導體層結構中的一摻雜層,其允許橫越過基板102的橫向傳導。一金屬層122(參見圖2)與靠近雷射台面103的層104接觸,以便減少至電流傳回路徑的電阻。導電陰極層104連接至短路台面105之電鍍的金屬結構124。於一實施例中,層104可以是外延沈積在基板102上之晶格匹配的下部分佈布拉格反射器(Distributed Bragg Reflector, DBR),以形成VCSEL台面103的多個舉升層的第一個,以及短路/短接/接地台面105。下部DBR 104係由具有變化(一高和一低)折射率的多層交替材料所形成,或藉由一介電波導的某些特性(例如高度)的周期性變化,導致波導中的有效折射率之周期性變化。每個層邊界導致一光學波之一局部反射,利用所產生之層組合作為於一期望的操作波長下之一高品質反射器。因此,雖然下部DBR 104包含一個以上的材料層,但為了簡化和便於討論,圖1中僅顯示出單一層。下部DBR 104之一部分亦可製成導電的,以允許在VCSEL陣列裝置製作一電性接觸(未顯示)。
於一實施例中,一活性區域可外延性沈積在下部DBR 104上,其中活性區域包含數個包層(及/或波導)層、數個阻障層以及一活性材料,能夠於一期望的操作波長下放射大量的光。操作波長係為一在大約620nm至大約1600nm的範圍內(對GaAs基板而言)。然而,應理解的是,其他波長範圍是可期望的且將取決於應用。
如所屬技術領域中具有通常知識者所理解,發射之波長實質上係依據用於建構DBR與活性區域的材料之選擇而決定。進一步而言,活性區域可包含各種發光結構,例如量子點、量子井等等。一導電上部DBR區域可以被安置在活性區域上,以允許歐姆電性連接被形成(未顯示)。在某些實施例中,下部DBR 104為n摻雜的而上部DBR為p摻雜,但也可以是相反的狀況,於此的下部DBR 104為p摻雜的而上部DBR為n摻雜的。在其他實施例中,可採用電性絕緣的DBR(未顯示),其利用較接近活性區域之空穴內接點與層。進一步而言,一摻雜的上鏡接觸層(未顯示)可被安置在上部DBR上,以促進歐姆電性連接至一沈積在接觸層120上的金屬。
可使用光刻及蝕刻來定義每個台面與上述它們的結構。這可透過一共同光刻步驟,例如塗佈、曝光以及顯影一正性厚的光阻(positive thick resist),而藉由圖案化外延成長層來達成。光阻之厚度可以如所屬技術領域中已知的,依據在光阻與磊晶層之間的蝕刻選擇性以及期望的台面幾何形狀而改變。
對於基於GaAs的材料而言,蝕刻的達成通常藉由使用一基於氯(Cl)的乾蝕刻電漿,例如 Cl2
:BCl3
,但可以使用任何數量的氣體或其混合物。蝕刻亦可由許多濕蝕刻劑所達成。亦可使用其他形式之蝕刻,例如離子銑削或反應性離子束蝕刻等等。選擇的蝕刻之深度係深到足以隔離此陣列中之台面之活性區域。蝕刻不是停止在N反射鏡(下部DBR 104)(形成於N反射鏡(下部DBR 104)中之一蝕刻停止/接觸層)上,就是經由N反射鏡(下部DBR 104)進入基板102。在蝕刻以形成台面之後,移除剩下的光阻。這可藉由使用一濕溶劑清潔或乾燥氧(O2
)蝕刻或兩者之組合而達成。
於圖式所顯示之本實施例中,台面尺寸以及產生VCSEL之光孔隙是相同且具有均勻的間距。然而,在某些實施例中,供一陣列中的裝置用之個別的VCSEL台面尺寸可以有所不同。再者,此陣列中的VCSEL台面間距可以有所不同。在某些實施例中,一陣列100中之產生VCSEL台面的光間隔係在大約20μm與 200μm之間。然而,較大及較小的間隔也是可能的。VCSEL台面與陰極台面兩者在圖中係顯示為圓形,但可以是長方形,延長線或其他任意的形狀。
介電沈積可被使用並被處理以定義一接觸面的一開口。介電層114使雷射台面103與電鍍的金屬覆蓋體及散熱器124絕緣,俾能使來自陽極接點202之電流將流經金屬層126、124及120,然後,流經半導體接面,俾能發射光線。介電層114之沈積通常是由電漿增強化學氣相沈積(Plasma Enhanced Chemical Vapor Deposition, PECVD)所達成,但可使用其他技術,例如原子層沈積(Atomic Layer Deposition, ALD)。於本實施例中,介電塗層114係為在上表面(包含台面側壁)上方的一保形塗層(conformal coating)且係足夠厚,俾能避免電流從後續的金屬層經由針孔洩漏。
當選擇此種薄膜之厚度係為建構在電鍍的金屬124(其作為一散熱裝置,如參考圖2如下的更進一步說明)與基板102(接地)之間的電容時,需考量其他特性,於此的介電層114將是越厚越有利,並需要VCSEL 103之側壁上的介電層114,用以從活性區域傳送熱至散熱器124,於此一較薄層將是有利的。在某些實施例中,使用不同的沈積技術之多個沈積,可被使用以達成具有這兩個特性之一層。此種技術之一實例係遵循一種利用一Si3
N4
之電子束沈積的PECVD氮化矽(Si3
N4
)之沈積,或具有一更多的定向沈積速率的另一種介電材料可被沈積,藉以將較厚的介電材料放置在入射表面上。一旦已形成介電層114,接著使用一光刻製程來定義在每一個 VCSEL台面上面的介電材料中的數個開口,於此完成與上鏡接觸層120的接觸。介電層114亦在每一個VCSEL台面之間的基板102上面、在圍繞接地台面之基板102上面以及在每個接地台面之頂端及側面上面被移除。
在這些例示實施例中,一光刻製程可用於定義在此些上鏡上面的接點,於此的介電材料係被開啟,俾能在一後續步驟中使一p金屬層120形成於其中。於本實施例中,光阻中的開口區域係略大於介電材料中的開口,一般大約是幾μm寬。在其他實施例中,其直徑可以小於介電開口之直徑,或與在於一後續步驟被電鍍之短路台面上面的散熱裝置材料之直徑一樣大。這個開口不能大於一活性光產生台面中的台面直徑,或者後來的金屬將使p及n電位短路,除非介電塗層是保形的且覆蓋位於台面基底之N反射鏡部分。
一旦定義出光阻中的開口區域,就可在開口區域上面執行金屬化,一般使用一p型金屬。p金屬接觸層120通常是藉由電子束、電阻式蒸鍍、濺鍍或任何其他金屬沈積技術而沈積之一多層沈積。首先沈積一薄的鈦(Ti)層以供下一層之黏著用。這個黏著層之厚度可大幅地改變,但通常在大約50 Å 與大約400 Å之間做選擇,因為Ti薄膜係充滿應力且比後來的層有更多電阻。於一實施例中,黏著層大約是200 Å厚。其他黏著金屬層可以替代這種層,例如鉻(Cr)、鈀(Pd)、鎳(Ni)等等。這種層也可作為一反射器層以增加接觸鏡之反射率。
在沈積期間,下一層係直接沈積在黏著層之頂端上而不需要破壞真空。在多數情況下,因為於接合階段之過度加熱,所以這種層作為防止金(Au)或其他頂端金屬擴散太遠而進入接點(一擴散止擋(diffusion barrier))之一保護罩。選擇的金屬通常是Pd、白金(Pt)、Ni、鎢(W)或其他金屬或為此種目的所選擇的這些金屬之組合。選擇的厚度應取決於在倒裝晶片製程中所需要的特定接合溫度。這種層之厚度一般在大約1,000 Å與大約10,000 Å之間。在使用一低溫接合製程之實施例中,譬如,在一銦接合製程中,一擴散阻障層可以是可選擇的,且未被沈積為金屬接點堆疊之一部分。
下一層通常是Au,但可以是Pd或Pt或例如金鈹(AuBe)或金鋅(AuZn)之混合物。於以下說明之實施例中,這種層之厚度大約為2,000 Å。然而,依據沈積之光阻特性與加熱特徵,其通常可具有一寬廣範圍之厚度。在某些實施例中,於此時亦可沈積另一種金屬以增加金屬厚度並於此階段下形成金屬散熱裝置,藉以降低製程步驟之數目,但這種技術不是必需的,並且未在說明於下的示範裝置中被利用。
一般而言,為此種光刻製程選擇一種常見的掀離(liftoff)技術,俾能使沈積在此表面上的金屬可以容易地與以光阻覆蓋之表面之區域分離,以使光阻上的任何金屬被移除而不會黏在半導體或影響金屬與半導體之黏著性。如上所述,一光刻製程接著用於定義在基板102之各種部分與短路的n接觸台面105上面的開口,於此介電材料係於一先前步驟被開啟。於一實施例中,對應於n金屬沈積之光阻中的開口區域應略大於供n金屬用的介電開口中的開口。N金屬層122係接著被沈積,且可與基板102形成一電路,採取的是經由下部DBR 104(如果是一種n反射鏡的話)(其是一個通常大量摻入在下部DBR 104內的蝕刻停止及接觸層),或者至基板102本身。形成n金屬層122之製程係類似於p金屬層120之製程。金屬層可被選擇以包含Ni/Ge/Au、Ge/Au/Ni/Au之組合,或多個這樣的組合。
在某些實施例中,選擇單一或多個第一層,以藉由擴散進入基板102之n摻雜的磊晶材料來減少接觸電阻。在其他實施例中,多層金屬堆疊之第一層亦可被選擇作為例如Ni之一擴散限制層,俾能在回火製程中使這些金屬由於材料之各種擴散特性不會「結塊(clump)」及分離。均勻地分佈這些金屬的擴散是被期望的,且可被使用以降低也減少加熱之接觸電阻。此種多層金屬堆疊之厚度可大幅地改變。於待說明之本實施例中,使用分別具有400 Å/280 Å/2,000 Å之厚度之一Ni/Ge/Au金屬堆疊。
接著,在晶圓上執行一快速的熱回火(Rapid Thermal Anneal, RTA)步驟,以便降低接觸電阻。關於所說明的實施例,此製程溫度係急速升溫至~400°C,保持大約30秒並斜降至室溫。關於RTA步驟之溫度與時間條件取決於金屬化,且可藉由使用一種如那些熟習本項技藝者所熟知的實驗設計(Design Of Experiment, DOE)而被決定。
在其他實施例中,這種步驟可於流程之一較早或後來階段被執行,但通常是在黏焊劑被沈積之前完成,俾能減少黏焊劑或黏合金屬之氧化。一光刻製程(使用一薄的光阻層,一般是在1μm至3μm左右)係被使用及顯影以在基板102及短路的N接觸台面105及活性台面103(於此散熱裝置結構將被電鍍或建構)上方定義接點接觸開口。下一步驟係為金屬籽晶層之沈積,且通常是一多層沈積並藉由電子束、電阻式蒸鍍、濺鍍或任何其他金屬沈積技術而沈積。這些金屬層可選擇例如 Ti/Au,20 Å/600 Å,或多個這樣的組合,於此單一或多重第一層係為了黏著性及易於蝕刻掉而沈積,而第二層是為了導電性及易於蝕刻掉。如果這項技術係用來建構散熱裝置,則籽晶層在此表面上是連續的,藉以允許電性連接以供電鍍用。
於一實施例中,接著藉由電鍍而沈積一厚金屬,以形成散熱裝置124。然而,亦可使用其他沈積方法,在這種情況下,不需要金屬籽晶層。至於電鍍,一光刻製程係用於定義在用先前的籽晶層光阻所定義的開口上面的開口。光阻係在沈積將產生之區域中被移除。光阻之厚度必須選擇成能使其在厚金屬被定義後能容易地剝離,且一般厚度範圍從大約為4μm至大約12μm。使用O2
,或與氫氧化銨(NH4
OH)結合之水之一電漿清潔,係被執行以清除殘留於金籽晶層上之任何一個光阻。接下來利用一標準電鍍程序來電鍍散熱裝置124金屬。於所說明的本實施例中,銅(Cu)由於其熱導特性,係被選擇作為用以電鍍之金屬,但非氧化金屬(例如Au、Pd、Pt等等,其提供良好熱導並提供並不降低裝置可靠度之一界面)可能更適當。可改變電鍍厚度。於所說明的本實施例中,使用了大約為3μm的厚度。
接著,晶圓或樣品係被設置於一黏焊劑電鍍溶液(例如銦(In)電鍍)以形成一接合層126。於這個步驟為了它們的接合特性可選擇其他金屬。厚度可大幅地改變。於所說明的本實施例中,大約2μm之電鍍的In係被沈積在散熱裝置上。然而,亦可使用例如金錫(AuSn)合金之其他黏焊劑,及亦可使用例如濺鍍之替代沈積技術。在完成金屬沈積之後,光阻接著藉由使用如以前所說明的溶劑、電漿清洗或兩者的組合而被移除,而籽晶層係用一蝕刻Au之乾蝕刻或濕蝕刻被蝕刻,接著,以一蝕刻Ti及/或移除TiO2
之乾蝕刻或濕蝕刻被蝕刻。然後用標準光阻清潔方法清除籽晶層光阻。在此刻,VCSEL陣列基板是完成的且準備好接合。或者,黏焊劑可被沈積在子座體接觸面上以供倒裝晶片接合製程用,而不是沈積在雷射晶粒上的台面。
具有一個厚的散熱裝置材料之台面的充分包裝係實施例之一重要實施樣態。因為台面之活性區域最靠近形成厚的散熱裝置材料之邊緣,所以有良好的熱導,藉以允許本實施例之設計有效率地及有效地移除由那些活性區域所產生的熱。如前面所指出,這顯著背離將散熱裝置材料置放在台面之頂端上的現有的VCSEL陣列裝置減熱技術。這些現有的或之前的設計要求熱移動通過一系列較高的導熱材料(反射鏡)或介電材料,藉以導致較不有效率及較不有效的減熱。
雖然某些現有的設計包含具有一薄層之散熱裝置材料之台面,目的是用於降低熱,但這些設計並未將所產生之散熱裝置之高度納入考量。藉由使用一厚的散熱裝置層並增加在n基板接地電位與散熱裝置基板上的p接觸平面之間的距離,本實施例減少了系統之寄生電容,其乃因為增加了散熱裝置層之高度。此外,除了降低熱以外,額外材料之建構積累增加了頻率響應。
在另一實施例中,介電層114覆蓋整個n反射鏡或圍繞台面之基板且並未被開啟,俾能使散熱裝置材料可完全地圍繞所有台面並形成一個大的散熱裝置結構,而不是散熱裝置之個別的台面。於此情況下,將只需要n接點從短路的台面延伸至基板。此實施例之散熱裝置亦藉由減少由鄰近的台面所產生的熱量來改善VCSEL陣列之運作。減少大部分的電性裝置之內的熱阻將增加每個裝置之頻率響應。藉由改善本裝置之VCSEL陣列裝置之熱性能,可能顯著提高VCSEL陣列裝置之高速性能。再者,於本實施例中,又顯而易見的是因為相較於現有的陣列電路變厚的散熱建構,所以給定台面之額外高度藉由增加在基板接地平面與並聯連接所有活性台面之正極接觸板之間的距離來減少電容。合成效果是減少了電路之寄生阻抗,其亦增加整個陣列之頻率響應。
並且,形成一圍繞活性區域之子陣列之短路的台面設計,使電流直接從製造的VCSEL基板流到散熱器上的接地平面,而不需要使用形成多條打線。此實施例之這種實施樣態降低製造之複雜性,且亦減少來自顯現在現有的陣列中的多條打線之寄生電感。當翻轉切削到散熱器基板時,短路的台面設計形成一有利於陣列之頻率響應之共平面波導。此種設計特徵亦允許不需要凸起的打線(raised wire bonds)(其亦影響可靠度及定位)之較簡單的封裝設計。
層126係為一黏焊劑或其他提供黏著至子座體基板200之導電接合層。層126可藉由各種方法被直接沈積在電鍍的金屬層124之頂端上,在陽極及陰極台面上。層126亦反而可被塗敷至子座體上的陽極與陰極接觸焊墊202與204。層120係為到VCSEL半導體層之高度摻雜的表面的接觸部。為了使路徑接地於陰極接點204,從雷射台面到短路台面之電流係通過陰極接觸層104。
這種串聯連接配置之一較佳佈局係顯示於圖2之橫截面中。於此,此雷射陣列之陽極103與短路的陰極105係如前面圖1所顯示地被建構。其中一項差異為半導體基板102係為至少一種半絕緣材料(亦即,半絕緣或絕緣),而非通常使用的高度摻雜的導電半導體材料。此種半絕緣材料係為GaAs基板之一低摻雜版本,其形成大部分的VCSEL設計的基礎。而且,藉由使用一蝕刻區域128來分離共同的導電陰極層104,用以在晶片上建立電性分離的陰極區域。
一替代實施例在區域128(而不是在蝕刻溝槽)使用一隔離植入。所述植入將在此圖中的台面被蝕刻之後執行,俾能使植入能量不需要非常高,就像植入遍及整個雷射結構所需要的那樣。隔離植入一般使用質子以使半導體晶體結構無序而使其不導電。有許多植入物質及能量的方法來進行這種電性隔離,其是所屬技術領域中具有通常知識者所熟知的。亦可使用區域128中的一淺蝕刻溝槽與一隔離植入結合之一組合。
圖3說明與圖2類似的串聯連接的配置,但VCSEL陣列之間的隔離係經由一溝槽隔離方法而實現。於本實施例中,基板係從背面被蝕刻,以便在共同的導電陰極層上建立電性分離導電區域。區域128中的溝槽並不穿過整個基板102,但深到足以允許使用離子植入法以使區域128中的剩餘材料變成不導電。此溝槽將機械地弱化晶圓,所以可能需要某些型式之一支撐基板。
溝槽可藉由使用如上所述的平版印刷技術而形成,用以蝕刻基板102。可實施共同的隔離技術,例如以例如聚合物或旋塗式玻璃之一介電材料填滿溝槽來建立類似於矽(LOCOS)之局部氧化或淺溝槽隔離之結構,以依據用於VCSEL裝置及基板102,以及於此所說明的各種實施例之材料來建立一種具有期望的尺寸特性之溝槽。
一旦建立一溝槽區域128,離子植入法技術就可用於確保區域128是不導電的。在離子植入法中,高能量離子(~10-200 KeV)可被加速進入基板中以取代目標材料中的原子,導致一構造改變,並使目標材料具有改變的物理、化學及/或電性特性。依據期望的基板特性及基板材料,雖然可使用其他離子,但在這種方法中,可利用例如硼、氮或磷之摻雜離子。
在一項如那些通常所屬技術領域中具有通常知識者所熟知的技術中,離子植入法可透過形成包含期望元素與鈍氣之一離子化離子束而實施。離子化離子束係在一真空中以高能量朝向目標材料加速,而離子化原子可取代目標材料中的原子。為達成此製程,可利用高能量加速器及所屬技術領域中具有通常知識者所常用的其他技術。在晶片上亦可執行一快速的熱回火(RTA)步驟,以便消除在植入製程期間由摻質及雜質所導致的缺陷或損壞。
因為區域之電性特性可透過植入之深度及劑量而精確地受控制,所以離子植入法技術可對於建立非導電溝槽區域128是較佳的。植入亦有助於表面目標材料之硬化及抗蝕力,其使裝置更耐磨損和其他損壞。
一種溝槽蝕刻藉由VCSEL結構之導電區域(如圖2所示)及局部藉由基板(如圖3所示)的組合,與隔離植入進入區域128中的剩餘材料的結合,亦將允許使用摻雜(亦即,導電)基板以在相同的晶粒上進行VCSEL之串聯連接。
圖4顯示電性隔離相同的晶粒上的VCSEL以作串聯連接之第三方法。於此方法中,在原始的砷化鎵基板已藉由研磨劑作用、選擇性化學蝕刻及/或平版印刷方法之組合而被移除之後,基板102之摻雜是無關緊要的,這是因為基板被移除且VCSEL陣列結構被一接合至VCSEL陣列之露出表面的絕緣基板所支撐,如上所述。在基板移除期間,晶片係機械地接合至晶片之蝕刻台面側之一暫時背襯(backing)或處理晶圓所支撐。一旦絕緣基板接合在一定位置(使用黏著劑或其他晶片接合製程),就移除暫時背襯晶片。然後,將VCSEL陣列彼此電性隔離。
圖5顯示串聯連接在單一晶片或晶粒上的多個VCSEL陣列之一例示佈局之俯視圖。晶片500是以實心長方形輪廓表示。於本實施例中,兩個區域128延伸橫越過此晶片,以在晶片的共同的導電陰極層上形成三個連續的電性分離導電區域502a、502b及502c。此些隔離區域128可經由上述之任何一個方法而被蝕刻或離子植入,以使區域變成不導電的。每個電性分離導電區域502更包含一陽極區域及一陰極區域。陽極區域包含複數個陽極接點504,以較小的虛線圓表示。陰極區域亦包含複數個陰極接點506,以較大的虛線圓表示。
於本實施例中,陽極係在每個晶片區域502之中心聚集在一起。陰極接點504形成在複數個陽極接點504周圍之C形且實質上包圍陽極接點之三側。然而,其他陰極及陽極配置是可能的,且並未受限於目前的例示佈局。陽極接點504係與陰極接點506電性連接在一相同電性分離導電區域之內。如在圖6中更進一步說明,當晶片連接至一子座體時,陰極接點透過晶片之下側上的子座體的金屬化圖案(未顯示)連接至一鄰近區域之陽極接點。
延伸橫越過晶片500之寬度的蝕刻區域128將每個區域上的陰極子座體層與蝕刻區域128附近的鄰近區域上的陰極層電性分離。蝕刻區域可藉由類似於上述那些之光刻製程而達成並定義,以便在晶片500上建立一個或多個分離且不連接的金屬層。蝕刻區域可包含一維或二維圖案,或任何於此所說明之圖案的變化,且可以是離子植入區域或蝕刻溝槽及離子植入區域之組合。
再者,晶片500可以是與致能所揭露的特徵相符之任何形狀或尺寸,且並未受限於圖5中之所描繪的長方形實施例。晶片可藉由劈開、切割、雷射分離或那些或類似的製程之任何組合而形成。同樣地,建立在每個晶片上的區域之形狀、尺寸與數目可依據設計需要及類似的考量而改變。
可改變每個區域上的陰極與陽極之配置,以達成所說明的連接圖案。複數個陰極焊料凸塊506係位在一與相同區域上的與多個陽極分離之層上。在區域之間的陰極層被電性分離,以使區域間連接產生在一個區域上的多個陽極,與鄰近區域上的多個陰極之間。在每個區域之內的陽極504係經由共同陰極接觸層(圖1中之層124)連接至在其相同區域之內的共同陰極連接頭506,俾能使電流流經陽極504與雷射二極體接面(在此製程中放射光),然後流經共同陰極層124到達陰極接點。
串聯連接的VCSEL陣列設計係更進一步顯示於圖6中,其說明圖5中的例示佈局之一底視圖。於本實施例中,一圖案化的子座體係用於實施每個電性分離區域502之串聯連接。具體言之,子座體的金屬化圖案提供一條在不同的晶片區域之陽極與陰極之間的導電電性路徑,同時維持在分離晶片區域中的陰極,與相同的晶片區域500上的陰極和陽極之間的電性分離。
此連接可透過倒裝晶片接合而實現,其中如圖2中所說明的雷射晶粒係面朝下地被置於一子座體基板之上。子座體及雷射晶粒係精確地對準以致能期望的電性連接路徑,並維持區域之間的適當的電性分離。相較於配線接合裝置,倒裝晶片接合提供許多優點。主要優點是設計靈活性,因為存在有一更大的連接潛力。相較於引線接合,因為每晶片區域可做出更多連接,所以可實現較小且更多改變的配置。相較於引線接合,也大幅地減少電磁輻射。縮短化的信號路徑以及減少的連接的電感與電容,導致裝置之電性性能改善(包含較高速度)。進一步而言,因為散熱裝置是利用倒裝晶片接合直接地裝設至晶片(或晶粒),所以可實現熱能傳遞特徵的改善。這些改善可導致經濟上的優點,並降低材料、製造及生產成本。
在倒裝晶片製程中,多個晶片可藉由使用一種供黏著用的熱固化環氧層而接合。依據設計、間距或熱考量,黏著劑可以是任何數量的材料。舉例而言,非等向性導電材料或非導電材料可用於黏著劑接合製程。因為晶片係裝設至子座體,且金屬化圖案係精確地對準,所以電性連接可透過金接點而實現。
在所描繪的實施例中,陽極504及陰極506係與圖5中的晶片配置完全相同地被佈局。遮蔽的圖案化區域600表示子座體金屬化圖案。用虛線勾勒的晶片500係安裝至子座體600之上。因此,每個區域上的陰極及陽極焊料凸塊接觸子座體,而它們經由子座體可電性連接。子座體600作用於輔助連接在每個區域之內的陰極及陽極,同時提供連接至連續區域中的電性元件。
如圖所顯示,區域1之陽極504a經由共同子座體層連接至區域2中的陰極506b。同樣地,區域2中的陽極504b連接至區域3中的陰極504c。如上所述,相同區域上的陰極及陽極也藉由陰極共同接觸層124而連接,但如較早所說明,電流必須流經陽極台面中的雷射二極體接面。
金屬化圖案600包含數個間隙602,其分離每個區域上的陽極及陰極,且與雷射晶粒500上的蝕刻區域128緊密對準。類似於蝕刻區域128,金屬化圖案間隙602用於保持陰極區域電性分離。如此,在目前實施例中,蝕刻區域128與間隙602之組合在晶片500上建立三個電性分離區域。在每個區域上的陽極及陰極之間所說明的連接導致三個平行陣列之二極體之一種串聯連接。這係被描繪為圖6中的三個二極體之一種串聯連接。
雖然在本例示實施例中描繪出一個晶片,但可串聯連接多個晶片或晶粒。舉例而言,可連接類似於圖5至6中所說明的那些數個晶片。一分離晶片上的陽極可經由共同子座體金屬化圖案600而連接至本晶片500上所描繪的陰極506a。同樣地,本晶片上的陽極504c可連接至一分離晶片的陰極。此外,複數個VCSEL之個體或群組可電性連接至外部驅動器電路。
圖7顯示一串聯連接的VCSEL陣列的一替代實施例。於此例子中,四個電性分離區域係被置於一晶粒上,以使兩側鄰接於一電性分離導電區域。如上所述,晶片700可包含GaAs或任何類似的材料。
類似於圖5至6中的配置,陽極702係以較小的虛線圓表示且被聚集在一起,並被設置於每個正方形區域之內部部分。以較大的虛線圓表示的陰極704係被安置在每個區域中之複數個陽極702周圍。再者,陰極在多個陽極周圍形成一C形,且實質上三側包圍陽極。在這四串聯配置中,區域1與2中的C形的陰極方位係與區域3與4中的方位相反。具體言之,陰極複數個之開口部分面向晶片之反側。這個方位係有利於圖8中所說明的例示的子座體金屬化圖案上的倒裝晶片配置。
進一步而言,陰極及陽極連接圖案係類似於圖5。舉例而言,區域1上的陰極704係經由雷射晶粒700中的雷射二極體接面連接至相同區域上的陽極702。區域1之陰極704經由子座體(未顯示)連接至電性分離區域2上的陽極702。同樣地,區域2上的陰極及陽極係經由雷射二極體接面而連接,而區域3上的陽極係經由子座體連接至區域2上的陰極。一類似的連接圖案係在區域3及4上被實現,俾能使晶片700上的每個區域串聯連接,從而建立四串聯VCSEL配置。
於本實施例中,電性地分離每個區域之蝕刻區域128係在二維中被圖案化。蝕刻區域沿著晶片之長度及寬度與周邊延伸,俾能使四個區域之每一側係與晶片700上的任何鄰近區域或其他區域電性分離。這種二維蝕刻圖案允許晶粒上的區域相對於彼此被設置成任意配置。因此,可實現各種區域形狀、尺寸、數目及位置,以建立多個的替代串聯連接圖案。因此,應理解的是,雖然例示的實施例顯示一種三串聯及四串聯配置之VCSEL陣列,但本發明並未受限於這樣的例子。
此外,每個區域上的陰極及陽極之配置並未受限於所描繪的例示配置。它們的位置及分組可依據區域及/或晶片尺寸、位置、子座體金屬化圖案、設計目的或其他類似考量而改變。
圖8描述晶片700之連接圖案及倒裝晶片接合至一子座體800以達成圖7中所說明的四個VCSEL串聯配置之底部視圖。子座體800上的金屬化圖案係被描繪為遮蔽區域,並將每個區域中的多個陰極連接至下一個區域中的多個陽極,類似於圖6中所說明的有關三串聯配置的金屬化子座體。
金屬化圖案包含數個間隙802,位在四個雷射區域之每一個雷射區域上的陽極702及多個陰極704之間。此外,這些間隙與蝕刻區域128對準,俾能使每個區域的陰極層維持與其他區域的陰極層電性分離。金屬化圖案並未受限於本設計且可依據晶片尺寸、形狀或設計、佔據面積或其他考量改變。
本實施例及說明的連接圖案亦可被延伸至多個其他配置。它們可包含串聯連接之額外雷射接面以與各種脈衝的驅動電路匹配,並維持單一晶片方法之對準與佔據面積優點。供電性及機械連接用的黏焊劑126可以位在如在圖2至4中的雷射台面,或位在子座體金屬圖案上。
雖然於此已就若干替代方案顯示及說明本揭露內容,但應理解的是,於此所說明的技術可具有多個額外用途及應用。因此,揭露內容不應僅受限於包含於本說明書中的特定說明、實施例及各種圖式,本說明書僅用於描述揭露內容原理之一個或多個實施例、替代方案及應用。
100‧‧‧VCSEL陣列裝置/陣列/雷射晶粒或晶片102‧‧‧基板103‧‧‧VCSEL/VCSEL台面/活性台面/陽極/雷射/雷射台面104‧‧‧下部DBR/陰極接觸層/導電陰極層105‧‧‧n接觸台面/陰極/短路台面/短接台面/接地台面114‧‧‧介電塗層/介電層120‧‧‧p金屬層/接觸層/p金屬接觸層/金屬層122‧‧‧金屬層/n金屬層124‧‧‧陰極層/散熱器/電鍍的金屬/電鍍的金屬結構/電鍍的金屬層/金屬層126‧‧‧接合層/黏焊劑/金屬層128‧‧‧蝕刻區域/區域/溝槽區域200‧‧‧子座體/子座體基板/接觸子座體基板202‧‧‧接觸子座體/陽極接點/陽極接觸焊墊204‧‧‧陰極接點/陰極接觸焊墊500‧‧‧晶片/晶片區域/雷射晶粒502‧‧‧晶片區域/電性分離區域/導電區域502a、502b、502c‧‧‧導電區域504‧‧‧陰極接點/陽極/陽極接點504a、504b‧‧‧陽極506‧‧‧共同陰極連接頭/陰極/陰極接點/陰極焊料凸塊506a、506b、504c‧‧‧陰極600‧‧‧子座體/子座體金屬化圖案/金屬化圖案/圖案化區域602‧‧‧金屬化圖案間隙/間隙700‧‧‧晶片/雷射晶粒702‧‧‧陽極704‧‧‧陰極800‧‧‧子座體802‧‧‧間隙
提供此些圖式以說明本文描述的多個實施例,且並非意圖限制本揭露內容之範疇。
圖1係為依據一實施例的簡化橫截面圖,顯示一倒裝晶片接合的串聯VCSEL,其與一提供電流傳回路徑之短路的VCSEL結構組成一對,俾能使陽極與陰極接點係位在一晶片之相同側上;
圖2係為兩個串聯連接的VCSEL陣列之一簡化的橫截面圖,更進一步顯示依據一實施例之短路台面裝置、散熱裝置、接合層以及其他特徵部;其中電性分離區域係經由一溝槽隔離或離子植入區域而形成。
圖3係為兩個串聯連接的VCSEL陣列之替代實施例,其中電性分離區域係透過此基板方法經由一離子植入與一溝槽隔離而形成。
圖4係為兩個串聯連接的VCSEL陣列之替代實施例,其中電性分離區域係藉由蝕刻通過導電層並移除半導體基板材料且以一絕緣支撐基板置換而形成。
圖5係為串聯連接在單一晶片或晶粒上之三個VCSEL陣列之一例示佈局之俯視圖。
圖6顯示連接至一具有一例示金屬化圖案之子座體之圖5之串聯連接的單一晶片陣列。
圖7係為串聯連接在單一晶片或晶粒上之四個VCSEL陣列之一例示佈局之頂視圖。
圖8顯示連接至一具有一例示金屬化圖案之子座體之圖7之串聯連接的單一晶片陣列。
100‧‧‧VCSEL陣列裝置/陣列/雷射晶粒或晶片
102‧‧‧基板
103‧‧‧VCSEL/VCSEL台面/活性台面/陽極/雷射/雷射台面
104‧‧‧下部DBR/陰極接觸層/導電陰極層
105‧‧‧n接觸台面/陰極/短路台面/短接台面/接地台面
114‧‧‧介電塗層/介電層
120‧‧‧p金屬層/接觸層/p金屬接觸層/金屬層
122‧‧‧金屬層/n金屬層
124‧‧‧陰極層/散熱器/電鍍的金屬/電鍍的金屬結構/電鍍的金屬層/金屬層
126‧‧‧接合層/黏焊劑/金屬層
200‧‧‧子座體/子座體基板/接觸子座體基板
202‧‧‧接觸子座體/陽極接點/陽極接觸焊墊
Claims (35)
- 一種串聯連接的垂直空腔表面射型雷射(VCSEL)陣列,包含:一單一半導體晶粒,包含一個半導體基板及一導電陰極層,該導電陰極層包含兩個或兩個以上導電區域,其係被一個或多個不導電隔離區域分隔,其中該一個或多個不導電隔離區域係藉由該半導體基板上的一個或多個蝕刻溝槽而形成,各該導電區域包含具有複數個VCSEL元件之一VCSEL區域,各該VCSEL元件包含複數個陽極接點、以及具有複數個接地元件之陰極接點之區域,各該接地元件係直接連接至該導電陰極層,因此其電流係並聯通過該複數個VCSEL元件以便從該等陽極接點流至該導電陰極層,藉以在該導電陰極層中形成一共同接地連接;及一子座體,包含一金屬化圖案,被配置成將該等導電區域中的一第一導電區域串聯至該等導電區域中的一第二導電區域,其係藉由連接至該第一導電區域之該等陽極接點並將該第一導電區域之該等陰極接點連接至該第二導電區域之該等陽極接點,同時維持在該等導電區域之該等陽極接點及該等陰極接點之間的電性分離,因此電流從該等VCSEL元件中的第一組之該第一導電區域之該共同接地連接流至該等VCSEL元件中的第二組之該第二導電區域之該等陽極接點,以便將該第一組之該等VCSEL元件串聯至該第二組之該等VCSEL元件。
- 如請求項1所述的VCSEL陣列,其中該半導體基板係為至少一種半絕緣材料。
- 如請求項1所述的VCSEL陣列,其中該一個或多個不導電隔離區域係藉由該導電陰極層上的離子植入而形成。
- 如請求項1所述的VCSEL陣列,其中該一個或多個不導電隔離區域包含一具有經割開(cleaved)或切割(diced)邊緣之一維或二維蝕刻圖案。
- 如請求項1所述的VCSEL陣列,其中該金屬化圖案包含匹配該第一導電區域之陽極接點之位置的一第一金屬接觸圖案、以及匹配該第一導電區域之陰極接點之位置至該第二導電區域之陽極接點之位置的一第二金屬接觸圖案。
- 如請求項1所述的VCSEL陣列,於此該等陽極接點與該等陰極接點兩者係形成於該單一半導體晶粒之同一側上,以經由單一的倒裝晶片接合步驟促進完成所有電性連接。
- 如請求項1所述的VCSEL陣列,其中該子座體與該單一半導體晶粒係經由倒裝晶片接合而連接。
- 如請求項5所述的VCSEL陣列,其中該第一導電區域中的該等陰極接點之位置係被安置在一區域,該區域係圍繞並實體上分離於該第一導電區域中的該等陽極接點之位置的至少一部分。
- 如請求項1所述的VCSEL陣列,其中在該複數個VCSEL元件之間的個別的VCSEL元件或在該複數個VCSEL元件之間的VCSEL元件之群組係可電性連接至外部驅動器電路,其係以直接接合方式將金屬接點匹配至該外部驅動器電路之一驅動器積體電路基板。
- 如請求項1所述的VCSEL陣列,其中透過該單一半導體晶粒之一區域中的一共同陰極層連接之各該VCSEL元件的該等陽極接點係透過一第一金屬層電性連接,而透過該區域中的該共同陰極層連接的該等陰極接點係透過一第二金屬層電性連接,該第一金屬層係不直接連接於該第二金屬層。
- 如請求項1所述的VCSEL陣列,其中該子座體是一印刷接線板或圖案化電路。
- 如請求項1所述的VCSEL陣列,其中該子座體是一活性積體電路,其為該晶粒提供電力、溫度控制或其他電子功能。
- 一種串聯的垂直空腔表面射型雷射(VCSEL)陣列之製造方法,包含:形成一單一半導體晶粒,其包含:形成一半導體基板以及一導電陰極層,在該半導體基板上蝕刻一個或多個溝槽,其中該導電陰極層包含兩個或兩個以上導電區域,其係被一個或多個不導電隔離區域分隔,其中該一個或多個不導電隔離區域係藉由該半導體基板上的一個或多個溝槽而形成,各該導電區域包含具有複數個VCSEL元件之一VCSEL區域,各該VCSEL元件包含複數個陽極接點、以及具有複數個接 地元件之陰極接點之區域,各該接地元件係直接連接至該導電陰極層,因此其電流係並聯通過該複數個VCSEL元件以便從該等陽極接點流至該導電陰極層,藉以在該導電陰極層中形成一共同接地連接;以及形成一子座體,該子座體包含一金屬化圖案,該金屬化圖案被配置成將該等導電區域中的一第一導電區域串聯至該等導電區域中的一第二導電區域,其係藉由連接至該第一導電區域之該等陽極接點並將該第一導電區域之該等陰極接點連接至該第二導電區域之該等陽極接點,因此電流從該等VCSEL元件中的第一組之該第一導電區域之該共同接地連接流至該等VCSEL元件中的第二組之該第二導電區域之該等陽極接點,以便將該第一組之該等VCSEL元件串聯至該第二組之該等VCSEL元件。
- 如請求項13所述的方法,其中該半導體基板係為至少一種半絕緣材料。
- 如請求項13所述的方法,其中該一個或多個不導電隔離區域係藉由離子植入或蝕刻在該導電陰極層上之一個具有經割開或切割邊緣之一維或二維圖案而形成。
- 如請求項15所述的方法,其中該金屬化圖案匹配該導電陰極層上的一個或多個蝕刻圖案。
- 如請求項13所述的方法,更包含在該單一半導體晶粒之同一側上形成複數個接點以作為該等陽極接點與該等陰極接點,以經由單一的倒裝晶片接合步驟促進完成所有電性連接。
- 如請求項13所述的方法,更包含將該子座體倒裝晶片接合至該半導體基板。
- 一種用以串聯連接垂直空腔表面射型雷射(VCSEL)陣列之系統,包含:一單一半導體晶粒,包含:一個或多個不導電隔離區域,該一個或多個不導電隔離區域係藉由該半導體基板上的一個或多個蝕刻溝槽而形成,建立電性分離的複數個導電區域在該半導體基板上的一導電陰極層之內; 複數個串聯連接的VCSEL元件,位在各該導電區域之內,其中每個VCSEL區域包含複數個陽極接點、以及具有複數個接地元件之陰極接點之區域,各該接地元件係直接連接至該導電陰極層,因此其電流係並聯通過該複數個串聯連接的VCSEL元件以便從該等陽極接點流至該導電陰極層,藉以在該導電陰極層中形成一共同接地連接;及一子座體,連接至該半導體基板,該子座體包含一金屬化圖案,該金屬化圖案被配置成將該等導電區域中的一第一導電區域串聯至該等導電區域中的一第二導電區域,其係藉由連接至該第一導電區域之該等陽極接點並將該第一導電區域之該等陰極接點連接至該第二導電區域之該等陽極接點,同時維持在該等導電區域之該等陽極接點及該等陰極接點之間的電性分離,因此電流從該等VCSEL元件中的第一組之該第一導電區域之該共同接地連接流至該等VCSEL元件中的第二組之該第二導電區域之該等陽極接點,以便將該第一組之該等VCSEL元件串聯至該第二組之該等VCSEL元件。
- 如請求項19所述的系統,其中該半導體基板係為至少一種半絕緣材料。
- 如請求項19所述的系統,其中該一個或多個不導電隔離區域係藉由一個或多個離子植入及在該導電陰極層上具有經割開或切割邊緣之一維或二維蝕刻圖案而形成。
- 如請求項21所述的系統,其中該金屬化圖案匹配該導電陰極層上的一個或多個該等一維或二維蝕刻圖案。
- 如請求項19所述的系統,於此該等陽接點極與該等陰極接點兩者係形成於該單一半導體晶粒之同一側上,以經由單一的倒裝晶片接合步驟促進完成所有電性連接。
- 如請求項19所述的系統,其中該子座體及該半導體基板係經由倒裝晶片接合而連接。
- 一種串聯連接的垂直空腔表面射型雷射(VCSEL)陣列,包含:一單一半導體晶粒,包含一隔離基板及一導電陰極層,該導電陰極層形成於該隔離基板上,該導電陰極層包含兩個或兩個以上導電區域,其係被一個或多個不導電隔離區域分隔,各該導電區域包含具有複數個VCSEL元件之一 VCSEL區域,各該VCSEL元件包含複數個陽極接點、以及具有複數個接地元件之陰極接點之區域,各該接地元件係直接連接至該導電陰極層,因此其電流係並聯通過該複數個VCSEL元件以便從該等陽極接點流至該導電陰極層,藉以在該導電陰極層中形成一共同接地連接;及一子座體,包含一金屬化圖案,該金屬化圖案被配置成將該等導電區域中的一第一導電區域串聯至該等導電區域中的一第二導電區域,其係藉由連接至該第一導電區域之該等陽極接點並將該第一導電區域之該等陰極接點連接至該第二導電區域之該等陽極接點,同時維持在該等導電區域之該等陽極接點及該等陰極接點之間的電性分離,因此電流從該等VCSEL元件中的第一組之該第一導電區域之該共同接地連接流至該等VCSEL元件中的第二組之該第二導電區域之該等陽極接點,以便將該第一組之該等VCSEL元件串聯至該第二組之該等VCSEL元件。
- 如請求項25所述的VCSEL陣列,其中該一個或多個不導電隔離區域係藉由該導電層上的一個或多個蝕刻及離子植入而形成。
- 如請求項25所述的VCSEL陣列,其中該一個或多個不導電隔離區域包含一具有經割開或切割邊緣之一維或二維蝕刻圖案。
- 如請求項27所述的VCSEL陣列,其中該金屬化圖案匹配該一維或二維蝕刻圖案。
- 如請求項25所述的VCSEL陣列,其中該等陽極接點與該等陰極接點兩者係形成於該單一半導體晶粒之同一側上,以經由單一的倒裝晶片接合步驟促進完成所有電性連接。
- 如請求項25所述的VCSEL陣列,其中該子座體及該晶粒係經由倒裝晶片接合而連接。
- 如請求項25所述的VCSEL陣列,其中該第一導電區域中的該等陰極接點之位置係被安置在一區域,該區域係圍繞並實體上分離於該第一導電區域中的該等陽極接點之位置的至少一部分,因此一第一金屬接觸圖案係未短路連接於一第二金屬接觸圖案。
- 如請求項25所述的VCSEL陣列,其中在該複數個VCSEL元件之間的個別的VCSEL元件或在該複數個VCSEL元件之間的VCSEL元件 之群組係可電性連接至外部驅動器電路,其係以直接接合方式將金屬接點匹配至該外部驅動器電路之一驅動器積體電路基板。
- 如請求項25所述的VCSEL陣列,其中透過該單一半導體晶粒之一區域中的一共同陰極層連接之各該VCSEL元件的該等陽極接點係透過一第一金屬層電性連接,而透過該區域中的該共同陰極層連接的該等陰極接點係透過一第二金屬層電性連接,該第一金屬層係不直接連接於該第二金屬層。
- 如請求項25所述的VCSEL陣列,其中該子座體是一印刷接線板或圖案化電路。
- 如請求項25所述的VCSEL陣列,其中該子座體是一活性積體電路,其為該晶粒提供電力、溫度控制或其他電子功能。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762536918P | 2017-07-25 | 2017-07-25 | |
US62/536,918 | 2017-07-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201921818A TW201921818A (zh) | 2019-06-01 |
TWI734922B true TWI734922B (zh) | 2021-08-01 |
Family
ID=65038943
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107125771A TWI734922B (zh) | 2017-07-25 | 2018-07-25 | 單晶片串聯連接的vcsel 陣列 |
Country Status (8)
Country | Link |
---|---|
US (2) | US10530128B2 (zh) |
EP (1) | EP3659188B1 (zh) |
JP (1) | JP7128259B2 (zh) |
KR (1) | KR102314308B1 (zh) |
CN (1) | CN111149226B (zh) |
CA (1) | CA3071264A1 (zh) |
TW (1) | TWI734922B (zh) |
WO (1) | WO2019023401A1 (zh) |
Families Citing this family (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10761195B2 (en) | 2016-04-22 | 2020-09-01 | OPSYS Tech Ltd. | Multi-wavelength LIDAR system |
CN110178276B (zh) | 2017-01-16 | 2020-12-29 | 苹果公司 | 在同一基板上组合不同散度的发光元件 |
JP7037830B2 (ja) | 2017-03-13 | 2022-03-17 | オプシス テック リミテッド | 眼安全性走査lidarシステム |
TWI734922B (zh) * | 2017-07-25 | 2021-08-01 | 盧曼頓運作有限公司 | 單晶片串聯連接的vcsel 陣列 |
US11482835B2 (en) | 2017-07-25 | 2022-10-25 | Lumentum Operations Llc | VCSEL device with multiple stacked active regions |
KR102435970B1 (ko) | 2017-07-28 | 2022-08-25 | 옵시스 테크 엘티디 | 작은 각도 발산을 갖는 vcsel 어레이 lidar 송신기 |
EP3710855A4 (en) | 2017-11-15 | 2021-08-04 | Opsys Tech Ltd. | NOISE ADAPTIVE SOLID-STATE LIDAR SYSTEM |
WO2019195054A1 (en) | 2018-04-01 | 2019-10-10 | OPSYS Tech Ltd. | Noise adaptive solid-state lidar system |
US10374386B1 (en) * | 2018-06-07 | 2019-08-06 | Finisar Corporation | Chip on carrier |
US12068585B2 (en) * | 2018-11-07 | 2024-08-20 | Shenzhen Raysees Ai Technology Co. Ltd. | System and method for preventing thermal induced failures in vertical cavity surface emitting laser (VCSEL) array |
TW202034478A (zh) * | 2019-02-04 | 2020-09-16 | 日商索尼半導體解決方案公司 | 電子裝置 |
WO2020172077A1 (en) | 2019-02-21 | 2020-08-27 | Apple Inc. | Indium-phosphide vcsel with dielectric dbr |
US11022724B2 (en) | 2019-03-25 | 2021-06-01 | Lumentum Operations Llc | Spatial multiplexing of lens arrays with surface-emitting lasers for multi-zone illumination |
JP7334439B2 (ja) * | 2019-03-25 | 2023-08-29 | 富士フイルムビジネスイノベーション株式会社 | 垂直共振器面発光レーザ素子アレイチップ、発光装置、光学装置および情報処理装置 |
US11418010B2 (en) | 2019-04-01 | 2022-08-16 | Apple Inc. | VCSEL array with tight pitch and high efficiency |
US10992109B2 (en) * | 2019-04-01 | 2021-04-27 | Lumentum Operations Llc | Electrically isolating vertical-emitting devices |
CN113692540A (zh) | 2019-04-09 | 2021-11-23 | 欧普赛斯技术有限公司 | 带激光控制的固态lidar发送器 |
TWI731329B (zh) | 2019-04-30 | 2021-06-21 | 晶智達光電股份有限公司 | 雷射元件及其半導體元件 |
EP3739700B8 (en) * | 2019-05-16 | 2021-09-29 | Changchun Institute of Optics, Fine Mechanics and Physics, Chinese Academy of Sciences | Vertical-cavity surface-emitting laser |
KR20220003600A (ko) | 2019-05-30 | 2022-01-10 | 옵시스 테크 엘티디 | 액추에이터를 사용하는 눈-안전 장거리 lidar 시스템 |
US11374381B1 (en) | 2019-06-10 | 2022-06-28 | Apple Inc. | Integrated laser module |
KR102637658B1 (ko) | 2019-06-10 | 2024-02-20 | 옵시스 테크 엘티디 | 눈-안전 장거리 고체 상태 lidar 시스템 |
EP3990943A4 (en) | 2019-06-25 | 2023-07-05 | Opsys Tech Ltd. | ADAPTIVE MULTIPULSE LIDAR SYSTEM |
WO2021068132A1 (en) * | 2019-10-09 | 2021-04-15 | Shenzhen Raysees Technology Co., Ltd. | Systems and methods for series-connected vcsel array |
JP7531511B2 (ja) | 2019-11-06 | 2024-08-09 | ソニーセミコンダクタソリューションズ株式会社 | 面発光レーザ装置 |
DE102019218864A1 (de) * | 2019-12-04 | 2021-06-10 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Optoelektronisches halbleiterbauelement mit einzeln ansteuerbaren kontaktelementen und verfahren zur herstellung des optoelektronischen halbleiterbauelements |
CN111313234B (zh) * | 2020-03-04 | 2021-09-24 | 常州纵慧芯光半导体科技有限公司 | 一种垂直腔面发射激光器阵列及其制造方法与应用 |
US20210336422A1 (en) * | 2020-04-27 | 2021-10-28 | Apple Inc. | Integrated vertical emitter structure having controlled wavelength |
WO2021231772A1 (en) * | 2020-05-15 | 2021-11-18 | Lumileds Llc | Light-emitting device with configurable spatial distribution of emission intensity |
CN111555112A (zh) * | 2020-05-21 | 2020-08-18 | 常州纵慧芯光半导体科技有限公司 | 一种发光装置及其制造方法与激光设备 |
CN113872046B (zh) * | 2020-06-30 | 2024-04-16 | 朗美通经营有限责任公司 | 具有多个堆叠活性区的vcsel设备 |
JP2022045535A (ja) * | 2020-09-09 | 2022-03-22 | ソニーセミコンダクタソリューションズ株式会社 | 面発光レーザ装置、電子機器及び面発光レーザ装置の製造方法 |
EP4204848A1 (en) | 2020-10-30 | 2023-07-05 | Waymo LLC | Light detection and ranging (lidar) devices having vertical-cavity surface-emitting laser (vcsel) emitters |
JP2022139943A (ja) | 2021-03-12 | 2022-09-26 | 株式会社リコー | 面発光レーザアレイ、光源モジュール及び測距装置 |
US20230032341A1 (en) * | 2021-07-27 | 2023-02-02 | Fujifilm Business Innovation Corp. | Light-emitting element array, optical device, optical measurement device, and method for manufacturing light-emitting element array |
US11827037B2 (en) * | 2021-08-23 | 2023-11-28 | Xerox Corporation | Semiconductor array imager for printing systems |
KR102584097B1 (ko) * | 2021-12-16 | 2023-10-05 | 한국광기술원 | GaN FET 구동 드라이버를 포함하는 VCSEL 패키지 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090267085A1 (en) * | 2005-03-11 | 2009-10-29 | Seoul Semiconductor Co., Ltd. | Led package having an array of light emitting cells coupled in series |
US20150340841A1 (en) * | 2009-02-17 | 2015-11-26 | Trilumina Corp | Laser arrays for variable optical properties |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2298229A1 (en) * | 2002-07-25 | 2011-03-23 | Jonathan S. Dahm | Method and apparatus for using light emitting diodes for curing |
JP2005217147A (ja) | 2004-01-29 | 2005-08-11 | Seiko Epson Corp | 受発光素子アレイ、光モジュール、および光伝達装置 |
JP4772318B2 (ja) | 2004-11-19 | 2011-09-14 | 富士通株式会社 | 光デバイス及びその製造方法 |
DE112005002889B4 (de) | 2004-12-14 | 2015-07-23 | Seoul Viosys Co., Ltd. | Licht emittierendes Bauelement mit einer Mehrzahl Licht emittierender Zellen und Baugruppen-Montage desselben |
US7343060B2 (en) * | 2005-03-04 | 2008-03-11 | Fuji Xerox Co., Ltd. | Light transmission and reception module, sub-mount, and method of manufacturing the sub-mount |
JP2007027357A (ja) * | 2005-07-15 | 2007-02-01 | Showa Denko Kk | 半導体発光装置及び基板 |
JP2008007782A (ja) * | 2006-06-27 | 2008-01-17 | Lumination Llc | オプトエレクトロニックデバイス |
EP2104954B1 (en) * | 2007-01-17 | 2022-03-16 | The Board of Trustees of the University of Illinois | Optical systems fabricated by printing-based assembly |
US8613536B2 (en) | 2009-12-19 | 2013-12-24 | Trilumina Corporation | System and method for combining laser arrays for digital outputs |
US7949024B2 (en) | 2009-02-17 | 2011-05-24 | Trilumina Corporation | Multibeam arrays of optoelectronic devices for high frequency operation |
BR112014008336A2 (pt) | 2011-10-10 | 2017-04-18 | Koninklijke Philips Nv | método para a montagem de chips vcsel, e, dispositivo conjunto vcsel |
US8675706B2 (en) * | 2011-12-24 | 2014-03-18 | Princeton Optronics Inc. | Optical illuminator |
US8576885B2 (en) * | 2012-02-09 | 2013-11-05 | Princeton Optronics, Inc. | Optical pump for high power laser |
JP2015510279A (ja) | 2012-03-14 | 2015-04-02 | コーニンクレッカ フィリップス エヌ ヴェ | Vcselモジュール及びその製造方法 |
WO2014175901A1 (en) * | 2013-04-22 | 2014-10-30 | Joseph John R | Microlenses for multibeam arrays of optoelectronic devices for high frequency operation |
DE102012209270A1 (de) * | 2012-06-01 | 2013-12-05 | Robert Bosch Gmbh | Verfahren zur Herstellung einer Schaltungsanordnung mit mehreren optoelektronischen Halbleiterkomponenten |
DE102012209266A1 (de) * | 2012-06-01 | 2013-12-05 | Robert Bosch Gmbh | Schaltungsanordnung und Herstellungsverfahren hierfür |
JP6083194B2 (ja) | 2012-11-06 | 2017-02-22 | 富士ゼロックス株式会社 | 面発光型半導体レーザアレイ装置、光源および光源モジュール |
CN105340090B (zh) * | 2013-06-28 | 2018-11-09 | 亮锐控股有限公司 | 发光二极管器件 |
JP6137318B2 (ja) * | 2013-07-22 | 2017-05-31 | 株式会社村田製作所 | 垂直共振面発光レーザアレイ |
CN112420816A (zh) * | 2013-09-23 | 2021-02-26 | 量子半导体有限公司 | 超晶格材料和应用 |
US10186833B2 (en) | 2015-02-18 | 2019-01-22 | Ii-Vi Incorporated | Densely-spaced laser diode configurations |
US10749312B2 (en) * | 2015-05-28 | 2020-08-18 | Vixar, Inc. | VCSELs and VCSEL arrays designed for improved performance as illumination sources and sensors |
TWI734922B (zh) * | 2017-07-25 | 2021-08-01 | 盧曼頓運作有限公司 | 單晶片串聯連接的vcsel 陣列 |
-
2018
- 2018-07-25 TW TW107125771A patent/TWI734922B/zh active
- 2018-07-25 WO PCT/US2018/043786 patent/WO2019023401A1/en unknown
- 2018-07-25 CA CA3071264A patent/CA3071264A1/en not_active Abandoned
- 2018-07-25 KR KR1020207005275A patent/KR102314308B1/ko active IP Right Grant
- 2018-07-25 EP EP18839037.1A patent/EP3659188B1/en active Active
- 2018-07-25 JP JP2020504029A patent/JP7128259B2/ja active Active
- 2018-07-25 CN CN201880062285.8A patent/CN111149226B/zh active Active
- 2018-07-25 US US16/045,633 patent/US10530128B2/en active Active
-
2020
- 2020-01-03 US US16/733,901 patent/US10756515B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090267085A1 (en) * | 2005-03-11 | 2009-10-29 | Seoul Semiconductor Co., Ltd. | Led package having an array of light emitting cells coupled in series |
US20150340841A1 (en) * | 2009-02-17 | 2015-11-26 | Trilumina Corp | Laser arrays for variable optical properties |
Also Published As
Publication number | Publication date |
---|---|
CN111149226B (zh) | 2023-04-18 |
EP3659188B1 (en) | 2022-10-19 |
EP3659188A1 (en) | 2020-06-03 |
US10530128B2 (en) | 2020-01-07 |
US20200144791A1 (en) | 2020-05-07 |
CA3071264A1 (en) | 2019-01-31 |
EP3659188A4 (en) | 2021-04-21 |
US20190036308A1 (en) | 2019-01-31 |
KR20200066608A (ko) | 2020-06-10 |
JP2020529128A (ja) | 2020-10-01 |
JP7128259B2 (ja) | 2022-08-30 |
CN111149226A (zh) | 2020-05-12 |
US10756515B2 (en) | 2020-08-25 |
TW201921818A (zh) | 2019-06-01 |
WO2019023401A1 (en) | 2019-01-31 |
KR102314308B1 (ko) | 2021-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI734922B (zh) | 單晶片串聯連接的vcsel 陣列 | |
TWI692161B (zh) | 表面安裝相容的vcsel陣列 | |
US11482835B2 (en) | VCSEL device with multiple stacked active regions | |
CN108141005B (zh) | 刚性高功率和高速激光网格结构 | |
US8995485B2 (en) | High brightness pulsed VCSEL sources | |
WO2020172077A1 (en) | Indium-phosphide vcsel with dielectric dbr | |
WO2014018684A1 (en) | Multibeam array of top emitting vcsel elements | |
JP2008130875A (ja) | 半導体発光装置およびその製造方法 | |
JP2017085144A (ja) | コンタクトが凹凸面上に形成された半導体発光デバイス、及びその製造方法 | |
CN113872046B (zh) | 具有多个堆叠活性区的vcsel设备 |