TWI732213B - 像素內記憶體顯示器 - Google Patents

像素內記憶體顯示器 Download PDF

Info

Publication number
TWI732213B
TWI732213B TW108115938A TW108115938A TWI732213B TW I732213 B TWI732213 B TW I732213B TW 108115938 A TW108115938 A TW 108115938A TW 108115938 A TW108115938 A TW 108115938A TW I732213 B TWI732213 B TW I732213B
Authority
TW
Taiwan
Prior art keywords
pixel
memory
signal
sub
image data
Prior art date
Application number
TW108115938A
Other languages
English (en)
Other versions
TW201947575A (zh
Inventor
伊凡 尼斯
天健 郭
林盈侃
王碧琳
金剛勳
米契爾 賀曼 克林
裴浩弼
卡波勒歐 荷西 安東尼歐 都明古姿
黃俊堯
希德 法倫 莫修汀
柏廷 汪
Original Assignee
美商蘋果公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/399,797 external-priority patent/US10867548B2/en
Priority claimed from US16/399,805 external-priority patent/US10909926B2/en
Priority claimed from US16/399,792 external-priority patent/US11049448B2/en
Application filed by 美商蘋果公司 filed Critical 美商蘋果公司
Publication of TW201947575A publication Critical patent/TW201947575A/zh
Application granted granted Critical
Publication of TWI732213B publication Critical patent/TWI732213B/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一種電子顯示器可包括一作用區,該作用區具有形成在該作用區中之一第一像素,其中該第一像素回應於影像資料而發射光。該電子顯示器亦可包括用以傳輸該影像資料至該第一像素之一控制器。該第一像素可包括:一有機發光二極體,其回應於該影像資料而發射該光;記憶體,其用以數位地儲存接收自該控制器的該影像資料;及驅動器電路系統,其用以接收來自該記憶體之該影像資料。該驅動器電路系統可引起該有機發光二極體回應於該影像資料而發射該光。

Description

像素內記憶體顯示器
本文所揭露之某些實施例的摘要闡述如下。應理解,提呈這些態樣僅用以提供這些某些實施例的簡要摘要給讀者,且這些態樣非意欲限制本揭露之範疇。實際上,本揭露可涵蓋在下文會不予闡述的多種態樣。
用於藉由在電子顯示器之像素中實作記憶體而減少所傳輸及所處理之影像資料的頻寬或同時傳輸之影像資料量以準備用於在電子顯示器上呈現之影像的方法及系統可提供無限價值。此類在像素中實作記憶體可允許消除與電子顯示器相關的一圖框緩衝器。在像素中具有記憶體可降低電子顯示器的設計複雜度,且因為同時傳輸至電子顯示器之像素陣列的影像資料較少,所以亦可使電子顯示器設計更簡單。例如,可程式化較小群組中的像素,此係因為像素中的記憶體儲存值直到影像的呈現時間。
本揭露描述一種電子顯示器,其具有一或多個像素,該一或多個像素包括記憶體及一驅動器,該驅動器可有助於減少與傳輸及處理用於呈現在一電子顯示器上之影像資料相關聯的一頻寬。在像素中納入記憶體可實現在輸出至該像素的一發光部分之前儲存影像資料。因此,像素中的記憶體可藉由用作為用於該像素的一個別圖框緩衝器而減少(或在一些情況中,消除)在一電子顯示器中的一圖框緩衝器上的依賴。該像素中的該記憶體可結合一驅動器使用以引起該像素之一發光部分發射光。
下文將描述一或多個具體實施例。致力於提供這些實施例之簡潔說明,本說明書中未描述實際實施方案之所有特徵。應理解,在開發任何此類實際實施方案中,如同在任何工程或設計專案中,必須作出許多實施方案特定的決定決策以達成開發人員的特定目標,諸如遵循系統相關及業務相關之約束,該等約束可隨實施方案而變化。此外,受益於本揭露之具有通常知識者應理解,此類開發努力會複雜且耗時,但仍然是設計、製作、及製造的例行任務。
當介紹本揭露之各種實施例之元件時,冠詞「一(a,an)」及「該(the)」意欲表示有一或多個元件。用語「包含(comprising)」、「包括(including)」、及「具有(having)」意欲為包括性的,且意指具有除所列元件以外的額外元件。此外,應理解,對本揭露之「一個實施例(one embodiment)」或「一實施例(an embodiment)」的引用不意欲解釋為排除亦併入所述特徵的額外實施例之存在。
可在許多電子裝置(從行動電話至電腦、電視、汽車儀表板、及許多更多者)中發現電子顯示器。藉由減小個別像素大小,電子顯示器已達成愈來愈高的解析度。然而增加解析度會增加與管理增加的影像資料量相關聯的難度(例如,因處理增加的影像資料量而引起耗電量增加),增加的影像資料量與在顯示影像之前由處理電路系統處理的增加之解析度相關聯。此外,增加解析度可增加用於將來自處理電路系統之影像資料傳達至像素陣列以供呈現影像的頻寬,此係因為使用更多影像資料來依較高的電子顯示器解析度傳達相同影像。
本揭露之實施例係關於用於實作像素內記憶體(memory-in-pixel)電路系統之系統及方法,該像素內記憶體電路系統可用作為用於各像素的個別圖框緩衝器,其可降低對電子顯示器的像素陣列及驅動電路系統外部的圖框緩衝器的依賴。記憶體可實作在包括發光二極體(light-emitting diode, LED)的像素電路系統中。有機發光二極體(organic light-emitting diode, OLED)表示可在像素中發現的一種類型LED,但亦可使用其他類型的LED,或可在像素電路系統中使用發光組件,諸如支援液晶顯示器(liquid crystal display, LCD)、電漿顯示器面板、及/或點矩陣顯示器的組件。
本揭露之用以實作像素內記憶體電路系統之系統及方法可減小影像資料至像素陣列以供顯示的傳輸頻寬,此係因為像素可儲存影像資料在記憶體中。以此方式,降低對在像素外部用以暫時儲存影像資料的圖框緩衝器的依賴,此係因為像素具有其自身的記憶體,以在顯示影像資料之前儲存其自身的影像資料。
提供合適電子裝置的大致描述,該電子裝置可包括一自發射式顯示器(諸如LED(例如,OLED)顯示器),且提供本揭露之對應電路系統。OLED表示可發現於自發射式像素中的一種類型LED,但亦可使用其他類型LED。
為了有助於說明,圖1展示包括電子顯示器18的電子裝置10。如下文更詳細描述,電子裝置10可係任何合適的電子裝置,諸如電腦、行動電話、可攜式媒體裝置、平板電腦、虛擬實境頭戴裝置、車輛儀表板、及類似者。因此,應注意,圖1僅係一具體實施方案的一個實例,且意欲繪示可存在於電子裝置10中的組件類型。電子裝置10尤其可包括一處理核心複合體12(諸如一系統單晶片(system on a chip, SoC)及/或(多個)處理電路)、(多個)儲存裝置14、(多個)通訊介面16、電子顯示器18、輸入結構20、及電源供應22。在圖1中所描述之各種組件可包括硬體元件(例如電路系統)、軟體元件(例如,儲存指令之有形非暫時性電腦可讀媒體)、或硬體及軟體元件兩者之組合。應注意,可將各種所描繪組件組合成較少組件或分離成額外組件。
如所繪示,處理核心複合體12可操作地與該(等)儲存裝置耦接14。因此,處理核心複合體12執行儲存在儲該(等)儲存裝置耦接14中的指令以執行操作,諸如產生及/或傳輸影像資料。因此,處理核心複合體12可包括一或多個一般用途微處理器、一或多個特殊應用積體電路(application specific integrated circuit, ASIC)、一或多個場可程式化邏輯陣列(field programmable logic array, FPGA)、或其任何組合。使用含有發光組件(例如,LED、OLED)的像素,電子顯示器18可展示由處理核心複合體12產生之影像。
除了指令以外,該(等)儲存裝置14可儲存待由處理核心複合體12所處理之資料。因此,在一些實施例中,儲存裝置14可包括一或多個有形非暫時性電腦可讀媒體。該(等)儲存裝置14可係揮發性及/或非揮發性。例如,該(等)儲存裝置14可包括隨機存取記憶體(random access memory, RAM)及/或唯讀記憶體(read only memory, ROM)、可重寫非揮發性記憶體(諸如快閃記憶體)、硬碟、光碟、及/或類似者、或其等之任何組合。
如所繪示,處理核心複合體12亦可操作地與該(等)通訊介面16耦接。在一些實施例中,該(等)通訊介面16可促進與另一電子裝置及/或一網路進行資料通訊。例如,該(等)通訊介面16(例如,射頻系統)可使電子裝置10能夠通訊地耦接至個人區域網路(personal area network, PAN)(諸如藍牙網路)、區域網路(local area network, LAN)(諸如1622.11x Wi-Fi網路)、及/或廣域網路(例如,4G或長期演進(long-term evolution, LTE)蜂巢式網路)。
此外,如所繪示,處理核心複合體12亦可操作地耦接至電力供應22。在一些實施例中,電力供應22可提供電力至電子裝置10中之一或多個組件,諸如處理核心複合體12及/或電子顯示器18。因此,電力供應22可包括任何合適的能量源,諸如一可充電鋰聚合物(Li-poly)電池及/或交流電(alternating current, AC)電力轉換器。
如所繪示,電子裝置10亦可操作地與一或多個輸入結構20耦接。在一些實施例中,一輸入結構20可例如藉由接收使用者輸入來促進使用者與電子裝置10的互動。因此,輸入結構20可包括按鈕、鍵盤、滑鼠、軌跡板、及/或類似者。另外,在一些實施例中,輸入結構20可包括在電子顯示器18中之觸控感測組件。在此類實施例中,觸控感測組件可藉由偵測接觸電子顯示器18之表面的物體之發生及/或位置來接收使用者輸入。
除了啟用使用者輸入外,電子顯示器18亦可包括具有一或多個顯示像素的顯示面板。如上文所描述,電子顯示器18可控制來自該等顯示像素之光發射以至少部分基於對應之影像資料來顯示圖框而呈現資訊之視覺表示,諸如作業系統之圖形使用者介面(graphical user interface, GUI)、應用程式介面、靜止影像、或視訊內容。如所繪示,電子顯示器18可操作地耦接至處理核心複合體12。以此方式,電子顯示器18可至少部分基於由處理核心複合體12所產生之影像資料而顯示圖框。此外或替代地,電子顯示器18可至少部分基於經由該(等)通訊介面16及/或輸入結構20所接收之影像資料來顯示圖框。
如可理解,電子裝置10可採取數種不同形式。如圖2所示,電子裝置10可採用錶30的形式。為了說明的目的,錶30可係可購自Apple Inc.的任何Apple Watch®型號。如所繪示,錶30包括外殼32(例如,殼體)。在一些實施例中,外殼32可保護內部組件免於來自電磁干擾(例如,容納組件)之實體損壞及/或屏蔽。錶帶34可使錶30能夠穿戴在手臂或手腕上。電子顯示器18可顯示與錶30的操作相關的資訊。輸入結構20可讓使用者能夠啟動或撤銷啟動錶30、導覽使用者介面至主畫面、導覽使用者介面至使用者可組態應用程式畫面、啟動語音辨識特徵、提供音量控制、及/或在振動模式與響鈴模式之間切換。如所描繪,可透過在殼體32中之開口而取用輸入結構20。在一些實施例中,輸入結構20可包括例如音訊插口,以連接至外部裝置。
電子裝置10亦可採取平板電腦裝置40的形式,如圖3所示。為了說明之目的,平板電腦裝置40可係可購自Apple Inc.的任何iPad®型號。取決於平板電腦裝置40的尺寸,平板電腦裝置40可作為手持裝置,諸如行動電話。平板電腦裝置40包括外殼42,輸入結構20可突出穿過該外殼。在某些實例中,輸入結構20可包括硬體小鍵盤(圖中未展示)。外殼42亦固持電子顯示器18。輸入結構20可讓使用者能夠與平板電腦裝置40的GUI互動。舉例而言,輸入結構20可讓使用者能夠鍵入進階通訊解決方案(Rich Communication Service (RCS))文字訊息、短訊息服務服務(short message service, SMS)文字訊息、或撥打電話通話。揚聲器44可輸出所接收之音訊信號,且麥克風46可擷取使用者之語音。平板電腦裝置40亦可包括通訊介面16,以使平板電腦裝置40能夠經由有線連接而連接至另一電子裝置。
圖4繪示表示電子裝置10可採取的另一形式的電腦48。為了說明的目的,電腦48可係可購自Apple Inc.的任何Macbook®或iMac®型號。應理解,電子裝置10亦可採取任何其他電腦的形式,包括桌上型電腦。圖4所示之電腦48包括電子顯示器18以及包括鍵盤及軌跡板之輸入結構20。電腦48之通訊介面16可包括例如通用服務匯流排(universal service bus, USB)連接。
在任何情況中,如上文所描述,藉由在電子顯示器18上顯示影像來操作電子裝置10以傳達資訊通常消耗電力。此外,如上所述,電子裝置10經常儲存有限量的電能。因此,為了促進改善耗電量效率,在一些實施例中,電子裝置10可包括實作像素內記憶體的電子顯示器18,作為減少或消除在顯示影像時使用圖框緩衝器的方式,且因此減少在顯示影像時使用圖框緩衝器所消耗的電力,及/或減少被接收至電子顯示器18中的影像資料之頻寬。在一些情況中,代替像素內記憶體技術或除像素內記憶體技術外,亦可使用內部圖框緩衝器(例如,位於電子顯示器18中,諸如在電子顯示器18之顯示器驅動器積體電路中)。藉由實作像素內記憶體或相關技術,電子顯示器18可經程式化有較小頻寬之影像資料,進一步實現耗電量節省。此外,與不含在像素中的記憶體或不含板上圖框緩衝器的電子顯示器18相比,使用在像素中或在板上圖框緩衝器中的記憶體的電子顯示器18可具有較不複雜的設計。可實現這些益處,此係因為像素留存傳輸至其記憶體的資料,直到寫入新的影像資料至記憶體。
類似地,影像資料之部分可一次程式化與電子顯示器18相關聯的一像素子集。待顯示的影像一般轉換為數值資料或影像資料,使得可藉由電子顯示器18之組件解譯影像。以此方式,影像資料本身可分成小「像素」部分,該等小像素部分之各者可對應於電子顯示器18之像素部分或對應於電子顯示器18之顯示器面板之像素部分。在一些實施例中,透過紅色-綠色-藍色光之組合來表示影像資料,使得似乎具有單一顏色的一個像素實際上係三個子像素,該三個子像素分別發射紅光、綠光、及藍光之比例以產生單一顏色。以此方式,量化紅色-綠色-藍色光之組合的數值或影像資料可對應於數位輝度位準或灰階,該數位輝度位準或該灰階使用於該等特定子像素的影像資料之顏色之輝度強度(例如,亮度)相關聯。如將理解,在影像中的灰階數目經常取決於用來表示在特定電子顯示器18中之灰階的位元數目,其可表達為2N 個灰階,其中N對應於用於表示該等灰階的位元數目。舉例而言,在電子顯示器18使用8個位元以表示灰階的一實施例中,對於總共256個潛在灰階,灰階的範圍係從0(用於黑色或無光)與255(用於最大光及/或全光)。類似地,使用6個位元的電子顯示器18可使用64個灰階來表示各子像素的輝度強度。
在電子顯示器18的像素中具有記憶體使影像資料能夠傳輸至與一顏色相關聯之子像素,而無需在相同時間傳輸影像資料至與一第二顏色相關聯的額外子像素。為本揭露之目的,就紅色-綠色-藍色通道方面論述子像素,其中一顏色通道係包括用於一單一顏色之灰階的一影像資料層,其中當與額外顏色通道組合時建立一真實或所欲顏色的一影像,且其中用於一顏色通道的影像資料對應於傳輸至用於該顏色通道之一子像素的影像資料。然而,應理解,可使用顏色通道及/或子像素的任何組合,諸如藍色-綠色-紅色、青色(cyan)-紫色-黃色、及/或青色-紫色-黃色-黑色。
為了有助於說明,圖5展示:顯示器系統50,其與未實作像素內記憶體的電子顯示器18相關聯;及顯示器系統52,其與確實實作像素內記憶體的電子顯示器18相關聯,各顯示器系統可各別實作在電子裝置10中。顯示器系統50包括:時序控制器54,其用以接收影像資料56;圖框緩衝器58;列驅動器60及行驅動器62,其等透過通訊鏈路64通訊地耦接至時序控制器54;以及像素陣列66,其接收來自行驅動器62與列驅動器60的控制信號,以在電子顯示器18上產生影像。此外,顯示器系統52包括:時序控制器54,其用以接收影像資料56;列驅動器60及行驅動器62,其等透過通訊鏈路68通訊地耦接至時序控制器54;以及像素陣列69,其實作像素內記憶體,該像素陣列接收來自行驅動器62與列驅動器60的控制信號,以在電子顯示器18上產生影像。
在準備顯示影像時,顯示器系統50可在時序控制器54處接收影像資料56。時序控制器54可接收及使用影像資料56以判定時脈信號及/或控制信號,以控制透過行驅動器62及列驅動器60提供影像資料56的至像素陣列66。此外或替代地,在一些實施例中,由圖框緩衝器58接收影像資料56。
在任一情況中,圖框緩衝器58可充當用於時序控制器54的外部儲存器,以在輸出至行驅動器62及/或列驅動器60之前儲存影像資料56。時序控制器54可透過通訊鏈路64將來自圖框緩衝器58的影像資料56傳輸至行驅動器62及/或列驅動器60。
通訊鏈路64足夠大(例如透過影像資料之傳輸頻寬予以判定),以同時傳輸與所有通道相關聯之影像資料56至列驅動器60及/或行驅動器62,例如,與紅色通道、綠色通道、及藍色通道相關聯的影像資料56。以此方式,通訊鏈路64在相同時間傳輸與用於紅色通道、綠色通道、及藍色通道的像素陣列66之各別像素相關聯的影像資料56。行驅動器62及列驅動器60可基於影像資料56傳達控制信號至像素陣列66。回應於該等控制信號,像素陣列66依透過範圍從例如0至255之灰階所指示的變化之發光度或亮度發射光,以傳達影像。
然而,顯示器系統52在時序控制器54接收影像資料56時序控制器54可使用影像資料56以判定用於提供影像資料56至像素內記憶體像素陣列69的時脈信號。時序控制器54傳輸影像資料56至列驅動器60及/或行驅動器62,以用與影像資料56相關聯的數位資料信號來程式化像素陣列69的記憶體,其中該等數位資料信號指示用於像素陣列69之像素的發射亮度/灰階。
例如與在通訊鏈路64上傳達之信號的頻寬相比較,藉由實作像素內記憶體系統及方法,顯示器系統52可減少在通訊鏈路68上傳達之信號的頻寬。在一些情況中,影像資料56之一單一通道可透過通訊鏈路64傳輸(例如,紅色通道),而不是所有通道同時傳輸至像素陣列66(例如,紅色-綠色-藍色通道)。以此方式,通訊鏈路68在不同時間傳達與用於紅色通道、綠色通道、及藍色通道的像素陣列66之各別像素相關聯的影像資料56,引起用於傳達影像資料56之信號的整體頻寬減少。通訊鏈路68的整體頻寬減少可導致電子裝置10之耗電量減少,此係因為在給定時間處理較少資料(例如,影像資料的單一通道)會消耗少於處理更多資料(例如,影像資料的三個通道)的處理資源。
為了闡述操作含有像素內記憶體的像素陣列69以顯示影像,圖6展示實作像素內記憶體的顯示器系統52A之一實例實施,該顯示器系統具有透過通訊鏈路68鏈結至列驅動器60及/或行驅動器62的時序控制器54。顯示器系統52A包括具有一或多個像素70之L列乘M行的像素陣列69,各像素具有對應於電子顯示器18之顏色通道的子像素72,例如紅色子像素72R、綠色子像素72G、及藍色子像素72B,其中子像素72之各者包括記憶體78(以儲存至多N個位元)及驅動器(DRV) 80(以操作子像素72以發射光),如圖6所示。應理解,所描繪之顯示器系統52A僅意欲係說明性而非限制性。例如,在一些實施例中,取代紅色-綠色-藍色通道,或除了紅色-綠色-藍色通道之外,像素陣列69亦可包括子像素72以發射對應於青色-黃色-紫色通道的各種量之青色、黃色、紫色光。
解釋顯示器系統52A的操作,時序控制器54接收對應於待顯示在具有像素陣列69的電子顯示器上之下一影像的影像資料56。時序控制器54回應於影像資料56而產生控制信號及/或時控信號,且傳輸與操作像素70的列相關的信號至列驅動器60,及傳輸與操作像素70的行相關的信號至行驅動器62。列驅動器60回應於與自時序控制器54傳輸之影像資料56相關聯的信號,且產生用於各紅綠藍(red-green-blue, RGB)通道的發射控制信號82及寫入控制信號84。行驅動器62亦回應於與自時序控制器54傳輸之影像資料56相關聯的信號而產生影像資料86,以傳輸至像素70之各者的記憶體78。行驅動器62可回應於與影像資料56相關聯之信號及/或影像資料56而產生影像資料86,然而,在一些實施例中,影像資料56傳輸至像素70之各者作為影像資料86。行驅動器62產生用於各子像素72之大小N個位元的資料,從而匹配亦係大小N個位元的記憶體78之大小。
一般而言,透過傳輸發射控制信號82、寫入控制信號84、及影像資料86,像素70經操作以發射光以在電子顯示器18上產生影像。像素70之各者接收自列驅動器60傳輸的發射控制信號82之各別發射控制信號88、寫入控制信號84之各別三個寫入控制信號90、及針對像素70之通道之各別影像資料92,例如,針對用於紅色通道(影像資料-R)92R的N個位元之影像資料、針對用於綠色通道(影像資料-G)92G的N個位元之影像資料、及針對用於藍色通道(影像資料-B)92B的N個位元之影像資料。寫入控制信號84可使像素70的記憶體78能夠藉由由行驅動器62所傳輸之影像資料86予以程式化。此外,發射控制信號82之各別發射控制信號88可控制像素70是否能發射光。發射控制信號88傳輸至一行的各別像素70。經啟用之發射控制信號88可啟動驅動器80,引起來自記憶體78的數位影像資料92傳輸至像素70的發光部分(例如,與子像素72相關聯的發光二極體(LED)),該發光部分使用類比資料信號以引起自像素70發射光。在所描繪之實施例中,成行的像素70(例如,第一行中的像素70 R1C1、R2C1、R3C1、至RLC1)接收同一發射控制信號88。傳輸至像素70之影像資料92引起像素70發射整體顏色及/或亮度的光。
自像素70發射的感知顏色基於從像素70的三個通道之各者所發射的光(即,自各各別子像素所發射的光)而改變。例如,操作各子像素以輸出0之亮度引起像素70似乎被關閉,而操作紅色子像素72R以輸出100%之亮度、操作綠色子像素72G以輸出50%之亮度、及操作藍色子像素72B以輸出0%之亮度可引起像素70發出感知為橘色的整體顏色。因此,資料經演現及傳輸至各子像素72,以對應於像素70的個別顏色通道。
在像素70中實作記憶體78使影像資料92能夠在影像的所欲呈現時間之前被程式化至像素70中。在一些實施例中,經啟用之寫入控制信號90引起記憶體78清除(或覆寫)所儲存之影像資料92,其中不啟用寫入控制信號90可引起記憶體78留存經程式化的影像資料92。例如,為了寫入新的影像資料,寫入控制信號-R 90R可引起清除紅色子像素72R的記憶體78,使得寫入待載入至記憶體78中的新影像資料(影像資料-R 92R)。在此實例中,未啟用寫入控制信號-B 90B,因此藍色子像素72B的記憶體78未清除且繼續留存其經程式化影像資料(影像資料-B 92B)。在像素70中具有記憶體78係顯示技術及處理技術的改善,此係因為記憶體78使能夠一次寫入影像資料86之部分(而非整個資料圖框),引起改善傳達影像資料以供顯示在電子顯示器18的可用頻寬之使用,以及改善用於處理影像資料的耗電量,如前文參照圖5所解釋。
在像素陣列69中,透過直接通訊耦接件(例如,透過通訊耦接件94)從行驅動器62傳達影像資料86至子像素72。在一些實施例中,可使用多工電路來控制影像資料86至子像素72的傳輸,使得由行驅動器62使用多工控制信號以仲裁影像資料98至子像素72的傳輸,例如,在此類仲裁中的情況中,紅色子像素72R可在與藍色子像素72B或綠色子像素72G不相同的時間接收影像資料98。
為了闡述,圖7展示與實作像素內記憶體的電子顯示器18相關聯的顯示器系統52B之一實例實施例,該顯示器系統具有透過通訊鏈路68鏈結至列驅動器60及/或行驅動器62的時序控制器54。類似於圖6所描繪之顯示器系統52A,顯示器系統52B包括具有一或多個像素70之L列乘M行的像素陣列69,各像素具有子像素72,例如紅色子像素72R、綠色子像素72G、及藍色子像素72B,其中子像素72之各者包括記憶體78(以儲存至多N個位元)及驅動器(DRV) 80(以操作子像素72以發射光),如圖7所示。應理解,所描繪之顯示器系統52B僅意欲係說明性而非限制性。應注意,本文中依賴圖6及圖7兩者共同的顯示器系統52的功能及/或說明。
在圖7中之顯示器系統52B的實例實施例中,像素陣列69包括多工電路96,該多工電路接收來自行驅動器62的大小N個位元之影像資料98。多工電路96回應於多工控制信號101之各別多工控制信號(MUX控制信號)100。多工控制信號100可引起多工電路96輸出資料至像素70的子像素72。依此方式,透過多工控制信號100之發射,行驅動器62可操作以經由例如通訊耦接件94一次程式化一像素70之一子像素72(例如,一個顏色通道)。對像素陣列69,可使用子像素72電路的各種實施例。
圖8展示實作像素內記憶體技術之子像素72之實施例之實例,該子像素包括記憶體78、驅動器80、電流源102、LED 103、開關104、及計數器105,其中子像素72接收包括影像資料98的各種信號、位元平面時脈106、重設信號108、共同電壓110、第一參考電壓112、第二參考電壓114、及資料時脈116。應理解,所描繪之子像素72僅意欲為說明性而非限制性。例如,記憶體78被描繪為12位元暫存器,但可係任何合適的記憶體電路以儲存任何合適數目個位元。
所描繪之子像素72可根據二進制脈衝寬度調變發射方案進行發射。為了解釋子像素72的操作,從例如行驅動器62傳輸影像資料98至記憶體78。此外或替代地,影像資料92、影像資料56、或任何合適的影像資料可傳輸至記憶體78以供儲存。在接收影像資料98後,記憶體78儲存由資料時脈116所時控的影像資料98。影像資料98可由二進制資料表示,使得任何給定位元可等於零(「0」)或一(「1」),其中0對應於系統的邏輯低電壓值,且1對應於系統的邏輯高電壓值。根據由計數器105及位元平面時脈106之組合所產生的時控信號,記憶體78可例如依從最低有效位元至最高有效位元的順序逐位元輸出影像資料98至開關104。
如所示,位元平面時脈106具有時控時間週期,該等時脈時間週期隨時間推移而增加,以對應於在影像資料98中的特定位元之影響位準。以此方式,與影像資料98之最高有效位元相比較,影像資料98之最低有效位元可與較小時控時間週期相關聯。
當記憶體78在位元平面時脈106之上升邊緣處輸出影像資料98時,影像資料98操作開關104以關斷或接通。0位元引起開關104關斷,進而引起LED 103不發射光,而1位元引起開關104接通,進而引起LED 103發射光。開關104的操作發生在變化的發射週期,此係因為一方法調變自LED 103的光發射,引起子像素72的感知亮度隨調變改變而改變。因此,透過介於自記憶體78輸出之影像資料98與開關104之間的關係,等於「000000000000」的影像資料98可引起LED 103不發射光,而等於「101011000111」的影像資料98可引起LED 103被感知為較亮。等於「101011000111」的影像資料98可引起被感知為較亮,此係因為子像素72回應於各邏輯高值「1」而操作以發射光,透過該值引起開關104啟動而允許光發射。在發射週期期間開關104啟動愈多次,像素被感知愈明亮,此係因為隨時間發射愈多光(例如,回應於「1」發射光且回應於「0」而不發射)。以此方式,影像資料98可從該子像素72的所欲灰階導出,而無需係灰階的確切二進制表示。然而,應注意,可有其中子像素72的所欲灰階確實等於經由影像資料98傳輸的二進制表示之情況。
當開關104接通時,建立介於共同電壓110與第一參考電壓112之間的電連接。此引起來自電流源102的電流傳輸通過LED 103,使得從子像素72發射光。因此,子像素72的發射週期可經變化以控制自子像素72發射的感知光,其中該等發射週期對應於儲存於記憶體78中的影像資料98之位元置放(例如,最高有效位元、最低有效位元),使得最高有效位元位置較接近影像資料98之一位元,較長的發射週期對應於影像資料98之該位元。一旦計數器105計數至多至11,計數器105重新開始且引起位元平面時脈106重新開始其時控間隔,例如,以對應於最低有效位元發射週期之後的下一個最低有效位元。此外或替代地,在一些實施例中,包括第二參考電壓114以改變用於控制從LED 103發射之光的整體電流值。例如,第二參考電壓114可增加LED 103對電流變化的靈敏度,使得可使用較低電流值以引起從LED 103發射光或用於啟用LED 103。
此發射方案通常稱為用於子像素72的二進制脈衝寬度調變發射方案,此係因為影像資料98係二進制資料,該二進制資料經選擇以依使得變更子像素72之感知亮度的方式來調變自子像素72的光發射。圖表118描繪由二進制脈衝寬度調變發射方案所引起的子像素72的發射週期。運用二進制脈衝寬度調變發射方案,操作子像素72以改變透過變化的發射光週期所發射的光之感知亮度。如圖表118所描繪,透過二進制資料的五個位元來表示由子像素72接收的影像資料98。因此,當影像資料98等於01111時,子像素72發射對應於第一範圍120的光,該第一範圍具有用於最低有效位元的發射週期124A及用於後續位元的發射週期124B、124C、及124D。在此實施例中,來自記憶體78的影像資料98之最低有效位元首先操作開關104,因此,在時間上,最低有效位元對應於第一發射週期124A。如此,在傳輸位元以操作開關104之間,發射暫時停止,如同介於第一發射週期124A與發射週期124B之間的無發射週期可見。此外,當影像資料98等於11111時,子像素72的發射週期對應於第二範圍122,該第二範圍等於第一範圍120加上對應於最高有效位元的最後發射週期124E(例如,因為最高有效位元現在被啟用為1)。
當遵循二進制脈衝寬度調變發射方案時,由於電子顯示器18之觀看者感知光的方式,與具有11111資料之影像資料98相比,具有01111資料之影像資料98感知較不亮。此係因為在總發射循環期間發生更多發射週期(例如,如在影像資料98中的全部1 (11111)所表示),感知來自子像素72發射的光較亮。如此,與子像素72僅在第一範圍120進行發射相比,若子像素72除了第一範圍120外進行發射亦在最後發射週期124E進行發射(例如,若影像資料98的最高有效位元係1),則子像素72可感知為在電子顯示器18較亮。
圖9展示子像素72之一實施例之另一實例,該子像素包括記憶體78、驅動器80、電流源102、LED 103、開關104、計數器130、及比較器132,其中子像素72接收各種信號,該等信號包括影像資料98、灰階時脈134、共同電壓110、第一參考電壓112、第二參考電壓114、及資料時脈116。應理解,所描繪之子像素72僅意欲為說明性而非限制性。例如,記憶體78被描繪為8位元暫存器,但可係任何合適的記憶體電路以儲存任何合適數目個位元。
所描繪之子像素72(具有像素內記憶體)可根據單一脈衝寬度發射方案進行發射。為了解釋子像素72的操作,例如從行驅動器62傳輸影像資料98至記憶體78以供儲存。此外或替代地,影像資料92、影像資料56、或任何合適的影像資料可傳輸至記憶體78以供儲存。在一些實施例中,例如,在資料時脈116的上升邊緣上,可藉由資料時脈116,將影像資料98時控至記憶體78中。傳達至子像素72的影像資料98可對應於子像素72發射光的所欲灰階。使用儲存在記憶體78中的影像資料98,比較器132判定由計數器130所表示的目前數字是否小於或等於記憶體78中的影像資料98。換言之,計數器130計數至多至影像資料98所指示的數字,且回應於計數器130所表示的數字符合條件(例如,小於或等於由影像資料98所指示的數字),當滿足該條件時,比較器132輸出控制信號以接通開關104。當不符合條件時,比較器132不輸出控制信號且關斷開關104。此外或替代地,比較器132可啟用撤銷啟動控制信號以引起開關104關斷。例如,若記憶體78儲存對應於數字181的二進制序列10110101,則比較器132將檢查計數器130是否計數到數字181,且在計數器130超過數字181時,比較器132傳輸一信號以關斷開關104,因此停止發射。
當開關104接通時,建立介於共同電壓110與第一參考電壓112之間的電連接。此引起來自電流源102的電流傳輸通過LED 103,從而引起從子像素72發射光。因此,可透過改變影像資料98所指示的數字來改變子像素72的發射週期,以控制自子像素72發射的感知光。此外或替代地,在一些實施例中,包括第二參考電壓114以改變用於控制從LED 103發射之光的整體電流值。例如,第二參考電壓114可增加LED 103對電流變化的靈敏度,使得可使用較低電流值以引起從LED 103發射光或用於啟用LED 103。
計數器130計數從0計數至255且基於灰階時脈134(例如,灰階時脈134的上升邊緣)而遞增。灰階時脈134的週期表示用於電子顯示器18的灰階之遞增之間的時間差,例如,介於發射100之灰階與發射101之灰階之間的發射差異。以此方式,計數器130計數至由儲存在記憶體78中的影像資料98所表示的數字,隨後引起發射發生達對應於所欲灰階的時間週期。計數器130可繼續計數超過由儲存在記憶體78中的影像資料98所表示之數字至最大值(例如,255),且可在最小值(例如,0)重新計數。因此,在一些實施例中,計數器130的計數範圍可透過計數器130的設計來定義,例如透過包括在計數器130中的暫存器及/或邏輯組件之數目。在計數器130在0重新開始計數時,額外影像資料98可儲存至記憶體78中,以開始比較與額外影像資料98相關聯的灰階之下一發射週期。
透過遵循此發射方案,子像素72可遵循單一脈衝寬度調變發射方案。圖表136展示遵循單一脈衝寬度調變發射方案而自子像素72之光發射的表示。圖表136包括實際發射週期138及總發射週期140。總發射週期140對應於由傳輸作為影像資料98之最大數字(例如,255)所表示之總發射長度,且可對應於自子像素72發射之光的最大感知亮度。根據小於例如從計數器130所傳輸作為影像資料98之最大值的數字,實際發射週期138對應於子像素72發射光的時間週期。採取由總發射週期140所表示的時間量,計數器130從0遞增至255,而比較器132使光能夠發射由實際發射週期138所表示的時間量。依此方式,子像素72可發射變化感知亮度之光。
圖10展示子像素72之一實施例之另一實例,該子像素包括記憶體78、驅動器80、電流源102、LED 103、開關104、累加器150、及加法器152,其中子像素72接收各種信號,該等信號包括發射時脈154、影像資料98、共同電壓110、第一參考電壓112、第二參考電壓114、及資料時脈116。應理解,所描繪之子像素72僅意欲為說明性而非限制性。例如,記憶體78描繪為能儲存影像資料98之8位元,但可係任何合適的記憶體電路以儲存任何合適數目的位元。
所描繪之子像素72(具有像素內記憶體)可根據脈衝密度調變發射方案進行發射。在脈衝密度調變發射方案中,各脈衝具有恆定光發射及恆定發射週期,但是在脈衝之間的分離間隔可變,其中自子像素72發射的愈亮光對應於愈高數目個脈衝。為了解釋用於脈衝密度調變發射方案的子像素72之操作,例如從行驅動器62傳輸影像資料98至記憶體78以供儲存。此外或替代地,影像資料92、影像資料56、或任何合適的影像資料可傳輸至記憶體78以供儲存。至少基於子像素72發射光的所欲灰階而產生傳輸至子像素72的影像資料98。
在接收影像資料98之後,記憶體78根據資料時脈116來儲存影像資料98,例如,在資料時脈116之各上升邊緣上逐位元地載入影像資料98之位元。記憶體78輸出影像資料98以新增至儲存在累加器150中的二進制資料。雖然累加器150展示為8位元累加器,但應理解,可使用任何合適的累加器或暫存器來暫時儲存資料。加法器152回應於發射時脈154(例如,發射時脈154的上升邊緣)而執行影像資料98與累加器150之二進制資料的二進制相加。傳輸來自加法器152的總和以供儲存在累加器150中以搭配下一影像資料98使用,同時使用一進位位元以關斷及/或接通開關104。
當開關104接通時,建立介於共同電壓110與第一參考電壓112之間的電連接。此引起來自電流源102的電流傳輸通過LED 103,通常使得從子像素72發射光。以此方式,由發射時脈154所產生的脈衝之間的可變分離間隔及傳輸來自相加之進位位元的加法器152可促成改變自子像素72發射的光。因此,可改變分離子像素72之發射脈衝的間隔,以控制自子像素72發射的光,其中可回應於分離脈衝的較小間隔而發射較亮光(例如,愈高密度的脈衝對應於自LED 103所發射之愈亮感知光)。此外或替代地,在一些實施例中,包括第二參考電壓114以改變用於控制從LED 103發射之光的整體電流值。例如,第二參考電壓114可增加LED 103對電流變化的靈敏度,使得可使用較低電流值以引起從LED 103發射光或用於啟用LED 103。
圖表156描繪由脈衝密度調變發射方案所引起的發射脈衝及脈衝之間的可變分離間隔。運用脈衝密度調變發射方案,子像素72發射分離達不同長度之無發射間隔的脈衝,以改變自子像素72發射的整體光。如圖表156所描繪,影像資料98可引起子像素發射一發射脈衝158,且不發射達無發射間隔160的時間週期。舉例而言,發射脈衝162具有比發射間隔160更小的無發射間隔(該無發射間隔分離各別發射脈衝),且因此子像素72的LED 103可發射用於發射脈衝162的光,該光被感知為比由於發射脈衝158而從LED 103所發射的光更亮。
因此,為了歸納,透過使用像素內記憶體技術,時序控制器54可依影像資料98之較小部分將影像資料98程式化至顯示器系統52中,而不是在相同時間程式化用於所有子像素72的影像資料。為了說明,圖11展示為了準備傳輸用於儲存在一或多個記憶體78中的影像資料而在顯示器系統52內傳輸之信號的時序圖,該時序圖繪示紅色影像資料傳輸週期174R、綠色影像資料傳輸週期174G、藍色影像資料傳輸週期174B、或多個複製週期176、及一或多個啟用週期178。
如所描繪,行驅動器62可接收信號以起始複製紅色資料至一或多個紅色子像素72R之一或多個記憶體78中。在接收到該信號之後,行驅動器62可進入複製週期176以準備傳輸紅色資料至紅色子像素72R。在複製週期176期間,例如經由內部電路系統(諸如列解碼器),行驅動器62可準備以啟用與顯示器系統52之像素70相關聯的多工電路96。行驅動器62或其他合適的電路系統可例如透過啟用及/或停用多工控制信號101來操作多工電路96,以允許程式化紅色子像素72R的記憶體78,且可操作多工電路96以不允許程式化藍色子像素72B與綠色子像素72G的記憶體78。以此方式,可傳輸紅色影像資料且儲存在對應於紅色子像素72R的記憶體78中。在複製週期176結束時,在紅色影像資料傳輸週期174R期間,行驅動器62可傳輸紅色影像資料至紅色子像素72R。所傳輸紅色影像資料被傳輸至紅色子像素72R的各別記憶體78中,以用新的紅色影像資料予以程式化。在傳輸紅色影像資料至紅色子像素72R時,行驅動器62及列解碼器可針對綠色影像資料與藍色影像資料重複所描述之程序,實現選擇性程式化與各像素70相關聯的各種顏色通道。
一般而言,子像素72經操作以透過接收一或多個控制信號(諸如來自行驅動器62及/或列驅動器60)而發射光。列驅動器60及行驅動器62可藉由使用控制信號來控制子像素72的操作,以控制子像素72的組件,諸如子像素72的電流驅動件。如上文所描述,行驅動器62可至少負責傳輸影像資料至子像素72,而列驅動器60可負責傳輸至子像素72的一或多個控制信號,以控制發射。子像素72可包括回應於這些控制信號及影像資料的任何合適的可控制元件,諸如電晶體,其中一個實例係金屬氧化物半導體場效電晶體(metal-oxide-semiconductor field-effect transistor, MOSFET)。然而,亦可使用任何其他合適類型的可控制元件,包括薄膜電晶體(thin film transistor, TFT)、p型及/或n型電晶體、以及其他電晶體類型。
在一些實施例中,列驅動器60及/或行驅動器62可執行對子像素72的初始化程序、充電程序、程式化程序、及發射程序,以準備在電子顯示器18上顯示影像。透過執行這些程序,電子顯示器18的列驅動器60及/或行驅動器62可初始化待程式化的子像素72、可對電容器充電以進行程式化、可用對應於經設計以引起子像素72發射光的驅動電流的信號來程式化子像素72、及可使影像資料能夠控制自子像素72的光發射。在一些實施例中,電流驅動件可負責產生子像素72中的驅動電流。
為了有助於闡述具有電流驅動件的子像素電路,圖12展示子像素72之一實施例,該子像素包括初始化電晶體(MINI) 220、驅動電晶體(MDR) 222、選擇電晶體(MSEL) 224、切換電晶體(MS) 226、重設電晶體(MRST) 228、發光部分(諸如LED 230)、電容器232、及自動歸零電晶體(MAZ) 234。應理解,所描繪之子像素72係意欲為說明性而非限制性。例如,在本文中,列驅動器60及行驅動器62描述為輸出與在電子顯示器18上顯示下一影像相關的影像資料及控制信號,然而應理解,可使用任何合適的組件以發射控制信號,以執行顯示下一影像的所描述之程序。此外,在圖12中所示的電路系統僅係實作在子像素72及/或像素70中的電路系統的實例,且不應解讀為限制。例如,可搭配子像素72使用電壓驅動電路(例如,電壓驅動件),而非電流驅動電路(例如,電流驅動件)。
在初始化程序期間,列驅動器60可啟用重設控制(CSreset)信號235且停用自動歸零控制(CSauto.zero)信號237。CSreset信號235可傳輸至MRST 228。回應於接收到CSreset信號235,MRST 228可啟動且允許從來自子像素72之第一影像的顯示而清空剩餘信號。可透過耦接至電壓重設(Vreset)信號239的節點清空這些剩餘信號,該Vreset信號經設計以助長清空剩餘信號(例如,0伏特),諸如系統接地或系統參考電壓。此外,列驅動器60可啟用選擇控制(CSselect)信號241。CSselect信號241可傳輸至MSEL 224。回應於接收到CSselect信號241,MSEL 224可啟動且允許電壓資料(Vdata)信號242傳輸至電容器232之一節點。為完成初始化程序,列驅動器60亦可啟用初始化控制(CSinitialization)信號243。CSinitialization信號243可傳輸至MINI 220。回應於接收到CSinitialization信號243,MINI 220可啟動且允許初始化電容器232發生。在此狀態中,電容器232可用對應於介於Vdata信號242與初始化電壓(Vinitialization)信號244之間的電壓差的電壓進行充電。如此,可透過基於用以初始化電容器232的所欲電壓位準來選擇Vdata信號242及Vinitialization信號244的不同值來程式化電壓差,同時保護子像素72免於接收會干擾初始化或可引起自LED 230非故意發射光的額外信號。列驅動器60可繼續初始化程序直到列驅動器60停用CSinitialization信號243而引起MINI 220被撤銷啟動。
在初始化程序之後,在MINI 220及MRST 228被撤銷啟動時,列驅動器60可執行充電程序。在充電程序期間,MAZ 234及MINI 220保持經撤銷啟動,而MSEL 224保持經啟動。在MSEL 224經啟動時,電容器232基於Vdata信號242及參考電壓(Vreference)信號246而充電。對電容器232充電可使驅動電流能夠傳輸通過MDR 222,即使MSEL 224經撤銷啟動。在一些實施例中,電容器232儲存Vdata信號242的電壓值,使得在整個發射程序中MDR 222保持經啟動,從而允許子像素72產生通過LED 230的恆定驅動電流以進行發射。依此方式,子像素72具有電流驅動件,此係因為當MS 226被啟動時,驅動電流啟用自LED 230的光發射。
在程式化程序期間,列驅動器60可使CSauto.zero信號237能夠引起啟動MAZ 234。當MAZ 234啟動時,在電容器232之節點與MS 226之源極節點之間形成電耦接,使得MS 226之源極節點的電壓值增加至等於MDR 222之閘極電壓(Vg) 245的電壓值。在足以使MS 226之源極節點的電壓增加至等於Vg 245的電壓值的時間週期之後,列驅動器60可停用CSauto.zero信號237,引起MAZ 234撤銷啟動。在此狀態,在啟動MS 226時,用準備好傳輸至LED 230的電信號程式化子像素72。即,在此狀態,子像素72準備好回應於啟用MS 226的CSimage.data信號247而傳輸透過經程式化信號所產生的驅動電流。
在程式化程序完成後,列驅動器60可操作子像素72以執行發射程序。在發射程序期間,子像素72根據例如從行驅動器62傳輸至MS 226的影像資料控制(CSimage.data)信號247而發射光。子像素72可接收來自電子裝置10的任何合適組件的CSimage.data信號247,該組件可建立及/或產生影像資料以供子像素72予以顯示。MS 226回應於經啟用的CSimage.data信號247而啟動,例如,具有足以切換MS 226的值的電壓之邏輯高位元(例如,足夠大以克服在MS 226之源極節點處的經程式化電壓及MS 226之臨限電壓)。在啟動MS 226時,儲存在MS 226之源極節點上的電壓傳輸作為通過LED 230的驅動電流。若驅動電流超過LED 230之臨限電壓,其中LED之臨限電壓表示等於或高於從LED發射之光的電壓值,因此LED 230可至少部分基於驅動電流的值而發射光。
如將理解,CSimage.data信號247可係表示用來操作子像素72以發射特定灰階以傳達影像(例如,第二影像)之影像資料的二進制及/或數位資料。如前文所討論,子像素72可根據各種發射方案進行操作,且如此,經傳輸至MS 226的CSimage.data信號247可在實施例之間變化。然而,跨實施例,CSimage.data信號247係從待在顯示器上顯示的影像所導出。此外,啟用及/或停用CSimage.data信號247至少部分地引起LED 230發射光或不發射光,且因此啟用CSimage.data信號247以調變自子像素72的光發射。
在發射程序完成時,列驅動器60可停用CSselect信號241且啟用CSreset信號235,引起撤銷啟動MSEL 224及啟動MRST 228。在撤銷啟動MSEL 224時,子像素72會不再操作以發射光,此係因為電容器232不再接收電荷,且因為藉由啟用MRST 228而允許清空來自發射程序的剩餘信號。
所描述之子像素72被視為一電流驅動像素,此係因為子像素72具有驅動LED 230發射光或不發射光的一級電流。回應於控制來自子像素72之光發射的時序之各種控制信號,一級電流或驅動電流傳輸通過MS 226。所描述之子像素72電路可具有特定優點,包括數位輸出如何能夠控制自LED 230的發射,而無需進一步轉換成類比輸出。此外,包含電容器232可使能夠補償來自基材偏壓效應而使與子像素72相關聯的臨限電壓變化,該基材偏壓效應係與施加電壓至一些電晶體之閘極相關聯的副作用。
此外,若除了包括在圖12之子像素72的電流驅動結構外亦包括電壓驅動件,則對子像素72的進一步改善可發生。在發射程序開始時,電壓驅動件經啟用達一段時間週期以提供升壓至LED 230之陽極,以使初始光發射更容易,其中與未使LED 230之陽極升壓相比,可使用較低驅動電流來啟用光發射。可使用較小驅動電流值以驅動LED 230發射光,此係因為LED 230可在順向偏壓區域中操作,或因為電壓驅動件所提供的升壓,而使LED 230之操作區域對小電流變化更靈敏。
為了說明,圖13展示子像素72之一第二實施例,該子像素具有包括電流驅動件270及電壓驅動件272之混合式驅動件的且具有記憶體78。應理解,所描繪之子像素72係意欲為說明性而非限制性。例如,電流驅動件270及電壓驅動件272展示為在子像素72中的分開之元件,但該等驅動件之一或兩者可包括在前文所描述之驅動器80中。
列驅動器60及/或行驅動器62可藉由啟用及/或停用控制信號來操作子像素72發射光。列驅動器60及/或行驅動器62可使用該等控制信號以執行各種程序以引起子像素72發射光,包括用於子像素72的初始化程序、充電程序、程式化程序、及發射程序,以使能夠顯示對應於待顯示之影像的影像資料。
為了有助於說明由列驅動器60及/或行驅動器62所發射之控制信號與圖13之子像素72的互動,圖14展示對應於用於顯示之信號的時序圖279,該等信號包括Vdata信號242、CSinitialization信號243、CSselect信號241、CSauto.zero信號237、CSimage.data信號247、CSselect信號280、及CSreset信號235。應理解,時序圖係意欲為說明性的而非限制性的,例如,圖14所示之控制信號可表示比在子像素72中實作的更多或更少的控制信號。
上文所描述之初始化程序對應於時間週期282。在時間週期282期間,列驅動器60可提供用於Vdata信號242的高電壓、可啟用CSinitialization信號243達初始化程序的持續時間、可啟用CSselect信號241達時間週期284、可停用CSauto.zero信號237、可停用CSreset信號235、及可停用CSselect信號280。
請重新參照圖13,由列驅動器60輸出以執行初始化程序的控制信號引起啟動及/或撤銷啟動各種切換元件,如前文所描述。實作圖14之控制信號至子像素72中引起MINI 220回應於經啟用之CSinitialization信號243而啟動、引起MSEL 224回應於經啟用之CSselect信號241而啟動、引起MAZ 234回應於經停用之CSauto.zero信號237而撤銷啟動、引起MRST 228回應於經停用之CSreset信號235而撤銷啟動、及引起電壓驅動切換元件(MVD) 285回應於經停用之CSselect信號280而撤銷啟動。此配置使介於Vdata信號242與Vinitialization信號244之間的電壓差值能夠對電容器232充電。列驅動器60可繼續初始化程序直到列驅動器60停用CSinitialization信號243,以引起MINI 220撤銷啟動,且因此結束初始化。
請重新參照圖14,時序圖279展示在初始化程序之後,列驅動器60停用CSinitialization信號243以執行對子像素72的充電程序。在充電程序期間,Vdata信號242、CSauto.zero信號237、CSimage.data信號247、CSselect信號280、及CSreset信號235維持在其先前狀態。時序圖279展示用於子像素72電路(DVDD)的高電壓位準之Vdata信號242,例如對應於用於子像素72及/或電子裝置10的二進制資料中之邏輯高值。在一些實施例中,DVDD等於Vreference信號246之電壓值。
請重新參照圖13,由列驅動器60輸出的控制信號啟動及/或撤銷啟動各種切換元件以執行充電程序。在停用CSinitialization信號243及撤銷啟動MINI 220時,基於Vdata信號242及Vreference信號246對電容器232充電。在發射程序期間,電容器232可啟用使電流驅動件270保持在使用中,甚至在MSEL 224經撤銷啟動時。在一些實施例中,在充電程序之後,電容器232保持Vdata信號242的電壓值,使得在整個發射程序中MDR 222保持經啟動,從而允許電流驅動件270產生通過LED 230的恆定驅動電流以進行發射。
在適合對電容器232充電的一設定時間週期後,列驅動器60可執行程式化程序。簡單地參照圖14,為了執行程式化程序,列驅動器60啟用CSauto.zero信號237達時間週期286,且使CSinitialization信號243、Vdata信號242、CSimage.data信號247、CSselect信號280、及CSreset信號235保持其先前狀態。如所示,在程式化程序期間,列驅動器60亦傳輸接地電壓(GND)作為Vdata信號242達時間週期288。GND可等於零伏特或與電子顯示器18、電子裝置0及/或子像素72相關聯的任何合適的接地參考電壓。
重新參照圖13,回應於經啟用的CSauto.zero信號237,MAZ 234啟動。當MAZ 234啟動時,在電容器232之節點與MS 226之源極節點之間形成電耦接,使得MS 226之源極節點的電壓值增加至等Vg 245的電壓值。在時間週期286之後,列驅動器60停用CSauto.zero信號237且MAZ 234撤銷啟動。在此狀態,在啟動MS 226時,用準備好傳輸至LED 230的電信號程式化子像素72。即,在此狀態,子像素72準備好回應於啟用MS 226的CSimage.data信號247而傳輸透過經程式化信號所產生的驅動電流。一旦以Vg 245電壓程式化MS 226之源極節點,列驅動器60傳輸等於GND的Vdata信號242,且在時間週期284結束時,停用CSselect信號241,從而引起MSEL 224撤銷啟動。在程式化程序完成時,列驅動器60可啟用及/或停用控制信號以執行發射程序。
參照圖14,在發射程序期間,列驅動器60可傳回Vdata信號242至DVDD、可繼續停用CSinitialization信號243、可繼續停用CSselect信號241、可啟用CSimage.data信號247達時間週期290、可啟用CSselect信號280達時間週期292、及可繼續停用CSreset信號235。如所繪示,CSselect信號280與CSimage.data信號247在相同時間被啟用,然而比CSimage.data信號247更早停用。此係因為CSselect信號280作用以啟動切換元件,以提供升壓至子像素72的LED 230之陽極。
重新參照圖13,為了說明,子像素72的電壓驅動切換元件(MVD) 285回應於啟用CSselect信號280而啟動,引起電壓驅動件272啟動。在CSimage.data信號247啟用切換電晶體(MS) 302及MS 226用於首先傳輸CSimage.data信號247時,回應於MVD 285啟動,參考電壓(Vreference)信號300傳輸至LED 230之陽極。這引起在LED 230之陽極處傳輸的Vreference信號300啟用或「升壓」來自MS 226之源極的較小程式化值,以引起自LED 230的光發射。升壓可繼續達時間週期292,其中在時間週期292結束時,列驅動器60停用CSselect信號280,進而引起撤銷啟動MVD 285及MS 302。
一般而言,發射程序可繼續達時間週期290,而升壓可持續達較短時間週期,例如,時間週期292。在發射程序期間,子像素72經程式化以回應於MS 226的啟動而傳輸驅動電流通過LED 230。如前文所述,子像素72的記憶體78儲存數位資料且輸出數位資料。透過所描述之混合式驅動件,從記憶體78傳輸所儲存之數位資料作為調諧成控制信號的數位資料,以控制自子像素72之光發射,其中額外負荷極少且未增加耗電量。在升壓結束時,在一些實施例中,可經由啟用CSreset信號235達一段持續時間(諸如時間週期294)而重設子像素72。因此,自LED 230發射的光可遵循多種發射方案(如前文參照圖8至圖10所解釋)以傳達與影像相關聯的灰階,此係因為自記憶體78輸出的二進制資料作用以調變經由LED 230發射之光。
為了有助於說明「升壓」對子像素72之陽極電壓的效果,圖15展示針對未實作混合式驅動件之子像素72的圖表348,該圖表繪示:實例CSimage.data信號350;電壓信號352,其對應於LED 230之陽極處的電壓;及電流信號354,其對應於通過LED 230的電流。應理解,時序圖係意欲為說明性的而非限制性的。
在此模擬中,藉由提供愈來愈寬的二進制脈衝作為CSimage.data信號350來測試二進制脈衝寬度調變發射方案。圖表348所示之模擬結果大致上具有兩個部分。第一部分356可對應於較慢發射回應時間,且第二部分358可對應於正常發射回應時間,其中發射回應時間大致上係指LED 230對施加至其之電壓的相對回應性。亦值得注意,LED(如LED 230)操作以基於介於LED陽極與陰極之間的電壓差而傳導。若陽極與陰極之間的電壓差大於臨限電壓,則LED操作以根據傳輸通過LED的電流之值而發射光。在圖表348中,電流信號354可大致上對應於LED 230發射,其中電流信號354值愈接近地匹配CSimage.data信號350之狀態,LED 230的發射回應時間愈佳。在圖表348中,緩慢充電效應對LED 230之陽極電壓的效應明確。與第二部分358相比,在第一部分356期間,電流信號354似乎對CSimage.data信號350之狀態變化的回應較低,如由在第二部分358期間電流信號354與CSimage.data信號350的振幅大致匹配、而在第一部分356期間缺乏匹配所指示。在發射週期開始時使陽極升壓可減少或消除陽極電壓的緩慢充電效應。
繼續進行至圖16,為了比較,圖16展示針對具有混合式驅動件之子像素72的圖表370,該圖表繪示:實例CSimage.data信號350;電壓信號374,其對應於LED 230之陽極處的電壓;及電流信號376,其對應於通過LED 230的電流。應理解,時序圖係意欲為說明性的而非限制性的。例如,雖然CSimage.data信號350展示為遵循二進制脈衝寬度調變發射方案,但是任何合適的發射方案可引起對於回應性的相同改善,如下文所述。
在此模擬中,類似於圖表348,藉由提供愈來愈寬的二進制脈衝作為CSimage.data信號350來測試二進制脈衝寬度調變發射方案。然而,不同於圖表348,圖表370展示電流信號376回應於CSimage.data信號350的變化。此改善的回應性至少部分歸因於將電壓驅動件272新增至子像素72。因為混合式驅動件之電壓驅動件272「升壓」LED 230之陽極,所以在LED 230之陽極處的較小電壓變化可引出圖表348之第二部分358的相同及/或相似回應性。因此,圖表370展示由在子像素72中至少實作混合式驅動件所提供之顯示技術的益處及改善。
如上文所描述,實作像素內記憶體技術之顯示器可實作各種像素電路系統實施例及各種記憶體電路系統實施例,以達成在本揭露中前文描述之益處。一實例實施例係一種支援二進制脈衝寬度發射方案之記憶體電路,其中儲存在記憶體電路中的數位資料被輸出至驅動器電路以控制自像素之光發射。在此提醒,二進制脈衝寬度發射方案搭配時控信號(例如,位元平面時脈)聯合地運作,以指派貢獻權重至自記憶體電路傳輸的數位資料之不同部分。在一些實施例中,該時控信號係用於時控暫存器,以自記憶體電路輸出所儲存之數位資料。然而,在一些實施例中,系統時脈及/或列驅動器60可透過啟用發射啟用信號的時間長度來控制光發射持續時間。
為了有助於說明促進經由發射啟用信號來控制發射的記憶體電路,圖17展示子像素72,該子像素包括記憶體電路系統400A、類比驅動器電路系統402、及發光電路系統404。應理解,子像素72係意欲為說明性而非限制性。例如,雖然記憶體電路系統400A展示為儲存十二個位元的數位資料,但可使用任何合適的記憶體電路,諸如用以儲存多於或少於十二個位元的數位資料的電路系統。
記憶體電路系統400A可包括寫入啟用電晶體(MWR) 406、一或多個反相器對408、及傳輸選擇電晶體(MSEL) 410。記憶體電路系統400A接收且儲存例如來自行驅動器62的數位資料(DATA) 412。在記憶體電路系統400A儲存DATA 412之前,列驅動器60可啟用寫入啟用控制信號(write_en) 414以啟動MWR 406,以允許寫入影像資料至記憶體(例如,反相器對408),使得記憶體可記憶影像資料。在接收到DATA 412,時,反相器對408儲存DATA 412值。應強調,使用記憶體電路系統400A允許平行傳輸DATA 412,使得除了逐位元傳輸外,亦在相同時間或在相同寫入循環(例如,啟用write_en信號414時),DATA 412的所有位元儲存在各別反相器對408中,其中一次一個位元地儲存DATA 412的各位元。MSEL 410回應於由例如列驅動器60傳輸之經啟用選擇控制信號(Sel) 415而啟動,該列驅動器操作以啟動經鎖定目標以傳輸至類比驅動器電路系統402的記憶體之位元的MSEL 410。以此方式,可在撤銷啟動MSEL 410B的同一時間啟動MSEL 410A。因此,在發射程序開始之前,一或多個DATA 412位元經載入至記憶體電路系統400A中,且藉由啟動各別MSEL 410而逐位元讀取DATA 412。
在發射程序(例如,如圖14所描述之發射程序)開始時,列驅動器60可至少部分基於發射電晶體(MEM) 419的啟動而啟用預充電控制信號(Precharge) 416作為起始啟用光發射的方式。MEM 419可回應於列驅動器60啟用發射控制信號(Emit_en) 420而啟動。在一些實施例中,列驅動器60可在與Emit_en信號420相同的時間啟用Precharge信號416,以在MSEL 410啟動之前,允許Vreference信號246傳輸至MS 226以預充電或升壓LED 230之陽極。在預充電完成後及在發射程序期間,可繼續藉由列驅動器60啟用Emit_en信號420。而在預充電之後列驅動器60停用Precharge信號416,以引起所儲存之DATA 412至少部分地控制MEM 419之啟動。以此方式,自反相器對408傳輸的所儲存之DATA 412可引起MEM 419回應於所儲存值的邏輯值(例如,「1」或「0」)而啟動。應注意,在一些實施例中,邏輯高值等於Vreference信號246,且邏輯低值等於Vreference信號248。
在自記憶體電路系統400A傳輸所儲存之DATA 412時,發光電路系統404在MS 226之閘極處接收所儲存之DATA 412。MS 226回應於所儲存之DATA 412值而啟動,使得由類比驅動器電路系統402產生的電流能夠傳輸至LED 230以引起光發射。只要所儲存之DATA 412經施加作為CSimage.data信號247,發射即可繼續。以此方式,繼初始化程序之後從子像素72發射光,大致上搭配圖12至圖14描述充電程序、程式化程序、及發射程序。
圖18展示具有記憶體電路系統400B及類比驅動器電路系統442之子像素72的額外實施例,該類比驅動器電路系統包括發光電路系統404。應理解,子像素72係意欲為說明性而非限制性。例如,雖然記憶體電路系統400B展示為儲存十六個位元的數位資料,但可使用任何合適的記憶體電路,諸如用以儲存多於或少於十六個位元的數位資料的電路系統。此外,雖然將子像素72描繪為具有包括在發光電路系統404中的LED 230,但是任何合適的發光電路系統404可與所描述之像素內記憶體技術組合。
記憶體電路系統400B描繪為包括一或多個寫入啟用電晶體(MWR) 406、一或多個反相器對408、及一或多個選擇電晶體(MSEL) 410。來自例如行驅動器62的DATA 412被接收至記憶體電路系統400B中。為了傳輸DATA 412至記憶體電路系統400B中,列驅動器60可啟用write_en信號406及write_en信號的一反相(反相write_en)444,以啟用DATA 412之逐位元記憶體儲存。例如,列驅動器60可藉由啟動MWR 406D及/或MWR 406C而啟用在反相器對408B中儲存DATA 412的最後位元。因此,列驅動器60及行驅動器62可操作以啟用逐位元傳輸與儲存DATA 412至記憶體電路系統400B中。
在儲存DATA 412在反相器對408中時,記憶體電路系統400B儲存DATA 412值直到列驅動器60選擇各別位元以供傳輸。在選擇用於傳輸的各別位元之前,列驅動器60經由啟用預充電(Precharge)信號416來預充電感測放大器440。當與未預充電的子像素72相比較時,藉由預充電感測放大器440及後續類比驅動器電路系統442,可改善子像素72對所傳輸之電信號的回應性。如前文所述,預充電子像素72可使切換狀態更容易且對電路系統的需求更少(例如,藉由增加電路系統回應性)。
在預充電完成時,列驅動器60根據所儲存之DATA 412來選擇用於傳輸至類比驅動器電路系統442的位元以引起發射。為了傳輸位元至類比驅動器電路系統442,列驅動器可啟用Sel信號415以啟動對應於反相器對408的MSEL 410。例如,列驅動器60可啟用Sel信號415A以啟動MSEL 410A及MSEL 410B,以引起傳輸在反相器對408A中所儲存之DATA 412,以傳輸至類比驅動器電路系統442。
在一些實施例中,DATA 412在傳輸至類比驅動器電路系統442之前傳輸通過感測放大器440。感測放大器440作用以感測DATA 412之邏輯狀態,且可將經感測邏輯狀態放大成可供相鄰電路系統解譯之邏輯狀態(例如,藉由增加信號振幅)。該可解譯邏輯狀態可至少部分基於類比驅動器電路系統442之MS 226的臨限電壓。例如,經傳輸至節點446的位元輸出為具有節點448處的較大電壓值、由傳輸通過感測放大器440所引起、且至少部分基於介於Vreference信號248與Vreference信號246(其表示顯示器系統(例如,顯示器系統52)共同的任何合適電壓值)之間的電壓差。
在DATA 412經放大之後,經放大之DATA 412傳輸至類比驅動器電路系統442作為CSimage.data信號247,以啟動或撤銷啟動MS 226。例如,在一些實施例中,MS 226回應於所傳輸之邏輯高DATA 412(例如,經傳輸作為CSimage.data信號247)而撤銷啟動、且回應於所傳輸之邏輯低DATA 412而啟動。依此方式,經傳輸作為CSimage.data信號247的數位資料之電壓值對應於MS 226之偏壓電壓,或操作MS 226以改變狀態的電壓值。在啟動MS 226時,由類比驅動器電路系統442至少部分基於介於Vreference信號450與Vreference信號451之間的電壓差所產生的驅動電流傳輸通過LED 230,從而啟用子像素72以發射光。因此,在所描述之方式中,儲存在記憶體電路系統400B中的DATA 412可驅動自像素電路系統(例如,子像素、像素)的光發射。
為了歸納將圖18及圖17的子像素72實施例之操作,圖19中描述用於控制經耦接至記憶體電路系統400的子像素72之操作的程序461的實例。一般而言,程序461包括;以目前位元載入記憶體(方塊462);判定該目前位元是否係待載入至記憶體中的最後位元(方塊464);回應於該目前位元不是最後位元,載入下一個目前位元至該記憶體(方塊462),且回應於該目前位元係最後位元,啟用選擇信號以允許從該記憶體讀取一位元(方塊466);等待該位元以引起像素電路系統之發射(方塊468);及判定該位元是否係待自記憶體讀取的一最後位元(方塊471)。回應於該位元係該最後位元,完成顯示循環(方塊472),且回應於該位元不是該最後位元,啟用下一選擇信號以允許從該記憶體讀取一下一位元(方塊466)。在一些實施例中,可至少部分藉由使用處理電路系統(諸如處理核心複合體12)執行儲存在有形非暫時性電腦可讀媒體(諸如一或多個儲存裝置14)中儲存的指令來實作程序461。此外或替代地,可至少部分基於形成在顯示器控制電路系統(諸如列驅動器60、行驅動器62、及/或時序控制器54)中的電路連接來實作程序461。
因此,在一些實施例中,列驅動器60可載入目前位元至記憶體電路系統400(方塊462)。如上文所描述,列驅動器60選擇性地啟用各別切換元件(諸如MWR 406B或MWR 406D),以啟用逐位元載入DATA 412之目前位元至記憶體電路系統400中。在啟用MWR 406時,傳輸對應於DATA 412之目前位元的位元以供儲存諸如在反相器對408中,在該反相器對中,該目前位元的值被連續反相直到經選擇以供傳輸。
在載入該目前位元至記憶體中之後,列驅動器60可判定該目前位元是否係最後位元(方塊464)。最後位元表示DATA 412的最終位元(例如,待儲存在記憶體電路系統400中的最後位元)。因此,檢查該目前位元是否係最後位元,檢查是否已從行驅動器62傳輸所有的DATA 412以供儲存。可實作各種技術以判定目前位元是否係最後位元包括例如維持分開之計數以追蹤相對於最終位元位置的目前位元位置。
回應於目前位元不是最後位元,列驅動器60可載入下一個目前位元至記憶體電路系統400(方塊462)。如上文所描述,列驅動器60啟用下一個各別切換元件以啟用逐位元傳輸DATA 412之下一個位元至記憶體電路系統400中作為下一個目前位元。因此,程序461重複直到將DATA 412的最後位元儲存至記憶體電路系統400中。
然而,回應於目前位元係最後位元,列驅動器60可啟用選擇信號以自該記憶體傳輸一位元(方塊466)。當目前位元係最後位元時,列驅動器60判定待儲存在記憶體電路系統400中的目標資料已完成載入至記憶體中,因此,此刻,列驅動器60逐位元傳輸所儲存之DATA 412至類比驅動器電路系統442,以引起依對應於DATA 412之灰色的位準或發光度自子像素72發射光。在一些實施例中,列驅動器60以依從最低有效位元至最高有效位元的順序傳輸所儲存之位元,然而,可使用用於記憶體電路系統400及顯示器系統52的任何合適順序。為了引起傳輸,列驅動器60啟用對應於來自記憶體電路系統400之目標位元以供讀取的Sel信號415。在啟用Sel信號415時,目標位元傳輸至感測放大器440及/或傳輸至類比驅動器電路系統442以引起光發射。
接下來,列驅動器60可等待用於來自記憶體之經傳輸位元的程式化時間週期,以引起自子像素72發射光(方塊468)。在列驅動器60等待時,儲存在反相器對408中的位元傳輸至MS 226。在啟動MS 226時,類比驅動器電路系統442允許驅動電流傳輸通過LED 230,引起自子像素72的光發射。如前文參照圖8所描述,位元平面時脈106可作用以調變光發射之寬度以對應於來自記憶體之位元對整體感知灰階的有效性(significance)。列驅動器60可使用位元平面時脈106以調變來自子像素72的光發射,例如透過調變子像素72的整體發射(例如,經由啟用Emit_en信號420)及/或透過調變一位元經選擇以自記憶體電路系統400傳輸的時間週期(例如,經由啟用達對應於位元信號415啟動MSEL 410的位元有效性的時間週期)。應注意,在一些實施例中,列驅動器60不等待且繼續判定從記憶體電路系統400讀取的位元是否係所儲存之DATA 412的最後位元。
在讀取該位元之後,列驅動器60可判定該位元是否係所儲存之DATA 412的最後位元(方塊471)。列驅動器60判定最後位元是否已經讀取及/或傳輸至類比驅動器電路系統442。列驅動器60可透過多種方式管理此判定,例如,維持與啟用Sel信號415聯合而遞增的計數器,以指示何時列驅動器60已從記憶體電路系統400讀取預期數目個位元。
若該位元係最後位元,則列驅動器60可完成顯示循環(方塊427)。該顯示循環可包括整個程序461,使得在到達方塊427時,列驅動器60已發射對應於DATA 412的灰階之光。在完成顯示循環時,列驅動器60可準備好接受對應於相同或不同灰階以供發射的新DATA 412。
然而,回應於該位元不是該最後位元,列驅動器60可啟用下一個選擇信號,以允許從記憶體讀取下一個目前位元(方塊466)。列驅動器60可以各種方式管理下一個選擇信號的啟用,例如,維持一分開之計數以追蹤相對於一最終傳輸位元位置的一目前傳輸之位元位置。在任何情況中,列驅動器60判定待啟用的Sel信號415(例如,對應於從記憶體電路系統400傳輸的下一個位元的Sel信號415)。當列驅動器60判定待啟用的Sel信號415時,列驅動器60啟用Sel信號415而引起啟動對應於用於傳輸之目標位元的MSEL 410。列驅動器60可重複傳輸所儲存之DATA 412的位元直到達到最後位元。在達到最後位元時,列驅動器60完成發射循環且可準備下一發射循環(方塊427)。
對於圖18及圖19,所描述之子像素72實施例具有含全域陽極的類比驅動器電路系統442。子像素72的額外實施例可具有含全域陰極的類比驅動器電路系統442。
圖20展示具有全域陰極的子像素,該子像素包括記憶體電路系統400C、具有發光電路系統404之類比驅動器電路系統442。應理解,子像素72係意欲為說明性而非限制性。例如,雖然記憶體電路系統400C展示為透過逐位元傳輸資料來儲存十六個位元的數位資料,但可使用任何合適的記憶體電路,諸如用以儲存多於或少於十六個位元的數位資料的電路系統及/或允許平行傳輸資料的電路系統。
在所描繪之實施例中,LED 230之陰極耦接至參考電壓(Vreference)信號470,且透過MS 226A、MS 226B、MS 276、及MS 278耦接LED 230之陽極至參考電壓(Vreference)信號473。如前文所解釋,在DATA 412儲存於記憶體電路系統400C中之後,且在一些實施例中,在經由Precharge信號416對電路系統預充電之後,列驅動器60可啟用Emit_en信號420以引起光發射。在啟動MEM 480及MEM 482時,所儲存之DATA 412位元傳輸通過感測放大器440且經放大位元傳輸至MEM 480,而經儲存之DATA 412位元的反相版本傳輸至MEM 482且未放大。經反相位元及經放大位元用作為控制信號,以啟動MS 226A及226B,有效地作用如前文討論的CSimage.data信號247。在啟動MS 226A及MS 226B時,類比驅動器電路系統442至少部分基於介於Vreference信號473與Vreference信號470之間的電壓差而產生驅動電流,以傳輸通過LED 230以引起光發射。
以與全域陽極實施例類似的方式,全域陰極子像素72可透過遵循二進制脈衝寬度調變方案來建立不同灰階。該二進制脈衝寬度調變方案可部分使用位元平面時脈以控制從列驅動器60輸出的控制信號。依此方式,Emit_en信號420可對於對所感知灰階的有效性較小的位元(例如,DATA 412的最低有效位元)而被啟用達較短時間週期,且對於對所感知灰階的有效性較大的位元(例如,DATA 412的最高有效位元)而被啟用達較長時間週期。在一些實施例中,可根據不同灰階來調變Sel信號415以引起自子像素72發射光。
如在圖9中所描述,使用像素內記憶體技術及比較器可使列驅動器能夠建立單一脈衝寬度調變發射方案。據此,圖21展示包括比較器490、記憶體電路系統491、及記憶體電路系統492的子像素72之一實施例。應理解,子像素72係意欲為說明性而非限制性。例如,雖然記憶體電路系統492展示為耦接至子像素72的LED驅動器電路系統且耦接至發光電路系統,但是記憶體電路系統492可耦接至任何合適的發光電路系統及/或驅動電路系統。
在所描繪之子像素72中,遵循類似於前文所述之程序,大小n個位元的DATA 412被接收至記憶體電路系統491中,即,列驅動器60操作以啟用write_en信號494以引起傳輸DATA 412至反相器對496中。在一些實施例中,列驅動器60與行驅動器62聯合地操作,以藉由在相同時間啟用write_en信號494而引起與DATA 412相關聯之所有位元平行傳輸至反相器對496中。此外或替代地,列驅動器60可透過選擇性地啟用write_en信號494A而引起逐位元地傳輸與DATA 412相關聯之位元,例如,藉由選擇性地啟用write_en信號494A以引起傳輸DATA 412的第一位元而載入位元至反相器對496中。
一旦DATA 412儲存在反相器對496中,比較器490使用所儲存之DATA 412位元及從計數電路系統(例如,計數器130)傳輸的位元,以執行兩組位元之間的比較。在此提醒,在單一脈衝寬度調變發射方案中,在時控信號(如灰階時脈134)的上升邊緣,計數電路系統(如計數器130)遞增至多至最大灰階,其中自子像素72的光發射發生直到計數電路系統計數至多至等於及/或超過由所儲存之DATA 412所表示的數字。依此方式,比較器490執行壓縮DATA 412之所有位元成單一位元,該單一位元指示DATA 412是否相同於從計數電路系統傳輸的計數。因此,比較器490執行逐位元XNOR壓縮成單一位元(具有記憶體電路系統491及記憶體電路系統492之一實施例),其中除非每一位元匹配,否則來自比較器490之輸出係邏輯低(例如,「0」)值。若每一位元匹配,則比較器490輸出邏輯高值。來自比較器490的輸出儲存在記憶體電路系統492中,其中該值留存在反相器對498中,直到列驅動器60啟用emit_en信號420,以引起所儲存之比較器490輸出發射至LED驅動器及發光電路系統以驅動光發射,如上文所述。應注意,CNT_b[n:0]對應於CNT[n:0]之反相,且用於於比較來自反相器對496之經反相輸出與CNT[n:0]之經反相位元。
應理解,在一些實施例中,計數電路系統可遞減;若每一位元匹配,則比較器490可輸出邏輯低值;或其任何組合。換言之,各種有效實施例可應用所述之像素內記憶體技術。此外,選用之電晶體500可被包括在子像素72中,以提供來自對比較器490之共同輸出(例如,MTCH)節點預充電的省電益處,從而使電路系統更回應於來自比較器490之輸出變化。
為了闡述圖21所描繪之子像素72的操作,圖22描述用於操作具有比較器490及記憶體電路系統491的子像素72的程序520。一般而言,程序520包括:初始化記憶體電路系統(方塊522);預充電來自比較器之共同輸出(方塊524);使計數電路系統之計數遞增(方塊526);基於儲存在記憶體電路系統中的自動比較器判定而引起發射(方塊528);判定計數電路系統是否已達到最大計數(方塊530)。回應於計數電路系統達到最大計數,準備下一影像(方塊532),且回應於計數電路系統未達到最大計數,預充電來自比較器之共同輸出(方塊524)。在一些實施例中,可至少部分藉由使用處理電路系統(諸如處理核心複合體12)執行儲存在有形非暫時性電腦可讀媒體(諸如一或多個儲存裝置14)中儲存的指令來執行程序520。此外或替代地,可至少部分基於形成在顯示器控制電路系統(諸如列驅動器60、行驅動器62、及/或時序控制器54)中的電路連接來實作程序461。
因此,在一些實施例中,列驅動器60可初始化記憶體電路系統492(方塊522)。為了初始化記憶體電路系統492,列驅動器60可啟用控制信號以迫使記憶體電路系統492的節點至低電壓值。參照圖21,例如,為了初始化記憶體電路系統492,列驅動器可啟用S重設(S_rst)信號以重設記憶體電路系統492之節點(例如,S節點)的電壓值。初始化記憶體電路系統492的節點使發光電路系統能夠發射直到比較器輸出邏輯高以停止自子像素72的光發射(例如,回應於計數電路系統達到記憶體中儲存的灰階)。換言之,對於實作比較器490的一或多個子像素72,子像素72可在相同時間開始光發射,但在不同時間停止光發射,其中光發射之各別持續時間對應於各別子像素72之目標灰階。
在初始化記憶體電路系統492之後,列驅動器60可對比較器490預充電(方塊524)。為了對比較器490預充電,列驅動器60可啟用預充電信號以引起電壓使電路系統升壓,因此使子像素72能夠更回應於來自比較器490之輸出變化。為了預充比較器490,列驅動器60可啟用「Precharge」信號,該Precharge信號結合反相emit_en信號420運作以引起電壓傳輸至比較器490(例如,比較器490的MTCH節點)以使電路系統升壓。雖然描繪操作以回應於Precharge信號而對比較器490預充電的特定電路系統,但應理解,可使用多種有效電路系統配置來促進對比較器490預充電。
在對比較器490預充電之後,列驅動器60可使計數電路系統之計數遞增(方塊526)。列驅動器60可例如回應於對遞增計時的時控信號時序來使計數電路系統遞增。在使計數電路系統遞增之後,子像素72自動判定計數電路系統之計數是否等於或超過由所儲存之DATA 412所表示的值。此發生是因為計數之個別位元及DATA 412之個別位元分別傳輸至比較器490,其中比較器490:若所有位元匹配,則輸出邏輯高值;或若即使一個位元不匹配,則輸出邏輯低值。比較器490輸出傳輸以供儲存或記憶在記憶體電路系統492的反相器對498中,直到列驅動器60經由啟用emit_en信號420而啟用發射。
在使計數電路系統之計數遞增之後,列驅動器60基於儲存在記憶體電路系統492中來自比較器490決定的輸出而引起發射(方塊528)。列驅動器60透過啟用emit_en信號420而引起發射。如前文所述,在啟用emit_en 420時,從反相器對498傳輸值至子像素的LED驅動器及發光電路系統,以引起例如自LED 230或任何合適發光電路系統的光發射。自記憶體電路系統492傳輸的值可啟動或撤銷啟動LED驅動器的切換電路系統及負責引起光發射的發光電路系統。
在列驅動器60基於來自比較器490之輸出而引起發射時,該列驅動器可判定計數電路系統的計數係最大計數(方塊530)。計數電路系統可從最小值計數至最大值,例如從0至255。因此,當由計數電路系統達到最大值或最大計數時,列驅動器60可執行某些處理步驟以重新開始計數。
回應於未達到最大計數,列驅動器60藉由使來自比較器490之共同輸出預充電來重新開始程序520(方塊524)。因此,自此,程序520如所描述繼續進行以引起列驅動器60傳輸來自比較器490的另一輸出,該輸出指示是否所儲存之DATA 412等於或超過由計數電路系統所表示之計數。
然而,回應於達到最大計數,列驅動器60準備下一影像(方塊532)。為了進行此,列驅動器60準備接收用來傳達下一影像的對應於子像素72之目標灰階的新DATA 412。子像素72的不同實施例可依不同方式準備。例如,來自圖21的子像素72可啟用一或多個write_en信號494,以促進載入新DATA 412至記憶體電路系統491中。在一些實施例中,準備下一影像包括重新開始計數電路系統之計數,使得在方塊526,計數電路系統遞增至零且計數可重新開始。應理解,在其中計數電路系統係經耦接在一起以形成計數器(諸如計數器130)的一系列正反器之實施例,重新開始計數電路系統至零係必要的,此係因為計數電路系統基於電路系統的數位邏輯性質而自行自動重新開始至零。
已關於針對一般操作理論、具體實例記憶體電路系統及具體實例像素電路系統來描述數個發射方案(諸如二進制脈衝寬度調變及單一脈衝寬度調變),以使能夠使用發射方案來產生自子像素所發射之光的感知灰階。可藉由使用像素內記憶體技術(二進制脈衝寬度調變重新排序發射方案)來執行額外發射方案。
為了有助於說明,圖23展示具有一或多個MWR 406、一或多個MSEL 410、反相器對408、反相器對498、及切換/重設(switch/reset, SR)鎖存器562的記憶體電路系統560。列驅動器60與行驅動器62可協作運作,以提供DATA 412至記憶體電路系統560以供在作為CSimage.data信號247傳輸至像素之發光部分之前予以儲存,例如藉由啟用控制信號而允許行驅動器62在記憶體電路系統560中儲存DATA 412。
一般而言,列驅動器60可操作記憶體電路系統560以在相同時間發射來自記憶體之資料之多個位元至相同節點,例如,節點BP_pre。依此方式,列驅動器60可調變發射時間以重新排列由DATA 412所表示之位元順序。例如,若DATA 412等於0010,則列驅動器60可操作記憶體電路系統560以引起遵循1-0-0-0發射,使得「1」的發射時間首先發生,且在對應於「00」的時間週期之後未發射。此重新排列可改善電子顯示器18上之視覺假影的外觀,同時仍引起自子像素發射與「0010」相同的灰階。
進一步闡述與二進制脈衝寬度調變重新排序發射方案相關聯的重新排序,圖24A展示位元平面圖表580,圖24B展示誤差圖表588,圖24C展示位元平面圖表582,圖24D展示誤差圖表590,圖24E展示位元平面圖表584,圖24F展示誤差圖表592,圖24G展示位元平面圖表586,及圖24H展示誤差圖表594,其中圖24整體繪示總誤差重新排序效應。圖24A至圖24H表示電子顯示器18之模擬效能,該電子顯示器實作二進制脈衝寬度調變發射方案,且未重新排序用於表示子像素及/或像素之目標灰階的六位元二進制數字。
位元平面圖表580展示二進制脈衝寬度調變發射方案之原始序列,而未對由六個位元所表示之灰階進行重新排序,其中對於所有位元平面圖表580、582、584、及586皆具有對應於光發射的亮部分595以及對應於無光發射的暗部分596。位元平面圖表580係由列驅動器60操作子像素72以經由二進制脈衝寬度調變發射光所引起(例如,LED 230經驅動以回應於最低有效位元至最高有效位元且未重新排序的二進制表示而發射光,使得0101遵循1-0-1-0發射光)。位元平面圖表之各方形展示就用以引起從最小灰階598(對應於所有位元平面值的所有暗部分596)至最大灰階599(對應於所有位元平面值的所有亮部分595)的特定灰階的位元平面而論所展示的特定位置中之特定位元的相對有效性。例如,表示位元平面圖表580之最高有效位元的方塊597對於從32至64之灰階係邏輯高,且對於從0至32之灰階係邏輯低。此與十進制值的六位元二進制表示一致。進一步,在0之灰階,所有位元平面係邏輯低,且在64之灰階,所有位元平面係邏輯高。這些二進制狀態對應於二進制的灰階之數值表示,例如,為了使灰階為0,預期所有位元平面係邏輯低,或000000。因此,位元平面圖表可視覺地表示用以表示灰階之位元的相對有效性(例如,在位元平面圖表580中,與第一位元(或最低有效位元)相比,第六位元之狀態以更顯著方式改變灰階值)。
當操作子像素72操作以遵循二進制脈衝寬度調變發射方案發射光,而未重新排序,總誤差計數高(例如,322),如位元平面圖表580及誤差圖表588所示。會希望透過重新排序來降低總誤差計數,此係因為誤差顯露在電子顯示器18的電子螢幕上,例如動態假輪廓、色分離、及/或從一或多個像素發射之光的閃爍。
由於重新排序發生,且由於最高有效位元經重新排序以首先發射以引起位元平面圖表的灰階(如位元平面圖表582及位元平面圖表584所見),位元平面圖案趨向於看起來像位元平面圖表586中所示之理想位元平面。此外,誤差由於重新排序而減少,如誤差圖表588、誤差圖表590、誤差圖表592、及誤差圖表594所示。所感知影像品質可經由位元平面之重新排序而從減少誤差計數而改善。理想情況(例如,位元平面圖表586)展示位元平面圖表586如何往往隨著灰階增加而逐漸位元平面變化,以及如何透過增加重新排序次數而使總誤差趨向由位元平面所表示之總狀態數目(例如,6個位元對應於64個總狀態,遵循關係;狀態數目= 2n ,其中n係位元數目)。
請重新參照圖23,為了闡述列驅動器60如何操作記憶體電路系統560以執行二進制脈衝寬度調變重新排序發射方案,列驅動器60啟用及/或停用控制信號以協調從記憶體電路系統560傳輸經重新排序之DATA 412。例如,列驅動器60可選擇性地啟用及/或停用Sel信號415以從反相器對408傳輸各別位元。在一些實施例中,列驅動器60可回應於位元平面時脈106而選擇性地啟用及/或停用Sel信號415,該位元平面時脈界定DATA 412之位元位置的發射週期。
在高位準且對於理想重新排序的情況中,列驅動器60可操作記憶體電路系統560以依最高有效位元至最低有效位元之順序傳輸DATA 412作為CSimage.data信號247,以引起自子像素72的光發射,除非DATA 412的一位元係邏輯低。若一DATA 412位元係邏輯低,則列驅動器60有效地操作記憶體電路系統560以略過邏輯低發射週期且根據下一邏輯高發射週期發射光。傳輸DATA 412中所表示的所有邏輯高位元時,列驅動器60暫停達等同於邏輯低之總發射週期的持續時間,或在一些實施例中,繼續進行以處理新的DATA 412以供發射。例如,參照發射重新排序實例600,若DATA 412等於1111,則從記憶體電路系統560傳輸CSimage.data信號247作為「1111」(其具有與「1111」相同的總發射週期),而若DATA 412等於「0011」,則從記憶體電路系統560傳輸之CSimage.data信號247等於「1100」(其中各自位元具有與「0011」相同的發射週期),且若DATA 412等於「0100」,則資料重新排序成「1000」以供傳輸作為CSimage.data信號247。最終,自對應於二進制脈衝寬度調變發射方案的資料產生光發射之單一脈衝寬度。
在重新排序期間,列驅動器60可操作記憶體電路系統560以發射一位元,或若在記憶體中的所儲存位元係零,則忽略一位元。列驅動器60可基於列驅動器60執行的重新排序次數而依不同操作模式操作。例如,在一次重新排序的情況中,列驅動器60可具有兩個操作模式,而在三次重新排序的情況中,列驅動器60可具有八個操作模式。
列驅動器60可至少部分基於目前發射時間與象限時間的比較來判定待操作的操作模式。列驅動器60可比較目前時間與界定操作模式的預定義時段(例如,第一操作模式對應於第一發射長度)。這些不同操作模式可界定列驅動器60如何排定影像資料之優先順序以引起發射。例如,對於一次重新排序實例,若第一最高有效位元等於二進制狀態「0」,則在第一操作模式中之列驅動器60可允許根據位元平面進行光發射(例如,位元平面意指像素如何正常操作以回應於用以操作開關104的影像資料之二進制狀態而發射光);然而,若第一最高有效位元等於二進制狀態「1」,則列驅動器60可允許光發射,而不管由位元平面所界定以引起位元平面重新排序發生的光發射。
對於各操作模式,無論重新排序次數,列驅動器60可執行類似的控制動作。處於各操作模式的列驅動器60操作以反覆遍及DATA 412之各位元,開始於最低有效位元(例如,DATA[0] 412A)且繼續進行至對應於重新排序次數的最高有效位元之前的位元(例如,對於一次重新排序,該位元係DATA[n-1] 412;對於兩次重新排序,該位元係DATA[n-2] 412)。對於各反覆,開始於DATA[0],列驅動器60重設S節點,預充電記憶體電路系統560,啟用Sel信號415B而允許傳輸DATA[n] 412B位元至SR鎖存器562,且啟用對應於目前反覆之最低有效位元的Sel信號415,使得最高有效位元或目前反覆之最低有效位元傳輸作為CSimage.data信號247。
列驅動器60可基於操作模式而不同地操作記憶體電路系統560。例如,若列驅動器60操作於第一操作模式,則介於啟用Sel信號415B而允許傳輸DATA[n] 412B位元至SR鎖存器562與啟用對應於目前反覆之最低有效位元的Sel信號415之間,列驅動器60額外預充電記憶體電路系統560。此外或替代地,對於除第一操作模式以外的操作模式,列驅動器啟用Sel信號415B、啟用對應於重新排序次數的最高有效位元數目的其他Sel信號415(例如,對於兩次重新排序,用於DATA[n] 412B及用於DATA[n-1] 412的Sel信號415;對於三次重新排序,用於DATA[n] 412B、DATA[n-1] 412、及DATA[n-2] 412的Sel信號415)、及結束於啟用對應於目前反覆之最低有效位元的Sel信號415(例如,對於第一次反覆,DATA[0] 412A;對於第二次反覆,DATA[1] 412;對於第三次反覆,DATA[2] 412)。
因此,對於兩次重新排序實例,對於具有六個位元的所儲存之DATA 412,列驅動器60可操作於四個不同操作模式。對於第一操作模式(例如,對應於介於零與灰階臨限值(16)之間的灰階值的第一四分之一),列驅動器60可重設S節點、預充電(例如,啟用Precharge信號416)、啟用Sel[6] 415且啟用SET信號602、預充電、啟用Sel[5] 415且啟用SET信號602、預充電、及除了用於DATA 412之各位元的SET信號以外亦啟用Sel[n] 415(例如,對於第一次反覆,n=0,啟用Sel[0] 415A),每次反覆使n之值從零遞增,直到到達DATA[4] 412。對於第二操作模式(例如,對應於介於灰階臨限值(16)與兩倍灰階臨限值(32)之間的灰階值的第二四分之一),列驅動器60可重設S節點、預充電、啟用Sel[6] 415B且啟用SET信號602、預充電、啟用Sel[5] 415、及除了用於DATA 412之各位元的SET信號以外亦啟用Sel[n] 415,每次反覆使n之值從零遞增,直到到達DATA[4] 412。對於第三操作模式(例如,對應於介於兩倍灰階臨限值(32)與三倍灰階臨限值(48)之間的灰階值的第三四分之一),列驅動器60可重設S節點、預充電、啟用Sel[6] 415B、啟用Sel[5] 415且啟用SET信號602、預充電、啟用Sel[6] 415B、及除了用於DATA 412之各位元的SET信號以外亦啟用Sel[n] 415,每次反覆使n之值從零遞增,直到到達DATA[4] 412。對於第四操作模式(例如,對應於介於三倍灰階臨限值(48)與四倍灰階臨限值(64)之間的灰階值的第四四分之一),列驅動器60可重設S節點、預充電、啟用Sel[6] 415B、啟用Sel[5] 415、及除了用於DATA 412之各位元的SET信號以外亦啟用Sel[n] 415,每次反覆使n之值從零遞增,直到到達DATA[4] 412。
為了以不同方式解釋,圖25包括位元平面圖表604,其表示運用以三個顏色通道實作之兩次重新排序的二進制脈衝寬度調變發射方案。如所描繪,對應於兩次重新排序的位元平面圖表582係隨時間以位元平面圖表604表示,且具有一個像素70之三個顏色通道。列驅動器60可就象限(quadrant)而進行按時間發射,其中對於二次重新排序,一個象限606可近似對應於發射時間的四分之一(例如,1/2n ,其中n等於重新排序次數)。這些象限606可平行化先前描述的操作模式。隨著時間增加,電子顯示器18可改變發射優先順序,換言之,對在發射期間用於一特定像素70的影像資料之兩個最高有效位元被給予高於其他立元的發射優先順序。在一些實施例中,電子顯示器18可基於最高有效位元與由計數器所表示之值的比較來管理發射,在邊緣(例如,上升或下降邊緣)時控信號,該值自二進制狀態「00」遞增至二進制狀態「11」(例如,其中該時控信號的一個週期對應於一個象限的持續時間)。因此,在這些實施例中,就像素70的子像素72而論,對於第一象限606A,若兩個最高有效位元(most significant bit, MSB)等於二進制狀態「00」,則子像素72可根據位元平面608發射(例如,根據如由表示之記憶體78中所儲存之二進制資料,但若該兩個最高有效位元等於二進制狀態「11」、「01」、及/或「10」,則該子像素發射光達第一象限606之通道發射週期的持續時間(例如,第一顏色通道對應於時間持續時間609),如輸出邏輯輪廓610中大致上歸納。
為了歸納其他四個象限,子像素72操作於第二象限606B中時:若兩個最高有效位元等於二進制狀態「01」,則根據位元平面608發射光;若兩個最高有效位元等於二進制狀態「10」及/或「11」,則發射光;及若兩個最高有效位元等於二進制狀態「00」,則不發射光。當操作於第三象限606C中時,子像素72:若兩個最高有效位元等於二進制狀態「10」,則根據位元平面608發射光;若兩個最高有效位元等於「11」,則發射光;及若兩個最高有效位元等於「00」及/或「01」,則不發射光。此外,當操作於第四象限606D中時,子像素72:若兩個最高有效位元等於二進制狀態「11」,則根據位元平面608發射光;及若兩個最高有效位元等於「00」、「01」、及/或「10」,則不發射光。因此,以此方式,子像素72經操作以重新排序對應於兩個最高有效位元的光發射,使得該兩個最高有效位元之光發射發生在根據位元平面608之光發射發之前。
為了有助於提供內容,圖26描繪運用以三個顏色通道實作之兩次重新排序的二進制脈衝寬度調變發射方案的時序圖。此時序圖展示介於實質上同時發生的載入數位資料至記憶體78中與由列驅動器60所執行的其他動作之間的關係。例如,綠色通道之最高有效位元的資料載入發生在發射紅色通道之最低有效位元的時間612。比較圖26與圖25,正如針對第四象限606D所描述,列驅動器60允許子像素72根據由儲存在記憶體78中且自記憶體傳輸之資料所表示的位元平面而發射光。如時序圖所示,所有三個顏色通道的總發射週期大約等於通道特定之發射週期的三倍時間。
圖27展示由列驅動器60遵循二進制脈衝寬度調變重新排序發射方案所操作的像素之實例實施例,該像素包括耦接至類比驅動器電路系統561的記憶體電路系統560、MWR 406、MSEL 410、反相器對408、反相器對498、SR鎖存器562。此圖係意欲係實例而非限制性,例如各種像素電路系統及類比驅動電路系統可結合記憶體電路系統560及像素內記憶體技術使用。圖27展示應用於數位鏡顯示器(digital mirror display, DMD)的記憶體電路系統560的實例。
一般而言,所描繪之記憶體電路系統560操作以接收對應於像素70(對應於記憶體電路系統560)之顏色通道之目標灰階的DATA 412。如所繪示,記憶體電路系統560包括用於各顏色通道之不同顏色群組記憶體。在此實施例中,像素70具有用於各顏色通道的記憶體電路系統,而非針對各顏色通道(例如,R-G-B)的獨特子像素72。列驅動器60可經由啟用色彩群組(color group, CG)信號564來操作該等顏色通道。在啟動CG電晶體(MCG) 565之後,所儲存之DATA 412傳輸朝向類比驅動器電路系統561。列驅動器60可允許一次傳輸一個顏色通道。因此,所描繪之記憶體電路系統560促進自個別記憶體電路系統循序輸出顏色至耦接至DMD電極的共用輸出電路系統。
列驅動器60可操作所描繪之記憶體電路系統560,其類似於圖23之記憶體電路系統560。因此,對於兩次重新排序之實例,列驅動器60可操作於四種不同操作模式中,其中基於DATA 412的灰階值而選擇操作模式。在寫入DATA 412至反相對408之後,列驅動器60操作記憶體電路系統560以一次一個位元地傳輸所儲存之DATA 412至SR鎖存器562,以驅動DMD電極通過類比驅動器電路系統561。列驅動器60可藉由以不同操作模式驅動記憶體電路系統560、藉由選擇性啟用及/或停用CG信號564(例如,啟用564B以傳輸對應於位元平面7的紅色資料)來重新排序DATA 412,以從二進制脈衝寬度調變發射資料來建立單一脈衝寬度調變信號。
例如,且如上文所述,對於第一操作模式(例如,對應於介於零與灰階臨限之間的灰階),列驅動器60可重設S節點、預充電、啟用Sel[n] 415B且啟用SET信號602、預充電、啟用Sel[n-1] 415且啟用SET信號602、預充電、且啟用Sel[0] 415A。該列驅動器可針對DATA 412之各位元(從第一位元(DATA[0] 412A)遞增直到到達DATA[n-2](例如,其中2對應於重新排序次數)),重複第一操作模式。列驅動器60處於第二、第三、及第四操作模式中可如參照圖23所論述操作。
類似於圖27,圖28展示由列驅動器60遵循單一脈衝寬度調變發射方案操作的像素650之實例實施例,該像素包括電耦接至發光電路系統(未描繪)的記憶體電路系統654、顏色通道選擇電晶體656、反相器對498、類比驅動器電路系統561、及比較器490。此圖式係意欲係實例而非限制性,例如,任何合適的像素電路系統可結合記憶體電路系統及像素內記憶體技術,諸如,合適切換元件(例如,所描繪之MOSFET)之額外及/或替代實施例之任何組合。圖28被包括以展示如應用於液晶顯示器(LCD)的像素650之一實例,且記憶體電路系統654及比較器490的操作大致上遵循參照圖22所描繪及描述的程序。
一般而言,在由列驅動器60管理的資料寫入程序(啟用write_en信號414以允許寫入DATA 412位元至記憶體(例如,反相器對408)中)期間,像素650接收DATA 412。在資料寫入程序期間,像素650接收用於紅色通道(DATA) 412R的灰階數位資料、用於綠色通道(DATA) 412G的灰階數位資料、及接收用於藍色通道(DATA) 412B的灰階數位資料,其中在至記憶體電路系統654之各者的串列資料傳輸中及/或平行資料傳輸中,像素650接收DATA 412。一旦寫入DATA 412至像素650的記憶體中,比較器490執行自動比較來自記憶體之DATA 412與從計數電路系統傳輸(諸如計數器130及/或任何合適的計數方法)的計數。使用參照圖21之比較器490所描述之相同方法,比較器490:若DATA 412與來自計數電路系統之計數658相同(例如,匹配所有位元),則傳輸「1」;若不相等,則傳輸「0」。列驅動器60傳輸CG信號564至顏色通道選擇電晶體656之各別電晶體,以啟用顏色通道以供進行顏色循序發射,例如,紅色、綠色、或藍色通道以供經由共用輸出階段發射。在列驅動器60啟用從顏色通道之傳輸時,MTCH位元傳輸至記憶體電路系統492以供儲存。列驅動器60可啟用EMIT信號以允許根據所儲存之MTCH位元進行光發射,如前文所述。此外或替代地,列驅動器60可啟用至少部分地引起無發射發生的GHOST信號,無論記憶體電路系統492中所儲存之MTCH位元。為了發射光,列驅動器60啟用EMIT信號,引起所儲存之MTCH位元傳輸至耦接至高參考電壓及低參考電壓的類比驅動器電路系統561。所儲存之MTCH位元傳輸至類比驅動器電路系統561,從而回應於參考電壓而啟動及/或撤銷啟動經耦接至LC電極的MS 566(例如,MS 566A、MS 566B)。參考電壓(雖然繪示為5[V]及VSS)可係用來在MS 566啟動時驅動LC電極的任何合適電壓。
遵循上文所述之結構,像素650可操作以根據單一脈衝寬度調變發射方案進行發射。可藉由列驅動器60操作不同的實施例,以根據不同發射方案進行發射。例如,大致上若傳輸至像素650的數位資料改變,且移除比較器490,則可根據二進制脈衝寬度調變發射方案操作像素650之顏色通道。
如已在本揭露全文中所討論,應理解,像素內記憶體技術對各種實施例及顯示技術有效。亦應理解,針對圖式中所論述或揭示之各參考電壓,可使用額外或替代參考電壓。此外或替代地,應注意,雖然描述為減少或消除對使用圖框緩衝器的依賴,但是在一些實施例中,可聯合使用像素內記憶體技術與圖框緩衝器。此外,雖然已描述記憶體電路系統為儲存六個位元、十二個位元、八個位元及/或十六位元,應理解,可使用任何合適的記憶體結構來儲存任何合適數目個位元。
如在圖21中簡短論述,可大致上應用對像素內記憶體技術的微幅調整,以允許將記憶體78移動至智慧型緩衝器中,而非在子像素72本身中包括記憶體78,或除了在子像素本身中包括記憶體外。圖29用像素內記憶體架構電子顯示器700及智慧型緩衝架構電子顯示器702大致上展示此。如所描繪,像素內記憶體架構電子顯示器700包括位於電子顯示器18之作用區704中的各子像素72中的記憶體78,其中作用區704包括電子顯示器的所有發光組件及用以支援資料傳輸至發光組件的所有發光組件。在像素內記憶體架構電子顯示器700中,從記憶體708傳輸數位資料至各各別子像素72,以供在記憶體78中局部化緩衝。在一些實施例中,在數位資料傳輸至記憶體78以供局部化緩衝(例如,在子像素72內的緩衝)之前,從記憶體708傳輸數位資料至來源區710。然而,實質上相似於記憶體78的記憶體可被包括在智慧型緩衝器架構電子顯示器702的智慧型緩衝器712中,以仍然消除或至少減少對圖框緩衝器的依賴,但是另外自作用區704移除記憶體78。藉由將記憶體78移動至智慧型緩衝器712中,列驅動器60可使用操作輸入鎖存器714及輸出鎖存器716,以經由類比輸出電路系統(例如,驅動器80)仲裁來自各子像素72的光發射。此處,智慧型緩衝器712可表示設置在電子顯示器18之積體電路中但在電子顯示器18之作用區外側的任何合適緩衝器記憶體。
圖30展示記憶體78電路系統之智慧型緩衝器實施例之一實例,該智慧型緩衝器包括記憶體電路系統750、比較器752、記憶體電路系統754、及輸出反相器756。此電路功能類似於圖21所示之記憶體電路系統,其中圖30之智慧型緩衝器回應於寫入啟用(write_en)控制信號757而接收數位資料,從而允許寫入數位資料至記憶體電路系統750(例如,反相器對)。因此,記憶體電路系統754及比較器752的一般操作可大致上遵循圖22之所描繪及描述的程序。圖30之智慧型緩衝器可具有用於作用區704之各子像素72的記憶體78電路。數位資料值可儲存在記憶體電路系統750中,直到數位資料之新值被寫入用於特定子像素72的智慧型緩衝器中。
當數位資料傳輸至記憶體電路系統750中時,比較器752判定數位資料的所有位元是否匹配來自計數電路系統的一輸出(CNT/CNT_b)。類似於先前所描述之實施例,計數電路系統計數以允許根據數位資料所表示之灰階進行光發射。比較器可輸出邏輯零「0」作為MTCH位元,直到數位資料匹配計數,在此刻,比較器輸出邏輯一「1」作為MTCH位元。MTCH位元通常傳輸至記憶體電路系統754以被儲存,同時經反相MTCH位元之值傳輸至輸出反相器756上,且最終至對應之子像素上,以引起及/或停止光發射。
繼續MTCH位元的傳輸路徑,圖31描繪像素電路系統780,其可結合圖30之智慧型緩衝器電路系統使用。像素電路系統780包括輸入鎖存器782(例如,反相器對)及輸出鎖存器784(例如,反相器對),輸入鎖存器及輸出鎖存器兩者皆經操作以回應於寫入啟用(write_en)控制信號786而鎖存從智慧型緩衝器(例如,智慧型緩衝器712)傳輸的數位資料。在鎖存時,數位資料可自動傳輸至驅動電晶體788之閘極。類似於前文之討論,驅動電晶體788回應於數位資料而啟動,取決於數位資料的值,且引起驅動電流傳輸通過發光電路系統(例如像素電路系統780的發光二極體790)。
因此,本揭露之技術效應包括用於在電子顯示器之一或多個像素中實作記憶體的技術,以改善影像資料之處理技術以供呈現。該等技術包括系統及方法,用於:接收影像資料、儲存影像資料在像素中的記憶體中;及傳輸影像至驅動器電路以操作像素之發光元件以發射光。此外,可使用實作像素內記憶體技術的任何合適像素電路系統來執行不同發射方案,包括二進制脈衝寬度調變發射方案、二進制脈衝寬度調變重新排序發射方案、單一脈衝寬度調變發射方案、及脈衝密度調變發射方案,同時仍然獲益於減少用以傳達相同影像的頻寬,而無需使用像素內記憶體技術。啟用發射方案的這些像素電路可耦接至像素電路,該像素電路具有混合式驅動件,以增加對LED之電信號的回應性。
本文所述之技術可經應用且與各種顯示技術整合,且應不限於本文所描繪及/或描述之具體實施例。例如,具有記憶體的像素展示為具有作為光調變裝置的發光二極體,然而,像素內記憶體大致上可應用於不同的像素電路系統,以支援使用多種光調變裝置的多種顯示技術。以此方式,支援經由發光二極體之光發射的合適像素電路系統、數位鏡顯示器、有機發光二極體或支援液晶顯示器的電路系統、電漿顯示器、或點矩陣顯示器可各具有在像素中的記憶體,以達成至少改善資料傳輸頻寬及易於程式化像素。
已舉實例展示上文所述之具體實施例,且應理解,這些實施例可易受各種修改及替代形式。應進一步理解,申請專利範圍非意欲侷限於所揭示的特定形式,而是涵蓋落入本揭露之精神及範疇內的所有修改、均等物、及替代例。
本文所呈現及請求的技術被參照且應用於示範改善本技術領域之實際性質的實物及具體實例,且因此不是摘要、無形或純理論。另外,若本說明書之末尾所附隨之任何請求項含有指定為「用於[執行][功能]…之構件…」或「用於[執行][功能]…之步驟」的一或多個元件,意欲依據35 U.S.C. 112(f)解讀此類元件。然而,對於含有以任何其他方式指定之元件的任何請求項,意欲不依據35 U.S.C. 112(f)解讀此類元件。
實例實施例可包括:
實例實施例1:一種電子顯示器,其包含: 一作用區,其包含形成在該作用區中之一第一像素,其中該第一像素經組態以回應於影像資料而發射光;及 一控制器,其經組態以傳輸該影像資料至該第一像素; 其中該第一像素包含: 一有機發光二極體,其經組態以回應於該影像資料而發射該光; 記憶體,其經組態以數位地儲存從該控制器接收的該影像資料;及 驅動器電路系統,其經組態以接收來自該記憶體之該影像資料,其中該驅動器電路系統經組態而引起該有機發光二極體回應於該影像資料而發射該光。
實例實施例2:如實例實施例1之電子顯示器,其中該控制器經組態以經由該作用區的一資料線傳輸該影像資料至該第一像素之該記憶體。
實例實施例3:如實例實施例1之電子顯示器,其中該控制器經組態以經由該作用區的一資料線傳輸該影像資料至多工電路系統,其中該控制器經組態以控制該多工電路系統以仲裁該影像資料至該第一像素之該記憶體中的傳輸。
實例實施例4:如實例實施例3之電子顯示器,其中該影像資料包含對應於待顯示之一影像的二或更多個顏色通道,且其中該控制器經組態以經由啟用一第一多工控制信號而在一第一時間來程式化與該影像資料之一第一顏色通道相關聯的該記憶體,以引起該第一像素之該記憶體被程式化,且其中該控制器經組態以經由啟用一第二多工控制信號而在一第二時間程式化與該影像資料之一第二顏色通道相關聯的該記憶體,以引起一第二像素之記憶體被程式化。
實例實施例5:如實例實施例1之電子顯示器,其中該控制器經組態以用該影像資料程式化該第一像素之該記憶體,其中該影像資料與一第一顏色通道相關聯且係在一第一時間程式化,其中該控制器經組態以用第二影像資料程式化該第一像素之記憶體,且該第二影像資料與一第二顏色通道相關聯且係在一第二時間程式化。
實例實施例6:如實例實施例1之電子顯示器,其中該第一像素之該記憶體經組態以操作為用於該電子顯示器中之該第一像素的一顯示器內圖框緩衝器。
實例實施例7:如實例實施例1之電子顯示器,其中該第一像素之該記憶體經組態以接收一計數器信號及該影像資料,其中該記憶體經組態以藉由至少部分基於該計數器信號來傳輸該影像資料而操作一開關,以引起該有機發光二極體根據一二進制脈衝寬度調變發射方案發射該光。
實例實施例8:如實例實施例1之電子顯示器,其中該第一像素之該驅動器電路系統包含一比較器,該比較器經組態以接收指示一數字之一信號及該影像資料,且其中該比較器經組態以至少部分基於該影像資料及指示該數字的該信號來操作一開關,以引起該有機發光二極體根據一單一脈衝寬度調變發射方案來發射該光。
實例實施例9:如實例實施例1之電子顯示器,其中該驅動器電路系統包含一加法器,該加法器經組態以在一求和程序期間加總該影像資料至一累加器之一所定義值,其中來自該求和程序的一進位位元經組態以操作一開關,以引起該有機發光二極體根據一脈衝密度調變發射方案發射該光。
實例實施例10:一種在一電子顯示器中之一特定顏色的子像素,其包含: 一記憶體,其經組態以接收指示在一資料範圍內之一值之一信號; 一第一終端,其經組態以接收一第一電壓信號; 一第二終端,其經組態以接收一第二電壓信號;及 一發光二極體,其經組態以至少部分基於指示在該資料範圍內之該值的該信號而發射光,其中該記憶體經組態以使一電流能夠傳輸通過該發光二極體以引起光發射,且其中該電流係至少部分基於該第一電壓信號及該第二電壓信號。
實例實施例11:如實例實施例10之子像素,其中該記憶體包含一暫存器,該暫存器經組態以接收一計數器信號及指示在該資料範圍內之該值的該信號,其中該記憶體經組態以藉由至少部分基於該計數器信號來傳輸指示該資料範圍內之該值的該信號來操作一開關,以引起該發光二極體根據一二進制脈衝寬度調變發射方案發射光。
實例實施例12:如實例實施例10之子像素,其包含一比較器,該比較器經組態以接收指示一數字之一信號及指示在該資料範圍內之該值的該信號,且其中該比較器經組態以基於指示在該資料範圍內之該值的該信號及指示該數字之該信號,而操作該發光二極體以根據一單一脈衝寬度調變發射方案發射光。
實例實施例13:如實例實施例10之子像素,其包含一加法器,該加法器經組態以在一求和程序期間加總指示在該資料範圍內之該值的該信號至一累加器之一所定義值,該累加器經組態以耦接至該加法器,且其中來自該求和程序的一進位位元經組態以操作該發光二極體以根據一脈衝密度調變發射方案發射光。
實例實施例14:如實例實施例10之子像素,其中該記憶體經組態以作用為一圖框緩衝器,以在允許指示在該資料範圍內之該值的該信號被用以引起從該發光二極體發射光之前,儲存指示在該資料範圍內之該值的該信號達一時間週期。
實例實施例15:一種像素,其包含: 該像素之一第一子像素,其中該第一子像素對應於一第一顏色通道,其中該第一子像素包含: 一第一記憶體,其經組態以儲存一第一信號,該第一信號指示在一第一資料範圍內之一第一值,該第一資料範圍用以傳達用於該像素的該第一顏色通道之影像資料;及 第一驅動器電路系統,其經組態以接收來自該第一記憶體的指示該第一值之該第一信號,其中該第一驅動器電路系統經組態而引起一第一發光二極體至少部分基於指示該第一值之該第一信號而發射光;及 該像素之一第二子像素,其中該第二子像素對應於一第二顏色通道,其中該第二子像素包含: 一第二記憶體,其經組態以儲存一第二信號,該第二信號指示在一第二資料範圍內之一第二值,該第二資料範圍用以傳達用於該像素的該第二顏色通道之影像資料;及 第二驅動器電路系統,其經組態以接收來自該第二記憶體的指示該第二值之該第二信號,其中該第二驅動器電路系統經組態而引起一第二發光二極體至少部分基於指示該第二值之該第二信號而發射光。
實例實施例16:如實例實施例15之像素,其中該第一子像素經組態以在一第一時間用指示一第一值的該第一信號予以程式化,其中該第二子像素經組態以在一第二時間用指示該第二值的該第二信號予以程式化,且其中該第一時間早於該第二時間發生。
實例實施例17:如實例實施例16之像素,其中該第一信號經組態以透過經組態以回應於在該第一時間所傳輸之一第一控制信號而操作的多工電路系統而傳輸至該第一子像素,且其中該第一信號經組態以回應於該多工電路系統接收在該第二時間所傳輸之一第二控制信號而停止傳輸至該第一子像素。
實例實施例18:如實例實施例15之像素,其中該第一記憶體經組態以操作為用於該第一子像素的一圖框緩衝器。
實例實施例19:如實例實施例15之像素,其中該第一子像素包含一第一計數器,其中該第一記憶體經組態以接收來自該第一計數器的一輸出,其中來自該第一記憶體之一輸出經組態以回應於來自該計數器之該輸出而啟動一開關,且其中來自該第一記憶體之該輸出經組態以操作該第一發光二極體以根據一二進制脈衝寬度調變發射方案來發射該光。
實例實施例20:如實例實施例15之像素,其中該第一驅動器電路系統包含一比較器,該比較器經組態以接收來自該第一記憶體之一輸出及來自一計數器之一輸出,該計數器之輸出經組態以對應於與該第一顏色通道相關聯之一灰階的增量之間之一時間差,且其中該第一驅動器電路系統經組態以至少部分基於來自該比較器的一輸出來操作該第一發光二極體。
實施例21:一種電子顯示器,其包含: 一記憶體,其形成在該電子顯示器之一作用區中或形成在該電子顯示器之積體電路系統中,該積體電路系統在該作用區外,其中該記憶體經組態以儲存指示在一資料範圍內之一值的一數位資料信號; 一驅動器,其設置在該作用區中,其中該驅動器經組態以回應於該數位資料信號而產生一或多個類比電信號;及 一光調變裝置,其設置在該作用區上,其中該光調變裝置經組態以至少部分基於該一或多個類比電信號而發射光。
實例實施例22:如實例實施例21之電子顯示器,其中該光調變裝置包含一發光二極體、一數位鏡顯示器、一有機發光二極體、或支援一液晶顯示器、一電漿顯示器、或一點矩陣顯示器的裝置、或其任何組合。
實例實施例23:如實例實施例21之電子顯示器,其中該光調變裝置包含一發光二極體,其中該發光二極體與該驅動器經組態以支援經組態以使用該一或多個類比電信號以發射光的一全域陰極或一全域陽極組態。
實例實施例24:如實例實施例21之電子顯示器,其中該光調變裝置包含一發光二極體,其中該發光二極體與該驅動器經組態以支援經組態以使用該一或多個類比電信號以發射光的一全域陰極或一全域陽極組態。
實例實施例25:如實例實施例24之電子顯示器,其中該記憶體包含一電晶體,該電晶體經組態以回應於一選擇控制信號而啟動,其中該數位資料信號之該第一子集經組態以回應於該電晶體之啟動而傳輸至該驅動器。
實例實施例26:如實例實施例24之電子顯示器,其中該第一反相器對經組態以在輸出至該驅動器之前輸出該數位資料信號之該第一子集至一感測放大器。
實例實施例27:如實例實施例24之電子顯示器,其包含一切換/重設(SR)鎖存器,該切換/重設鎖存器經組態以耦接至該第一反相器對之一輸出,且一第二反相器對經組態以耦接至該切換/重設鎖存器之一輸出,其中該切換/重設鎖存器及該第二反相器對經組態以啟用具有重新排序之一二進制脈衝寬度調變發射方案。
實例實施例28:如實例實施例24之電子顯示器,其中該記憶體包含一第二反相器對,該第二反相器對經組態以儲存傳輸至該像素的該數位資料信號之一第二子集。
實例實施例29:如實例實施例28之電子顯示器,其中回應於一控制器啟用一寫入啟用控制信號,傳輸該數位資料信號之該第一子集及該數位資料信號之該第二子集至該第一反相器對。
實例實施例30:一種電子顯示器之像素,其包含: 一記憶體,其經組態以儲存從一行驅動器傳輸至該像素的一第一數位資料信號,其中該第一數位資料信號經組態以透過具有在一資料範圍內之一值而對應於待顯示的一影像以傳達該影像之一部分,該記憶體包含: 一或多個反相器對,其經組態以接收自一行驅動器傳輸至該像素中之該記憶體的該第一數位資料信號;及 一比較器,其經組態以接收來自該一或多個反相器對的該第一數位資料信號及一第二數位資料信號,其中該比較器經組態以回應於判定何時該第一數位資料信號與該第二數位資料信號匹配而輸出一控制信號;及 一驅動器,其經組態以接收來自該記憶體之該控制信號,其中該驅動器經組態以至少部分基於該控制信號而引起從該像素發射光。
實例實施例31:如實例實施例30之像素,其包含一計數器,該計數器經組態以輸出計數為該第二數位資料信號之一目前數字的一指示至該比較器。
實例實施例32:如實例實施例30之像素,其包含經組態以啟用該記憶體之預充電的一電晶體。
實例實施例33:如實例實施例30之像素,其包含與該一或多個反相器對分開的一額外反相器對,該額外反相器對經組態以在傳輸至該驅動器作為該控制信號之前,記憶來自該比較器的一輸出。
實例實施例34:如實例實施例33之像素,其中該額外反相器對係在一第一輸出之一第一記憶與一第二輸出之一第二記憶之間重設。
實例實施例35:如實例實施例30之像素,其包含:一電晶體,其經組態以使從該比較器輸出之該控制信號能夠傳輸至該驅動器,其中該電晶體經組態以回應於一發射啟用信號而啟動。
實例實施例36:如實例實施例30之像素,其包含對應於與顯示該影像相關聯之一顏色通道的額外記憶體,其中該額外記憶體經組態以耦接至該驅動器。
實施例37:一種電子顯示器,其包含: 一控制器,其經組態以產生一或多個數位資料信號以引起顯示一影像; 一緩衝器,其包含一第一記憶體,該第一記憶體經組態以儲存該一或多個資料信號之一第一數位資料信號,其中該第一數位資料信號經組態以引起該影像之一部分顯示在該電子顯示器上;及 複數個像素,其等經組態以回應於該一或多個數位資料信號而發射光,其中該複數個像素的一各別像素包含: 一驅動器,其經組態以接收來自該第一記憶體之該第一數位資料信號,其中該驅動器經組態以回應於從該第一記憶體傳輸的該第一數位資料信號而產生一類比資料信號;及 發光電路系統,其經組態以耦接至該驅動器,其中該發光電路系統經組態以至少部分基於該類比資料信號而發射光。
實例實施例38:如實例實施例37之電子顯示器,其包含選擇電路系統,該選擇電路系統經組態以耦接至該第一記憶體之一輸出及一第二記憶體之一輸出,其中該緩衝器亦包含該第二記憶體以儲存一第二數位資料信號,且其中該選擇電路系統經組態以獨立於選擇該第二記憶體,選擇該第一記憶體以輸出該第一數位資料信號至該驅動器。
實例實施例39:如實例實施例38之電子顯示器,其中該選擇電路系統經組態以耦接至一反相器對之一輸出,其中當該選擇電路系統操作於一第一狀態中時,該反相器對經組態以記憶來自該第一記憶體之該輸出,且其中當該選擇電路系統操作於一第二狀態時,該反相器對經組態以記憶來自該第二記憶體之該輸出。
實例實施例40:如實例實施例37之電子顯示器,其中該各別像素包含計數電路系統,該計數電路系統經組態以耦接至該第一子像素,其中該第一子像素包含一比較器,且其中該比較器經組態以比較來自該計數電路系統之一輸出與來自該第一記憶體之一輸出。
實例實施例41:一種用於一電子顯示器之像素電路,其包含: 一記憶體,其經組態以儲存一數位資料信號,該數位資料信號指示在一資料範圍內之一值; 一發光二極體,其經組態以至少部分基於該數位資料信號而發射光; 一初始化電晶體,其經組態以在該發光二極體發射光之前初始化該像素電路;及 一驅動電晶體,其經組態以至少部分基於該數位資料信號而啟動。
實例實施例42:如實例實施例41之像素電路,其包含電壓驅動電路系統,該電壓驅動電路系統經組態以耦接至該發光二極體之一陽極,其中該電壓驅動電路系統經組態以在該發光二極體的一光發射週期開始時升壓該發光二極體之該陽極。
實例實施例43:如實例實施例41之像素電路,其中該驅動電晶體經組態為一金屬氧化物半導體場效電晶體(MOSFET),且其中該像素電路包含經組態以引起該發光二極體回應於控制信號而發射光之複數個p型或n型MOSFET。
實例實施例44:如實例實施例41之像素電路,其包含重設電路系統,該重設電路系統經組態以並聯耦接至該發光二極體,其中該重設電路系統經組態以在一發射週期之後重設該發光二極體之一陽極電壓。
實例實施例45:如實例實施例41之像素電路,其包含一混合式驅動件,其中該混合式驅動件包含電壓驅動件及電流驅動電路系統,且其中該混合式驅動件經組態以操作該發光二極體以回應於一電壓資料信號、複數個參考電壓、及至少部分基於該數位資料信號之一影像資料控制信號而發射光。
實例實施例46:如實例實施例41之像素電路,其包含一自動歸零電晶體,該自動歸零電晶體經組態以回應於一自動歸零控制信號而啟動,其中該自動歸零電晶體之一源極節點的一電壓值經組態以增加直到該自動歸零電晶體之該源極節點的該電壓值等於該驅動電晶體之一閘極電壓的一電壓值。
實例實施例47:如實例實施例41之像素電路,其中該記憶體包含:一暫存器,該暫存器經組態以儲存該數位資料信號;及一比較器,該比較器經組態以比較該數位資料信號與經組態以由一計數器產生的一數字,且其中該記憶體經組態以傳輸來自該比較器的一輸出以啟動該驅動電晶體。
實例實施例48:如實例實施例41之像素電路,其包含額外電路系統,該額外電路系統經組態以與該記憶體操作以根據一二進制脈衝寬度調變發射方案、一單一脈衝寬度調變發射方案、或一脈衝密度調變發射方案或其任何組合來啟動該驅動電晶體,以引起光發射。
實施例49:一種電子顯示器,其包含: 一控制器,其經組態以產生一或多個數位資料信號以引起顯示一影像;及 複數個像素,其等經組態以回應於該一或多個數位資料信號而發射光,其中該複數個像素的一第一像素包含: 一記憶體,其經組態以接收由該控制器至少部分基於該影像而產生之一第一數位資料信號; 發光電路系統,其經組態以至少部分基於該第一數位資料信號而發射光; 一初始化電晶體,其經組態以在該發光電路系統發射光之前初始化該第一像素;及 一驅動電晶體,其經組態以至少部分基於該第一數位資料信號而啟動。
實例實施例50:如實例實施例49之電子顯示器,其包含該複數個像素的一第二像素,其中該第二像素之該記憶體經組態以在不同於該第一像素之該記憶體經組態以接收該第一數位資料信號之時間的一時間接收一第二數位資料信號。
實例實施例51:如實例實施例50之電子顯示器,其中該控制器經組態以透過控制多工電路系統來仲裁該一或多個數位資料信號至該一或多個像素的傳輸。
實例實施例52:如實例實施例49之電子顯示器,其中該發光電路系統包含一發光二極體,且其中該第一像素包含電壓驅動電路系統,該電壓驅動電路系統經組態以在該發光二極體的一發光週期期間升壓該發光二極體之一陽極。
實例實施例53:如實例實施例49之電子顯示器,其中該第一像素包含混合式驅動電路系統,該混合式驅動電路系統經組態以操作該發光二極體以回應於一電壓資料信號、複數個參考電壓、及至少部分基於該第一數位資料信號之一影像資料控制信號而發射光。
實例實施例54:如實例實施例49之電子顯示器,其中該發光電路系統包含一發光二極體、一有機發光二極體、或支援一液晶顯示器的電路系統、一電漿顯示器、一點矩陣顯示器、或一數位鏡驅動顯示器、或其任何組合。
實施例55:一種方法,其包含: 在一第一時間,經由一控制器傳輸一第一值至一第一像素之一第一記憶體中; 經由該控制器執行一初始化程序,以準備該第一像素以根據該第一值發射光; 經由該控制器執行一程式化程序以用一或多個電壓值程式化該第一像素之節點;及 經由該控制器執行一發射程序,其中該發射程序的該執行經組態以引起自該第一像素之發光電路系統發射光。
實例實施例56:如實例實施例55之方法,其中傳輸該第一值至該第一記憶體中包含:該控制器藉由以下而仲裁該第一記憶體及一第二像素之一第二記憶體的一程式化: 經由該控制器啟用一第一多工控制信號,以允許在該第一時間傳輸該第一值至該第一記憶體中;及 經由該控制器停用一第二多工控制信號,以停止在該第一時間傳輸該第一值至該第二記憶體中
實例實施例57:如實例實施例45之方法,其中該程式化程序包含: 經由該控制器啟用一自動歸零控制信號;及 經由該控制器在一所定義時間量之後停用該自動歸零控制信號。
實例實施例58:如實施例45之方法,其中該發射程序包含: 經由該控制器啟用一電壓驅動控制信號,該電壓驅動控制信號經組態以引起該發光電路系統的升壓;及 經由該控制器發射一影像資料控制信號,該影像資料控制信號經組態以根據一二進制脈衝寬度調變發射方案、一單一脈衝寬度調變發射方案、一脈衝密度調變發射方案、或其等之任何組合而啟動一驅動電晶體。
實例實施例59:如實例實施例45之方法,其包含執行一重設程序以重設該發光電路系統以準備未來光發射。
實例實施例60:如實例實施例45之方法,其中該初始化程序包含:經由該控制器啟用一選擇控制信號以引起一電容器的充電,其中透過該電容器的該充電,該電容器經組態以引起一驅動電流傳輸通過該第一像素。
10‧‧‧電子裝置 12‧‧‧處理核心複合體 14‧‧‧儲存裝置 16‧‧‧通訊介面 18‧‧‧電子顯示器 20‧‧‧輸入結構 22‧‧‧電源供應 30‧‧‧錶 32‧‧‧外殼 34‧‧‧錶帶 40‧‧‧平板電腦裝置 42‧‧‧外殼 44‧‧‧揚聲器 46‧‧‧麥克風 48‧‧‧電腦 50‧‧‧顯示器系統 52‧‧‧顯示器系統 52A‧‧‧顯示器系統 52B‧‧‧顯示器系統 54‧‧‧時序控制器 56‧‧‧影像資料 58‧‧‧圖框緩衝器 60‧‧‧列驅動器 62‧‧‧行驅動器 64‧‧‧通訊鏈路 66‧‧‧像素陣列 68‧‧‧通訊鏈路 69‧‧‧像素陣列/像素內記憶體像素陣列 70‧‧‧像素 72‧‧‧子像素 72B‧‧‧藍色子像素 72G‧‧‧綠色子像素 72R‧‧‧紅色子像素 78‧‧‧記憶體 80‧‧‧驅動器(DRV) 82‧‧‧發射控制信號 84‧‧‧寫入控制信號 86‧‧‧影像資料 88‧‧‧發射控制信號 90‧‧‧寫入控制信號 90B‧‧‧寫入控制信號-B 90R‧‧‧寫入控制信號-R 92‧‧‧影像資料 92B‧‧‧藍色通道(影像資料-B) 92G‧‧‧綠色通道(影像資料-G) 92R‧‧‧紅色通道(影像資料-R) 94‧‧‧通訊耦接件 96‧‧‧多工電路 98‧‧‧影像資料 100‧‧‧多工控制信號(MUX控制信號) 101‧‧‧多工控制信號 102‧‧‧電流源 103‧‧‧LED 104‧‧‧開關 105‧‧‧計數器 106‧‧‧位元平面時脈 108‧‧‧重設信號 110‧‧‧共同電壓 112‧‧‧第一參考電壓 114‧‧‧第二參考電壓 116‧‧‧資料時脈 118‧‧‧圖表 120‧‧‧第一範圍 122‧‧‧第二範圍 124A‧‧‧發射週期 124B‧‧‧發射週期 124C‧‧‧發射週期 124D‧‧‧發射週期 124E‧‧‧最後發射週期 130‧‧‧計數器 132‧‧‧比較器 134‧‧‧灰階時脈 136‧‧‧圖表 138‧‧‧發射週期 140‧‧‧總發射週期 150‧‧‧累加器 152‧‧‧加法器 154‧‧‧發射時脈 156‧‧‧圖表 158‧‧‧發射脈衝 160‧‧‧無發射間隔 162‧‧‧發射脈衝 174B‧‧‧藍色影像資料傳輸週期 174G‧‧‧綠色影像資料傳輸週期 174R‧‧‧紅色影像資料傳輸週期 176‧‧‧複製週期 178‧‧‧啟用週期 220‧‧‧初始化電晶體(MINI) 222‧‧‧驅動電晶體(MDR) 224‧‧‧選擇電晶體(MSEL) 226‧‧‧切換電晶體(MS) 226A‧‧‧切換電晶體(MS) 226B‧‧‧切換電晶體(MS) 228‧‧‧重設電晶體(MRST) 230‧‧‧LED(發光部分) 232‧‧‧電容器 234‧‧‧自動歸零電晶體(MAZ) 235‧‧‧重設控制(CSreset)信號 237‧‧‧自動歸零控制(CSauto.zero)信號 239‧‧‧電壓重設(Vreset)信號 241‧‧‧選擇控制(CSselect)信號 242‧‧‧電壓資料(Vdata)信號 243‧‧‧初始化控制(CSinitialization)信號 244‧‧‧初始化電壓(Vinitialization)信號 245‧‧‧閘極電壓(Vg) 246‧‧‧參考電壓(Vreference)信號 247‧‧‧影像資料控制(CSimage.data)信號 270‧‧‧電流驅動件 272‧‧‧電壓驅動件 279‧‧‧時序圖 280‧‧‧CSselect信號 282‧‧‧時間週期 284‧‧‧時間週期 285‧‧‧電壓驅動切換元件(MVD) 286‧‧‧時間週期 288‧‧‧時間週期 290‧‧‧時間週期 292‧‧‧時間週期 294‧‧‧時間週期 300‧‧‧參考電壓(Vreference)信號 302‧‧‧切換電晶體(MS) 348‧‧‧圖表 350‧‧‧影像資料控制(CSimage.data)信號 352‧‧‧電壓信號 354‧‧‧電流信號 356‧‧‧第一部分 358‧‧‧第二部分 370‧‧‧圖表 374‧‧‧電壓信號 376‧‧‧電流信號 400A‧‧‧記憶體電路系統 400B‧‧‧記憶體電路系統 400C‧‧‧記憶體電路系統 402‧‧‧類比驅動器電路系統 404‧‧‧發光電路系統 406‧‧‧寫入啟用電晶體(MWR) 406B‧‧‧寫入啟用電晶體(MWR) 406C‧‧‧寫入啟用電晶體(MWR) 406D‧‧‧寫入啟用電晶體(MWR) 408‧‧‧反相器對 408A‧‧‧反相器對 408B‧‧‧反相器對 410‧‧‧傳輸選擇電晶體(MSEL)/選擇電晶體(MSEL) 410A‧‧‧傳輸選擇電晶體(MSEL) 410B‧‧‧傳輸選擇電晶體(MSEL) 412‧‧‧數位資料(DATA) 412B‧‧‧藍色通道(DATA)/DATA[n] 412G‧‧‧綠色通道(DATA) 412R‧‧‧紅色通道(DATA) 414‧‧‧寫入啟用控制信號(write_en) 415‧‧‧經啟用選擇控制信號(Sel) 415B‧‧‧經啟用選擇控制信號(Sel) 416‧‧‧預充電控制信號(Precharge) 419‧‧‧發射電晶體(MEM) 420‧‧‧發射控制信號(Emit_en) 440‧‧‧感測放大器 442‧‧‧類比驅動器電路系統 444‧‧‧反相寫入啟用控制信號(write_en) 446‧‧‧節點 448‧‧‧節點 450‧‧‧Vreference信號 451‧‧‧Vreference信號 461‧‧‧程序 462‧‧‧方塊 464‧‧‧方塊 466‧‧‧方塊 468‧‧‧方塊 470‧‧‧參考電壓(Vreference)信號 471‧‧‧方塊 472‧‧‧方塊 473‧‧‧參考電壓(Vreference)信號 480‧‧‧發射電晶體(MEM) 482‧‧‧發射電晶體(MEM) 490‧‧‧比較器 491‧‧‧記憶體電路系統 492‧‧‧記憶體電路系統 494‧‧‧write_en信號 496‧‧‧反相器對 498‧‧‧反相器對 560‧‧‧記憶體電路系統 562‧‧‧切換/重設(SR)鎖存器 500‧‧‧電晶體 520‧‧‧程序 522‧‧‧方塊 524‧‧‧方塊 526‧‧‧方塊 528‧‧‧方塊 530‧‧‧方塊 532‧‧‧方塊 524‧‧‧方塊 560‧‧‧預充電記憶體電路系統 561‧‧‧類比驅動器電路系統 562‧‧‧SR鎖存器 564‧‧‧色彩群組(CG)信號 564B‧‧‧色彩群組(CG)信號 565‧‧‧CG電晶體(MCG) 566‧‧‧切換電晶體(MS) 566A‧‧‧切換電晶體(MS) 566B‧‧‧切換電晶體(MS) 580‧‧‧位元平面圖表 582‧‧‧位元平面圖表 584‧‧‧位元平面圖表 586‧‧‧位元平面圖表 588‧‧‧誤差圖表 590‧‧‧誤差圖表 592‧‧‧誤差圖表 594‧‧‧誤差圖表 595‧‧‧對應於光發射的亮部分 596‧‧‧對應於無光發射的暗部分 597‧‧‧方塊 598‧‧‧最小灰階 599‧‧‧最大灰階 600‧‧‧發射重新排序實例 602‧‧‧SET信號 604‧‧‧位元平面圖表 606‧‧‧象限 606A‧‧‧第一象限 606B‧‧‧第二象限 606C‧‧‧第三象限 606D‧‧‧第四象限 608‧‧‧位元平面 609‧‧‧時間持續時間 610‧‧‧輸出邏輯輪廓 612‧‧‧時間 650‧‧‧像素 654‧‧‧記憶體電路系統 656‧‧‧顏色通道選擇電晶體 658‧‧‧計數 700‧‧‧電子顯示器 702‧‧‧智慧型緩衝架構電子顯示器 704‧‧‧作用區 708‧‧‧記憶體 710‧‧‧來源區 712‧‧‧智慧型緩衝器 714‧‧‧輸入鎖存器 716‧‧‧輸出鎖存器 750‧‧‧記憶體電路系統 752‧‧‧比較器 754‧‧‧記憶體電路系統 756‧‧‧輸出反相器 757‧‧‧寫入啟用(write_en)控制信號 780‧‧‧像素電路系統 782‧‧‧輸入鎖存器 784‧‧‧輸出鎖存器 786‧‧‧寫入啟用(write_en)控制信號 788‧‧‧驅動電晶體 790‧‧‧發光二極體 BP_pre‧‧‧節點 DVDD‧‧‧子像素電路 EMIT‧‧‧信號 MTCH‧‧‧共同輸出節點/位元 R1C1‧‧‧像素 R2C1‧‧‧像素 R3C1‧‧‧像素 RLC1‧‧‧像素 S_rst‧‧‧S重設信號
閱讀以下實施方式且參照圖式可更好地理解本揭露之各種態樣,其中: 圖1係根據一實施例之電子裝置的示意方塊圖; 圖2係根據一實施例之表示圖1之電子裝置之一實施例之錶的立體圖; 圖3係根據一實施例之表示圖1之電子裝置之一實施例之平板電腦裝置的前視圖; 圖4係根據一實施例之表示圖1之電子裝置之一實施例之電腦的前視圖; 圖5係根據一實施例之圖1之電子裝置之顯示器系統的方塊圖; 圖6係根據一實施例之圖5之顯示器系統之像素陣列的方塊圖; 圖7係根據一實施例之圖6之像素陣列之一實施例的方塊圖; 圖8係根據一實施例之圖6之像素陣列之像素的方塊圖,該像素根據二進制脈衝寬度調變發射方案發射光; 圖9係根據一實施例之圖6之像素陣列之像素之一實施例的方塊圖,該像素根據單一脈衝寬度調變發射方案發射光; 圖10係根據一實施例之圖6之像素陣列之像素之另一實施例的方塊圖,該像素根據脈衝密度調變發射方案發射光; 圖11係根據一實施例之由圖5之顯示器系統之行驅動器所執行的程式化序列之時序圖; 圖12係根據一實施例之圖6之像素陣列之子像素之一第一實施例的電路圖,該子像素具有電流驅動件; 圖13係根據一實施例之圖6之像素陣列之子像素之一第二實施例的電路圖,該子像素具有混合式驅動件且具有記憶體; 圖14係根據一實施例之用以操作圖13之子像素以顯示影像的控制信號的時序圖; 圖15係展示根據一實施例之藉由模擬對應於二進制脈衝寬度調變發射方案的影像資料至圖12之子像素之傳輸而建立的電流及電壓的圖表; 圖16係展示根據一實施例之藉由模擬對應於二進制脈衝寬度調變發射方案的影像資料至圖13之子像素之傳輸而建立的電流及電壓的圖表; 圖17係根據一實施例之耦接至圖12之子像素的記憶體電路系統的電路圖; 圖18係根據一實施例之耦接至圖12之子像素之一實施例的圖17之記憶體電路系統之一實施例的電路圖,該子像素實作全域陽極; 圖19係根據一實施例之用於操作圖18之子像素的程序; 圖20係根據一實施例之圖18之子像素的電路圖,該子像素實作全域陰極; 圖21係根據一實施例之圖13之記憶體電路系統之一實施例的電路圖; 圖22係根據一實施例之用於操作圖21之記憶體電路系統的程序; 圖23係根據一實施例之圖13之記憶體電路系統之一實施例的電路圖; 圖24A係根據一實施例之對應於圖23之記憶體電路系統中實作的無重新排序的位元平面圖表; 圖24B係根據一實施例之對應於圖23之記憶體電路系統中實作的無重新排序的誤差圖表; 圖24C係根據一實施例之對應於圖23之記憶體電路系統中實作的兩次重新排序的位元平面圖表; 圖24D係根據一實施例之對應於圖23之記憶體電路系統中實作的兩次重新排序的誤差圖表; 圖24E係根據一實施例之對應於圖23之記憶體電路系統中實作的三次重新排序的位元平面圖表; 圖24F係根據一實施例之對應於圖23之記憶體電路系統中實作的三次重新排序的誤差圖表; 圖24G係根據一實施例之對應於圖23之記憶體電路系統中實作的重新排序之理想情況的位元平面圖表; 圖24H係根據一實施例之對應於圖23之記憶體電路系統中實作的重新排序之理想情況的誤差圖表; 圖25係繪示根據一實施例之圖24C之位元平面圖表在一段時間的位元平面圖表且含有額外的顏色通道; 圖26係繪示根據一實施例之與圖25之位元平面圖表之第三象限相關聯之載入及發射程序的時序圖; 圖27係根據一實施例之圖23之記憶體電路系統之一實施例的電路圖,該憶體電路經實作以用於數位鏡顯示器中; 圖28係根據一實施例之圖25之像素之一實施例的電路圖,該像素用於液晶顯示器中; 圖29係根據一實施例之比較圖5之顯示器系統與具有在電子顯示器之作用區外的智慧型緩衝器之顯示器系統的方塊圖; 圖30係根據一實施例之圖13之記憶體電路系統之一實施例的電路圖,該記憶體電路系統用於圖29之智慧型緩衝器中;及 圖31係根據一實施例之圖6之像素陣列之子像素之一第三實施例的電路圖,該子像素用於圖29之具有智慧型緩衝器的顯示器系統中。
50‧‧‧顯示器系統
52‧‧‧顯示器系統
54‧‧‧時序控制器
56‧‧‧影像資料
58‧‧‧圖框緩衝器
60‧‧‧列驅動器
62‧‧‧行驅動器
64‧‧‧通訊鏈路
66‧‧‧像素陣列
68‧‧‧通訊鏈路
69‧‧‧像素陣列/像素內記憶體像素陣列

Claims (20)

  1. 一種電子顯示器,其包含:一作用區,其包含一第一子像素,其中該第一子像素經組態以被驅動回應於一第一影像資料而發射光;及一控制器,其經組態以在一第一時間將該第一影像資料傳輸至該第一子像素;其中該第一子像素包含:一電流產生電路系統,其經組態以產生一第一電流;一有機發光二極體,其經組態以回應於該第一電流而發射該光;一記憶體,其經組態以數位地儲存從該控制器接收的該第一影像資料;及一驅動器電路系統,其經組態以接收一控制信號,該控制信號係至少部分基於儲存於該記憶體中之該第一影像資料所產生,其中該驅動器電路系統經組態以回應於該控制信號而至少部分藉由將該第一電流傳輸至該有機發光二極體而使該有機發光二極體發射該光。
  2. 如請求項1之電子顯示器,其中該第一子像素之該記憶體經組態以接收一計數器信號及該第一影像資料,其中該記憶體經組態以藉由至少部分基於該計數器信號及該第一影像資料來傳輸所產生之該控制信號而操作一開關,以引起該有機發光二極體根據一二進制脈衝寬度調變發射方案發射該光。
  3. 如請求項1之電子顯示器,其中該第一子像素之該記憶體包含一比較器,該比較器經組態以接收指示一數字之一信號及該第一影像資料,且其中該比較器經組態以至少部分基於該第一影像資料及指示該數字的該信號來產生該控制信號,以引起該有機發光二極體根據一單一脈衝寬度調變發射方案來發射該光。
  4. 如請求項1之電子顯示器,其中該第一子像素包含一加法器,該加法器經組態以在一求和程序期間加總該第一影像資料至一累加器之一所定義值,其中來自該求和程序的一進位位元經組態以產生一控制信號,該控制信號用以操作一開關,以引起該有機發光二極體根據一脈衝密度調變發射方案發射該光。
  5. 如請求項1之電子顯示器,其中該控制器經組態以用該第一影像資料程式化該第一子像素之該記憶體,其中該第一影像資料與一第一顏色通道相關聯且係在一第一時間程式化,其中該控制器經組態以用第二影像資料程式化該第一子像素之記憶體,且該第二影像資料與一第二顏色通道相關聯且係在一第二時間程式化。
  6. 一種電子顯示器,其包含:一記憶體,其形成在該電子顯示器之一作用區中,其中該記憶體經組態以儲存指示在一資料範圍內之一值的一數位資料信號;及一第一子像素,其設置在該作用區中,該第一子像素包括:一驅動器,其經組態以回應於至少部分基於該數位資料信號所產生之一控制信號而將一或多個類比電信號傳輸至一光調變裝置;及 該光調變裝置經組態以回應於接收該一或多個類比電信號而發射光。
  7. 如請求項6之電子顯示器,其中該光調變裝置包含一發光二極體、一數位鏡顯示器、一有機發光二極體、或支援一液晶顯示器、一電漿顯示器、或一點矩陣顯示器的裝置、或其任何組合。
  8. 如請求項6之電子顯示器,其中該記憶體包含一第一反相器對,該第一反相器對經組態以儲存傳輸至該第一子像素的該數位資料信號之一第一子集。
  9. 如請求項8之電子顯示器,其中該第一反相器對經組態以在輸出至該驅動器之前輸出至少部分基於該數位資料信號之該第一子集所產生之該控制信號至一感測放大器。
  10. 如請求項8之電子顯示器,其中該記憶體包含一切換/重設(switch/reset)鎖存器,該切換/重設鎖存器經組態以耦接至該第一反相器對之一輸出,且一第二反相器對經組態以耦接至該切換/重設鎖存器之一輸出,其中該切換/重設鎖存器及該第二反相器對經組態以啟用具有重新排序之一二進制脈衝寬度調變發射方案。
  11. 如請求項8之電子顯示器,其中該記憶體包含一第二反相器對,該第二反相器對經組態以儲存傳輸至該第一子像素的該數位資料信號之一第二子集。
  12. 如請求項11之電子顯示器,其中該數位資料信號之該第一子集及該數位資料信號之該第二子集係用以產生傳輸至該第一反相器對之一控制信號,以回應一或多個寫入啟用控制信號。
  13. 如請求項6之電子顯示器,其中該光調變裝置包含一發光二極體,其中該發光二極體與該驅動器經組態以支援經組態以使用該一或多個類比電信號以發射光的一全域陰極或一全域陽極組態。
  14. 一種形成於一電子顯示器之一作用區中之像素電路,該像素電路包含:一記憶體,其經組態以儲存一數位資料信號,該數位資料信號指示在一資料範圍內之一值;一光調變裝置,其包括一發光二極體,該發光二極體經組態以至少部分基於回應於一控制信號而傳輸之一類比資料信號而發射光;一初始化電晶體,其經組態以在該發光二極體發射光之前初始化該像素電路;及一驅動電晶體,其經組態以回應於該控制信號而導通,該控制信號係至少部分基於該數位資料信號所產生,其中該驅動電晶體回應於導通而將該類比資料信號傳輸至該發光二極體。
  15. 如請求項14之像素電路,其包含電壓驅動電路系統,該電壓驅動電路系統包括複數個電晶體,其中該電壓驅動電路系統經組態以耦接至該發光二極體之一陽極及耦合至該驅動電晶體之一閘極,其中該電壓驅動電路系統經組態以在該發光二極體的一光發射週期開始時升壓該發光二極體之該陽極。
  16. 如請求項14之像素電路,其中該驅動電晶體經組態為一金屬氧化物半導體場效電晶體(metal-oxide-semiconductor field-effect transistor, MOSFET),且其中該像素電路包含複數個p型或n型MOSFET。
  17. 如請求項14之像素電路,其包含重設電路系統,該重設電路系統經組態以與該發光二極體並聯耦接,其中該重設電路系統經組態以在一發射週期之後重設該發光二極體之一陽極電壓。
  18. 如請求項14之像素電路,其包含一混合式驅動件,其中該混合式驅動件包含電壓驅動電路系統及電流驅動電路系統,該電流驅動電路系統包含一自動歸零電晶體,且其中該混合式驅動件經組態以操作該發光二極體以回應於至少一電壓資料信號及複數個參考電壓。
  19. 如請求項14之像素電路,其包含額外電路系統,該額外電路系統經組態以與該記憶體操作以根據一二進制脈衝寬度調變發射方案、一單一脈衝寬度調變發射方案、或一脈衝密度調變發射方案或其任何組合來產生該控制信號,以自該發光二極體引起光發射。
  20. 如請求項14之像素電路,其中該記憶體包含:一暫存器,該暫存器經組態以儲存該數位資料信號;及一比較器,該比較器經組態以比較該數位資料信號與由一計數器所維持之代表一計數之複數個信號,且其中該比較器至少部分基於該數位資料信號與代表該計數之該複數個信號之間的該比較而產生該控制信號。
TW108115938A 2018-05-08 2019-05-08 像素內記憶體顯示器 TWI732213B (zh)

Applications Claiming Priority (12)

Application Number Priority Date Filing Date Title
US201862668716P 2018-05-08 2018-05-08
US201862668707P 2018-05-08 2018-05-08
US201862668709P 2018-05-08 2018-05-08
US62/668,716 2018-05-08
US62/668,707 2018-05-08
US62/668,709 2018-05-08
US16/399,792 2019-04-30
US16/399,797 US10867548B2 (en) 2018-05-08 2019-04-30 Systems and methods for memory circuitry in an electronic display
US16/399,797 2019-04-30
US16/399,805 2019-04-30
US16/399,805 US10909926B2 (en) 2018-05-08 2019-04-30 Pixel circuitry and operation for memory-containing electronic display
US16/399,792 US11049448B2 (en) 2018-05-08 2019-04-30 Memory-in-pixel architecture

Publications (2)

Publication Number Publication Date
TW201947575A TW201947575A (zh) 2019-12-16
TWI732213B true TWI732213B (zh) 2021-07-01

Family

ID=68467656

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108115938A TWI732213B (zh) 2018-05-08 2019-05-08 像素內記憶體顯示器

Country Status (6)

Country Link
EP (1) EP3791380A1 (zh)
JP (2) JP2021523407A (zh)
KR (1) KR102321174B1 (zh)
CN (2) CN110459174B (zh)
TW (1) TWI732213B (zh)
WO (1) WO2019217242A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019103821A1 (en) * 2017-11-23 2019-05-31 Facebook Technologies, Llc Data shifting circuit for a current mode display
US10971061B2 (en) 2019-01-11 2021-04-06 Facebook Technologies, Llc Control scheme for a scanning display
FR3104795B1 (fr) * 2019-12-12 2022-01-28 Aledia Dispositif comprenant un écran d'affichage à mode de fonctionnement à basse consommation
TWI765423B (zh) * 2020-11-20 2022-05-21 友達光電股份有限公司 畫素驅動裝置及其驅動方法
US11723131B2 (en) * 2021-04-09 2023-08-08 Innolux Corporation Display device
WO2023175469A1 (en) 2022-03-17 2023-09-21 Ricoh Company, Ltd. Method of forming electromagnetic-wave shield, method of manufacturing structure, and structure
FR3140470A1 (fr) * 2022-09-29 2024-04-05 Aledia Dispositif optoélectronique

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020018029A1 (en) * 2000-08-08 2002-02-14 Jun Koyama Electro-optical device and driving method of the same
US20090027316A1 (en) * 2007-07-27 2009-01-29 Do-Ik Kim Organic light emitting display and driving method thereof
US20130063499A1 (en) * 2011-09-09 2013-03-14 Japan Display West Inc. Display device, driving method of display device, and electronic apparatus
US20150348463A1 (en) * 2014-05-29 2015-12-03 Samsung Display Co., Ltd. Pixel circuit and organic light-emitting diode display including the same
US20160093251A1 (en) * 2014-09-29 2016-03-31 Samsung Display Co., Ltd. Display device

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3292093B2 (ja) * 1997-06-10 2002-06-17 株式会社日立製作所 液晶表示装置
US6987496B2 (en) * 2000-08-18 2006-01-17 Semiconductor Energy Laboratory Co., Ltd. Electronic device and method of driving the same
EP1325093A2 (en) * 2000-09-26 2003-07-09 Matsushita Electric Industrial Co., Ltd. Display unit and drive system thereof and an information display unit
JP3949444B2 (ja) * 2000-12-26 2007-07-25 株式会社半導体エネルギー研究所 発光装置、該発光装置の駆動方法
JP2002342821A (ja) * 2001-05-21 2002-11-29 Sanyo Electric Co Ltd 自動販売機の制御装置
CN1559064A (zh) * 2001-09-25 2004-12-29 ���µ�����ҵ��ʽ���� El显示面板和使用它的el显示装置
CN100587780C (zh) * 2002-04-24 2010-02-03 精工爱普生株式会社 电光学装置、电子机器以及电光学装置的驱动方法
US6888657B2 (en) * 2003-01-28 2005-05-03 Hewlett-Packard Development Company, L.P. Multiple-bit storage element for binary optical display element
JP4560275B2 (ja) * 2003-04-04 2010-10-13 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置とその駆動方法
KR100602356B1 (ko) * 2004-09-15 2006-07-19 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
CN101779234A (zh) * 2007-01-04 2010-07-14 米克罗恩技术公司 数字显示器
WO2014068017A1 (en) * 2012-11-01 2014-05-08 Imec Digital driving of active matrix displays
JP5771241B2 (ja) * 2013-06-28 2015-08-26 双葉電子工業株式会社 表示駆動装置、表示駆動方法、表示装置
JP6070524B2 (ja) * 2013-12-04 2017-02-01 ソニー株式会社 表示パネル、駆動方法、および電子機器
US20160180821A1 (en) * 2014-12-23 2016-06-23 Intel Corporation Distributed memory panel
US10186187B2 (en) * 2015-03-16 2019-01-22 Apple Inc. Organic light-emitting diode display with pulse-width-modulated brightness control

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020018029A1 (en) * 2000-08-08 2002-02-14 Jun Koyama Electro-optical device and driving method of the same
US20090027316A1 (en) * 2007-07-27 2009-01-29 Do-Ik Kim Organic light emitting display and driving method thereof
US20130063499A1 (en) * 2011-09-09 2013-03-14 Japan Display West Inc. Display device, driving method of display device, and electronic apparatus
US20150348463A1 (en) * 2014-05-29 2015-12-03 Samsung Display Co., Ltd. Pixel circuit and organic light-emitting diode display including the same
US20160093251A1 (en) * 2014-09-29 2016-03-31 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
EP3791380A1 (en) 2021-03-17
JP2021523407A (ja) 2021-09-02
KR102321174B1 (ko) 2021-11-03
WO2019217242A1 (en) 2019-11-14
CN114783368A (zh) 2022-07-22
TW201947575A (zh) 2019-12-16
CN110459174A (zh) 2019-11-15
KR20200140386A (ko) 2020-12-15
JP2022191226A (ja) 2022-12-27
CN110459174B (zh) 2022-06-07

Similar Documents

Publication Publication Date Title
TWI732213B (zh) 像素內記憶體顯示器
US11798481B2 (en) Pixel circuitry and operation for memory-containing electronic display
US10867548B2 (en) Systems and methods for memory circuitry in an electronic display
US11049448B2 (en) Memory-in-pixel architecture
CN109754750B (zh) 显示设备及其驱动方法
EP2889860B1 (en) Organic light emitting diode display device and method of driving the same
KR20160041103A (ko) 디스플레이 장치를 구비한 모바일 기기 및 그것의 동작 방법
US10665157B2 (en) Pre-compensation for pre-toggling-induced artifacts in electronic displays
KR102108516B1 (ko) MIP(memory inside pixel) 디스플레이를 포함하는 장치
US20210343223A1 (en) Light emitting display device and method for driving same
KR20210092306A (ko) 픽셀 회로, 디스플레이 장치 및 픽셀 회로의 구동 방법
CN107301840B (zh) 一种像素补偿电路及方法、显示驱动装置和显示装置
US11527209B2 (en) Dual-memory driving of an electronic display
JPWO2005057543A1 (ja) 有機el駆動回路および有機el表示装置
US11996046B2 (en) Display panel and operation method thereof
WO2023000203A1 (zh) 显示装置的驱动方法、显示驱动电路和显示装置
US20240054945A1 (en) Emission Staggering for Low Light or Low Gray Level
US11776473B2 (en) Display device performing charge sharing
KR102302793B1 (ko) MIP(memory inside pixel) 디스플레이를 포함하는 장치
CN115953984A (zh) 一种显示控制电路及显示系统