TWI722831B - 振盪電路及自我啟動控制電路 - Google Patents
振盪電路及自我啟動控制電路 Download PDFInfo
- Publication number
- TWI722831B TWI722831B TW109108598A TW109108598A TWI722831B TW I722831 B TWI722831 B TW I722831B TW 109108598 A TW109108598 A TW 109108598A TW 109108598 A TW109108598 A TW 109108598A TW I722831 B TWI722831 B TW I722831B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- voltage
- self
- reset signal
- control circuit
- Prior art date
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
一種適用於振盪電路的自我啟動控制電路,包含狀態電路,其根據振盪電路之壓控振盪器之控制電壓的位準,據以產生重置信號;及啟動電路,其根據重置信號以產生致能信號,據以啟動壓控振盪器。
Description
本發明係有關一種振盪器,特別是關於一種適用於振盪電路的自我啟動控制電路。
振盪器係為一種產生週期振盪信號的電子電路,主要作為協調電子系統當中各種電路的基準。
振盪器(例如壓控振盪器)可用於振盪電路,例如鎖頻迴路(frequency-locked loop, PLL)或鎖相迴路(phase-locked loop, PLL)。振盪器在某些時刻會無法振盪,因此需要一些機制以啟動或喚醒振盪器,使其重新開始振盪。
鑑於上述,本發明實施例的目的之一在於提出一種適用於振盪電路的自我啟動控制電路,用以自我啟動振盪電路的振盪器。
根據本發明實施例,適用於振盪電路的自我啟動控制電路包含狀態電路及啟動電路。狀態電路根據振盪電路之壓控振盪器之控制電壓的位準,據以產生重置信號。啟動電路根據重置信號以產生致能信號,據以啟動壓控振盪器。
第一A圖顯示本發明第一實施例之適用於鎖頻迴路(FLL)振盪電路200的自我啟動控制電路100A的電路圖,第一B圖例示自我啟動控制電路100A與鎖頻迴路振盪電路200之相關信號的時序圖。
鎖頻迴路振盪電路200可包含壓控振盪器(VCO)21,用以產生振盪輸出FBCK,其振盪頻率受控於控制電壓VCT。鎖頻迴路振盪電路200可包含比較器22(例如運算放大器與電容器,連接如圖所示),其比較(電性連接至正輸入節點“+”之)正輸入opp與(電性連接至負輸入節點“-”之)負輸入opn,據以產生控制電壓VCT。正輸入opp之節點可藉由第一電阻器R1而電性連接至電源電壓Vdd,並藉由電容器C1而電性接地。正輸入opp之節點可藉由第一開關SW1而電性連接至電容器C,該電容器C藉由第二開關SW2而電性接地,其中第一開關SW1與第二開關SW2串接且操作於相反狀態(亦即,一開關為導通則另一開關為斷開)。負輸入opn的節點連接至分壓器,其由第二電阻器R2與第三電阻器R3所組成,連接如圖所示。
在本實施例中,自我啟動控制電路100A可包含狀態電路11,其決定控制電壓VCT的位準或狀態,據以產生重置信號VC_RST。其中,當控制電壓VCT高於預設第一參考電壓Vref_H時,重置信號VC_RST處於第一狀態(例如高位準);當控制電壓VCT低於預設第二參考電壓Vref_L時,重置信號VC_RST處於第二狀態(例如低位準)。第二A圖顯示本發明實施例之第一A圖之狀態電路11的示意圖。在本實施例中,狀態電路11可包含比較電路111,其藉由比較控制電壓VCT與第一參考電壓Vref_H、第二參考電壓Vref_L以產生重置信號VC_RST,其中第一參考電壓Vref_H大於第二參考電壓Vref_L。如第一B圖所例示,於時間t1或t3,當控制電壓VCT高於預設第一參考電壓Vref_H時,重置信號VC_RST變為高位準(亦即,第一狀態);於時間t2或t4,當控制電壓VCT低於預設第二參考電壓Vref_L時,重置信號VC_RST變為低位準(亦即,第二狀態)。在一實施例中,如第一B圖所例示,比較電路111可含有遲滯(hysteresis),用以防止不需要的頻繁切換。
本實施例之自我啟動控制電路100A可包含啟動電路12,其根據重置信號VC_RST以產生致能信號EN_VCO,據以啟動壓控振盪器21。第二B圖顯示本發明實施例之第一A圖之啟動電路12的方塊圖。在本實施例中,啟動電路12可包含計數器121,其儲存重置信號VC_RST之特定狀態轉換(例如從第一狀態轉換為第二狀態)所發生次數。如第一B圖所例示,於時間t2,計數器121儲存數字“1”,代表重置信號VC_RST第一次從第一狀態轉換為第二狀態;於時間t4,計數器121儲存數字“2”,代表重置信號VC_RST第二次從第一狀態轉換為第二狀態。
在本實施例中,啟動電路12可包含脈波產生器122,當重置信號VC_RST之特定狀態轉換(例如從第一狀態轉換為第二狀態)所發生次數小於或等於預設計數值時,脈波產生器122產生預設寬度的致能信號EN_VCO。如第一B圖所例示,於時間t2或t4,當重置信號VC_RST從第一狀態轉換為第二狀態且計數器121所儲存的數字小於或等於二(亦即,預設計數值)時,脈波產生器122產生致能信號EN_VCO。
第一C圖例示第一A圖之壓控振盪器21的電路圖。在本實施例中,壓控振盪器21可包含複數串聯的反向器211,分別受控於電流源212,該電流源212受控於控制電壓VCT。壓控振盪器21可包含開關SW,其包含P型金屬氧化物半導體(MOS)電晶體,其閘極受控於致能信號EN_VCO,其源極連接至電源電壓Vdd,其汲極連接至其中一反向器211(例如圖示的第一個反向器)的輸入節點。當致能信號EN_VCO變為低位準時,連接該開關SW之反向器211的輸入節點被拉至高位準(例如Vdd),因此使得壓控振盪器21產生振盪。
本實施例之自我啟動控制電路100A可更包含強制開關13,用以將振盪電路(在本實施例中為鎖頻迴路振盪電路200)之內部節點接地,因而降低控制電壓VCT。在本實施例中,強制開關13可包含金屬氧化物半導體(MOS)電晶體(例如N型金屬氧化物半導體電晶體),連接於地與正輸入opp的節點之間,當重置信號VC_RST處於第一狀態(例如高位準)時,強制開關13可將正輸入opp的節點接地。
於操作自我啟動控制電路100A與鎖頻迴路振盪電路200時,時間t5之前無振盪發生。當控制電壓VCT高於第一參考電壓Vref_H時,重置信號VC_RST(於t1~t2或t3~t4期間)變為高準位,導通強制開關13,藉以將正輸入opp之節點強制放電,因而降低控制電壓VCT。藉此,可避免因太高的控制電壓VCT造成壓控振盪器21的鎖死。如第一B圖所例示,當計數器212所儲存數字達到二(亦即,預設計數值)之後,壓控振盪器21於時間t5啟動振盪以輸出穩定的振盪輸出FBCK。
第三圖例示未使用自我啟動控制電路100A之鎖頻迴路振盪電路200之相關信號的時序圖。在這個例子中,正輸入opp與控制電壓VCT維持高位準,會鎖死壓控振盪器21且沒有振盪產生。其中,由於振盪輸出FBCK不再擺動,使得第一開關SW1與第二開關SW停止切換。電源電壓Vdd藉由第一電阻器R1持續對電容器C1充電,更增加正輸入opp而使得壓控振盪器21的鎖死更為嚴重。
第四圖顯示本發明第二實施例之適用於鎖相迴路(PLL)振盪電路400的自我啟動控制電路100B的電路圖。鎖相迴路振盪電路400可包含壓控振盪器21,用以產生輸出信號out,其振盪頻率受控於控制電壓VCT。鎖相迴路振盪電路400可包含除頻器41,用以將輸出信號out的振盪頻率除頻,以產生振盪輸出FBCK。鎖相迴路振盪電路400可包含相位頻率偵測器(PFD)42,用以比較參考信號ref與振盪輸出FBCK,將其結果饋至電荷泵(CP),因而產生控制電壓VCT給壓控振盪器21。鎖相迴路振盪電路400可更包含低通濾波器44,其通過控制電壓VCT當中低於截止頻率的成分且衰減控制電壓VCT當中高於截止頻率的成分。
在本實施例中,自我啟動控制電路100B可包含狀態電路11,其決定控制電壓VCT的位準或狀態,據以產生重置信號VC_RST。本實施例之自我啟動控制電路100B可包含啟動電路12,其根據重置信號VC_RST以產生致能信號EN_VCO,據以啟動壓控振盪器21。本實施例之自我啟動控制電路100B可更包含強制開關13(例如N型金屬氧化物半導體電晶體),用以將振盪電路(在本實施例中為鎖相迴路振盪電路400)之內部節點接地。在本實施例中,當重置信號VC_RST處於第一狀態(例如高位準)時,強制開關13可將控制電壓VCT的節點接地。自我啟動控制電路100B的狀態電路11、啟動電路12及強制開關13類似於自我啟動控制電路100A的相應組成,其細節不予贅述。
於操作自我啟動控制電路100B與鎖相迴路振盪電路400時,當振盪輸出FBCK的頻率高於參考信號ref的頻率時,電荷泵43進行放電,因而降低控制電壓VCT與輸出信號out的振盪頻率。當振盪輸出FBCK的頻率低於參考信號ref的頻率時,電荷泵43進行充電,因而提高控制電壓VCT與輸出信號out的振盪頻率。當壓控振盪器21無振盪時,電荷泵43持續充電以提升控制電壓VCT,會鎖死壓控振盪器21且沒有振盪產生。藉由自我啟動控制電路100B可避免壓控振盪器21因太高的控制電壓VCT造成壓控振盪器21的鎖死,且可啟動壓控振盪器21,其操作類似於前一實施例之自我啟動控制電路100A,細節不予贅述。
以上所述僅為本發明之較佳實施例而已,並非用以限定本發明之申請專利範圍;凡其它未脫離發明所揭示之精神下所完成之等效改變或修飾,均應包含在下述之申請專利範圍內。
100A:自我啟動控制電路
100B:自我啟動控制電路
11:狀態電路
111:比較電路
12:啟動電路
121:計數器
122:脈波產生器
13:強制開關
200:鎖頻迴路振盪電路
21:壓控振盪器
22:比較器
400:鎖相迴路振盪電路
41:除頻器
42:相位頻率偵測器
43:電荷泵
44:低通濾波器
FBCK:振盪輸出
VCT:控制電壓
opp:正輸入
opn:負輸入
Vdd:電源電壓
R1:第一電阻器
R2:第二電阻器
R3:第三電阻器
C1:電容器
C:電容器
SW1:第一開關
SW2:第二開關
SW:開關
VC_RST:重置信號
EN_VCO:致能信號
Vref_H:第一參考電壓
Vref_L:第二參考電壓
t1~t5:時間
out:輸出信號
ref:參考信號
第一A圖顯示本發明第一實施例之適用於鎖頻迴路振盪電路的自我啟動控制電路的電路圖。
第一B圖例示自我啟動控制電路與鎖頻迴路振盪電路之相關信號的時序圖。
第一C圖例示第一A圖之振盪器的電路圖。
第二A圖顯示本發明實施例之第一A圖之狀態電路的示意圖。
第二B圖顯示本發明實施例之第一A圖之啟動電路的方塊圖。
第三圖例示未使用自我啟動控制電路之鎖頻迴路振盪電路之相關信號的時序圖。
第四圖顯示本發明第二實施例之適用於鎖相迴路振盪電路的自我啟動控制電路的電路圖。
100A:自我啟動控制電路
11:狀態電路
12:啟動電路
13:強制開關
200:鎖頻迴路振盪電路
21:壓控振盪器
22:比較器
FBCK:振盪輸出
VCT:控制電壓
opp:正輸入
opn:負輸入
Vdd:電源電壓
R1:第一電阻器
R2:第二電阻器
R3:第三電阻器
C1:電容器
C:電容器
SW1:第一開關
SW2:第二開關
VC_RST:重置信號
EN_VCO:致能信號
Claims (20)
- 一種適用於振盪電路的自我啟動控制電路,包含:一狀態電路,其根據該振盪電路之一壓控振盪器之控制電壓的位準,據以產生重置信號;及一啟動電路,其根據該重置信號以產生致能信號並饋至該壓控振盪器,據以啟動該壓控振盪器。
- 如請求項1之適用於振盪電路的自我啟動控制電路,其中當該控制電壓高於預設第一參考電壓時,該重置信號處於第一狀態,且當該控制電壓低於預設第二參考電壓時,該重置信號處於第二狀態,其中該第一參考電壓大於該第二參考電壓。
- 如請求項2之適用於振盪電路的自我啟動控制電路,其中該狀態電路包含一比較電路,其藉由比較該控制電壓與該第一參考電壓、該第二參考電壓以產生該重置信號。
- 如請求項1之適用於振盪電路的自我啟動控制電路,其中該啟動電路包含:一計數器,其儲存該重置信號之特定狀態轉換所發生次數;及一脈波產生器,當該計數器所儲存之次數小於或等於預設計數值時,該脈波產生器產生預設寬度的該致能信號。
- 如請求項1之適用於振盪電路的自我啟動控制電路,其中該壓控振盪器包含:複數串聯的反向器;及 一開關,受控於該致能信號,該開關連接於電源電壓與其中一反向器的輸入節點之間。
- 如請求項1之適用於振盪電路的自我啟動控制電路,更包含:一強制開關,用以將該振盪電路之內部節點接地,因而降低該控制電壓。
- 一種鎖頻迴路振盪電路及自我啟動控制電路,包含:一壓控振盪器,用以產生振盪輸出,其振盪頻率受控於控制電壓;及一比較器,其比較正輸入與負輸入,據以產生該控制電壓;其中該自我啟動控制電路包含:一狀態電路,其根據該控制電壓的位準,據以產生重置信號;及一啟動電路,其根據該重置信號以產生致能信號並饋至該壓控振盪器,據以啟動該壓控振盪器。
- 如請求項7之鎖頻迴路振盪電路及自我啟動控制電路,更包含:一第一電阻器,藉以電性連接該正輸入之節點至電源電壓;一電容器;一第一開關,藉以電性連接該正輸入之節點至該電容器;一第二開關,藉以將該電容器電性接地,其中該第一開關與該第二開關串接且操作於相反狀態;及一分壓器,由第二電阻器與第三電阻器組成,藉以提供一電壓至該負輸入的節點。
- 如請求項7之鎖頻迴路振盪電路及自我啟動控制電路,其中當該控制電壓高於預設第一參考電壓時,該重置信號處於第一狀態,且當該控制電壓 低於預設第二參考電壓時,該重置信號處於第二狀態,其中該第一參考電壓大於該第二參考電壓。
- 如請求項9之鎖頻迴路振盪電路及自我啟動控制電路,其中該狀態電路包含一比較電路,其藉由比較該控制電壓與該第一參考電壓、該第二參考電壓以產生該重置信號。
- 如請求項7之鎖頻迴路振盪電路及自我啟動控制電路,其中該啟動電路包含:一計數器,其儲存該重置信號之特定狀態轉換所發生次數;及一脈波產生器,當該計數器所儲存之次數小於或等於預設計數值時,該脈波產生器產生預設寬度的該致能信號。
- 如請求項7之鎖頻迴路振盪電路及自我啟動控制電路,其中該壓控振盪器包含:複數串聯的反向器;及一開關,受控於該致能信號,該開關連接於電源電壓與其中一反向器的輸入節點之間。
- 如請求項7之鎖頻迴路振盪電路及自我啟動控制電路,其中該自我啟動控制電路更包含:一強制開關,用以將該正輸入之節點接地,因而降低該控制電壓。
- 一種鎖相迴路振盪電路及自我啟動控制電路,包含:一壓控振盪器,用以產生輸出信號,其振盪頻率受控於控制電壓;一除頻器,用以將該輸出信號的振盪頻率除頻,以產生振盪輸出; 一相位頻率偵測器,用以比較參考信號與該振盪輸出;及一電荷泵,其接收該相位頻率偵測器的結果,據以產生該控制電壓;其中該自我啟動控制電路包含:一狀態電路,其根據該控制電壓的位準,據以產生重置信號;及一啟動電路,其根據該重置信號以產生致能信號並饋至該壓控振盪器,據以啟動該壓控振盪器。
- 如請求項14之鎖相迴路振盪電路及自我啟動控制電路,更包含:一低通濾波器,其通過該控制電壓當中低於截止頻率的成分且衰減該控制電壓當中高於該截止頻率的成分。
- 如請求項14之鎖相迴路振盪電路及自我啟動控制電路,其中當該控制電壓高於預設第一參考電壓時,該重置信號處於第一狀態,且當該控制電壓低於預設第二參考電壓時,該重置信號處於第二狀態,其中該第一參考電壓大於該第二參考電壓。
- 如請求項16之鎖相迴路振盪電路及自我啟動控制電路,其中該狀態電路包含一比較電路,其藉由比較該控制電壓與該第一參考電壓、該第二參考電壓以產生該重置信號。
- 如請求項14之鎖相迴路振盪電路及自我啟動控制電路,其中該啟動電路包含:一計數器,其儲存該重置信號之特定狀態轉換所發生次數;及一脈波產生器,當該計數器所儲存之次數小於或等於預設計數值時,該脈波產生器產生預設寬度的該致能信號。
- 如請求項14之鎖相迴路振盪電路及自我啟動控制電路,其中該壓控振盪器包含:複數串聯的反向器;及一開關,受控於該致能信號,該開關連接於電源電壓與其中一反向器的輸入節點之間。
- 如請求項14之鎖相迴路振盪電路及自我啟動控制電路,其中該自我啟動控制電路更包含:一強制開關,用以將該控制電壓之節點接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109108598A TWI722831B (zh) | 2020-03-16 | 2020-03-16 | 振盪電路及自我啟動控制電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109108598A TWI722831B (zh) | 2020-03-16 | 2020-03-16 | 振盪電路及自我啟動控制電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI722831B true TWI722831B (zh) | 2021-03-21 |
TW202137710A TW202137710A (zh) | 2021-10-01 |
Family
ID=76036173
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109108598A TWI722831B (zh) | 2020-03-16 | 2020-03-16 | 振盪電路及自我啟動控制電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI722831B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI803259B (zh) * | 2021-06-10 | 2023-05-21 | 聯發科技股份有限公司 | 鎖頻環及其輸出信號的振盪頻率校正方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0645689A2 (en) * | 1993-09-29 | 1995-03-29 | Seiko Epson Corporation | Clock supply system, real-time clock module, and clock generator |
US8461890B1 (en) * | 2011-07-20 | 2013-06-11 | United Microelectronics Corp. | Phase and/or frequency detector, phase-locked loop and operation method for the phase-locked loop |
US20130285723A1 (en) * | 2012-04-26 | 2013-10-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Phase locked loop circuit |
-
2020
- 2020-03-16 TW TW109108598A patent/TWI722831B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0645689A2 (en) * | 1993-09-29 | 1995-03-29 | Seiko Epson Corporation | Clock supply system, real-time clock module, and clock generator |
US8461890B1 (en) * | 2011-07-20 | 2013-06-11 | United Microelectronics Corp. | Phase and/or frequency detector, phase-locked loop and operation method for the phase-locked loop |
US20130285723A1 (en) * | 2012-04-26 | 2013-10-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Phase locked loop circuit |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI803259B (zh) * | 2021-06-10 | 2023-05-21 | 聯發科技股份有限公司 | 鎖頻環及其輸出信號的振盪頻率校正方法 |
US11722139B2 (en) | 2021-06-10 | 2023-08-08 | Mediatek Inc. | Frequency-locked loop and method for correcting oscillation frequency of output signal of frequency-locked loop |
Also Published As
Publication number | Publication date |
---|---|
TW202137710A (zh) | 2021-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5831483A (en) | PLL frequency synthesizer having circuit for controlling gain of charge pump circuit | |
US5233314A (en) | Integrated charge-pump phase-locked loop circuit | |
US6133770A (en) | Phase locked loop circuit | |
US6670833B2 (en) | Multiple VCO phase lock loop architecture | |
JP4623678B2 (ja) | Pll回路 | |
KR100985008B1 (ko) | 용량성 전하 펌프 | |
JP3119205B2 (ja) | Pll回路 | |
US7046093B1 (en) | Dynamic phase-locked loop circuits and methods of operation thereof | |
JPH07202690A (ja) | クロック信号発生回路 | |
CN101577544B (zh) | 具有崩溃保护机制的锁相环 | |
JPH021620A (ja) | 電圧制御発振回路 | |
US6914490B2 (en) | Method for clock generator lock-time reduction during speedstep transition | |
TWI722831B (zh) | 振盪電路及自我啟動控制電路 | |
US9490824B1 (en) | Phase-locked loop with frequency bounding circuit | |
CN113452367B (zh) | 振荡电路及自启动控制电路 | |
US10992306B1 (en) | Oscillation circuit and a self-start-up control circuit adaptable thereto | |
JP3656155B2 (ja) | 複数の位相同期回路を用いた周波数シンセサイザ | |
JP2009077308A (ja) | 位相ロックループ回路 | |
JP2008109452A (ja) | Pll回路 | |
JP4066500B2 (ja) | Pll回路 | |
TWI404341B (zh) | 記憶控制電壓並鎖定頻率訊號之電路、鎖相迴路裝置與其控制方法 | |
JP4479435B2 (ja) | Pll回路 | |
JP2012231447A (ja) | 位相ロックループ回路 | |
CN111628767B (zh) | 初始控制电压产生电路 | |
JP2004187199A (ja) | 位相同期回路 |