TWI721482B - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TWI721482B
TWI721482B TW108123583A TW108123583A TWI721482B TW I721482 B TWI721482 B TW I721482B TW 108123583 A TW108123583 A TW 108123583A TW 108123583 A TW108123583 A TW 108123583A TW I721482 B TWI721482 B TW I721482B
Authority
TW
Taiwan
Prior art keywords
semiconductor layer
semiconductor
region
memory device
layer
Prior art date
Application number
TW108123583A
Other languages
English (en)
Other versions
TW202034497A (zh
Inventor
小宮謙
石田貴士
菅野裕士
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW202034497A publication Critical patent/TW202034497A/zh
Application granted granted Critical
Publication of TWI721482B publication Critical patent/TWI721482B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/74Making of localized buried regions, e.g. buried collector layers, internal connections substrate contacts
    • H01L21/743Making of internal connections, substrate contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1087Substrate region of field-effect devices of field-effect transistors with insulated gate characterised by the contact structure of the substrate region, e.g. for controlling or preventing bipolar effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本發明實施形態提供一種能夠實現高積體化及高速化之半導體記憶裝置。  一實施形態之半導體記憶裝置具備:基板;複數個閘極電極,其等於與基板之表面交叉之第1方向上排列;第1半導體層,其於第1方向上延伸,且與複數個閘極電極對向;閘極絕緣膜,其設置於閘極電極與第1半導體層之間;第2半導體層,其設置於較複數個閘極電極更靠基板側,且連接於第1半導體層之與第1方向交叉之第2方向之側面;及第1接觸件,其於第1方向上延伸,且連接於第2半導體層。第2半導體層具備:第1區域,其連接於第1半導體層之第2方向之側面,且包含P型雜質;及第1接觸區域,其連接於第1接觸件,且N型雜質之濃度較第1區域大。

Description

半導體記憶裝置
以下所記載之實施形態係關於一種半導體記憶裝置。
已知有一種半導體記憶裝置,其具備:基板;複數個閘極電極,其等於與基板之表面交叉之第1方向上排列;半導體層,其於第1方向上延伸,且與複數個閘極電極對向;及閘極絕緣膜,其設置於閘極電極與半導體層之間。
實施形態提供一種能夠實現高積體化及高速化之半導體記憶裝置。
一實施形態之半導體記憶裝置具備:基板;複數個閘極電極,其等於與基板之表面交叉之第1方向上排列;第1半導體層,其於第1方向上延伸,且與複數個閘極電極對向;閘極絕緣膜,其設置於閘極電極與第1半導體層之間;第2半導體層,其設置於較複數個閘極電極更靠基板側,且連接於第1半導體層之與第1方向交叉之第2方向之側面;及第1接觸件,其於第1方向上延伸,且連接於第2半導體層。第2半導體層具備:第1區域,其連接於第1半導體層之第2方向之側面,且包含P型雜質;及第1接觸區域,其連接於第1接觸件,且N型雜質之濃度較第1區域大。
另一實施形態之半導體記憶裝置具備:基板;複數個閘極電極,其等於與基板之表面交叉之第1方向上排列;第1半導體層,其於第1方向上延伸,且與複數個閘極電極對向;閘極絕緣膜,其設置於閘極電極與第1半導體層之間;第2半導體層,其設置於較複數個閘極電極更靠基板側,且連接於第1半導體層之與第1方向交叉之第2方向之側面;及第1接觸件,其於第1方向上延伸,且連接於第2半導體層。第2半導體層具備:第1區域,其連接於第1半導體層之第2方向之側面;及第1接觸區域,其連接於第1接觸件,且N型雜質之濃度較第1區域大。基板或第2半導體層具備連接於第1區域之第2區域。該第2區域與第1區域於第1方向上之位置不同,且P型雜質之濃度較第1區域大。
其次,參照圖式對實施形態之半導體記憶裝置詳細地進行說明。再者,以下之實施形態僅為一例,並非意圖限定本發明而表示。
又,於本說明書中,將相對於基板之表面平行之特定方向稱為X方向,將相對於基板之表面平行且與X方向垂直之方向稱為Y方向,將相對於基板之表面垂直之方向稱為Z方向。
又,於本說明書中,有時將沿著特定面之方向稱為第1方向,將沿著該特定面且與第1方向交叉之方向稱為第2方向,將與該特定面交叉之方向稱為第3方向。該等第1方向、第2方向及第3方向可與X方向、Y方向及Z方向中之任一者對應,亦可不對應。
又,於本說明書中,「上」或「下」等表達係以基板作為基準。例如,於上述第1方向與基板之表面交叉之情形時,將沿著該第1方向遠離基板之朝向稱為上,將沿著第1方向靠近基板之朝向稱為下。又,於針對某一構成稱下表面或下端之情形時,意指該構成之基板側之面或端部,於稱上表面或上端之情形時,意指該構成之與基板相反之側之面或端部。又,將與第2方向或第3方向交叉之面稱為側面等。
又,於本說明書中,於針對圓筒狀或圓環狀構件或貫通孔等稱「徑向」之情形時,意指於與該等圓筒或圓環之中心軸垂直之平面中,靠近該中心軸之方向或遠離該中心軸之方向。又,於稱「徑向之厚度」等之情形時,意指於此種平面中,自中心軸至內周面為止之距離與自中心軸至外周面為止之距離之差量。
又,於本說明書中,於針對構成、構件等稱特定方向之「寬度」或「厚度」之情形時,有時意指藉由SEM(Scanning electron microscopy,掃描電子顯微術)或TEM(Transmission electron microscopy,透射電子顯微術)等所觀察到之剖面等之寬度或厚度。
[第1實施形態]  [構成]  圖1係第1實施形態之半導體記憶裝置之模式性等效電路圖。為了方便說明,圖1中省略一部分構成。
本實施形態之半導體記憶裝置具備記憶胞陣列MA及控制記憶胞陣列MA之周邊電路PC。
記憶胞陣列MA具備複數個記憶體區塊MB。該等複數個記憶體區塊MB分別具備複數個子區塊SB。該等複數個子區塊SB分別具備複數個記憶體單元MU。該等複數個記憶體單元MU之一端分別經由位元線BL而連接於周邊電路PC。又,該等複數個記憶體單元MU之另一端分別經由共通之源極接觸件LI及源極線SL而連接於周邊電路PC。
記憶體單元MU具備串聯連接於位元線BL與源極接觸件LI之間之汲極選擇電晶體STD、記憶體串MS及源極選擇電晶體STS。以下,有時將汲極選擇電晶體STD及源極選擇電晶體STS簡稱為選擇電晶體(STD、STS)。
記憶體串MS具備串聯連接之複數個記憶胞MC。記憶胞MC為具備半導體膜、閘極絕緣膜及閘極電極之場效型電晶體。半導體膜作為通道區域發揮功能。閘極絕緣膜具備能夠記憶資料之記憶體部。該記憶體部例如為氮化矽膜(SiN)或浮閘等電荷儲存膜。於該情形時,記憶胞MC之閾值電壓係根據電荷儲存膜中之電荷量而變化。閘極電極連接於字元線WL。字元線WL係與屬於1個記憶體串MS之複數個記憶胞MC對應地設置,且共通地連接於1個記憶體區塊MB中之全部記憶體串MS。
選擇電晶體(STD、STS)為具備半導體膜、閘極絕緣膜及閘極電極之場效型電晶體。半導體膜作為通道區域發揮功能。汲極選擇電晶體STD之閘極電極連接於汲極選擇線SGD。汲極選擇線SGD係與子區塊SB對應地設置,且共通地連接於1個子區塊SB中之全部汲極選擇電晶體STD。源極選擇電晶體STS之閘極電極連接於源極選擇線SGS。源極選擇線SGS共通地連接於1個記憶體區塊MB中之全部源極選擇電晶體STS。
周邊電路PC例如產生讀出動作、寫入動作、刪除動作所需要之電壓,並施加至位元線BL、源極線SL、字元線WL及選擇閘極線(SGD、SGS)。周邊電路PC例如包含與記憶胞陣列MA設置於同一晶片上之複數個電晶體及配線。
圖2係本實施形態之半導體記憶裝置之模式性立體圖。圖3係圖2之局部放大圖。為了方便說明,於圖2及圖3中省略一部分構成。
如圖2所示,本實施形態之半導體記憶裝置具備:基板S;複數個導電層110,其等於Z方向上排列;複數個半導體層120,其等於Z方向上延伸且與複數個導電層110對向;及閘極絕緣膜130,其設置於導電層110與半導體層120之間。又,該半導體記憶裝置具備:半導體層140,其設置於較複數個導電層110更靠下方,且共通地連接於複數個半導體層120之外周面;及導電層150,其於Z方向及X方向上延伸,且連接於半導體層140。
基板S例如為包含單晶矽(Si)等之半導體基板。基板S例如具備如下雙重井構造,即,於半導體基板之表面具有包含N型雜質之N型井NW,進而於該N型井NW中具有包含P型雜質之P型井PW。
導電層110例如包含氮化鈦(TiN)及鎢(W)之積層膜等。導電層110例如作為字元線WL(圖1)及連接於該字元線WL之複數個記憶胞MC之閘極電極、或汲極選擇線SGD(圖1)及連接於該汲極選擇線SGD之複數個汲極選擇電晶體STD(圖1)之閘極電極發揮功能。導電層110之X方向之端部經由在Z方向上延伸之接觸件111而連接於周邊電路PC(圖1)。
於導電層110與半導體層140之間,設置有導電層112。導電層112例如包含含有磷(P)等N型雜質之多晶矽(Si)等。導電層112作為源極選擇線SGS(圖1)及連接於該源極選擇線SGS之複數個源極選擇電晶體STS(圖1)之閘極電極發揮功能。
於在Z方向上相鄰之複數個導電層110之間、導電層110與導電層112之間、及導電層112與半導體層140之間,設置有氧化矽(SiO2 )等絕緣層101。導電層110、導電層112及絕緣層101具有以特定圖案形成之複數個貫通孔,該貫通孔之內周面與半導體層120之外周面對向。
半導體層120作為1個記憶體單元MU(圖1)中所包含之複數個記憶胞MC、汲極選擇電晶體STD、及源極選擇電晶體STS之通道區域發揮功能。半導體層120具有於Z方向上延伸之大致圓筒狀之形狀。半導體層120例如為非摻雜之多晶矽(Si)等半導體層。又,於半導體層120之中心部分嵌入有氧化矽(SiO2 )等絕緣層121。又,半導體層120之下端部連接於半導體層140。又,半導體層120之上端經由半導體層122及接觸件123而連接於位元線BL。半導體層122例如為注入有例如磷(P)等n型雜質之導電性半導體膜。接觸件123例如包含鎢(W)、銅(Cu)等。
閘極絕緣膜130具有覆蓋半導體層120之外周面及底面之大致圓筒狀之形狀。例如如圖3所示,閘極絕緣膜130具備自半導體層120側至導電層110側所設置之隧道絕緣膜131、電荷儲存膜132、及阻擋絕緣膜133。隧道絕緣膜131例如為氧化矽(SiO2 )等絕緣膜。電荷儲存膜132例如為氮化矽(SiN)等絕緣膜。阻擋絕緣膜133例如可為氧化矽(SiO2 )等絕緣膜,亦可為絕緣性積層膜。再者,於圖3中,表示有閘極絕緣膜130為絕緣性電荷儲存膜之例。然而,閘極絕緣膜130亦可包含含有雜質之多晶矽(Si)等導電性電荷儲存膜(浮閘)。
半導體層140(圖2)例如包含含有硼(B)等P型雜質之多晶矽等。半導體層140連接於基板S之表面之P型井PW。於半導體層140之與導電層150之接觸部分,設置有包含磷(P)等N型雜質之接觸區域141。再者,於P型井PW之與導電層150之接觸部分,設置有包含磷(P)等N型雜質之接觸區域142。
導電層150於Z方向及X方向上延伸,且於下端部連接於基板S及半導體層140。導電層150例如包含氮化鈦(TiN)及鎢(W)之積層膜等。導電層150作為源極接觸件LI發揮功能。
其次,參照圖4~圖7,對記憶胞陣列MA之更具體之構成進行說明。為了方便說明,於圖4~圖7中省略一部分構成。
圖4係本實施形態之半導體記憶裝置之模式性俯視圖。
如圖4所示,於基板S上,設置有複數個記憶胞陣列MA。於圖示之例中,於基板S上在X方向上排列設置有2個記憶胞陣列MA。記憶胞陣列MA具備於Y方向上配設之複數個記憶體區塊MB。又,該等複數個記憶體區塊MB具備於Y方向上配設之複數個區塊構造BS。又,該等複數個區塊構造BS具備於Y方向上配設之複數個子區塊SB。
於記憶胞陣列MA中設置有:區域R1,其供設置記憶胞MC;區域R2,其設置於記憶胞陣列MA之X方向之兩端部且於Y方向上延伸;及區域R3,其設置於記憶胞陣列MA之Y方向之兩端部且於X方向上延伸。於區域R2中,例如設置接觸件111等。
圖5係圖4之局部放大圖,表示上述區域R1之一部分。
於區域R1中,交替地排列有複數個區塊構造BS及區塊分斷構造ST。
區塊構造BS具備隔著絕緣部SHE於Y方向上相鄰之2個子區塊SB。於各子區塊SB中,複數個半導體層120呈交錯狀配設。該等複數個半導體層120分別連接於位元線BL,作為記憶體單元MU(圖1)發揮功能。
區塊分斷構造ST具備導電層150、及設置於導電層150與區塊構造BS之間之氧化矽(SiO2 )等絕緣層151。導電層150及絕緣層151之X方向長度例如亦可為區塊構造BS之X方向長度以上。
位元線BL於X方向上設置有複數條,且於Y方向上延伸。位元線BL分別針對1個子區塊SB連接於1個半導體層120。
圖6係將圖5所示之構造沿著A-A'線切斷並於箭頭之方向上觀察所得之模式性剖視圖。
如圖6所示,於本實施形態中,導電層150之下端部152沿著P型井PW之上表面及絕緣層151之下表面朝Y方向突出,於下表面連接於P型井PW,於Y方向之側面連接於半導體層140。又,半導體層140之接觸區域141及P型井PW之接觸區域142設置於自與導電層150之下端部152之接觸面起大致各向同性地擴展之範圍。於圖示之例中,接觸區域141之上端到達半導體層140之上表面。再者,導電層112之Z方向之厚度較導電層110之Z方向厚度大。
圖7係表示區域R3(圖4)之一部分剖面之剖視圖。於本實施形態中,於區域R3中,設置有於Z方向上積層之複數個犧牲層110A。犧牲層110A例如包含氮化矽(SiN)等。犧牲層110A與導電層110設置於同一層。即,於在Z方向上相鄰之2個絕緣層101之間,設置有導電層110及犧牲層110A。又,於區域R3中,設置有於Z方向上排列之犧牲層140A及半導體層140B。犧牲層140A例如包含氮化矽(SiN)等。半導體層140B例如包含含有硼(B)等P型雜質之多晶矽(Si)等。犧牲層140A及半導體層140B與半導體層140設置於同一層。即,於最下層之絕緣層101與P型井PW之間,設置有導電層110及犧牲層110A。
[製造方法]  其次,參照圖8~圖22,對本實施形態之半導體記憶裝置之製造方法進行說明。
如圖8所示,於該製造方法中,於基板S之P型井PW上,形成犧牲層140A、半導體層140B、絕緣層101及導電層112。又,於其等之上方,交替地形成複數個絕緣層101及複數個犧牲層110A。該步驟例如藉由CVD(Chemical Vapor Deposition,化學氣相沈積)等方法進行。
其次,如圖9所示,形成開口op1。開口op1係於Z方向上延伸,貫通犧牲層140A、半導體層140B、絕緣層101、導電層112、複數個絕緣層101及犧牲層110A而使基板S之P型井PW露出之開口。該步驟例如藉由RIE(Reactive Ion Etching,反應性離子蝕刻)等方法進行。
其次,如圖10所示,於開口op1之內周面及底面,形成閘極絕緣膜130、半導體層120及絕緣層121。該步驟例如藉由CVD等方法進行。又,於該步驟中,例如進行用以將半導體層120之結晶構造改質之熱處理等。
其次,如圖11所示,形成開口op2。開口op2係於X方向及Z方向上延伸,且將複數個絕緣層101、複數個犧牲層110A、導電層112及絕緣層101於Y方向上分斷而使半導體層140B露出之開口。該步驟例如藉由RIE等方法進行。
其次,如圖12所示,於導電層112之Y方向之側面及半導體層140B之上表面形成氧化層113。該步驟例如於不使氮化矽氧化而是選擇性地使多晶矽氧化之條件下進行。
其次,如圖13所示,去除犧牲層110A。該步驟例如於使用磷酸之濕式蝕刻等及不去除氧化矽而是選擇性地去除氮化矽之條件下進行。
其次,如圖14所示,形成導電層110。該步驟例如藉由CVD等而進行。
其次,如圖15所示,將導電層110之一部分去除,而將複數個導電層110於Z方向上分斷。該步驟例如藉由濕式蝕刻等而進行。
其次,如圖16所示,於開口op2之側面及底面形成絕緣層151及半導體層150A。該步驟例如藉由CVD等方法進行。
其次,如圖17所示,將絕緣層151及半導體層150A中形成於開口op2底面之部分去除,去除半導體層140B之一部分,而使犧牲層140A之上表面露出。該步驟例如藉由RIE等方法進行。
其次,如圖18所示,將犧牲層140A去除,而使P型井PW之上表面、半導體層140B之下表面及閘極絕緣膜130之外周面露出。該步驟例如藉由於不去除矽及氧化矽而是選擇性地去除氮化矽之條件下進行濕式蝕刻等而進行。
其次,如圖19所示,將閘極絕緣膜130之一部分去除,而使半導體層120之外周面之一部分露出。該步驟例如藉由濕式蝕刻等而進行。
其次,如圖20所示,於P型井PW之上表面、半導體層140B之下表面及半導體層120之外周面形成矽等,而形成半導體層140。該步驟例如藉由CVD等而進行。
其次,如圖21所示,將半導體層140之一部分去除,而使絕緣層151之側面露出。該步驟例如藉由濕式蝕刻等方法進行。
其次,如圖22所示,將磷等N型雜質注入至半導體層140及P型井PW,而形成半導體層140之接觸區域141及P型井PW之接觸區域142。該步驟例如可藉由離子注入等方法進行,亦可藉由氣相摻雜等方法進行。
其後,藉由利用CVD等方法於開口op2之內部形成源極接觸件LI,而形成圖6等所示之構造。
[效果]  已知有一種半導體記憶裝置,其具備:複數個閘極電極,其等於Z方向上排列;半導體層,其於Z方向上延伸,且與複數個閘極電極對向;及閘極絕緣膜,其設置於閘極電極與半導體層之間。此種半導體記憶裝置例如藉由如參照圖9及圖10所說明般,形成貫通複數個犧牲層或導電層之開口op1,並於該開口op1之內周面形成閘極絕緣膜及半導體層而製造。
於此種方法中,例如如圖10所示,於上述貫通孔之下端部亦形成有閘極絕緣膜。因此,為了將半導體層之下端部連接於配線等,必須將閘極絕緣膜之一部分去除。作為以去除閘極絕緣膜之一部分為目標之方法,例如考慮於在開口op1之內部形成閘極絕緣膜之後,藉由RIE等方法將形成於開口op1底面之閘極絕緣膜之一部分去除,其後形成半導體層。
然而,存在伴隨半導體記憶裝置之高積體化而開口op1之縱橫比增大之傾向,此種方法變得越來越困難。
因此,於第1實施形態中,如參照圖2等所說明般,將半導體層120之外周面連接於半導體層140,而並非將半導體層120之下端連接於半導體層140。此種構造可藉由如參照圖19所說明般,經由設置於區塊構造BS間之開口op2將閘極絕緣膜130去除而實現。因此,與將半導體層120之下端連接於半導體層140之情形相比,能夠更容易地進行高積體化。
於此種構造中,例如亦考慮將半導體層140設為N型半導體層。於此種半導體記憶裝置中,存在讀出動作時自源極線SL對記憶胞MC供給電子之情形,可藉由採用N型半導體層作為半導體層140,而使記憶胞MC-源極線SL間之電阻減小。
然而,於此種半導體記憶裝置中,存在刪除動作時對記憶胞MC供給電洞之情形。假設於採用N型半導體層作為半導體層140之情形時,例如亦考慮藉由源極選擇電晶體STS產生GIDL(Gate Induced Drain Leakage,閘極誘導汲極漏電流),藉此產生電洞。然而,為了藉由此種方法進行刪除動作,必須控制源極選擇電晶體STS之通道區域中之N型雜質之分佈,但有時難以進行此種控制。又,利用GIDL之刪除動作存在不適合高速化之情形。
因此,於第1實施形態中,將半導體層140設為P型半導體層。根據此種構造,可於刪除動作時自半導體層140供給電洞,能夠相對高速地進行刪除動作。又,源極選擇電晶體STS之通道區域中之N型雜質之分佈之控制亦不會產生問題。
於此種構造中,於讀出動作時對導電層112施加電壓而於半導體層140之上表面形成電子之通道,並經由該通道將半導體層120與導電層150連接。於此種形態中,存在半導體層120-導電層150間之電阻值變大之情形。
因此,於第1實施形態中,如參照圖5等所說明般,於在Y方向上相鄰之2個導電層150(源極接觸件LI)之間設置有區塊構造BS。根據此種構成,能夠相對減小半導體層120-導電層150間之距離。藉此,能夠抑制讀出動作時之半導體層120-導電層150間之電阻值,而相對高速地進行讀出動作。
[第2實施形態]  其次,參照圖23,對第2實施形態進行說明。圖23係用以對第2實施形態之半導體記憶裝置進行說明之模式性剖視圖。再者,於以下之說明中,對與第1實施形態相同之部分標註相同之符號,並省略說明。
第2實施形態之半導體記憶裝置基本上與第1實施形態之半導體記憶裝置同樣地構成。但,第2實施形態之半導體記憶裝置具備半導體層200以代替半導體層140(圖2、圖6)。
半導體層200基本上與半導體層140同樣地構成,但具備連接於P型井PW及半導體層120外周面之半導體區域201以及設置於半導體區域201上方之半導體區域202。
半導體區域201包含硼(B)等P型雜質,作為P型半導體發揮功能。
半導體區域202作為N型或I型半導體發揮功能。半導體區域202中之P型雜質之濃度至少較P型井PW及半導體區域201中之P型雜質之濃度小。半導體區域202連接於接觸區域141。
根據本實施形態之半導體記憶裝置,能夠發揮與第1實施形態之半導體記憶裝置相同之效果。
又,於本實施形態之半導體記憶裝置中,半導體區域202中之P型雜質之濃度較半導體區域201中之P型雜質之濃度小。因此,能夠進一步減小讀出動作時半導體層120-導電層150間之電阻值。
再者,本實施形態之半導體記憶裝置可藉由與第1實施形態之半導體記憶裝置大致相同之方法來製造。但,於製造本實施形態之半導體記憶裝置時,於半導體層140B中包含N型雜質、或不包含雜質之條件下進行參照圖8所說明之步驟。
[第3實施形態]  其次,參照圖24,對第3實施形態進行說明。圖24係用以對第3實施形態之半導體記憶裝置進行說明之模式性剖視圖。再者,於以下之說明中,對與第1實施形態相同之部分標註相同之符號,並省略說明。
第3實施形態之半導體記憶裝置基本上與第1實施形態之半導體記憶裝置同樣地構成。但,第3實施形態之半導體記憶裝置具備半導體層210以代替半導體層140(圖2、圖6)。
半導體層210基本上與半導體層140同樣地構成,但具備連接於P型井PW及半導體層120外周面之半導體區域211以及設置於半導體區域211上方之半導體區域212。
半導體區域211作為I型半導體發揮功能。半導體區域211中之P型雜質之濃度至少較P型井PW中之P型雜質之濃度小。又,半導體區域211中之N型雜質之濃度至少較半導體區域212中之N型雜質之濃度小。
半導體區域212包含磷(P)等N型雜質,作為N型半導體發揮功能。半導體區域212連接於接觸區域141。
根據本實施形態之半導體記憶裝置,能夠發揮與第1實施形態之半導體記憶裝置相同之效果。
又,於本實施形態之半導體記憶裝置中,半導體區域212作為N型半導體發揮功能。因此,能夠進一步減小讀出動作時半導體層120-導電層150間之電阻值。
再者,本實施形態之半導體記憶裝置可藉由與第1實施形態之半導體記憶裝置大致相同之方法來製造。但,於製造本實施形態之半導體記憶裝置時,於半導體層140B中包含N型雜質之條件下進行參照圖8所說明之步驟。又,對於參照圖20所說明之步驟,於藉由該步驟所形成之矽不包含雜質之條件下進行。
[第4實施形態]  其次,參照圖25,對第4實施形態進行說明。圖25係用以對第4實施形態之半導體記憶裝置進行說明之模式性剖視圖。再者,於以下之說明中,對與第1實施形態相同之部分標註相同之符號,並省略說明。
第4實施形態之半導體記憶裝置基本上與第1實施形態之半導體記憶裝置同樣地構成。但,第4實施形態之半導體記憶裝置具備於P型井PW中進一步設置有包含N型雜質之N型井NW'之三重井構造之基板。又,第4實施形態之半導體記憶裝置具備半導體層220以代替半導體層140(圖2、圖6)。
半導體層220基本上與半導體層140同樣地構成,但具備連接於N型井NW'及半導體層120外周面之半導體區域221以及設置於半導體區域221上方之半導體區域222。
半導體區域221作為I型半導體發揮功能。半導體區域221中之N型雜質之濃度至少較N型井NW'中之N型雜質之濃度小。又,半導體區域221中之P型雜質之濃度至少較半導體區域222中之P型雜質之濃度小。
半導體區域222包含硼(B)等P型雜質,作為P型半導體發揮功能。半導體區域222連接於接觸區域141。
根據本實施形態之半導體記憶裝置,能夠發揮與第1實施形態之半導體記憶裝置相同之效果。
又,於本實施形態之半導體記憶裝置中,半導體區域221連接於N型井NW'。因此,能夠進一步減小讀出動作時半導體層120-導電層150間之電阻值。
再者,本實施形態之半導體記憶裝置可藉由與第1實施形態之半導體記憶裝置大致相同之方法來製造。但,於製造本實施形態之半導體記憶裝置時,於半導體層140B中包含P型雜質之條件下進行參照圖8所說明之步驟。又,對於參照圖20所說明之步驟,於藉由該步驟所形成之矽不包含雜質之條件下進行。
[第5實施形態]  [構成]  其次,參照圖26,對第6實施形態進行說明。圖26係用以對第5實施形態之半導體記憶裝置進行說明之模式性剖視圖。再者,於以下之說明中,對與第1實施形態相同之部分標註相同之符號,並省略說明。
第5實施形態之半導體記憶裝置基本上與第1實施形態之半導體記憶裝置同樣地構成。但,第5實施形態之半導體記憶裝置具備導電層230以代替導電層150(圖2、圖6)。
如圖26所示,於本實施形態中,導電層230之側面及底面之一部分由絕緣層232覆蓋。導電層230之下端部231經由P型井PW之接觸區域142而連接於半導體層140之接觸區域141。於圖示之例中,接觸區域141之上端到達半導體層140之上表面。
再者,第5實施形態之半導體記憶裝置基本上與第1實施形態同樣地構成。然而,於第2~第4實施形態中亦可採用此種構成。
[製造方法]  其次,參照圖27~圖32,對本實施形態之半導體記憶裝置之製造方法進行說明。
於該製造方法中,例如,進行參照圖8~圖11所說明之步驟。
其次,如圖27所示,將半導體層140B之一部分去除,而使犧牲層140A之上表面露出。該步驟例如與參照圖17所說明之步驟同樣地進行。
其次,如圖28所示,形成半導體層140。該步驟例如與參照圖18~圖22所說明之步驟同樣地進行。
其次,如圖29所示,於導電層112及半導體層140之Y方向側面形成氧化層113。該步驟例如於不使氮化矽氧化,而是選擇性地使多晶矽氧化之條件下進行。
其次,如圖30所示,將犧牲層110A去除而形成導電層110。該步驟例如與參照圖13~圖15所說明之步驟同樣地進行。
其次,如圖31所示,於開口op2之側面及底面形成絕緣層232及半導體層230A。該步驟例如藉由CVD等方法進行。
其次,如圖32所示,將絕緣層232及半導體層230A中形成於開口op2之底面之部分去除,而使P型井PW之上表面露出。該步驟例如藉由RIE等方法進行。
其後,藉由利用CVD等方法於開口op2之內部形成導電層230,而形成圖26所示之構造。
[第6實施形態]  [構成]  其次,參照圖33,對第6實施形態進行說明。圖33係用以對第6實施形態之半導體記憶裝置進行說明之模式性剖視圖。再者,於以下之說明中,對與第1實施形態相同之部分標註相同之符號,並省略說明。
第6實施形態之半導體記憶裝置基本上與第1實施形態之半導體記憶裝置同樣地構成。但,第6實施形態之半導體記憶裝置不具有導電層112。
再者,第6實施形態之半導體記憶裝置基本上與第1實施形態同樣地構成。然而,於第2~第4實施形態中亦可採用此種構成。
[製造方法]  其次,參照圖34~圖40,對本實施形態之半導體記憶裝置之製造方法進行說明。
於該製造方法中,例如進行參照圖8~圖12所說明之步驟。但,於參照圖8所說明之步驟中,形成氧化矽等犧牲層233、矽等犧牲層234及氧化矽等犧牲層235以代替氮化矽等犧牲層140A。又,不形成導電層112。
其次,如圖34所示,將氧化層113之一部分去除,而使犧牲層234之上表面露出。該步驟例如與參照圖17所說明之步驟同樣地進行。
其次,如圖35所示,將犧牲層234去除,而使犧牲層233之上表面、犧牲層235之下表面及閘極絕緣膜130之外周面露出。該步驟例如與參照圖18所說明之步驟同樣地進行。
其次,如圖36所示,於犧牲層233之上表面、犧牲層235之下表面、閘極絕緣膜130之外周面及開口op2之側面,形成氧化矽等保護膜150B。該步驟例如藉由CVD等而進行。又,該步驟係於保護膜150B中形成於開口op2側面之部分之Y方向厚度較其他部分之厚度大之條件下進行。
其次,如圖37所示,將保護膜150B之一部分、閘極絕緣膜130之一部分、犧牲層233及犧牲層235去除,而使P型井PW之上表面、半導體層140B之下表面及半導體層120之外周面之一部分露出。該步驟例如藉由濕式蝕刻等而進行。
其次,如圖38所示,於P型井PW之上表面、半導體層140B之下表面及半導體層120之外周面之一部分形成半導體層140。該步驟例如與參照圖20~圖22所說明之步驟同樣地進行。
其次,如圖39所示,將保護膜150B去除,於P型井PW之上表面及半導體層140之側面形成氧化層113。該步驟例如於不使氮化矽氧化,而是選擇性地使多晶矽氧化之條件下進行。
其次,如圖40所示,將犧牲層110A去除而形成導電層110。該步驟例如與參照圖12~圖14所說明之步驟同樣地進行。
其後,藉由進行與參照圖31及圖32所說明之步驟相同之步驟,並利用CVD等方法於開口op2之內部形成源極接觸件LI,而形成圖33所示之構造。
[第7實施形態]  其次,參照圖41,對第7實施形態進行說明。圖41係用以對第7實施形態之半導體記憶裝置進行說明之模式性剖視圖。再者,於以下之說明中,對與第1實施形態相同之部分標註相同之符號,並省略說明。
第7實施形態之半導體記憶裝置基本上與第1實施形態之半導體記憶裝置同樣地構成。但,於第7實施形態中,於導電層150與絕緣層151之間設置有半導體層153。半導體層153包含含有磷(P)等N型雜質之多晶矽(Si)等。半導體層153連接於導電層150、半導體層140及P型井PW。半導體層153之下端部分作為半導體層140之接觸區域發揮功能。
再者,第7實施形態之半導體記憶裝置基本上與第1實施形態同樣地構成。然而,於第2~第4實施形態中亦可採用此種構成。
再者,本實施形態之半導體記憶裝置可藉由與第1實施形態之半導體記憶裝置大致相同之方法來製造。但,於製造本實施形態之半導體記憶裝置時,不進行參照圖21所說明之步驟。
[第8實施形態]  其次,參照圖42對第8實施形態進行說明。圖42係用以對第7實施形態之半導體記憶裝置進行說明之模式性立體圖。再者,於以下之說明中,對與第1實施形態相同之部分標註相同之符號,並省略說明。
第8實施形態之半導體記憶裝置基本上與第1實施形態之半導體記憶裝置同樣地構成。但,於第8實施形態中,於基板S與記憶胞陣列MA之間設置有構成周邊電路PC之複數個電晶體Tr。又,第8實施形態之半導體記憶裝置具備半導體層250以代替半導體層140(圖2、圖6)。
半導體層250基本上與半導體層140同樣地構成,但除了半導體層140中所包含之半導體區域以外,還包含以與P型井PW相同之濃度包含與P型井PW相同之雜質之半導體區域251。
再者,第8實施形態之半導體記憶裝置基本上與第1實施形態同樣地構成。然而,於第2~第4實施形態中亦可採用此種構成。例如,於第4實施形態中採用此種構成之情形時,半導體區域251亦可以與N型井NW'相同之濃度包含與N型井NW'(圖25)相同之雜質。
[其他]  已對本發明之若干個實施形態進行了說明,但該等實施形態係作為示例而提出者,並不意圖限定發明之範圍。該等新穎之實施形態能以其他各種形態實施,可於不脫離發明之主旨之範圍內,進行各種省略、替換及變更。該等實施形態或其變化包含於發明之範圍或主旨內,並且包含於申請專利範圍所記載之發明及其均等之範圍內。
[相關申請]  本申請享有以日本專利申請2019-36825號(申請日:2019年2月28日)作為基礎申請之優先權。本申請係藉由參照該基礎申請而包含基礎申請之全部內容。
101:絕緣層110:導電層110A:犧牲層111:接觸件112:導電層113:氧化層120:半導體層121:絕緣層122:半導體層123:接觸件130:閘極絕緣膜131:隧道絕緣膜132:電荷儲存膜133:阻擋絕緣膜140:半導體層140A:犧牲層140B:半導體層141:接觸區域142:接觸區域150:導電層150A:半導體層150B:保護膜151:絕緣層152:下端部153:半導體層200:半導體層201:半導體區域202:半導體區域210:半導體層211:半導體區域212:半導體區域220:半導體層221:半導體區域222:半導體區域230:導電層230A:半導體層231:下端部232:絕緣層233:犧牲層234:犧牲層235:犧牲層250:半導體層251:半導體區域BL:位元線BS:區塊構造LI:源極接觸件MA:記憶胞陣列MB:記憶體區塊MC:記憶胞MS:記憶體串MU:記憶體單元NW:N型井NW':N型井op1:開口op2:開口PC:周邊電路PW:P型井R1:區域R2:區域R3:區域S:基板SB:子區塊SGD:汲極選擇線SGS:源極選擇線SHE:絕緣部SL:源極線ST:區塊分斷構造STD:汲極選擇電晶體STS:源極選擇電晶體Tr:電晶體WL:字元線
圖1係第1實施形態之半導體記憶裝置之模式性等效電路圖。  圖2係表示第1實施形態之半導體記憶裝置之局部構成之模式性立體圖。  圖3係圖2之局部放大圖。  圖4係表示第1實施形態之半導體記憶裝置之局部構成之模式性俯視圖。  圖5係圖4之局部放大圖。  圖6係與圖5之A-A'線對應之模式性剖視圖。  圖7係表示第1實施形態之半導體記憶裝置之局部構成之模式性剖視圖。  圖8~圖22係表示第1實施形態之半導體記憶裝置之製造方法之模式性剖視圖。  圖23係第2實施形態之半導體記憶裝置之模式性剖視圖。  圖24係第3實施形態之半導體記憶裝置之模式性剖視圖。  圖25係第4實施形態之半導體記憶裝置之模式性剖視圖。  圖26係第5實施形態之半導體記憶裝置之模式性剖視圖。  圖27~圖32係表示第5實施形態之半導體記憶裝置之製造方法之模式性剖視圖。  圖33係第6實施形態之半導體記憶裝置之模式性剖視圖。  圖34~圖40係表示第6實施形態之半導體記憶裝置之製造方法之模式性剖視圖。  圖41係第7實施形態之半導體記憶裝置之模式性剖視圖。  圖42係第8實施形態之半導體記憶裝置之模式性剖視圖。
101:絕緣層
110:導電層
112:導電層
120:半導體層
121:絕緣層
130:閘極絕緣膜
140:半導體層
141:接觸區域
142:接觸區域
150:導電層
151:絕緣層
152:下端部
PW:P型井
R1:區域

Claims (6)

  1. 一種半導體記憶裝置,其具備:基板;複數個閘極電極,其等在與上述基板之表面交叉之第1方向上排列;第1半導體層,其於上述第1方向上延伸,且與上述複數個閘極電極對向;閘極絕緣膜,其設置於上述閘極電極與上述第1半導體層之間;第2半導體層,其設置於較上述複數個閘極電極更靠上述基板側,且連接於上述第1半導體層之與上述第1方向交叉之第2方向之側面;及第1接觸件,其於上述第1方向上延伸,且連接於上述第2半導體層;且上述第2半導體層具備:第1區域,其連接於上述第1半導體層之上述第2方向之側面,且包含P型雜質;及第1接觸區域,其連接於上述第1接觸件,且N型雜質之濃度較上述第1區域大。
  2. 如請求項1之半導體記憶裝置,其中上述基板具備P型井,上述第2半導體層連接於上述P型井。
  3. 一種半導體記憶裝置,其具備:基板;複數個閘極電極,其等在與上述基板之表面交叉之第1方向上排列; 第1半導體層,其於上述第1方向上延伸,且與上述複數個閘極電極對向;閘極絕緣膜,其設置於上述閘極電極與上述第1半導體層之間;第2半導體層,其設置於較上述複數個閘極電極更靠上述基板側,且連接於上述第1半導體層之與上述第1方向交叉之第2方向之側面;及第1接觸件,其於上述第1方向上延伸,且連接於上述第2半導體層;且上述第2半導體層具備:第1區域,其連接於上述第1半導體層之上述第2方向之側面;及第1接觸區域,其連接於上述第1接觸件,且N型雜質之濃度較上述第1區域大;且上述基板或上述第2半導體層具備連接於上述第1區域之第2區域,上述第2區域與上述第1區域於上述第1方向上之位置不同,且P型雜質之濃度較上述第1區域大。
  4. 如請求項3之半導體記憶裝置,其中上述基板或上述第2半導體層具備連接於上述第1區域之第3區域,上述第3區域與上述第1區域及上述第2區域於上述第1方向上之位置不同,且N型雜質之濃度較上述第1區域及上述第2區域大。
  5. 如請求項3之半導體記憶裝置,其中上述基板具備P型井,上述第2區域為上述P型井之一部分。
  6. 如請求項1至5中任一項之半導體記憶裝置,其具備於上述第1方向上 延伸且連接於上述第2半導體層之第2接觸件,且上述第2半導體層具備連接於上述第2接觸件且N型雜質之濃度較上述第1區域大之第2接觸區域,上述複數個閘極電極、上述第1半導體層及上述閘極絕緣膜於上述第2方向上,設置於上述第1接觸件與上述第2接觸件之間。
TW108123583A 2019-02-28 2019-07-04 半導體記憶裝置 TWI721482B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019036825A JP2020141076A (ja) 2019-02-28 2019-02-28 半導体記憶装置
JP2019-036825 2019-02-28

Publications (2)

Publication Number Publication Date
TW202034497A TW202034497A (zh) 2020-09-16
TWI721482B true TWI721482B (zh) 2021-03-11

Family

ID=72236094

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108123583A TWI721482B (zh) 2019-02-28 2019-07-04 半導體記憶裝置

Country Status (4)

Country Link
US (1) US11251193B2 (zh)
JP (1) JP2020141076A (zh)
CN (1) CN111627919B (zh)
TW (1) TWI721482B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021034643A (ja) * 2019-08-28 2021-03-01 キオクシア株式会社 半導体記憶装置及びその製造方法
CN112567519B (zh) 2020-11-13 2021-11-23 长江存储科技有限责任公司 三维存储器件及其形成方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201707193A (zh) * 2015-08-11 2017-02-16 旺宏電子股份有限公司 記憶體元件及其製作方法
US20170133586A1 (en) * 2013-01-31 2017-05-11 Kabushiki Kaisha Toshiba Semiconductor memory device

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009238874A (ja) 2008-03-26 2009-10-15 Toshiba Corp 半導体メモリ及びその製造方法
JP5072696B2 (ja) 2008-04-23 2012-11-14 株式会社東芝 三次元積層不揮発性半導体メモリ
KR102054226B1 (ko) * 2013-03-14 2019-12-10 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR102245649B1 (ko) * 2014-03-31 2021-04-29 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR102190350B1 (ko) * 2014-05-02 2020-12-11 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
US9553105B2 (en) * 2015-03-10 2017-01-24 Samsung Electronics Co., Ltd. Semiconductor devices including gate insulation layers on channel materials
US9842853B2 (en) * 2015-09-14 2017-12-12 Toshiba Memory Corporation Memory cell array with improved substrate current pathway
US9601577B1 (en) * 2015-10-08 2017-03-21 Samsung Electronics Co., Ltd. Three-dimensionally integrated circuit devices including oxidation suppression layers
US9793139B2 (en) 2015-10-29 2017-10-17 Sandisk Technologies Llc Robust nucleation layers for enhanced fluorine protection and stress reduction in 3D NAND word lines
KR102624498B1 (ko) * 2016-01-28 2024-01-12 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
JP6542149B2 (ja) 2016-03-18 2019-07-10 東芝メモリ株式会社 半導体記憶装置
US10483207B2 (en) * 2016-08-03 2019-11-19 Toshiba Memory Corporation Semiconductor device
US9824966B1 (en) * 2016-08-12 2017-11-21 Sandisk Technologies Llc Three-dimensional memory device containing a lateral source contact and method of making the same
KR20180137264A (ko) * 2017-06-16 2018-12-27 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
KR20180137272A (ko) * 2017-06-16 2018-12-27 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170133586A1 (en) * 2013-01-31 2017-05-11 Kabushiki Kaisha Toshiba Semiconductor memory device
TW201707193A (zh) * 2015-08-11 2017-02-16 旺宏電子股份有限公司 記憶體元件及其製作方法

Also Published As

Publication number Publication date
US20200279864A1 (en) 2020-09-03
TW202034497A (zh) 2020-09-16
JP2020141076A (ja) 2020-09-03
US11251193B2 (en) 2022-02-15
CN111627919A (zh) 2020-09-04
CN111627919B (zh) 2023-10-03

Similar Documents

Publication Publication Date Title
US12016184B2 (en) Semiconductor memory device
TWI706541B (zh) 半導體記憶裝置
US9761606B1 (en) Stacked non-volatile semiconductor memory device with buried source line and method of manufacture
US10096613B2 (en) Semiconductor device and method for manufacturing same
US11127754B2 (en) Semiconductor storage device
US7910979B2 (en) Nonvolatile semiconductor memory device
US6949794B2 (en) Non-volatile semiconductor memory device in which selection gate transistors and memory cells have different structures
US10483277B2 (en) Semiconductor memory device and method for manufacturing the same
KR100479399B1 (ko) 불휘발성 반도체 기억 장치
US20190296032A1 (en) Semiconductor memory device and manufacturing method for same
TWI740178B (zh) 半導體裝置
TWI721482B (zh) 半導體記憶裝置
JP4886801B2 (ja) 半導体装置の製造方法
TWI727259B (zh) 半導體記憶裝置
JP2020038949A (ja) 半導体記憶装置
TWI816025B (zh) 半導體記憶裝置及其製造方法
TWI722472B (zh) 半導體記憶裝置
US7211857B2 (en) Non-volatile semiconductor memory device
KR20080076234A (ko) 비휘발성 메모리 소자 및 그 제조 방법