TWI720749B - 具有封裝內隔室屏蔽的半導體封裝及其製作方法 - Google Patents
具有封裝內隔室屏蔽的半導體封裝及其製作方法 Download PDFInfo
- Publication number
- TWI720749B TWI720749B TW108146421A TW108146421A TWI720749B TW I720749 B TWI720749 B TW I720749B TW 108146421 A TW108146421 A TW 108146421A TW 108146421 A TW108146421 A TW 108146421A TW I720749 B TWI720749 B TW I720749B
- Authority
- TW
- Taiwan
- Prior art keywords
- metal
- substrate
- top surface
- semiconductor package
- colloid
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/60—Protection against electrostatic charges or discharges, e.g. Faraday shields
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/585—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/66—High-frequency adaptations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/072—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
- H01L2224/854—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/85438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/85444—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
- H01L2224/854—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/85438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/85447—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
- H01L2224/854—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/85438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/85455—Nickel (Ni) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/85909—Post-treatment of the connector or wire bonding area
- H01L2224/8592—Applying permanent coating, e.g. protective coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/141—Analog devices
- H01L2924/142—HF devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1431—Logic devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
- H01L2924/1435—Random access memory [RAM]
- H01L2924/1436—Dynamic random-access memory [DRAM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
- H01L2924/1435—Random access memory [RAM]
- H01L2924/1438—Flash memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19042—Component type being an inductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Wire Bonding (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
一種具有封裝內隔室屏蔽的半導體封裝,包含設置在基板上的高頻晶片和易受高頻訊號干擾的電路元件、第一接地環,環繞著高頻晶片、第一金屬柱強化膠體牆,設在第一接地環上並環繞著高頻晶片、第二接地環,環繞著電路元、第二金屬柱強化膠體牆,設在第二接地環上並環繞著電路元件、多個模流通道,設於第一及第二金屬柱強化膠體牆中、成型模料,覆蓋高頻晶片和電路元件,以及導電層,設於成型模料上,並且與第一金屬柱強化膠體牆及第二金屬柱強化膠體牆接觸。
Description
本發明係有關於半導體技術領域,特別是有關於一種具有封裝內隔室屏蔽(In-Package Compartmental Shielding)的半導體封裝及其製作方法。
可攜式電子設備,例如行動電話,通常利用多組件半導體模組在單個模製封裝中提供高度的電路整合。多組件半導體模組可包括例如半導體晶粒和安裝在電路板上的多個電子組件。安裝有半導體晶粒和電子組件的電路板係在模封製程中完成封裝,形成包覆成型的半導體封裝結構。
為了確保手機等設備在不同環境中正確操作能達到所需的性能水平,通常還要對包覆成型的半導體封裝進行屏蔽,使其免受電磁干擾(EMI)的影響。上述電磁干擾是由於電磁(例如射頻(RF))輻射和電磁傳導而在電氣系統中產生的不利於元件效能的影響。
隨著晶片模組,例如,系統級封裝(SiP)的體積越來越小,組件之間的距離也跟著縮小,也使得模組內的電路對EMI更敏感,因此有必要在模組內組件之間設置電磁干擾屏蔽。然而,現有技術要在模組內形成屏蔽,製程上十分複雜且成本高昂。因此,目前該技術領域面臨的挑戰是在不增加封裝尺寸及製程複雜度的情況下為包覆成型的半導體封裝提供有效的EMI屏蔽,並且不會顯著增加封裝成本。
本發明的主要目的在提供一種具有封裝內隔室屏蔽的半導體封裝及其製作方法,以解決上述先前技藝的不足與缺點。
本發明一方面提供一種具有封裝內隔室屏蔽的半導體封裝,包含:一基板,在該基板的一頂表面上至少設置有一高頻晶片,以及易受高頻訊號干擾的一電路元件;一第一接地環,在該基板的該頂表面上,環繞著該高頻晶片;一第一金屬柱強化膠體牆,設在該第一接地環上,環繞著該高頻晶片;一第二接地環,在該基板的該頂表面上,環繞著該電路元件;一第二金屬柱強化膠體牆,設在該第二接地環上,環繞著該電路元件;複數個模流通道,設於該第一金屬柱強化膠體牆及該第二金屬柱強化膠體牆中;以及一成型模料,至少覆蓋該高頻晶片及該電路元件。
本發明另一方面提供一種半導體封裝,包括:一基板,其具有至少一半導體晶片設置於該基板的一頂面上;一接地環,在該基板的頂面上圍繞該半導體晶片;一金屬柱強化膠體牆,設置在該接地環上,圍繞該半導體晶片;複數個模流通道,在該金屬柱強化膠體牆中;以及一成型模料,模封該金屬柱強化膠體牆和該半導體晶片。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉較佳實施方式,並配合所附圖式,作詳細說明如下。然而如下之較佳實施方式與圖式僅供參考與說明用,並非用來對本發明加以限制者。
1、2、3:半導體封裝
10~12:半導體晶片
13:被動元件
40:噴頭
401:膠體
100:基板
100a:頂表面
100b:底表面
101:輸出/輸入墊
102、122:打線
108:連接件
120:防焊層
202:接合墊
210~212:接地環
2111:縫隙
213:重疊處
310~312:金屬柱
310a:第一層金屬柱
310b:第二層金屬柱
401a~401d:局部液滴
401e、401f、401h、401i:連續膠條
401PB:局部液滴
403、403a~403c、403e、403f、403g、403h、403i、403j:模流通道
410、411、412:金屬柱強化膠體牆
500、501、502、503:成型模料
510:上模具
520:導電層
602:導熱層
604:散熱器
810:接地面
811:通孔
902:導熱層
904:散熱器
d1、d2:線徑
h:高度
P1、P2、P3:間距
S:橫向距離
t1:第一厚度
t2:第二厚度
PB:底部
所附圖式係提供用以方便對本發明更進一步的了解,其構成本說明書的一部分。所附圖式與說明書內容一同闡述之本發明實施例,有助於解釋本發明的原理原則。
圖1至圖5為依據本發明一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝的製作方法示意圖。
圖6及圖7例示設置在半導體晶片之間的重疊處的金屬柱的部份上視示意圖。
圖8及圖9為依據本發明另一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝的製作方法示意圖。
圖10及圖11為依據本發明其它實施例所繪示的單晶片封裝側視示意圖。
圖12至圖14為根據本發明又一實施例所繪示的製造半導體晶片封裝的方法的側視示意圖。
圖15至圖27例示本發明一些實施例的金屬柱強化膠體牆的局部液滴的構造的各種示意性截面圖。
圖28至圖31例示根據本發明又一實施例的具有封裝內隔室屏蔽的半導體封裝的製造方法的示意圖。
文中,將參照附圖說明細節,該些附圖中之內容亦構成說明書細節描述的一部份,並且以可實行該實施例之特例描述方式來繪示。下文實施例已描述足夠的細節俾使該領域之一般技藝人士得以具以實施。當然,亦可採行其他的實施例,或是在不悖離文中所述實施例的前提下作出任何結構性、邏輯性、及電性上的改變。因此,下文之細節描述不應被視為是限制,反之,其中所包
含的實施例將由隨附的申請專利範圍來加以界定。
本公開披露一種具有封裝內隔室屏蔽(In-Package Shielding)的半導體封裝,例如,系統級封裝(System in a Package,SiP),及其製作方法。SiP係指將多個功能晶片,包括處理器、記憶體等功能晶片及其他組件,例如被動元件,整合在單一封裝內,而能實現一完整的功能。如前所述,隨著電子系統變
得越來越小以及SiP封裝內電子組件的密度越來越高,因此容易產生系統內的電磁干擾(EMI),尤其一些高頻晶片封裝結構,例如,射頻晶片、GPS晶片、藍芽晶片等高頻晶片透過SiP封裝為一體式結構,容易產生封裝內電子組件之間的電磁干擾。本發明於是提出一種製程簡化、低成本且有效的半導體封裝的製作方法,能夠具體解決現有技術面臨的問題。
圖1至圖5為依據本發明一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝1的製作方法示意圖。如圖1所示,首先提供一基板100,例如,一電路板或一封裝基板。根據本發明一實施例,例如,基板100可以是雙層基板(例如,具有核心層和兩個金屬層的基板),但不限於此。基板100可包括陶瓷材料、層壓絕緣材料或其他合適類型的材料。儘管未在圖1中示出,基板100還可以包括在其頂表面100a和底表面100b和通孔上的圖案化金屬層或跡線(trace)。此外,在基板100頂表面100a和底表面100b上可以另設有一防焊層120(又稱為綠漆)。
根據本發明一實施例,在基板100的頂表面100a上可以設置有多個彼此靠近的半導體晶片10~12。例如,半導體晶片10可以是電源管理晶片(power management IC,PMIC),半導體晶片11可以是射頻晶片(RFIC),半導體晶片12可以是功率放大器晶片(power amplifier IC,PAIC),但不限於此。
熟習該項技藝者應理解以上半導體晶片10~12的種類僅為例示說明。為達到不同的電路功能,基板100上還可以設置其他不同的半導體晶片或元件,例如,處理器、快閃記憶體(flash memory)或動態隨機存取記憶體(dynamic random access memory,DRAM)、控制晶片等。根據本發明一實施例,在基板100的頂表面100a上至少設置有一高頻晶片,例如,半導體晶片11,以及易受高頻訊號干擾的電路元件或晶片,例如,半導體晶片12。
根據本發明一實施例,例如,半導體晶片10及12可以是以打線接合(wire bonding)方式設置在基板100的頂表面100a上,半導體晶片11可以是以覆
晶接合(flip chip bonding)方式設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,半導體晶片10~12可以是裸晶(bare die)形式或者晶片封裝(chip package)形式。
例如,半導體晶片10的主動面上可以設置有多個輸出/輸入墊(input/output pad,I/O pad)101,經由打線102電連接至基板100的頂表面100a上的相應接合墊202(通常又稱金手指)。根據本發明一實施例,打線102可以是金線或銅線等,而接合墊202的表面通常設置有可焊接鍍層(solderable coating),例如,鎳金層或銅金層等。例如,半導體晶片12可以透過打線122電連接至基板100的頂表面100a。
根據本發明一實施例,在基板100的頂表面100a上可以另設置有多個被動元件13。例如,被動元件13可以是電容元件、電感元件、電阻元件等,但不限於此。根據本發明一實施例,被動元件13可以是利用表面黏著技術(surface-mount technology,SMT)設置在基板100的頂表面100a上,但不限於此。
根據本發明一實施例,被動元件13可以設置在半導體晶片10~12之間的基板100的頂表面100a上。
根據本發明一實施例,例如,在半導體晶片11及12的周圍的基板100的頂表面100a上,分別設置有接地環211及212,其中,接地環211環繞著半導體晶片11,而接地環212環繞著半導體晶片12。根據本發明一實施例,接地環211及212可以是連續的環狀圖案,但不限於此。在其他實施例中,接地環211及212可以是連續的環狀圖案或者是排列成環狀的接墊圖案。
例如,接地環211及212可以是由基板100內的圖案化金屬層所構成,其表面具有可焊接鍍層,例如,鎳金層或銅金層等。接地環211及212可以進一步透過通孔與一接地層(圖未示)電連接。根據本發明一實施例,接地環211及212可以有部分重疊或共用部分,例如,在半導體晶片11及12的之間的重疊處213,
但不限於此。在其他實例中,接地環211及212可以是彼此獨立的環狀圖案。
根據本發明一實施例,在接地環211上設置有多個金屬柱311,而在接地環212上設置有多個金屬柱312。根據本發明一實施例,金屬柱311、312可以是包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金,或任何合適的導電材料。
例如,金屬柱311、312可以是銅柱或銅鎳合金柱,但不限於此。根據本發明一實施例,金屬柱311至少排列成一列,且金屬柱312至少排列成一列,但不限於此。
根據本發明一實施例,在前述的半導體晶片11及12的之間的重疊處213,金屬柱311與金屬柱312之間是彼此交錯的排列,如圖1中右側放大側視圖所示,如此以達到較佳的電磁干擾屏蔽效果。
根據本發明一實施例,金屬柱311、312可以是利用打線方式形成的,其中各金屬柱311、312一端固定在接地環211、212上,另一端則是懸置的,如圖1所示,各金屬柱311、312筆直的朝向上,如同圍籬般分別圍繞著半導體晶片11及12。根據本發明一實施例,金屬柱311、312具有一約略相同的高度,其高於後續預定形成的成型模料的目標厚度(研磨後)。圖1雖繪示金屬柱311、312分別圍繞著半導體晶片11及12,然而,熟習該項技藝者應理解,金屬柱311、312可以分別圍繞著半導體晶片11及12的部分周邊,例如,半導體晶片11及12的單邊或雙邊等,而不是完全圍繞,例如,在另一實施例中,金屬柱311、312僅設置在半導體晶片11及12的之間的重疊處213。
請參閱圖6及圖7,其例示設置在半導體晶片11及12之間的重疊處213的金屬柱311、312的部份上視示意圖。如圖6所示,金屬柱311的線徑d1與金屬柱312的線徑d2可以彼此相等或不相等。金屬柱311之間的間距P1、金屬柱312之間的間距P2及金屬柱311、312之間的間距P3,彼此可以相等或不相等。金屬柱311、312之間的橫向距離S可以是大於或等於0。根據本發明一實施例,例如,金屬柱311、312之間的橫向距離S可以是介於欲屏蔽電磁波的波長的約十分之一約到百分之
一的範圍內,但不限於此。可以選擇金屬柱311、312的橫向距離S的值以為特定頻率或頻率範圍提供EMI屏蔽。
舉例來說,如圖7所示,金屬柱311的線徑d1與金屬柱312的線徑d2可以彼此相等,例如,大於或等於15微米,而金屬柱311之間的間距P1與金屬柱311、312之間的間距P3彼此相等,例如,約等於30微米。需理解的是,上述參數,包括金屬柱311的線徑d1、金屬柱312的線徑d2、金屬柱311之間的間距P1、金屬柱312之間的間距P2及金屬柱311、312之間的間距P3,均可以視實際設計需求而調整。
根據本發明一實施例,金屬柱311、312可以是與半導體晶片10及12的打線接合步驟同時進行並且可以在同一打線機台中完成。此外,根據本發明一實施例,金屬柱311、312的線徑可以與半導體晶片10及12上的打線102及打線122的線徑相同,也可以不相同。例如,金屬柱311、312的線徑可以大於半導體晶片10及12上的打線102及打線122的線徑。此外,金屬柱311、312的材料可以與半導體晶片10及12上的打線102及打線122的材料相同,也可以不相同。
如圖2所示,在完成金屬柱311、312的設置後,接著進行一噴膠製程,利用一噴頭40將一膠體401沿著接地環211及212噴灑在金屬柱311、312上,其中使膠體401附著在金屬柱311、312的表面上並填入金屬柱311、312之間的空隙。
根據本發明一實施例,膠體401可以是熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,膠體401可以是導電膠,例如,銀膠或鋁膠。
根據本發明一實施例,膠體401可以包含有導電顆粒,例如,銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯,或任何合適的導電材料。根據本發明一實施例,膠體401還可以包含有填充物(filler),例如,石英顆粒、鑽石顆粒等。
根據本發明一實施例,膠體401還可以包含有溶劑或添加劑(例如,交聯劑、催化劑或改質劑)等。
後續,可以進行一固化製程,例如,加熱或UV照射,使得黏附在金
屬柱311、312表面上的膠體401達到固化或者半固化的程度。膠體401可以強化金屬柱311、312,使其在製程中不會倒塌,此外,也可以提升電磁干擾的屏蔽效果及散熱效能。在完成固化製程之後,即在基板100的頂表面100a上形成金屬柱強化膠體牆(metal-pillar reinforced glue walls)411及412,其中金屬柱強化膠體牆411包含環繞著半導體晶片11的金屬柱311及經過固化或半固化的膠體401,金屬柱強化膠體牆412包含環繞著半導體晶片12的金屬柱312及經過固化或半固化的膠體401。
根據本發明其它實施例,若金屬柱311的線徑d1與金屬柱312的線徑d2較粗,例如,大於或等於25微米,或者,大於或等於35微米,此時,也可以省略噴膠製程。此外,在其他實施例中,也可以選擇在圖2中所示的在接地環上設置金屬柱之後,才進行圖1中所示在基板的頂表面上設置半導體晶片(包括晶片接合、打線或覆晶接合等)步驟。
如圖3所示,接著進行一模封製程,在基板100的頂表面100a上形成一成型模料500。根據本發明一實施例,成型模料500可以包含樹脂材料,例如,熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,成型模料500的組成與膠體401的組成不同,例如,膠體401的組成中可以包含有導電顆粒,而成型模料500的組成中則通常不含有導電顆粒。然而,本發明並不限於此,在其它實施例中,成型模料500的組成與膠體401的組成可以相同,或者使成型模料500與膠體401的熱膨脹係數、應力或彈性係數等物性能夠互相匹配。
根據本發明一實施例,成型模料500溢出金屬柱強化膠體牆411及412而覆蓋在金屬柱強化膠體牆411及412以外的區域,包括半導體晶片10、打線102、122及被動元件13均被成型模料500包封住。根據本發明一實施例,成型模料500可以利用各種合適的方法形成,例如,壓縮模製(compression molding),但不限於此。根據本發明一實施例,上述模封製程可以進一步包含一固化製程,例如,
熱固化製程。此時,如圖3所示,成型模料500在經過熱固化後,可以具有一第一厚度t1,其中第一厚度t1大於金屬柱311、312的高度及金屬柱強化膠體牆411及412的高度。
如圖4所示,在完成模封製程之後,接著可以進行一研磨製程,將成型模料500的厚度從第一厚度t縮減至一第二厚度t2,使得金屬柱強化膠體牆411及412的頂面被顯露出來,而且金屬柱311、312的上端面也被顯露出來。此時,成型模料500的上表面與金屬柱強化膠體牆411及412的頂面是約略齊平的。
最後,如圖5所示,在成型模料500上的預定區域,形成一導電層520。
根據本發明一實施例,導電層520可以位於半導體晶片11及12和金屬柱強化膠體牆411及412的正上方。導電層520可包括導電塗層,例如,導電墨水,其可包括銅、銀或其他導電金屬。在另一實施例中,導電層520可包括銅、鋁或其他合適金屬的層。導電層520直接接觸到金屬柱311、312的顯露出的上端面,並透過金屬柱311、312構成接地組態。
需理解的是,圖5中的導電層520的覆蓋範圍及圖案僅為例示說明,本發明不應以此為限。在其它實施例中,成型模料500上的全部表面(包括上表面及側表面)可以被導電層520覆蓋。在一些實施例中,導電層520可以僅覆蓋半導體晶片11或12。此時,導電層520會與第一金屬柱強化膠體牆411或412及部分的成型模料500的上表面接觸。
結構上,如圖4及圖5所示,本發明實施例披露一種具有封裝內隔室屏蔽的半導體封裝1,包含:一基板100,在基板100的一頂表面100a上至少設置有一高頻晶片,例如半導體晶片11,以及易受高頻訊號干擾的一電路元件12,例如半導體晶片11。一接地環211,在基板100的頂表面100a上,環繞著高頻晶片,例如半導體晶片11。一金屬柱強化膠體牆411,設在接地環211上,環繞著高頻晶片。一接地環212,在基板100的頂表面100a上,環繞著電路元件。一金屬柱強化
膠體牆412,設在接地環212上,環繞著電路元件。一成型模料500,至少覆蓋高頻晶片及電路元件。一導電層520,設於成型模料500上,並且與金屬柱強化膠體牆411及/或該金屬柱強化膠體牆412接觸。
根據本發明一實施例,金屬柱強化膠體牆411包含多個金屬柱311,其中各金屬柱311的一端固定在接地環211上,另一端則懸置,其中所述多個金屬柱311圍繞著高頻晶片(例如,半導體晶片11)。
根據本發明一實施例,金屬柱強化膠體牆412包含多個金屬柱312,其中各金屬柱312的一端固定在接地環212上,另一端則懸置,其中多個金屬柱312圍繞著電路元件(例如,半導體晶片12)。
根據本發明一實施例,金屬柱強化膠體牆411或金屬柱強化膠體牆412另包含一膠體401,附著在金屬柱311或金屬柱312的表面上。根據本發明一實施例,成型模料500的組成與膠體401的組成不同。
請參閱圖8及圖9,其為依據本發明另一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝的製作方法示意圖,其中相同的層、元件或材料仍沿用相同的符號來表示。如圖8所示,類似的,半導體封裝2在基板100的頂表面100a上可以設置有多個彼此靠近的半導體晶片10~12。例如,半導體晶片10可以是電源管理晶片(PMIC),半導體晶片11可以是射頻晶片(RFIC),半導體晶片12可以是功率放大器晶片(PAIC),但不限於此。根據本發明一實施例,在基板100的頂表面100a上至少設置有一高頻晶片,例如,半導體晶片11,以及易受高頻訊號干擾的電路元件或晶片,例如,半導體晶片12。
根據本發明一實施例,例如,半導體晶片10及12可以是以打線接合方式設置在基板100的頂表面100a上,半導體晶片11可以是以覆晶接合方式設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,半導體晶片10~12可以是裸晶形式或者晶片封裝形式。
根據本發明一實施例,在基板100的頂表面100a上可以另設置有多個被動元件13。例如,被動元件13可以是電容元件、電感元件、電阻元件等,但不限於此。根據本發明一實施例,被動元件13可以是利用表面黏著技術(SMT)設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,被動元件13可以設置在半導體晶片10~12之間的基板100的頂表面100a上。
根據本發明一實施例,例如,在半導體晶片10~12的周圍的基板100的頂表面100a上,分別設置有接地環210、211及212,其中,接地環210環繞著半導體晶片10,接地環211環繞著半導體晶片11,而接地環212環繞著半導體晶片12。根據本發明一實施例,接地環210~212可以是連續的環狀圖案,但不限於此。
在其他實施例中,接地環210~212可以是連續的環狀圖案或者是排列成環狀的接墊圖案。
根據本發明一實施例,在接地環210上設置有多個金屬柱310,在接地環211上設置有多個金屬柱311,而在接地環212上設置有多個金屬柱312。根據本發明一實施例,金屬柱310~312可以是包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金,或任何合適的導電材料。例如,金屬柱310~312可以是銅柱或銅鎳合金柱,但不限於此。根據本發明一實施例,金屬柱310~312至少排列成一列,但不限於此。
根據本發明一實施例,金屬柱310~312可以是利用打線方式形成的,其中各金屬柱310~312一端分別固定在接地環210~212上,另一端則是懸置的,如圖1所示,各金屬柱310~312筆直的朝向上,如同圍籬般分別圍繞著半導體晶片10~12。圖8繪示金屬柱310~312分別完全連續的圍繞著半導體晶片10~12。
接著進行一噴膠製程,利用一噴頭40將一膠體401沿著接地環210~212噴灑在金屬柱310~312上,其中使膠體401附著在金屬柱310~312的表面上並
填入金屬柱310~312之間的空隙。根據本發明一實施例,膠體401可以是熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,膠體401可以是導電膠,例如,銀膠或鋁膠。根據本發明一實施例,膠體401可以包含有導電顆粒,例如,銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯,或任何合適的導電材料。根據本發明一實施例,膠體401還可以包含有填充物(filler),例如,石英顆粒、鑽石顆粒等。根據本發明一實施例,膠體401還可以包含有溶劑或添加劑(例如,交聯劑、催化劑或改質劑)等。
後續,可以進行一固化製程,例如,加熱或UV照射,使得黏附在金屬柱310~312表面上的膠體401達到固化或者半固化的程度。膠體401可以強化金屬柱310~312,使其在製程中不會倒塌,此外,也可以提升電磁干擾的屏蔽效果及散熱效能。在完成固化製程之後,即在基板100的頂表面100a上形成金屬柱強化膠體牆410~412,其中金屬柱強化膠體牆410包含環繞著半導體晶片10的金屬柱310及經過固化或半固化的膠體401,金屬柱強化膠體牆411包含環繞著半導體晶片11的金屬柱311及經過固化或半固化的膠體401,金屬柱強化膠體牆412包含環繞著半導體晶片12的金屬柱312及經過固化或半固化的膠體401。
根據本發明其它實施例,若金屬柱310~312的線徑較粗,例如,大於或等於25微米,或者,大於或等於35微米,此時,也可以省略噴膠製程。或者,只有部分的金屬柱310~312有被噴膠。
如圖9所示,接著進行一模封製程,分別在基板100的頂表面100a上的金屬柱強化膠體牆410~412內形成成型模料501~503。根據本發明一實施例,成型模料501~503可以包含樹脂材料,例如,熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,成型模料501~503的組成與膠體401的組成不同,例如,膠體401的組成中可以包含有導電顆粒,而成型模料501~503的組成中則通常不含有導電顆粒。然而,本發明並不限於此,在其它實施例中,
成型模料501~503的組成與膠體401的組成可以相同,或者使成型模料501~503與膠體401的熱膨脹係數、應力或彈性係數等物性能夠互相匹配。
根據本發明一實施例,成型模料501~503不會溢出金屬柱強化膠體牆410~412,故不會覆蓋金屬柱強化膠體牆410~412以外的區域。換言之,成型模料501覆蓋住半導體晶片10和打線102,成型模料502覆蓋住半導體晶片11,成型模料503覆蓋住半導體晶片12打線122。金屬柱強化膠體牆410~412以外的區域,包括被動元件13不會被成型模料501~503包封住,而可以顯露出來。根據本發明一實施例,成型模料501~503可以利用各種合適的方法形成,例如,壓縮模製或點膠製程,但不限於此。根據本發明一實施例,上述模封製程可以進一步包含一固化製程,例如,熱固化製程。由於僅部分重要的組件是被成型模料501~503包封保護住,故基板100的受到成型模料501~503的應力影響可以減小,進而改善半導體封裝2的翹曲(warpage)問題。後續,可以再進行如圖4及圖5所示的研磨製程及導電層塗佈製程,不另贅述。
根據本發明另一實施例,本公開另揭露一種單晶片封裝。如圖10及圖11所示,在基板100的頂表面100a上設有單顆半導體晶片10,例如,處理器等。
在基板100的底表面100b上設有連接件108,例如,球柵陣列(ball grid array,BGA)錫球。半導體晶片10可以透過以打線接合方式設置在基板100的頂表面100a上(如圖10所示的打線102),或者半導體晶片10可以透過以覆晶接合方式設置在基板100的頂表面100a上(如圖11)。在基板100的頂表面100a上,同樣設有一接地環210,環繞著半導體晶片10。在接地環210上設有一金屬柱強化膠體牆410,環繞著半導體晶片10。金屬柱強化膠體牆410包含多個金屬柱310,其中各金屬柱310的一端固定在接地環210上,另一端則懸置,且多個金屬柱310圍繞著半導體晶片10。金屬柱強化膠體牆410另包含一膠體401,附著在金屬柱310的表面上。在金屬柱強化膠體牆410內設有一成型模料501。根據本發明一實施例,成型模料501
的組成與膠體401的組成不同,例如,膠體401的組成中可以包含有導電顆粒,例如銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯。成型模料501的組成中則不含有導電顆粒。然而,本發明並不限於此,在其它實施例中,成型模料501的組成與膠體401的組成可以相同,或者使成型模料501與膠體401的熱膨脹係數、應力或彈性係數等物性能夠互相匹配。成型模料501不會溢出金屬柱強化膠體牆410,故不會覆蓋金屬柱強化膠體牆410以外的區域。成型模料501可以利用各種合適的方法形成,例如,壓縮模製或點膠製程,但不限於此。由於僅半導體晶片10是被成型模料501包封保護住,故基板100的受到成型模料501的應力影響可以減小,進而改善翹曲問題。後續,可以再進行如圖4及圖5所示的研磨製程及導電層塗佈製程,不另贅述。
相較於現有技術,本發明至少具有以下優點:(1)能與現有製程相容,且製程步驟簡化因此成本相對較低;(2)可以最小化半導體封裝或模組的尺寸;(3)在基板上形成金屬柱強化膠體牆或隔室屏蔽結構具有高度彈性;(4)能達到高產能量產(high UPH mass production);以及(5)透過調整金屬柱的排數(tier)、線徑及/或間隔等,可以彈性的應用到各種所欲遮蔽電磁輻射的頻率範圍。
請參照圖12至圖14。圖12至圖14為根據本發明又一實施例所繪示的製造半導體晶片封裝的方法的側視示意圖,其中,相同的元件、區域或層仍以相同的標號表示。如圖12所示,同樣的,半導體封裝3包括設置在接地環210上的金屬柱強化膠體牆410。金屬柱強化膠體牆410在基板100的頂表面100a上圍繞半導體晶片10。金屬柱強化膠體牆410包括多個金屬柱310,其中各個金屬柱310的一端固定在接地環210上,而另一端懸置。金屬柱310環繞半導體晶片10。接地環210上的金屬柱310可以以交錯的方式佈置成多層,例如兩層或三層,但不限於此。
金屬柱強化膠體牆410還包括在金屬柱310之間的多個模流通道403。
在模封過程中,模流通道403允許成型模料從金屬柱強化膠體牆410的外部流入由金屬柱強化膠體牆410包圍的區域。為了形成多個模流通道403,可以將膠體401間隔地噴塗到金屬柱310的表面上,而在膠體401的局部液滴401a~401c之間形成模流通道403。
根據本發明的實施例,膠體401可以是熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明的實施例,膠體401可以是導電膠,例如,銀膠或鋁膠。根據本發明的實施例,膠體401可以包括諸如銅、銀、金、鋁、鎳、鈀,其任何組合或合金、石墨烯或任何合適的導電材料的導電顆粒。根據本發明的實施例,膠體401可以進一步包括填充劑,例如,石英顆粒、金剛石顆粒等。
根據本發明的實施例,膠體401可以進一步包括溶劑或添加劑(例如,交聯劑、催化劑或改質劑)等。
在圖12中,局部液滴401a懸掛在較低的水平高度,局部液滴401b懸掛在中間的水平高度,而局部液滴401c懸掛在較高的水平高度。局部液滴401a彼此間隔開,並且兩個相鄰的局部液滴401a之間的空間產生模流通道403a。局部液滴401b不與下面的局部液滴401a對準。局部液滴401b彼此間隔開,並且兩個相鄰的局部液滴401b之間的空間產生模流通道403b。局部液滴401c不與下面的局部液滴401b對準。局部液滴401c彼此間隔開,並且兩個相鄰的局部液滴401c之間的空間產生模流通道403c。為了形成這樣的局部液滴401a~401c,可以選擇膠體401的黏度和在膠噴塗期間的處理溫度的合適範圍。
圖15至圖27例示本發明一些實施例的金屬柱強化膠體牆410的局部液滴的構造的各種示意性截面圖。如圖15所示,包括第一層金屬柱310a和第二層金屬柱310b的兩層金屬柱310被接合在接地環210上。第一層金屬柱310a和第二層金屬柱310b可以交錯排列,如圖6所示。在圖15中,局部液滴401a可以不與接地環210以及金屬柱310a和310b的底部PB直接接觸。因此,局部液滴401a可以懸浮
在接地環210的頂表面上方的高度h處。金屬柱310a和310b的底部PB可以是由打線機台形成的突起,如在反向打線接合處理過程(reverse wire bonding process)中形成的突起。金屬柱310的各個底部PB的直徑可以大於各個金屬柱310的其餘部分的直徑。處於中間水平位置的局部液滴401b可以與局部液滴401a部分重疊。處於較高水平位置的局部液滴401c可以與局部液滴401b部分重疊。在局部液滴401a~401c之間分別形成有模流通道403a~403c。
在圖16中,位於較低水平位置的局部液滴401a僅覆蓋並與金屬柱310a和310b的下部重疊,位於中間水平位置的局部液滴401b僅覆蓋並與金屬柱310a和310b的中間部分重疊,位於較高水平位置的局部液滴401c僅覆蓋並與金屬柱310a和310b的較高部分重疊。局部液滴401a可以彼此重疊,從而在較低水平位置上形成連續的膠條。局部液滴401b可以彼此重疊,在中間水平位置形成連續的膠條。
局部液滴401c可以彼此重疊,在較高水平位置形成連續的膠條。連續的膠條和接地環210之間的空間分別產生模流通道403a~403c。
如圖16中所示的局部液滴401b可以被省略。在圖17中,較低水平位置的局部液滴401a僅覆蓋並與金屬柱310a和310b的下部重疊。局部液滴401b可以彼此重疊,從而在較低水平位置形成連續的膠條。在較高水平位置的局部液滴401c僅覆蓋並與金屬柱310a和310b的較高部分重疊。同樣地,局部液滴401c可以彼此重疊,從而在較高水平位置形成連續的膠條。較低水平位置的連續膠條與接地環210之間的空間、較低水平位置的連續膠條與較高水平位置的連續膠條之間的空間、較高水平位置的連續膠條上方的空間,分別產生模流通道403a~403c。
在圖18中,位於較低水平位置的局部液滴401a僅覆蓋並與金屬柱310a和310b的下部重疊,位於中間水平位置的局部液滴401b僅覆蓋並與金屬柱310a和310b的中間部分重疊,較高水平位置的局部液滴401c僅覆蓋並與金屬柱310a和310b的較高部分重疊。局部液滴401a在較低水平位置不彼此重疊。局部液滴401b
在中間水平位置不彼此重疊。局部液滴401c在較高水平位置不彼此重疊。局部液滴401a~401c與接地環210之間的空間分別產生模流通道403a~403c。另外,局部液滴401PB設置為覆蓋金屬柱310的底部PB。局部液滴401PB可以與接地環210直接接觸。局部液滴401PB不與局部液滴401a直接接觸。
在圖19中,較低水平位置的局部液滴401a僅覆蓋並與金屬柱310a和310b的下部重疊。局部液滴401a可以彼此重疊,從而在較低的水平位置形成連續的膠條。在較高水平位置的局部液滴401c僅覆蓋並與金屬柱310a和310b的較高部分重疊。同樣地,局部液滴401c可以彼此重疊,從而在較高水平位置形成連續的膠條。較低水平位置的連續膠條與接地環210之間的空間、較低水平位置的連續膠條與較高水平位置的連續膠條之間的空間、較高水平位置的連續膠條上方的空間,分別產生模流通道403a~403c。另外,局部液滴401PB設置為覆蓋金屬柱310的底部PB。局部液滴401PB可以與接地環210直接接觸。局部液滴401PB可以彼此重疊以形成連續膠條直接位於接地環210上。局部液滴401PB不與局部液滴401a直接接觸。
圖20和圖21例示局部液滴401d可以在與金屬柱310a和310b的長度方向平行的垂直方向上延伸。局部液滴401d之間的間隙或狹縫產生模流通道403d。
在圖20中,僅每兩個相鄰的金屬柱310a和310b被局部液滴401d覆蓋。在圖21中,每三個相鄰的金屬柱310a和310b被局部液滴401d覆蓋。因此,圖21中的每個局部液滴401d與圖21中的每個局部液滴401d相比,圖21中各局部液滴401d具有較大的體積。
在圖22中,將圖19中的較低水平位置的局部液滴401a和局部液滴401PB合併在一起以形成連續膠條401e,其覆蓋金屬柱310a和310b的下部並且還覆蓋底部PB。金屬柱310a和310b的上部包括其尖端未被連續膠條401e覆蓋。金屬柱310a和310b的上部從連續膠條401e突出。因此,連續膠條401e上方的金屬柱310a
和310b之間的間隙或狹縫產生模流通道403e。
在圖23中,將圖19中的中間水平位置的局部液滴401b和較高水平位置的局部液滴401c合併在一起以形成連續膠條401f,其覆蓋金屬柱310a和310b的較高部分。金屬柱310a和310b的下部以及底部PB未被連續膠條401f覆蓋。因此,在連續膠條401f下方的金屬柱310a和310b之間的間隙或狹縫產生模流通道403f。
圖24和圖25例示垂直局部液滴和水平局部液滴可用於在金屬柱310a和310b上形成膠體網路。在圖24中,垂直的局部液滴401d和水平的局部液滴401c在金屬柱310a和310b上形成倒U形膠體圖案。倒U形膠體圖形在金屬柱310a和310b之間產生模流通道403g。在圖25中,圖22的垂直的局部液滴401d和水平的局部液滴401e在金屬柱310a和310b上形成U形膠體圖案。U形膠體圖案在金屬柱310a和310b之間產生模流通道403h。
在圖26中,連續膠條401h僅覆蓋金屬柱310a和310b的下部以及底部PB,且連續膠條401i僅覆蓋金屬柱310a和310b的上部,從而在它們之間形成模流通道403i。
在圖27中,膠體401覆蓋每個金屬柱310a和310b的整個表面。在接地環210頂表面以上,金屬柱310a和310b具有較小的高度,使得在模封過程中,在上模具510的底表面與膠體401的頂表面之間形成模流通道403j。
如圖13所示,執行模封製程以在基板100的頂表面100a上形成密封劑或成型模料500。根據本發明的實施例,成型模料500可以包括諸如熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明的實施例,成型模料500的組成不同於膠體401的組成。例如,膠體401可以包含導電顆粒,而成型模料500基本上不含導電顆粒。然而,本發明不限於此,而在一些實施例中,成型模料500的成分可以與膠體401的成分相同,或者諸如熱膨脹係數、應力或彈性係數等物理性質,成型模料500和膠體401可以相互匹配。
根據本發明的實施例,成型模料500可以從外部流過金屬柱強化膠體牆410中的模流通道,並覆蓋由金屬柱強化膠體牆410包圍的區域,包括半導體晶片10、打線102和金屬柱強化膠體牆410本身,均被成型模料500模封住。根據本發明的實施例,成型模料500可以通過各種合適的方法形成,例如壓縮模製,但不限於此。根據本發明的實施例,模封製程可以進一步包括固化過程,諸如熱固化過程。在模封製程完成之後,可以執行研磨製程以減小成型模料500的厚度,使得金屬柱強化膠體牆410的頂表面被顯露出來,並且金屬柱310的尖端也被顯露出來。成型模料500的上表面與金屬柱強化膠體牆410的頂表面大致齊平。
如圖14所示,在模封製程完成之後,將導熱層602施加到成型模料500的頂表面和金屬柱強化膠體牆410的顯露出的頂表面上。根據一實施例,導熱層602可以包括銀、銅、金或任何合適的導熱材料。根據一實施例,導熱層602與金屬柱310的尖端直接接觸。因此,導熱層602也接地。隨後,將散熱器604安裝在導熱層602上。
圖28至圖31例示根據本發明又一實施例的具有封裝內隔室屏蔽的半導體封裝的製造方法的示意圖,其中,相同的元件、區域或層仍以相同的符號來表示。如圖28所示,首先提供基板100,例如電路板或封裝基板。根據本發明的實施例,例如,基板100可以是多層基板,例如,具有核心層和兩個金屬層的基板,但不限於此。基底100可以包括陶瓷材料、層壓絕緣材料或其他合適類型的材料。儘管未在圖28中示出,基板100還可包括在其頂表面100a和底表面100b上的圖案化的金屬層或跡線以及用於電連接圖案化金屬層或跡線的通孔。另外,可以在基板100的頂表面100a和底表面100b上另外設置防焊層120(也稱為綠漆)。
根據一實施例,彼此相鄰的多個半導體晶片10~12可以設置在基板100的頂表面100a上。例如,半導體晶片10可以是電源管理IC(PMIC),半導體晶
片11可以是射頻晶片(RFIC),而半導體晶片12可以是功率放大器IC(PAIC),但不限於此。本領域技術人員將理解,上述半導體晶片10~12的類型僅是示例性的。為了實現不同的電路功能,可以在基板100上設置不同的半導體晶片或組件,例如處理器、快閃記憶體、動態隨機存取存儲器(DRAM)、控制器等。根據一實施例,至少一個高頻晶片或裸晶,例如半導體晶片11,以及至少一個容易受到高頻信號干擾的電路元件或裸晶,例如半導體晶片12,被佈置在基板100的頂表面100a上。
根據一實施例,例如,可以以打線接合的方式將半導體晶片10和12設置在基板100的頂表面100a上,並且可以覆晶接合方式將半導體晶片11設置在基板100的頂表面100a上,但不限於此。根據一實施例,半導體晶片10~12可以是裸晶或晶片封裝的形式。
例如,半導體晶片10的主動面上可以設置有多個輸出/輸入墊(input/output pad,I/O pad)101,經由打線102電連接至基板100的頂表面100a上的相應接合墊202。根據本發明一實施例,打線102可以是金線或銅線等,而接合墊202的表面通常設置有可焊接鍍層,例如,鎳金層或銅金層等。例如,半導體晶片12可以透過打線122電連接至基板100的頂表面100a。
根據本發明一實施例,在基板100的頂表面100a上可以另設置有多個被動元件13。例如,被動元件13可以是電容元件、電感元件、電阻元件等,但不限於此。根據本發明一實施例,被動元件13可以是利用表面黏著技術設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,被動元件13可以設置在半導體晶片10~12之間的基板100的頂表面100a上。
根據本發明一實施例,例如,在半導體晶片11及12的周圍的基板100的頂表面100a上,分別設置有接地環211及212,其中,接地環211環繞著半導體晶片11,而接地環212環繞著半導體晶片12。根據本發明一實施例,接地環211
及212可以是不連續的環狀圖案。例如,接地環211及212可以具有縫隙2111,其寬度可以小於半導體晶片11操作頻率的波長的一半。接地環211可以通過基板100中的通孔811電連接到接地面810。可以理解的是,接地環的不連續的環形圖案可以應用於圖12至圖14所示的實施例。
例如,接地環211和212可以由基板100中的圖案化金屬層形成,在圖案化金屬層的表面上具有可焊接鍍層,例如,鎳金層或銅金層。根據實施例,接地環211和212可以具有部分重疊或共用的部分,例如,半導體晶片11和12之間的重疊處213,但不限於此。在一些實施例中,接地環211和212可以是彼此獨立的環形圖案。
根據一實施例,在接地環211上設置有多個金屬柱311,而在接地環212上設置有多個金屬柱312。根據本發明一實施例,金屬柱311、312可以是包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金,或任何合適的導電材料。例如,金屬柱311、312可以是銅柱或銅鎳合金柱,但不限於此。根據本發明一實施例,金屬柱311至少排列成一列,且金屬柱312至少排列成一列,但不限於此。根據本發明一實施例,在前述的半導體晶片11及12的之間的重疊處213,金屬柱311與金屬柱312之間是彼此交錯的排列,如圖1中右側放大側視圖所示,如此以達到較佳的電磁干擾屏蔽效果。
根據本發明一實施例,金屬柱311、312可以是利用打線方式形成的,其中各金屬柱311、312一端固定在接地環211、212上,另一端則是懸置的,如圖28所示。各金屬柱311、312筆直的朝向上,如同圍籬般分別圍繞著半導體晶片11及12。根據本發明一實施例,金屬柱311、312具有一約略相同的高度,其高於後續預定形成的成型模料的目標厚度(研磨後)。圖28雖繪示金屬柱311、312分別圍繞著半導體晶片11及12,然而,熟習該項技藝者應理解,金屬柱311、312可以分別圍繞著半導體晶片11及12的部分周邊,例如,半導體晶片11及12的單邊或雙
邊等,而不是完全圍繞,例如,在另一實施例中,金屬柱311、312僅設置在半導體晶片11及12的之間的重疊處213。
在完成金屬柱311、312的設置後,接著進行一噴膠製程,利用一噴頭40將一膠體401沿著接地環211及212噴灑在金屬柱311、312上,其中使膠體401附著在金屬柱311、312的表面上並填入金屬柱311、312之間的空隙。膠體401可以形成如圖15至27所示的任何合適的網路,以產生模流通道403。根據本發明一實施例,膠體401可以是熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。
根據本發明一實施例,膠體401可以是導電膠,例如,銀膠或鋁膠。根據本發明一實施例,膠體401可以包含有導電顆粒,例如,銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯,或任何合適的導電材料。根據本發明一實施例,膠體401還可以包含有填充物(filler),例如,石英顆粒、鑽石顆粒等。根據本發明一實施例,膠體401還可以包含有溶劑或添加劑(例如,交聯劑、催化劑或改質劑)等。
後續,可以進行一固化製程,例如,加熱或UV照射,使得黏附在金屬柱311、312表面上的膠體401達到固化或者半固化的程度。膠體401可以強化金屬柱311、312,使其在製程中不會倒塌,此外,也可以提升電磁干擾的屏蔽效果及散熱效能。在完成固化製程之後,即在基板100的頂表面100a上形成金屬柱強化膠體牆411及412,其中金屬柱強化膠體牆411包含環繞著半導體晶片11的金屬柱311及經過固化或半固化的膠體401,金屬柱強化膠體牆412包含環繞著半導體晶片12的金屬柱312及經過固化或半固化的膠體401。
如圖29所示,接著進行一模封製程,在基板100的頂表面100a上形成一成型模料500。根據本發明一實施例,成型模料500可以包含樹脂材料,例如,熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,成型模料500的組成與膠體401的組成不同,例如,膠體401的組成中可以包含有
導電顆粒,而成型模料500的組成中則基本不含有導電顆粒。然而,本發明並不限於此,在其它實施例中,成型模料500的組成與膠體401的組成可以相同,或者使成型模料500與膠體401的熱膨脹係數、應力或彈性係數等物性能夠互相匹配。
在模封製程中,成型模料500流過金屬柱強化膠體牆411和412中的模流通道403,並覆蓋除金屬柱強化膠體牆411和412之外的區域,包括半導體晶片10、打線102、122和被動元件13,均被成型模料500模封住。根據一實施例,成型模料500可以通過各種合適的方法形成,例如壓縮模製,但不限於此。根據一實施例,模封製程可以進一步包括固化過程,例如熱固化過程。在模封製程完成之後,可以執行研磨製程以減小成型模料500的厚度,從而顯露出金屬柱強化膠體牆411和412的頂表面以及金屬柱311、312的上端面。此時,成型模料500的上表面與金屬柱增強的膠壁411和412的頂表面大致齊平。
如圖30所示,在成型模料500上的預定區域上,形成一導熱層902。根據一實施例,導熱層902可以直接位於半導體晶片11和12以及金屬柱強化膠體牆411和412上方。導熱層902可以包括導電塗層,例如導電墨水,其可以包括銅、銀或其他導電金屬。在另一實施例中,導熱層902可以包括銅、鋁或其他合適的金屬的層。在又一個實施例中,導熱層902可以包括錫膏,其中錫膏可以被施加到已塗覆在成型模料500上的金屬上,並且錫膏可以與散熱器的底表面直接接觸。導熱層902直接接觸金屬柱311、312的顯露出的上端面,並通過金屬柱311、312形成接地組態。應當理解,圖30中的導熱層902的覆蓋範圍和圖案僅是例示說明的,本發明不限於此。在一些實施例中,成型模料500上的整個表面,包括上表面和側表面,可以被導熱層902覆蓋。在一些實施例中,導熱層902可以僅覆蓋半導體晶片11或12。此時,導熱層902與第一金屬柱強化膠體牆411或412以及成型模料500的上表面的一部分接觸。
接下來,如圖31所示,將散熱器904安裝在導熱層902上。應當理解,
圖31中的散熱器904的尺寸、覆蓋範圍和形狀僅是例示說明的,本發明不限於此。
在一些實施例中,散熱器904可以具有多個鰭片以增加散熱表面。在一些實施例中,散熱器904還可以延伸到半導體晶片10正上方的區域。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
3:半導體封裝
10:半導體晶片
401:膠體
100:基板
100a:頂表面
100b:底表面
101:輸出/輸入墊
102:打線
108:連接件
210:接地環
310:金屬柱
401a~401c:局部液滴
403、403a~403c:模流通道
410:金屬柱強化膠體牆
500:成型模料
602:導熱層
604:散熱器
Claims (19)
- 一種具有封裝內隔室屏蔽的半導體封裝,包含:一基板,在該基板的一頂表面上至少設置有一高頻晶片,以及易受高頻訊號干擾的一電路元件;一第一接地環,在該基板的該頂表面上,環繞著該高頻晶片;一第一金屬柱強化膠體牆,設在該第一接地環上,環繞著該高頻晶片,其中該第一金屬柱強化膠體牆包含複數個第一金屬柱,其中,各該第一金屬柱的一端固定在該第一接地環上,另一端懸置,且該複數個第一金屬柱包圍該高頻晶片;一第二接地環,在該基板的該頂表面上,環繞著該電路元件;一第二金屬柱強化膠體牆,設在該第二接地環上,環繞著該電路元件,其中該第二金屬柱強化膠體牆包含複數個第二金屬柱,其中,各該第二金屬柱的一端固定在該第二接地環上,另一端懸置,且該複數個第二金屬柱包圍該電路元件,其中該第一金屬柱強化膠體牆或第二金屬柱強化膠體牆還包含附著到該第一或第二金屬柱的表面的膠體,其中該膠體以局部液滴形式懸掛在該第一或第二金屬柱上;複數個模流通道,設於該第一金屬柱強化膠體牆及該第二金屬柱強化膠體牆中;以及一成型模料,至少覆蓋該高頻晶片及該電路元件。
- 如請求項1所述的具有封裝內隔室屏蔽的半導體封裝,其中另包含:一導熱層,設置在該成型模料上並與該第一金屬柱強化膠體牆和/或第二第一金屬柱強化膠體牆接觸。
- 如請求項2所述的具有封裝內隔室屏蔽的半導體封裝,其中另包含:一散熱器,安裝在該導熱層上。
- 如請求項2所述的具有封裝內隔室屏蔽的半導體封裝,其中該導熱層包含錫膏。
- 如請求項1所述的具有封裝內隔室屏蔽的半導體封裝,其中該膠體包含熱固性樹脂、熱塑性樹脂或紫外線(UV)固化樹脂。
- 如請求項1所述的具有封裝內隔室屏蔽的半導體封裝,其中該膠體包括導電膠。
- 如請求項1所述的具有封裝內隔室屏蔽的半導體封裝,其中該膠體包括導電顆粒。
- 如請求項7所述的具有封裝內隔室屏蔽的半導體封裝,其中該成型模料的組成不同於該膠體的組成。
- 如請求項1所述的具有封裝內隔室屏蔽的半導體封裝,其中該成型模料的頂表面與該第一金屬柱強化膠體牆的頂表面和第二金屬柱強化膠體牆的頂表面齊平。
- 如請求項1所述的具有封裝內隔室屏蔽的半導體封裝,其中該接地環 是不連續的環形接地環,並電連接到該基板中的接地面。
- 一種半導體封裝,包括:一基板,其具有至少一半導體晶片設置於該基板的一頂面上;一接地環,在該基板的頂面上圍繞該半導體晶片;一金屬柱強化膠體牆,設置在該接地環上,圍繞該半導體晶片,該金屬柱強化膠體牆包含複數個金屬柱,其中,各該金屬柱的一端固定在該接地環上,另一端懸置,且該複數個金屬柱包圍該半導體晶片,且該金屬柱強化膠體牆還包含附著到該金屬柱的表面的膠體,其中該膠體以局部液滴形式懸掛在該金屬柱上;複數個模流通道,在該金屬柱強化膠體牆中;以及一成型模料,模封該金屬柱強化膠體牆和該半導體晶片。
- 如請求項11所述的半導體封裝,其中另包含:一導熱層,設置在該成型模料上並與該金屬柱強化膠體牆接觸。
- 如請求項12所述的半導體封裝,其中另包含:一散熱器,安裝在該導熱層上。
- 如請求項13所述的半導體封裝,其中該導熱層包含錫膏。
- 如請求項11所述的半導體封裝,其中該膠體包含熱固性樹脂、熱塑性樹脂或紫外線(UV)固化樹脂。
- 如請求項11所述的半導體封裝,其中該膠體包括導電膠。
- 如請求項16所述的半導體封裝,其中該膠體包括導電顆粒。
- 如請求項11所述的半導體封裝,其中該成型模料的組成不同於該膠體的組成。
- 如請求項11所述的半導體封裝,其中該成型模料的頂表面與該金屬柱強化膠體牆的頂表面齊平。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/237,725 | 2019-01-01 | ||
US16/237,725 US10847480B2 (en) | 2018-11-28 | 2019-01-01 | Semiconductor package with in-package compartmental shielding and fabrication method thereof |
US16/718,146 | 2019-12-17 | ||
US16/718,146 US10896880B2 (en) | 2018-11-28 | 2019-12-17 | Semiconductor package with in-package compartmental shielding and fabrication method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202044502A TW202044502A (zh) | 2020-12-01 |
TWI720749B true TWI720749B (zh) | 2021-03-01 |
Family
ID=69005230
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108146421A TWI720749B (zh) | 2019-01-01 | 2019-12-18 | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP3678175B1 (zh) |
JP (1) | JP6931694B2 (zh) |
CN (1) | CN111696964A (zh) |
TW (1) | TWI720749B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114068493A (zh) * | 2020-07-31 | 2022-02-18 | 华为技术有限公司 | 一种封装模组及其封装方法、电子设备 |
TWI798647B (zh) * | 2021-02-23 | 2023-04-11 | 華泰電子股份有限公司 | 電子封裝件及其製法 |
US20240145432A1 (en) * | 2021-03-08 | 2024-05-02 | Tesla, Inc. | Cooled system-on-wafer with means for reducing the effects of electrostatic discharge and/or electromagnetic interference |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5256590A (en) * | 1989-11-24 | 1993-10-26 | Mitsubishi Denki Kabushiki Kaisha | Method of making a shielded semiconductor device |
US7719110B2 (en) * | 2004-11-03 | 2010-05-18 | Broadcom Corporation | Flip chip package including a non-planar heat spreader and method of making the same |
CN108140637A (zh) * | 2015-10-02 | 2018-06-08 | 高通股份有限公司 | 包括嵌入式堆叠封装(PoP)器件的集成器件 |
CN108292645A (zh) * | 2015-12-22 | 2018-07-17 | 英特尔公司 | 具有基于沟槽模制的电磁干扰屏蔽的半导体封装 |
WO2018164158A1 (ja) * | 2017-03-08 | 2018-09-13 | 株式会社村田製作所 | 高周波モジュール |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4650244B2 (ja) * | 2005-12-02 | 2011-03-16 | 株式会社村田製作所 | 回路モジュールおよびその製造方法 |
WO2008010261A1 (fr) * | 2006-07-18 | 2008-01-24 | Panasonic Corporation | Structure de substrat et terminal mobile |
JP5120266B6 (ja) * | 2007-01-31 | 2018-06-27 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
JP2008251929A (ja) * | 2007-03-30 | 2008-10-16 | Toshiba Corp | 積層型半導体装置 |
JP5003260B2 (ja) * | 2007-04-13 | 2012-08-15 | 日本電気株式会社 | 半導体装置およびその製造方法 |
JP2010283053A (ja) * | 2009-06-03 | 2010-12-16 | Renesas Electronics Corp | 半導体装置及びその製造方法 |
TWI540698B (zh) * | 2010-08-02 | 2016-07-01 | 日月光半導體製造股份有限公司 | 半導體封裝件與其製造方法 |
JP2013058606A (ja) * | 2011-09-08 | 2013-03-28 | Renesas Electronics Corp | 半導体装置の製造方法 |
JP6299066B2 (ja) * | 2013-02-06 | 2018-03-28 | 株式会社ソシオネクスト | 半導体装置および半導体装置の製造方法 |
JP6837432B2 (ja) * | 2015-05-11 | 2021-03-03 | 株式会社村田製作所 | 高周波モジュール |
US20170117229A1 (en) * | 2015-10-22 | 2017-04-27 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Circuit package with trench features to provide internal shielding between electronic components |
US9935075B2 (en) * | 2016-07-29 | 2018-04-03 | Invensas Corporation | Wire bonding method and apparatus for electromagnetic interference shielding |
-
2019
- 2019-12-18 TW TW108146421A patent/TWI720749B/zh active
- 2019-12-20 EP EP19218447.1A patent/EP3678175B1/en active Active
- 2019-12-23 CN CN201911341322.1A patent/CN111696964A/zh active Pending
- 2019-12-26 JP JP2019236555A patent/JP6931694B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5256590A (en) * | 1989-11-24 | 1993-10-26 | Mitsubishi Denki Kabushiki Kaisha | Method of making a shielded semiconductor device |
US7719110B2 (en) * | 2004-11-03 | 2010-05-18 | Broadcom Corporation | Flip chip package including a non-planar heat spreader and method of making the same |
CN108140637A (zh) * | 2015-10-02 | 2018-06-08 | 高通股份有限公司 | 包括嵌入式堆叠封装(PoP)器件的集成器件 |
CN108292645A (zh) * | 2015-12-22 | 2018-07-17 | 英特尔公司 | 具有基于沟槽模制的电磁干扰屏蔽的半导体封装 |
WO2018164158A1 (ja) * | 2017-03-08 | 2018-09-13 | 株式会社村田製作所 | 高周波モジュール |
Also Published As
Publication number | Publication date |
---|---|
TW202044502A (zh) | 2020-12-01 |
CN111696964A (zh) | 2020-09-22 |
JP6931694B2 (ja) | 2021-09-08 |
EP3678175A1 (en) | 2020-07-08 |
JP2020109844A (ja) | 2020-07-16 |
EP3678175B1 (en) | 2022-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI587759B (zh) | 三維空間封裝結構及其製造方法 | |
TWI744572B (zh) | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 | |
US9252113B2 (en) | No-exposed-pad ball grid array (BGA) packaging structures and method for manufacturing the same | |
JP5598787B2 (ja) | 積層型半導体装置の製造方法 | |
TWI720749B (zh) | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 | |
US5897339A (en) | Lead-on-chip semiconductor device package having an adhesive layer formed from liquid adhesive and method for manufacturing the same | |
US11244835B2 (en) | Control of under-fill using a film during fabrication for a dual-sided ball grid array package | |
US11239179B2 (en) | Semiconductor package and fabrication method thereof | |
US10923435B2 (en) | Semiconductor package with in-package compartmental shielding and improved heat-dissipation performance | |
US10896880B2 (en) | Semiconductor package with in-package compartmental shielding and fabrication method thereof | |
US20200168557A1 (en) | Semiconductor package and fabrication method thereof | |
KR102237783B1 (ko) | 반도체 패키지 및 그것의 제조 방법 | |
TWI598964B (zh) | 晶片封裝基板、晶片封裝結構及其製作方法 | |
TWI728604B (zh) | 具有封裝內隔室屏蔽及主動電磁相容屏蔽的半導體封裝及其製作方法 | |
US11211340B2 (en) | Semiconductor package with in-package compartmental shielding and active electro-magnetic compatibility shielding | |
TW202034471A (zh) | 半導體封裝及其製作方法 | |
KR20240049511A (ko) | 반도체 디바이스 상에 차폐 층을 형성하는 방법 |