TWI713305B - 放大器裝置 - Google Patents
放大器裝置 Download PDFInfo
- Publication number
- TWI713305B TWI713305B TW108141846A TW108141846A TWI713305B TW I713305 B TWI713305 B TW I713305B TW 108141846 A TW108141846 A TW 108141846A TW 108141846 A TW108141846 A TW 108141846A TW I713305 B TWI713305 B TW I713305B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- circuit
- voltage
- bias
- output signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0211—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0261—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
- H03F3/10—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only with diodes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
- H03F3/16—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only with field-effect devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/18—Indexing scheme relating to amplifiers the bias of the gate of a FET being controlled by a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/21—Bias resistors are added at the input of an amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/267—A capacitor based passive circuit, e.g. filter, being used in an amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/513—Indexing scheme relating to amplifiers the amplifier being made for low supply voltages
Abstract
一種放大器裝置包含交流耦合電路、放大器電路及第一偏壓電路。交流耦合電路用以放大輸入訊號以產生輸出訊號,其中放大器電路包含第一輸入端,第一輸入端經由交流耦合電路接收輸入訊號。第一偏壓電路用以根據輸出訊號與第一電壓中之一者施加第一偏壓電壓至第一輸入端,使得放大器電路放大輸入訊號為輸出訊號。
Description
本案是關於放大器裝置,更明確地說,是關於適用於低電壓應用的放大器裝置與其偏壓設定機制。
放大器已廣泛地應用於各種電子裝置,以放大電子訊號供後續的訊號處理。隨著製程進步,電晶體的臨界電壓越來越高,且電源電壓越來越低。現有的放大器電路架構以及偏壓設定方式已不適用於低電壓的操作要求。若放大器無法在低電壓的操作環境下正確地被偏壓,放大器的操作將失效而造成系統運作錯誤。
於一些實施例中,放大器裝置包含交流耦合電路、放大器電路以及第一偏壓電路。放大器電路用以放大輸入訊號以產生輸出訊號,其中放大器電路包含第一輸入端,且第一輸入端經由交流耦合電路接收輸入訊號。第一偏壓電路用以根據輸出訊號與第一電壓中之一者施加第一偏壓電壓至第一輸入端,使得放大器電路放大輸入訊號為輸出訊號。
於一些實施例中,放大器裝置包含第一電晶體、第二電晶體、第一電容、第二電容、第一電阻以及第二電阻。第一電晶體的第一端用以接收電源電壓,且第一電晶體的第二端用以產生輸出訊號。第二電晶體的第一端耦接第一電晶體的第二端,且第二電晶體的第二端耦接至地。第一電晶體的控制端經由第一電容接收輸入訊號。第二電晶體的控制端經由第二電容接收輸入訊號。第一電阻用以根據輸出訊號與第一電壓中之一者施加第一偏壓電壓至第一電晶體的控制端。第二電阻用以根據輸出訊號與第二電壓中之一者施加第二偏壓電壓至第二電晶體的控制端,其中第一電晶體與第二電晶體用以根據第一偏壓電壓與第二偏壓電壓操作為反相器式放大器。
有關本案的特徵、實作與功效,茲配合圖式作詳細說明如下。
本文所使用的所有詞彙具有其通常的意涵。上述之詞彙在普遍常用之字典中之定義,在本案的內容中包含任一於此討論的詞彙之使用例子僅為示例,不應限制到本案之範圍與意涵。同樣地,本案亦不僅以於此說明書所示出的各種實施例為限。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互操作或動作。
如本文所用,用語『電路系統(circuitry)』可為由至少一電路(circuit)所形成的單一系統,且用語『電路(circuit)』可為由至少一個電晶體與/或至少一個主被動元件按一定方式連接以處理訊號的裝置。如本文所用,用語『與/或』包含了列出的關聯項目中的一個或多個的任何組合。
在本文中,使用第一、第二與第三等等之詞彙,是用於描述並辨別各個元件。因此,在本文中的第一元件也可被稱為第二元件,而不脫離本案的本意。
為易於理解,各圖式中的類似元件將被指定為相同標號。
圖1為根據本案一些實施例示出一種放大器裝置100的示意圖。放大器裝置100用以放大輸入訊號V
IN為輸出訊號V
O。於一些實施例中,放大器裝置100包含交流耦合電路110、偏壓電路120、偏壓電路125以及放大器電路130。
交流耦合電路110耦接至放大器電路130的輸入端131以及輸入端132。交流耦合電路110用以接收輸入訊號V
IN,並傳輸輸入訊號V
IN的交流訊號成分V
ac至放大器電路130。於一些實施例中,交流耦合電路110可由各種類型的電容性網路實施,以阻擋輸入訊號V
IN的直流訊號成分(未繪示)被傳送至放大器電路130。
偏壓電路120與偏壓電路125用以分別對放大器電路130的輸入端131與輸入端132施加偏壓電壓V
BN以及偏壓電壓V
BP,以使放大器電路130可操作於正常工作區來放大輸入訊號V
IN為輸出訊號V
O。於一些實施例中,當放大器電路130操作於正常工作區時,放大器電路130中的各個電晶體可正常地被導通。於一些實施例中,當放大器電路130操作於正常工作區時,放大器電路130中的各個電晶體為操作於飽和區。
於一些實施例中,基於輸入訊號V
IN的振幅A
m(與/或放大器電路130中的電晶體之臨界電壓),偏壓電路120可被設定為根據輸出訊號V
O與電壓V
B1中之一者產生偏壓電壓V
BN。類似地,基於輸入訊號V
IN的振幅A
m(與/或放大器電路130中的電晶體之臨界電壓),偏壓電路125可被設定為根據輸出訊號V
O與電壓V
B2中之一者產生偏壓電壓V
BP。
放大器電路130被電源電壓V
DD供電,並用以根據輸入訊號V
IN經由其輸出端133產生輸出訊號V
O。詳細而言,放大器電路130用以提供一增益來放大輸入訊號V
IN的交流訊號成分V
ac為輸出訊號V
O。於一些實施例中,放大器電路130可為反相器式(inverter-based)放大器。或者,於一些實施例中,放大器電路130可包含轉導級電路(如圖6A的電路615或圖6B的電路625)以及負載電路(如圖6A的電路610或圖6B的電路620)。轉導級電路用以根據交流訊號成分V
ac產生一電流至負載電路,且負載電路轉換該電流為輸出訊號V
O。於此些實施例中,放大器電路130可採用偏壓電路120與偏壓電路125中之至少一者對放大器電路130進行偏壓。
圖2為根據本案一些實施例示出圖1中的放大器裝置100的電路示意圖。於此例中,放大器電路130包含電晶體P1以及電晶體N1。電晶體P1以及電晶體N1分別被偏壓電壓V
BP以及偏壓電壓V
BN偏壓,以操作為反相器式放大器。電晶體P1的第一端(例如為源極)用以接收電源電壓V
DD,電晶體P1的第二端(例如為汲極)耦接至放大器電路130的輸出端133,且電晶體P1的控制端(例如為閘極)耦接至放大器電路130的輸入端132。電晶體N1的第一端(例如為汲極)耦接至放大器電路130的輸出端133,電晶體N1的第二端(例如為源極)耦接至地,且電晶體N1的控制端(例如為閘極)耦接至放大器電路130的輸入端131。
交流耦合電路110包含電容C1以及電容C2。電容C1的第一端用以接收輸入訊號V
IN,且電容C1的第二端耦接至放大器電路130的輸入端131。電容C2的第一端用以接收輸入訊號V
IN,且電容C2的第二端耦接至放大器電路130的輸入端132。
於此例中,輸入訊號V
IN足以讓電晶體P1與電晶體N1操作於正常工作區。例如,「振幅A
m與偏壓電壓V
BN的總和」(後稱為「預定總和」)減去接地端電壓後可高於電晶體N1的臨界電壓的絕對值,且電源電壓V
DD減去「偏壓電壓V
BP減去振幅A
m的差值」(後稱為「預定差值」)後可高於電晶體P1的臨界電壓的絕對值。等效來說,電晶體P1與電晶體N1可響應於輸入訊號V
IN的振幅A
m與輸出訊號V
O導通。於此條件下,偏壓電路120與偏壓電路125被設定為根據輸出訊號V
O分別產生偏壓電壓V
BN與偏壓電壓V
BP。
偏壓電路120包含電阻R1,且偏壓電路125包含電阻R2。電阻R1的第一端耦接至放大器電路130的輸入端131以輸出偏壓電壓V
BN,且電阻R1的第二端耦接至放大器電路130的輸出端133以接收輸出訊號V
O。電阻R2的第一端耦接至放大器電路130的輸出端133以接收輸出訊號V
O,且電阻R2的第二端耦接至放大器電路130的輸入端132以輸出偏壓電壓V
BP。於一些實施例中,偏壓電壓V
BN以及偏壓電壓V
BP可設定為電源電壓V
DD的一半(即0.5×V
DD)。
在一些情況中,輸入訊號V
IN僅足以讓電晶體N1操作於正常工作區(如電晶體N1可響應於輸入訊號V
IN的振幅A
m(正)導通),且無法讓電晶體P1操作於正常工作區(如電晶體P1響應於輸入訊號V
IN的振幅A
m(負)不導通)。例如,預定總和減去接地端電壓後可高於電晶體N1的臨界電壓的絕對值,且電源電壓V
DD減去預定差值後低於電晶體P1的臨界電壓的絕對值。於此情況下,參照圖3A,圖3A為根據本案一些實施例示出圖1中的放大器裝置100的電路示意圖,相較於圖2,於此例中偏壓電路120被設定為根據輸出訊號V
O產生偏壓電壓V
BN,且偏壓電路125被設定為根據電壓V
B2產生偏壓電壓V
BP,藉以使得電源電壓V
DD減去預定差值後可高於電晶體P1的臨界電壓的絕對值,進一步使得電晶體N1與電晶體P1可於適當時點操作於正常工作區。
於此例中,放大器裝置100更包含電壓產生電路310,其用以模擬欲偏壓的電晶體P1的操作條件(例如為電壓設定、尺寸設定等等)以產生電壓V
B2。於一些實施例中,電壓產生電路310可為電流鏡電路。例如,電壓產生電路310包含電晶體P2以及電流源電路315。電晶體P2被設定為二極體型式(diode-connected),並用以模擬電晶體P1的操作條件。電晶體P1與電晶體P2兩者之間具有一定關聯性。例如,電晶體P2的尺寸(例如為寬長比(aspect ratio))與電晶體P1的尺寸之間的比例可用以決定電晶體P1的偏壓電流。詳細而言,電晶體P2的第一端(例如為源極)用以接收電源電壓V
DD,電晶體P2的第二端(例如為汲極)耦接至電流源電路315,且電晶體P2的控制端(例如為閘極)耦接至電晶體P2的第二端並用以輸出電壓V
B2。電流源電路315耦接於電晶體P2的第二端與地之間,以偏壓電晶體P2。於一些實施例中,電流源電路315可由各種類型的電流鏡電路實施,但本案並不以此為限。
圖3B為根據本案一些實施例示出圖3A中的電壓產生電路310的另一電路示意圖。相較於圖3A,電壓產生電路310更包含電阻R3。電阻R3的第一端耦接至電晶體P2的控制端,且電阻R3的第二端用以輸出電壓V
B2。上述關於電壓產生電路310的設置方式用於示例,且本案並不以上述設置方式為限。各種可用於產生電壓V
B2的設置方式皆為本案所涵蓋之範圍。
另一方面,在一些情況中,輸入訊號V
IN僅足以讓電晶體P1操作於正常工作區(如電晶體P1可響應於輸入訊號V
IN的振幅A
m(負)導通),且無法讓電晶體N1操作於正常工作區(如電晶體N1響應於輸入訊號V
IN的振幅A
m(正)不導通)。例如,電源電壓V
DD減去預定差值後高於電晶體P1的臨界電壓的絕對值,且預定總和減去接地端電壓後低於電晶體N1的臨界電壓的絕對值。於此情況下,參照圖4A,圖4A為根據本案一些實施例示出圖1中的放大器裝置100的電路示意圖,相較於圖2,於此例中偏壓電路125被設定為根據輸出訊號V
O產生偏壓電壓V
BP,且偏壓電路120被設定為根據電壓V
B1產生偏壓電壓V
BN,藉以使得預定總和減去接地端電壓後可高於電晶體N1的臨界電壓的絕對值,進一步使得電晶體N1與電晶體P1於適當時點操作於正常工作區。
於此例中,放大器裝置100更包含電壓產生電路410,其用以模擬欲偏壓的電晶體N1的操作條件,以產生電壓V
B1。於一些實施例中,電壓產生電路410可為電流鏡電路。例如,電壓產生電路410包含電晶體N2以及電流源電路415。電晶體N2被設定為二極體型式,並用以模擬電晶體N1的操作條件。電晶體N1與電晶體N2兩者之間具有一定關聯性。電晶體N2的尺寸與電晶體N1的尺寸之間的比例可用以決定電晶體N1的偏壓電流。詳細而言,電晶體N2的第一端(例如為汲極)耦接至電流源電路415,電晶體N2的第二端(例如為源極)耦接至地,且電晶體N2的控制端(例如為閘極)耦接至電晶體N2的第一端並用以輸出電壓V
B1。電流源電路415之一端用以接收電源電壓V
DD且電流源電路415之另一端耦接至電晶體N2的第一端,以偏壓電晶體N2。於一些實施例中,電流源電路415可由各種類型的電流鏡電路實施,但本案並不以此為限。
圖4B為根據本案一些實施例示出圖4A中的電壓產生電路410的另一電路示意圖。相較於圖4A,於此例中的電壓產生電路410更包含電阻R4。電阻R4的第一端用以輸出電壓V
B1,且電阻R4的第二端耦接至電晶體N2的控制端。上述關於電壓產生電路410的設置方式用於示例,且本案並不以上述設置方式為限。各種可用於產生電壓V
B1的設置方式皆為本案所涵蓋之範圍。
再者,於又一些情況下,輸入訊號V
IN無法讓電晶體N1與電晶體P1操作於正常工作區(如電晶體N1響應於輸入訊號V
IN的振幅A
m(正)不導通,且電晶體P1響應於輸入訊號V
IN的振幅A
m(負)不導通)。例如,預定總和減去接地端電壓後低於電晶體N1的臨界電壓之絕對值,且電源電壓V
DD減去預定差值後低於電晶體P1的臨界電壓之絕對值。於此情況下,參照圖5,圖5為根據本案一些實施例示出圖1中的放大器裝置100的電路示意圖。相較於圖2,於此例中放大器裝置100包含電壓產生電路310以及電壓產生電路410。偏壓電路120被設定為根據電壓V
B1產生偏壓電壓V
BN,而偏壓電路125被設定為根據電壓V
B2產生偏壓電壓V
BP,藉以使得預定總和減去接地端電壓後可高於電晶體N1的臨界電壓的絕對值,並使得電源電壓V
DD減去預定差值後可高於電晶體P1的臨界電壓的絕對值。如此,電晶體N1與電晶體P1於適當時點可操作於正常工作區。電壓產生電路310以及電壓產生電路410兩者的設置方式可參考前述各實施例之說明,故於此不再贅述。
圖6A為根據本案一些實施例示出圖1中的放大器裝置100的電路示意圖。於此例中,放大器電路130未包含輸入端132,並包含負載電路610以及轉導級電路615。轉導級電路615用以與負載電路610協同運作,以根據輸入訊號V
IN產生輸出訊號V
O。舉例而言,轉導級電路615可包含前述的電晶體N1,且負載電路610可包含電阻R5。電阻R5的第一端用以接收電源電壓V
DD,且電阻R5的第二端耦接至放大器電路130的輸出端133。電晶體N1的設置方式類似於前述實施例,故不再贅述。
於此例中,放大器裝置100可只包含偏壓電路120,以對電晶體N1的閘極進行偏壓。類似於前述的實施例,偏壓電路120可設定為根據輸出訊號V
O或電壓V
B1產生偏壓電壓V
BN,以偏壓放大器電路130的輸入端131。
圖6B為根據本案一些實施例示出圖1中的放大器裝置100的電路示意圖。於此例中,放大器電路130未包含輸入端131,並包含負載電路620以及轉導級電路625。轉導級電路625用以與負載電路620協同運作,以根據輸入訊號V
IN產生輸出訊號V
O。舉例而言,轉導級電路625可包含前述的電晶體P1,且負載電路620可包含電阻R6。電阻R6的第一端耦接至放大器電路130的輸出端133,且電阻R6的第二端耦接至地。電晶體P1的設置方式類似於前述實施例,故不再贅述。
於此例中,放大器裝置100可只包含偏壓電路125,以對電晶體P1的閘極進行偏壓。類似於前述的實施例,偏壓電路125可設定為根據輸出訊號V
O或電壓V
B2產生偏壓電壓V
BP,以偏壓放大器電路130的輸入端132。
於一些實施例中,電晶體N1與電晶體N2可為N型電晶體,且電晶體P1以及電晶體P2可為P型電晶體。於一些實施例中,上述各個電晶體可由金屬氧化物場效電晶體(MOSFET)實施,但本案並不以此為限。可實施類似操作的各種類型之電晶體皆為本案所涵蓋的範圍。
上述各實施例僅以單端式電路為例說明,但本案並不以此為限。應當理解,上述各實施例亦可由差動式電路實施。
綜上所述,本案一些實施例所提供的放大器裝置具有多種偏壓設定方式,故可適應於低電壓的應用且可由先進製程實施。
雖然本案之實施例如上所述,然而該些實施例並非用來限定本案,本技術領域具有通常知識者可依據本案之明示或隱含之內容對本案之技術特徵施以變化,凡此種變化均可能屬於本案所尋求之專利保護範疇,換言之,本案之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
100:放大器裝置
110:交流耦合電路
120、125:偏壓電路
130:放大器電路
131、132:輸入端
133:輸出端
Am:振幅
C1、C2:電容
N1、N2:電晶體
P1、P2:電晶體
R1~R6:電阻
Vac:交流訊號成分
VBN、VBP:偏壓電壓
VB1、VB2:電壓
VDD:電源電壓
VIN:輸入訊號
VO:輸出訊號
310、410:電壓產生電路
315、415:電流源電路
610、620:負載電路
615、625:轉導級電路
[圖1]為根據本案一些實施例示出一種放大器裝置的示意圖;
[圖2]為根據本案一些實施例示出圖1中的放大器裝置的電路示意圖;
[圖3A]為根據本案一些實施例示出圖1中的放大器裝置的電路示意圖;
[圖3B]為根據本案一些實施例示出圖3A中的電壓產生電路的另一電路示意圖;
[圖4A]為根據本案一些實施例示出圖1中的放大器裝置的電路示意圖;
[圖4B]為根據本案一些實施例示出圖4A中的電壓產生電路的另一電路示意圖;
[圖5]為根據本案一些實施例示出圖1中的放大器裝置的電路示意圖;
[圖6A]為根據本案一些實施例示出圖1中的放大器裝置的電路示意圖;以及
[圖6B]為根據本案一些實施例示出圖1中的放大器裝置的電路示意圖。
100:放大器裝置
110:交流耦合電路
120、125:偏壓電路
130:放大器電路
131、132:輸入端
133:輸出端
Am:振幅
Vac:交流訊號成分
VBN、VBP:偏壓電壓
VB1、VB2:電壓
VDD:電源電壓
VIN:輸入訊號
VO:輸出訊號
Claims (9)
- 一種放大器裝置,包含:一交流耦合電路;一放大器電路,用以放大一輸入訊號以產生一輸出訊號,其中該放大器電路包含一第一輸入端,且該第一輸入端經由該交流耦合電路接收該輸入訊號;以及一第一偏壓電路,用以根據該輸出訊號與一第一電壓中之一者施加一第一偏壓電壓至該第一輸入端,使得該放大器電路放大該輸入訊號為該輸出訊號,其中該放大器電路包含一第一電晶體,該第一電晶體用以被該第一偏壓電壓偏壓以根據該輸入訊號產生該輸出訊號,且若該第一電晶體響應於該輸入訊號的一振幅與該輸出訊號導通,該第一偏壓電路用以根據該輸出訊號輸出該第一偏壓電壓。
- 如申請專利範圍第1項所述之放大器裝置,其中若該第一電晶體響應於該輸入訊號的該振幅與該輸出訊號不導通,該第一偏壓電路用以根據該第一電壓輸出該第一偏壓電壓。
- 如申請專利範圍第2項所述之放大器裝置,更包含:一電壓產生電路,用以模擬該第一電晶體的一操作條件,以產生該第一電壓。
- 如申請專利範圍第1項所述之放大器裝置,其中該放大器電路更包含一第二輸入端,該第二輸入端經由該交流耦合電路接收該輸入訊號,該放大器電路更包含一第二電晶體,該第一電晶體與該第二電晶體用以分別被該第一偏壓電壓與一第二偏壓電壓偏壓以根據該輸入訊號產生該輸出訊號,且該放大器裝置更包含: 一第二偏壓電路,用以根據該輸出訊號與一第二電壓中之一者施加該第二偏壓電壓至該第二輸入端,以使該放大器電路放大該輸入訊號為該輸出訊號。
- 如申請專利範圍第4項所述之放大器裝置,其中若該第二電晶體響應於該輸入訊號的該振幅與該輸出訊號導通,該第二偏壓電路用以根據該輸出訊號輸出該第二偏壓電壓。
- 如申請專利範圍第4項所述之放大器裝置,其中若該第二電晶體響應於該輸入訊號的該振幅與該輸出訊號不導通,該第二偏壓電路用以根據該第二電壓輸出該第二偏壓電壓。
- 如申請專利範圍第4項所述之放大器裝置,其中若該第一電晶體與該第二電晶體響應於該輸入訊號的該振幅與該輸出訊號不導通,該第一偏壓電路用以根據該第一電壓輸出該第一偏壓電壓,且該第二偏壓電路用以根據該第二電壓輸出該第二偏壓電壓。
- 如申請專利範圍第7項所述之放大器裝置,更包含:一第一電壓產生電路,用以模擬該第一電晶體的一操作條件,以產生該第一電壓;以及一第二電壓產生電路,用以模擬該第二電晶體的一操作條件,以產生該第二電壓。
- 一種放大器裝置,包含:一第一電晶體,其中該第一電晶體的一第一端用以接收一電源電壓,且該第一電晶體的一第二端用以產生一輸出訊號;一第二電晶體,其中該第二電晶體的一第一端耦接該第一電晶體的該第二端,且該第二電晶體的一第二端耦接至地; 一第一電容,其中該第一電晶體的一控制端經由該第一電容接收一輸入訊號;一第二電容,其中該第二電晶體的一控制端經由該第二電容接收該輸入訊號;一第一電阻,用以根據該輸出訊號與一第一電壓中之一者施加一第一偏壓電壓至該第一電晶體的該控制端,其中該第一電晶體用以被該第一偏壓電壓偏壓以根據該輸入訊號產生該輸出訊號,且若該第一電晶體響應於該輸入訊號的一振幅與該輸出訊號導通,該第一電阻用以根據該輸出訊號輸出該第一偏壓電壓;以及一第二電阻,用以根據該輸出訊號與一第二電壓中之一者施加一第二偏壓電壓至該第二電晶體的該控制端,其中該第一電晶體與該第二電晶體用以根據該第一偏壓電壓與該第二偏壓電壓操作為一反相器式放大器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910918324.6 | 2019-09-26 | ||
CN201910918324.6A CN112564637B (zh) | 2019-09-26 | 2019-09-26 | 放大器装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI713305B true TWI713305B (zh) | 2020-12-11 |
TW202114347A TW202114347A (zh) | 2021-04-01 |
Family
ID=74669672
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108141846A TWI713305B (zh) | 2019-09-26 | 2019-11-18 | 放大器裝置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11177774B2 (zh) |
CN (1) | CN112564637B (zh) |
TW (1) | TWI713305B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20230396221A1 (en) * | 2022-06-06 | 2023-12-07 | Mediatek Singapore Pte. Ltd. | Push-pull power amplifier |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201136163A (en) * | 2009-10-21 | 2011-10-16 | Qualcomm Inc | RF buffer circuit with dynamic biasing |
US9899970B2 (en) * | 2015-06-18 | 2018-02-20 | Eridan Communications, Inc. | Current enhanced driver for high-power solid-state radio frequency power amplifiers |
TW201838324A (zh) * | 2017-04-07 | 2018-10-16 | 瑞昱半導體股份有限公司 | 射頻功率放大器 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3390235B2 (ja) * | 1993-12-27 | 2003-03-24 | 富士通株式会社 | 演算増幅器及び反転増幅器 |
US7920027B2 (en) * | 2008-04-07 | 2011-04-05 | Qualcomm Incorporated | Amplifier design with biasing and power control aspects |
US8035443B2 (en) * | 2008-06-20 | 2011-10-11 | Qualcomm, Incorporated | Amplifier with gain expansion stage |
US8279004B2 (en) * | 2010-07-01 | 2012-10-02 | Global Unichip Corp. | System for driver amplifier |
KR20140089052A (ko) * | 2013-01-02 | 2014-07-14 | 한국전자통신연구원 | 귀환 증폭기 |
US9236841B2 (en) * | 2013-09-19 | 2016-01-12 | Analog Devices, Inc. | Current-feedback operational amplifier |
CN106559042B (zh) * | 2015-09-30 | 2019-12-27 | 展讯通信(上海)有限公司 | 应用于低电压下的低噪声放大器 |
TWI595745B (zh) * | 2016-03-28 | 2017-08-11 | 立積電子股份有限公司 | 放大器 |
US10230332B2 (en) * | 2016-08-18 | 2019-03-12 | Skyworks Solutions, Inc. | Apparatus and methods for biasing low noise amplifiers |
CN108155875B (zh) * | 2016-12-02 | 2021-05-25 | 瑞昱半导体股份有限公司 | 功率放大器 |
-
2019
- 2019-09-26 CN CN201910918324.6A patent/CN112564637B/zh active Active
- 2019-11-18 TW TW108141846A patent/TWI713305B/zh active
-
2020
- 2020-05-07 US US16/868,853 patent/US11177774B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201136163A (en) * | 2009-10-21 | 2011-10-16 | Qualcomm Inc | RF buffer circuit with dynamic biasing |
US9899970B2 (en) * | 2015-06-18 | 2018-02-20 | Eridan Communications, Inc. | Current enhanced driver for high-power solid-state radio frequency power amplifiers |
TW201838324A (zh) * | 2017-04-07 | 2018-10-16 | 瑞昱半導體股份有限公司 | 射頻功率放大器 |
Also Published As
Publication number | Publication date |
---|---|
CN112564637A (zh) | 2021-03-26 |
US20210099132A1 (en) | 2021-04-01 |
CN112564637B (zh) | 2023-08-25 |
US11177774B2 (en) | 2021-11-16 |
TW202114347A (zh) | 2021-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6469579B2 (en) | Boosted high gain, very wide common mode range, self-biased operational amplifier | |
TWI623194B (zh) | 運算放大器及其差分放大電路 | |
US9407221B2 (en) | Differential amplifier circuit | |
TWI713305B (zh) | 放大器裝置 | |
US7825734B2 (en) | Amplifier having an output protection, in particular operational amplifier for audio application | |
JP2018516514A (ja) | 変圧器フィードバックを備えたドライバ | |
US6278323B1 (en) | High gain, very wide common mode range, self-biased operational amplifier | |
KR100419015B1 (ko) | 전류 센스 증폭기 | |
US8988146B1 (en) | Voltage amplifier for capacitive sensing devices using very high impedance | |
TW201838327A (zh) | 跨導放大器 | |
CN113131886A (zh) | 一种运算放大器 | |
JP5025171B2 (ja) | 差動増幅装置 | |
CN107453723B (zh) | 放大器 | |
US8928409B1 (en) | Trans-capacitance amplifier with picoAmperes input biasing and large output swing | |
CN210534616U (zh) | 一种基准电路和集成电路 | |
US11545936B2 (en) | Amplifier biasing techniques | |
US7816989B2 (en) | Differential amplifier | |
JP6098244B2 (ja) | 増幅回路 | |
JP4360267B2 (ja) | 増幅回路 | |
US6583670B2 (en) | CMOS current amplifier | |
CN110320962B (zh) | 一种基准电路和集成电路 | |
CN113131885B (zh) | 一种输出级电路和ab类放大器 | |
US11082018B2 (en) | Circuit employing MOSFETs and corresponding method | |
CN108155882B (zh) | 运算放大器及其差分放大电路 | |
TWI677185B (zh) | 差動放大電路 |