TWI697841B - 控制電路及快速設定電源模式的方法 - Google Patents

控制電路及快速設定電源模式的方法 Download PDF

Info

Publication number
TWI697841B
TWI697841B TW107145673A TW107145673A TWI697841B TW I697841 B TWI697841 B TW I697841B TW 107145673 A TW107145673 A TW 107145673A TW 107145673 A TW107145673 A TW 107145673A TW I697841 B TWI697841 B TW I697841B
Authority
TW
Taiwan
Prior art keywords
power
circuit
data
power mode
setting data
Prior art date
Application number
TW107145673A
Other languages
English (en)
Other versions
TW202024906A (zh
Inventor
林任烈
郭長煌
王政治
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW107145673A priority Critical patent/TWI697841B/zh
Priority to CN201911298596.7A priority patent/CN111338451B/zh
Priority to US16/719,041 priority patent/US11409346B2/en
Application granted granted Critical
Publication of TW202024906A publication Critical patent/TW202024906A/zh
Publication of TWI697841B publication Critical patent/TWI697841B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J9/00Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
    • H02J9/005Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting using a power saving mode

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Business, Economics & Management (AREA)
  • Emergency Management (AREA)
  • Power Engineering (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)

Abstract

一種控制電路,包括一記憶體、一中央處理器、一電源模式管理電路、一處理電路、一第一儲存電路以及一第二儲存電路。記憶體用以儲存一程式碼。中央處理器根據程式碼,執行複數指令。當中央處理器執行到一特定指令時,中央處理器產生一第一控制信號。電源模式管理電路根據第一控制信號產生一選擇信號。處理電路根據選擇信號,轉換一第一電源資料或是一第二電源資料。第一儲存電路儲存第一電源資料。第二儲存電路儲存第二電源資料。第一及第二儲存電路、電源模式管理電路及選擇電路處理電路處於常開狀態。

Description

控制電路及快速設定電源模式的方法
本發明係有關於一種控制電路,特別是有關於一種快速切換特定裝置的電源模式的控制電路。
隨著科技的進步,電子裝置的種類及功能愈來愈多。許多電子裝置內部具有一電池,用以供電予電子裝置內部的元件。當電池的電量不足時,電子裝置將無法正常運作。
本發明提供一種控制電路,其包括一記憶體、一中央處理器、一電源模式管理電路、一處理電路、一第一儲存電路以及一第二儲存電路。記憶體用以儲存一程式碼。中央處理器根據程式碼,執行複數指令。當中央處理器執行到一特定指令時,中央處理器產生一第一控制信號。電源模式管理電路根據第一控制信號產生一選擇信號。處理電路根據選擇信號,轉換一第一電源資料或是一第二電源資料。第一儲存電路儲存第一電源資料。第二儲存電路儲存第二電源資料。當處理電路轉換第一電源資料時,處理電路產生一第一設定資料以及一第二設定資料。一第一特定裝置根據第一設定資料操作於一第一電源模式。一第二特定裝置根據第二設定資料操作於一第二電源模式。第一及第二儲存電路、電源模式管理電路及處理電路 處於一常開(always on)狀態。
本發明更提供一種快速設定電源模式的方法,包括執行一程式碼;判斷一特定指令是否存在;以及當該特定指令存在時:轉換一第一電源資料,用以產生一第一設定資料以及一第二設定資料;提供第一設定資料予第一特定裝置,用以要求第一特定裝置進入一第一電源模式;以及提供第二設定資料予第二特定裝置,用以要求第二特定裝置進入一第二電源模式。第一電源資料儲存於第一及第二特定裝置之外。
100、300‧‧‧控制電路
110‧‧‧記憶體
120‧‧‧中央處理器
130‧‧‧電源狀態表格
140‧‧‧電源模式管理電路
150‧‧‧處理電路
SC1、SC2‧‧‧控制信號
PD0~PDx‧‧‧電源資料
PM0~PMx‧‧‧儲存電路
SEL‧‧‧選擇信號
SP1~SP5‧‧‧設定資料
160‧‧‧電源單元
170‧‧‧輸入輸出裝置
180‧‧‧週邊裝置
310‧‧‧喚醒電路
320‧‧‧時脈產生電路
SWU‧‧‧喚醒信號
CK1~CK4‧‧‧操作時脈
S411~S413‧‧‧步驟
第1圖為本發明之控制電路的示意圖。
第2圖為本發明之電源資料的一可能示意圖。
第3圖為本發明之控制電路的另一示意圖。
第4圖為本發明之快速設定電源模式的方法流程示意圖。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出實施例,並配合所附圖式,做詳細之說明。本發明說明書提供不同的實施例來說明本發明不同實施方式的技術特徵。其中,實施例中的各元件之配置係為說明之用,並非用以限制本發明。另外,實施例中圖式標號之部分重覆,係為了簡化說明,並非意指不同實施例之間的關聯性。
第1圖為本發明之控制電路的示意圖。如圖所示,控制電路100包括一記憶體110、一中央處理器(CPU)120、一電源狀態表格(power state table)130、一電源模式管理電路140以 及一處理電路150。記憶體110用以儲存一程式碼。本發明並不限定記憶體110的種類。記憶體110可能是揮發性記憶體(volatile memory)或是非揮發性記憶體(non-volatile memory)。
中央處理器120根據記憶體110所儲存的程式碼,執行複數指令。在本實施例中,當中央處理器120執行到一特定指令時,中央處理器120產生一控制信號SC1。在本實施例中,該特定指令與至少一特定裝置的電源模式有關。在一可能實施例中,控制信號SC1係為一指令(instruction),用以命令電源模式管理電路140動作。
電源狀態表格130具有電源資料PD0~PDx。每一電源資料具有至少一設定資料,用以設定相對應的特定裝置的電源狀態。在本實施例中,電源資料PD0~PDx分別儲存於儲存電路PM0~PMx中。在一可能實施例中,儲存電路PM0~PMx之每一者係為一暫存器電路。在本實施例中,儲存電路PM0~PMx永遠操作於一開啟(always on)狀態。換句話說,儲存電路PM0~PMx的操作電壓維持不變。因此,儲存電路PM0~PMx可即時提供電源資料PD0~PDx。
電源模式管理電路140根據控制信號SC1,產生一選擇信號SEL。處理電路150根據選擇信號SEL,選擇並處理電源資料PD0~PDx之一者,用以產生設定資料SP1~SP5,並提供設定資料SP1~SP5予相對應的外部裝置,用以控制外部裝置的電源狀態。在其它實施例中,處理電路150可能產生更多或更少的設定資料,用以控制更多或更少的外部裝置的電源狀態。
在一些實施例中,當兩外部裝置接收到具有相同數值的設定資料時,這兩外部裝置可能進入相同或不同的電源模式。以設定資料SP1及SP3為例,雖然設定資料SP1及SP3具有相同的數值(011),但記憶體110及電源單元160可能操作於不同的電源模式。舉例而言,記憶體110操作於一睡眠模式,而電源單元160操作於一低速模式。在其它實施例中,當設定資料SP1及SP3具有相同的數值時,記憶體110及電源單元160操作於相同的電源模式。
在一些實施例中,當兩外部裝置接收到具有不同數值的設定資料時,這兩外部裝置可能進入相同或不同的電源模式。以設定資料SP1及SP2為例,雖然設定資料SP1的數值(011)不同於設定資料SP2的數值(1011),但記憶體110與中央處理器120可能操作於相同的電源模式,如低速模式。在其它實施例中,當設定資料SP1及SP2具有不同數值時,記憶體110與中央處理器120操作於不同的電源模式。
本發明並不限制設定資料SP1~SP5的資料格式。在一可能實施例中,設定資料SP1~SP5之一者的位元數量可能相同或不同於設定資料SP1~SP5之另一者的位元數量。在本實施例中,設定資料SP1具有3位元的數值,設定資料SP2具有4位元的數值,設定資料SP3具有3位元的數值,設定資料SP4具有2位元的數值,設定資料SP5具有2位元的數值,但並非用以限制本發明。在其它實施例中,設定資料SP1~SP5之任一者具有更多或更少的位元。
另外,由於設定資料SP1具有3位元,故可提供8種 (23)不同的數值。在此例中,記憶體110根據設定資料SP1,操作相對應的電源模式中。同樣地,由於設定資料SP2具有4位元,故可提供16種(24)不同的數值。因此,中央處理器120可操作在16種不同的電源模式中。
在本實施例中,電源狀態表格130、電源模式管理電路140與處理電路150永遠開啟。換句話說,電源狀態表格130、電源模式管理電路140與處理電路150的操作電壓維持不變。在一可能實施例中,電源狀態表格130、電源模式管理電路140與處理電路150之至少一者的操作電壓相同或不同於電源狀態表格130、電源模式管理電路140與處理電路150之另一者的操作電壓。由於電源狀態表格130、電源模式管理電路140與處理電路150操作於一永遠開啟狀態,故電源模式管理電路140可即時根據控制信號SC1,觸發處理電路150,用以產生相對應的設定資料。
本發明並不限定處理電路150提供設定資料SP1~SP5予哪些外部裝置。任何需要電源參數的裝置均可接收處理電路150所產生的設定資料。在本實施例中,儲存電路PM0~PMx獨立於接收到設定資料的外部裝置之外。因此,當外部裝置因操作電壓減少而進入省電模式時,儲存電路PM0~PMx因操作電壓不變而可維持在正常模式。
在本實施例中,處理電路150輸出設定資料SP1予記憶體110。記憶體110根據設定資料SP1的數值011進入一第一電源模式。第一電源模式可能是一正常模式或是一省電模式。省電模式可能係為一休眠模式、一待機模式或是一關機模式。 當記憶體110操作在不同電源模式時,記憶體110的操作電壓具有不同的位準。舉例而言,當記憶體110操作在正常模式時,記憶體110的操作電壓為第一位準,當記憶體110操作在休眠模式時,記憶體110的操作電壓具有第二位準,其中第二位準小於第一位準。
在另一可能實施例中,處理電路150輸出設定資料SP2予中央處理器120。中央處理器120根據設定資料SP2的數值1011進入一第二電源模式。在一可能實施例中,第二電源模式可能是一正常模式、一休眠模式、一待機模式或是一關機模式。當中央處理器120操作在不同電源模式時,中央處理器120具有不同的功耗。
在其它實施例中,處理電路150更輸出設定資料SP3~SP5。電源單元160根據設定資料SP3的數值011進入一第三電源模式。輸入輸出裝置170根據設定資料SP4的數值10進入一第四電源模式。週邊裝置180根據設定資料SP5的數值00進入一第五電源模式。第三至第五電源模式之至少一者可能是一正常模式、一休眠模式、一待機模式或是一關機模式。
在一些實施例中,儲存電路PM0~PMx獨立於記憶體110、中央處理器120、電源單元160、輸入輸出裝置170及週邊裝置180之外。因此,儲存電路PM0~PMx的操作電壓不會隨著記憶體110、中央處理器120、電源單元160、輸入輸出裝置170及週邊裝置180之任一者的操作電壓而變化。舉例而言,當記憶體110操作於一省電模式時,其操作電壓將會變小。此時,儲存電路PM0~PMx的操作電壓維持不變。
在本實施例中,由於儲存電路PM0~PMx、電源模式管理電路140以及處理電路150永遠開啟,故可快速地提供合適的電源參數予外部裝置,以利外部裝置切換電源模式,如從一正常模式進入一休眠模式。因此,可節省外部裝置的功率損耗。
第2圖為本發明之電源資料的一可能示意圖。為方便說明,第2圖僅顯示電源資料PD0~PD2。在本實施例中,電源資料PD0~PD2具有相同的位元數量,但並非用以限制本發明。在其它實例中,電源資料PD0~PD2之至少一者的位元數量可能不同於電源資料PD0~PD2之另一者的位元數量。
處理電路150根據相對應的電源資料,產生設定資料SP1~SP5。本發明並不限定設定資料SP1~SP5的位元數量。在一可能實施例中,設定資料SP1~SP5之一者(如SP1)的位元數量相同於設定資料SP1~SP5之另一者(SP3)的位元數量。在一可能實施例中,設定資料SP1~SP5之一者(如SP1)的位元數量不同於設定資料SP1~SP5之另一者(SP2)的位元數量。
另外,當兩設定資料的數值相同時,相對應的外部裝置可能進入相同或不同的電源模式。以電源資料PM1為例,設定資料SP1與SP3具有相同的數值(011)。在此例中,當處理電路150將設定資料SP1與SP3提供予兩外部裝置時,此兩外部裝置可能進入相同的電源模式,如都操作於睡眠模式,或是兩外部裝置分別進入不同的電源模式,如一裝置進入低速模式,另一裝置進入睡眠模式。
此外,當兩設定資料的數值不同時,相對應的外 部裝置可能進入相同或不同的電源模式。以電源資料PM0為例,設定資料SP1的數值(001)不同於設定資料SP2的數值(1100)。在此例中,當處理電路150將電源資料PM0的設定資料SP1與SP2提供予一第一外部裝置以及一第二外部裝置時,第一及第二外部裝置可能進入相同的電源模式,但並非用以限制本發明。在其它實施例中,當設定資料SP1的數值不同於設定資料SP2的數值時,第一及第二外部裝置可能進入不同的電源模式。
第3圖為本發明之控制電路的另一示意圖。第3圖相似於第1圖,不同之處在於,第3圖的控制電路300更包括一喚醒電路310。喚醒電路310根據一喚醒信號SWU,產生一控制信號SC2予電源模式管理電路140。
在本實施例中,當中央處理器120根據設定資料SP2進入一休眠模式時,中央處理器120停止產生控制信號SC1予電源模式管理電路140。在此例中,當喚醒信號SWU被致能時,喚醒電路310產生一控制信號SC2。電源模式管理電路140根據控制信號SC2調整選擇信號SEL。處理電路150根據選擇信號SEL選擇並處理一儲存電路的電源資料,用以產生設定資料予需被喚醒的裝置,如中央處理器120。
由於儲存電路PM0~PMx、電源模式管理電路140與處理電路150永遠開啟,故可即時提供合適的電源參數予一特定裝置,使該特定裝置快速地進入一正常模式。
在一可能實施例中,當中央處理器120進入一省電模式(如休眠、待機或關機模式)時,一計數器(未顯示)開始調整一計數值。當計數器的計數值達一目標值時,計數器致能喚 醒信號SWU。因此,喚醒電路310產生控制信號SC2予電源模式管理電路140。
在另一可能實施例中,喚醒信號SWU係由一外部裝置(如滑鼠)所致能。當該外部裝置動作時,喚醒電路310產生控制信號SC2。電源模式管理電路140根據控制信號SC2調整選擇信號SEL,用以選擇合適的電源資料。
在其它實施例中,部分外部裝置進行電源模式切換前,需先進入一特定電源模式後,才能再進入另一電源模式。在此例中,當電源模式管理電路140接收到控制信號SC1或SC2後,先讀取本身內部的一記憶體所儲存的一預設值,用以得知外部裝置的特性(是否需先進入一特定電源模式)。當電源模式管理電路140得知一外部裝置需先進入一特定電源模式時,電源模式管理電路140命令處理電路150先處理一電源資料,讓該外部裝置先進入一特定電源模式(如正常模式),然後再命令處理電路150處理另一電源資料,讓該外部裝置離開特定電源模式並進入另一電源模式(如休眠模式)。
在其它實施例中,控制電路300更包括一時脈產生電路320。時脈產生電路320產生一操作時脈CK1予中央處理器120。中央處理器120根據操作時脈CK1處理記憶體110的程式碼。在此例,處理電路150提供一設定資料SP6,用以切換時脈產生電路320的電源模式。在一些實施例中,時脈產生電路320更提供操作時脈CK2~CK4予電源單元160、輸入輸出裝置170以及週邊裝置180。在一可能實施例中,中央處理器120發出一控制信號(未顯示),用以控制時脈產生電路320所產生的操作時 脈CK1~CK4的頻率。在其它實施例中,處理電路150藉由設定資料SP6控制時脈產生電路320所產生的操作時脈CK1~CK4的頻率。
第4圖為本發明之快速設定電源模式的方法流程示意圖。首先,執行一程式碼(步驟S411)。在一可能實施例中,程式碼係儲存在一記憶體中。在此例中,一中央處理器根據該程式碼執行複數指令。
判斷一特定指令是否出現(步驟S412)。在一可能實施例中,該特定指令係為一切換指令,用以改變至少一特定裝置的電源模式。當中央處理器未執行到該特定指令時,回到步驟S411,繼續執行程式碼的其它指令。
當中央處理器執行到該特定指令時,選擇並轉換一電源資料,用以提供複數設定資料予複數特定裝置(步驟S413)。以第1圖為例,當中央處理器120執行到一特定指令時,中央處理器120透過電源模式管理電路140,命令處理電路150選擇並轉換一特定電源資料。在一可能實施例中,當中央處理器120執行到不同的特定指令時,處理電路150選擇並轉換不同的電源資料。在本實施例中,所有的電源資料係儲存於同一儲存電路中。在此例中,該儲存電路具有複數暫存器,用以儲存不同的電源資料。
每一電源資料包括複數設定資料。每一設定資料用以設定一特定裝置的電源模式。以第2圖為例,電源資料PM0~PM2都具有設定資料SP1~SP5,用以設定五個外部裝置的電源模式。在此例中,每一外部裝置根據相對應的設定資料進 入相對應的電源模式。
在本實施例中,儲存複數電源資料的儲存電路係永遠開啟(always on)。舉例而言,當一特定裝置由一正常模式進入一休眠模式時,該特定裝置的操作電壓可能減小。在此例中,不論特定裝置操作於正常模式或休眠模式,儲存電路的操作電壓維持不變。因此,當中央處理器執行到特定指令時,儲存電路可快速地提供相對應的電源資料予處理電路150,使得處理電路150快速地切換外部裝置的電源模式。
在其它實施例中,當一中央處理器進入一休眠模式並且一觸發事件發生時,步驟S413選擇並轉換相對應的電源資料。在一可能實施例中,該觸發事件係指中央處理器進入休眠模式的時間達一預設時間。在此例中,當中央處理器進入休眠模式時,一計數器開始計數。當計數器的計數值達一目標值時,步驟S413選擇並轉換一特定的電源資料,用以切換至少一特定裝置的電源模式。在另一可能實施例中,觸發事件係由一週邊裝置(如滑鼠)所引起。因此,當該週邊裝置動作時,步驟S413選擇並轉換一特定的電源資料,用以切換至少一特定裝置的電源狀態。
在一些實施例中,某些特定裝置在切換電源模式時,必須先從一特定電源模式(如一正常模式)切換至另一電源模式(如一休眠模式)。在此例中,當一觸發事件發生時,或是一特定指令被執行時,步驟S413先選擇並轉換一第一電源資料,用以命令特定裝置操作於一第一電源模式,然後再選擇並轉換一第二電源資料,用以命令特定裝置離開第一電源模式並進入 一第二電源模式。
由於儲存電源資料的儲存電路永遠開啟,故可快速地切換特定裝置的電源模式,如進入一正常模或或是一省電模式。舉例而言,當一喚醒動作發生時,特定裝置可快速地進入正常模式,恢復運作。另外,當特定裝置進入省電模式(如休眠模式、待機模式或關機模式)時,可降低系統的功耗。再者,由於所有裝置的電源資料都儲存在同一儲存電路中,故可減少設定時間。
本發明之快速設定電源模式的方法可以以程式碼的型態存在。程式碼可儲存於實體媒體,如軟碟、光碟片、硬碟、或是任何其他機器可讀取(如電腦可讀取)儲存媒體,亦或不限於外在形式之電腦程式產品,其中,當程式碼被機器,如電腦載入且執行時,此機器變成用以參與本發明之裝置。程式碼也可透過一些傳送媒體,如電線或電纜、光纖、或是任何傳輸型態進行傳送,其中,當程式碼被機器,如電腦接收、載入且執行時,此機器變成用以參與本發明之裝置。當在一般用途處理單元實作時,程式碼結合處理單元提供一操作類似於應用特定邏輯電路之獨特裝置。
除非另作定義,在此所有詞彙(包含技術與科學詞彙)均屬本發明所屬技術領域中具有通常知識者之一般理解。此外,除非明白表示,詞彙於一般字典中之定義應解釋為與其相關技術領域之文章中意義一致,而不應解釋為理想狀態或過分正式之語態。
雖然本發明已以較佳實施例揭露如上,然其並非 用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾。舉例來,本發明實施例所系統、裝置或是方法可以硬體、軟體或硬體以及軟體的組合的實體實施例加以實現。因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧控制電路
110‧‧‧記憶體
120‧‧‧中央處理器
130‧‧‧電源狀態表格
140‧‧‧電源模式管理電路
150‧‧‧處理電路
SC1‧‧‧控制信號
PD0~PDx‧‧‧電源資料
PM0~PMx‧‧‧儲存電路
SEL‧‧‧選擇信號
SP1~SP5‧‧‧設定資料
160‧‧‧電源單元
170‧‧‧輸入輸出裝置
180‧‧‧週邊裝置

Claims (9)

  1. 一種控制電路,包括:一記憶體,用以儲存一程式碼;一中央處理器,根據該程式碼,執行複數指令,當該中央處理器執行到一特定指令時,該中央處理器產生一第一控制信號;一電源模式管理電路,根據該第一控制信號產生一選擇信號;一處理電路,根據該選擇信號,轉換一第一電源資料或是一第二電源資料;一第一儲存電路,儲存該第一電源資料;以及一第二儲存電路,儲存該第二電源資料;其中當該處理電路轉換該第一電源資料時,該處理電路產生一第一設定資料以及一第二設定資料,一第一特定裝置根據該第一設定資料操作於一第一電源模式,並且一第二特定裝置根據該第二設定資料操作於一第二電源模式;其中該第一及第二儲存電路、該電源模式管理電路及該處理電路處於一常開(always on)狀態;其中該第一及第二儲存電路獨立於該第一及第二特定裝置之外。
  2. 如申請專利範圍第1項所述之控制電路,其中該第一特定裝置係為該記憶體。
  3. 如申請專利範圍第2項所述之控制電路,其中該第二特定裝置係為該中央處理器。
  4. 如申請專利範圍第1項所述之控制電路,其中當該處理電路轉換該第二電源資料時,該處理電路產生一第三設定資料以及一第四設定資料,該第一特定裝置根據該第三設定資料操作於一第三電源模式,並且該第二特定裝置根據該第四設定資料操作於一第四電源模式。
  5. 如申請專利範圍第4項所述之控制電路,其中該處理電路包括:一第一選擇器,耦接於該第一儲存電路與該第一特定裝置之間,用以輸出該第一設定資料予該第一特定裝置;以及一第二選擇器,耦接於該第一儲存電路與該第二特定裝置之間,用以輸出該第二設定資料予該第二特定裝置;一第三選擇器,耦接於該第二儲存電路與該第一特定裝置之間,用以輸出該第三設定資料予該第一特定裝置;以及一第四選擇器,耦接於該第二儲存電路與該第二特定裝置之間,用以輸出該第四設定資料予該第二特定裝置。
  6. 如申請專利範圍第1項所述之控制電路,更包括:一喚醒電路,當該中央處理器進入一休眠模式並且一喚醒信號被致能時,該喚醒電路產生一第二控制信號,其中該電源模式管理電路根據該第二控制信號,調整該選擇信號。
  7. 如申請專利範圍第1項所述之控制電路,其中該第一設定資料相同於該第二設定資料,並且該第一電源模式不同於該第二電源模式。
  8. 一種快速設定電源模式的方法,包括:執行一程式碼; 判斷一特定指令是否存在;以及當該特定指令存在時,轉換一第一電源資料,用以產生一第一設定資料以及一第二設定資料;提供該第一設定資料予第一特定裝置,用以要求該第一特定裝置進入一第一電源模式;以及提供該第二設定資料予第二特定裝置,用以要求該第二特定裝置進入一第二電源模式;其中該第一電源資料儲存於該第一及第二特定裝置之外;其中該第一電源資料儲存於一第一儲存電路中,該第二電源資料儲存於一第二儲存電路中,該第一及第二儲存電路獨立於該第一及第二特定裝置之外。
  9. 如申請專利範圍第8項所述之快速設定電源模式的方法,更包括:維持該第一儲存電路的操作電壓,其中該第一儲存電路的操作電壓高於該第一特定裝置操作於該第一電源模式時的操作電壓。
TW107145673A 2018-12-18 2018-12-18 控制電路及快速設定電源模式的方法 TWI697841B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW107145673A TWI697841B (zh) 2018-12-18 2018-12-18 控制電路及快速設定電源模式的方法
CN201911298596.7A CN111338451B (zh) 2018-12-18 2019-12-17 控制电路及快速设定电源模式的方法
US16/719,041 US11409346B2 (en) 2018-12-18 2019-12-18 Control circuit and method for fast setting power mode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107145673A TWI697841B (zh) 2018-12-18 2018-12-18 控制電路及快速設定電源模式的方法

Publications (2)

Publication Number Publication Date
TW202024906A TW202024906A (zh) 2020-07-01
TWI697841B true TWI697841B (zh) 2020-07-01

Family

ID=71073696

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107145673A TWI697841B (zh) 2018-12-18 2018-12-18 控制電路及快速設定電源模式的方法

Country Status (3)

Country Link
US (1) US11409346B2 (zh)
CN (1) CN111338451B (zh)
TW (1) TWI697841B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI766514B (zh) * 2020-12-30 2022-06-01 新唐科技股份有限公司 電子裝置及其供電方法
TWI775167B (zh) * 2020-09-30 2022-08-21 新唐科技股份有限公司 操作系統及控制方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201317997A (zh) * 2011-10-28 2013-05-01 Hon Hai Prec Ind Co Ltd 記憶體電源控制電路
US8775839B2 (en) * 2008-02-08 2014-07-08 Texas Instruments Incorporated Global hardware supervised power transition management circuits, processes and systems
TW201716926A (zh) * 2015-11-10 2017-05-16 英特爾公司 動態最佳化處理器之電源管理操作參數
US9671845B2 (en) * 2005-08-25 2017-06-06 Apple Inc. Methods and apparatuses for dynamic power control
TWI634720B (zh) * 2017-11-17 2018-09-01 廣達電腦股份有限公司 電源管理電路
TW201832449A (zh) * 2017-02-23 2018-09-01 廣達電腦股份有限公司 控制電路及用以藉由其管理與系統機板有關之電源供應單元的方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5996083A (en) * 1995-08-11 1999-11-30 Hewlett-Packard Company Microprocessor having software controllable power consumption
US5652894A (en) * 1995-09-29 1997-07-29 Intel Corporation Method and apparatus for providing power saving modes to a pipelined processor
US6510525B1 (en) * 1999-04-26 2003-01-21 Mediaq, Inc. Method and apparatus to power up an integrated device from a low power state
US6625740B1 (en) * 2000-01-13 2003-09-23 Cirrus Logic, Inc. Dynamically activating and deactivating selected circuit blocks of a data processing integrated circuit during execution of instructions according to power code bits appended to selected instructions
US6954864B2 (en) * 2002-03-29 2005-10-11 Intel Corporation Method and apparatus for remotely placing a computing device into a low power state
WO2004051450A2 (en) * 2002-12-04 2004-06-17 Koninklijke Philips Electronics N.V. Software-based control of microprocessor power dissipation
JP4412905B2 (ja) * 2003-01-28 2010-02-10 パナソニック株式会社 低電力動作制御装置、およびプログラム最適化装置
US7555664B2 (en) * 2006-01-31 2009-06-30 Cypress Semiconductor Corp. Independent control of core system blocks for power optimization
WO2009047664A1 (en) * 2007-10-09 2009-04-16 St Wireless Sa Non-recursive adaptive filter for predicting the mean processing performance of a complex system´s processing core
US20090204837A1 (en) * 2008-02-11 2009-08-13 Udaykumar Raval Power control system and method
CN101546217B (zh) * 2008-03-26 2011-05-11 晨星半导体股份有限公司 电子装置及其自动唤醒电路
US20130073889A1 (en) * 2008-08-26 2013-03-21 Richard Rauschmayer Systems and Methods for Modular Power Management
DE102009019891B3 (de) * 2009-05-04 2010-11-25 Texas Instruments Deutschland Gmbh Mikrocontroller- oder Mikroprozessoreinheit und Verfahren zum Betreiben derselben
US20110283130A1 (en) * 2010-05-17 2011-11-17 Global Unichip Corporation Power control manager
CN103135727A (zh) * 2011-11-29 2013-06-05 英业达股份有限公司 计算机系统的电源供应器及其供电方法
CN103377155B (zh) * 2012-04-26 2016-12-14 群联电子股份有限公司 存储器储存装置及其存储器控制器与电源控制方法
CN104656866B (zh) * 2013-11-19 2019-01-18 马维尔国际有限公司 电源管理电路、电源管理系统和电路管理方法
US9489317B2 (en) * 2014-09-26 2016-11-08 Apple Inc. Method for fast access to a shared memory
US9921637B2 (en) * 2015-10-26 2018-03-20 Nxp Usa, Inc. Multi-port power prediction for power management of data storage devices
US10345883B2 (en) * 2016-05-31 2019-07-09 Taiwan Semiconductor Manufacturing Co., Ltd. Power estimation
US10209755B2 (en) * 2017-01-30 2019-02-19 Arm Limited No-operation power state command

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9671845B2 (en) * 2005-08-25 2017-06-06 Apple Inc. Methods and apparatuses for dynamic power control
US8775839B2 (en) * 2008-02-08 2014-07-08 Texas Instruments Incorporated Global hardware supervised power transition management circuits, processes and systems
TW201317997A (zh) * 2011-10-28 2013-05-01 Hon Hai Prec Ind Co Ltd 記憶體電源控制電路
TW201716926A (zh) * 2015-11-10 2017-05-16 英特爾公司 動態最佳化處理器之電源管理操作參數
TW201832449A (zh) * 2017-02-23 2018-09-01 廣達電腦股份有限公司 控制電路及用以藉由其管理與系統機板有關之電源供應單元的方法
TWI640147B (zh) * 2017-02-23 2018-11-01 廣達電腦股份有限公司 控制電路及用以藉由其管理與系統機板有關之電源供應單元的方法
TWI634720B (zh) * 2017-11-17 2018-09-01 廣達電腦股份有限公司 電源管理電路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI775167B (zh) * 2020-09-30 2022-08-21 新唐科技股份有限公司 操作系統及控制方法
TWI766514B (zh) * 2020-12-30 2022-06-01 新唐科技股份有限公司 電子裝置及其供電方法

Also Published As

Publication number Publication date
TW202024906A (zh) 2020-07-01
US11409346B2 (en) 2022-08-09
CN111338451B (zh) 2022-10-18
CN111338451A (zh) 2020-06-26
US20200192448A1 (en) 2020-06-18

Similar Documents

Publication Publication Date Title
CN112083791B (zh) 芯片功耗优化方法、装置、计算机设备和存储介质
EP2324407B1 (en) Circuit having a low power mode
US7805620B2 (en) Highly energy-efficient processor employing dynamic voltage scaling
TWI697841B (zh) 控制電路及快速設定電源模式的方法
JP2006004108A (ja) 半導体集積回路とその省電力制御方法
JP4255841B2 (ja) 直線電流ランプ
TWI661426B (zh) 記憶體裝置及其資料讀取方法
JP5123150B2 (ja) トリガー信号検出装置
CN115639897B (zh) 一种实时电压控制模块
US20070245049A1 (en) System and method for transferring serial data
JP4757582B2 (ja) データ転送動作終了検知回路及びこれを備える半導体記憶装置
US9564915B1 (en) Apparatus for data converter with internal trigger circuitry and associated methods
TWI735928B (zh) 控制裝置及調整方法
KR102106064B1 (ko) 반도체 장치 및 이의 제어 방법
JP3459821B2 (ja) マイクロプロセッサ
US10761581B2 (en) Method and module for programmable power management, and system on chip
TWI780780B (zh) 信號產生電路、微控制器及控制方法
US8271820B2 (en) Micro-processor
TWI740764B (zh) 信號產生電路及操作系統
TWI722521B (zh) 控制裝置及調整方法
US20240213987A1 (en) Ip frequency adaptive same-cycle clock gating
CN110134181A (zh) 一种动态控制晶体时钟发生器控制系统及控制方法
KR20090114617A (ko) 반도체 메모리 소자
KR20120068217A (ko) 지연회로 및 신호 지연방법
WO2012120760A1 (ja) 半導体装置