TWI666718B - 加工設備及使用其製造半導體裝置的方法 - Google Patents

加工設備及使用其製造半導體裝置的方法 Download PDF

Info

Publication number
TWI666718B
TWI666718B TW106134695A TW106134695A TWI666718B TW I666718 B TWI666718 B TW I666718B TW 106134695 A TW106134695 A TW 106134695A TW 106134695 A TW106134695 A TW 106134695A TW I666718 B TWI666718 B TW I666718B
Authority
TW
Taiwan
Prior art keywords
cavity
door
heat
valve
etching
Prior art date
Application number
TW106134695A
Other languages
English (en)
Other versions
TW201834107A (zh
Inventor
莊孟哲
官琬純
邱意為
翁子展
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201834107A publication Critical patent/TW201834107A/zh
Application granted granted Critical
Publication of TWI666718B publication Critical patent/TWI666718B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67103Apparatus for thermal treatment mainly by conduction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67126Apparatus for sealing, encapsulating, glassing, decapsulating or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/6719Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the processing chambers, e.g. modular processing chambers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67201Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the load-lock chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67207Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process
    • H01L21/67225Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process comprising at least one lithography chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67248Temperature monitoring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Abstract

在蝕刻加工期間可加熱腔體門(例如蝕刻腔體門),以例如防止蝕刻副產物黏附至蝕刻腔體門。然而,蝕刻腔體門的此加熱步驟可影響加工參數,並導致不均勻的加工,例如橫跨半導體晶圓之不均勻的蝕刻特性。隔熱體(例如隔熱膜)覆蓋加熱的腔體門的表面可減少或消除從腔體門至工件(例如半導體晶圓)的熱傳輸,以減少或消除製程結果的不均勻性。

Description

加工設備及使用其製造半導體裝置的方法
本發明實施例係有關於半導體技術,且特別是有關於加工設備及使用其製造半導體裝置的方法。
由於使用受限於越來越精密的關鍵尺寸控制和均勻性要求之越來越小的裝置幾何形狀製造半導體裝置,需要改善的製程和製造設備來生產有著可接受之效能和產率的先進裝置。
在一些實施例中,一種提供加工設備,其包含第一腔體,由第一腔體壁所定義;晶圓承載台,位於第一腔體中;第一門,位於第一腔體壁中且被配置為第一腔體的入口;加熱器,熱耦接至第一門並被配置以加熱第一門至預定溫度;以及隔熱罩,鄰接門且被配置以減少從門至晶圓承載台的熱傳輸。
在一些其他實施例中,提供一種加工設備,其包含蝕刻腔體、熱處理腔體和真空/大氣切換腔體;第一平台,位於蝕刻腔體中;第二平台,位於熱處理腔體中;第三平台,位於真空/大氣切換腔體中;第一閥門,位於蝕刻腔體與熱處 理腔體之間的第一共用腔體壁中,第一閥門具有第一表面面對蝕刻腔體和第二表面面對熱處理腔體;第二閥門,位於熱處理腔體與真空/大氣切換腔體之間的第二共用腔體壁中,第二閥門具有第三表面面對熱處理腔體和第四表面面對真空/大氣切換腔體;以及閥門隔熱件,形成於由第一表面、第二表面、第三表面和第四表面組成的群組中選擇的至少一表面上。
在另外一些實施例中,提供一種使用加工設備製造半導體裝置的方法,其包含形成第一複數個鰭於基底上,第一複數個鰭具有第一空間密度且分別透過絕緣層彼此絕緣;形成第二複數個鰭於基底上,第二複數個鰭具有小於第一空間密度的第二空間密度且分別透過絕緣層彼此絕緣;透過使基底通過腔體門,將包含第一複數個鰭和第二複數個鰭的基底放置於腔體中;關閉腔體門;加熱腔體門,同時熱隔絕基底於加熱步驟之外;將蝕刻氣體引入腔體中;以及使用蝕刻氣體蝕刻絕緣層。
2‧‧‧第一腔體
3‧‧‧腔體壁
4‧‧‧第二腔體
5‧‧‧附接區域
6‧‧‧第三腔體
7‧‧‧轉軸
8、10、18‧‧‧腔體門
12、14‧‧‧加熱器
16‧‧‧負載鎖定模組
20‧‧‧晶圓承載台
22‧‧‧晶圓
24‧‧‧入口
26‧‧‧出口
27‧‧‧鐵氟龍膜
28、30、32‧‧‧隔熱罩
29‧‧‧剛性蓋板
40、42‧‧‧鰭
44‧‧‧絕緣層
100‧‧‧加工設備
根據以下的詳細說明並配合所附圖式做完整揭露。應注意的是,根據本產業的一般作業,圖示中的各種部件並未必按照比例繪製。事實上,可能任意的放大或縮小各種部件的尺寸,以做清楚的說明。
第1圖顯示依據一些實施例之例示性的多腔體(multi-chamher)加工設備。
第2圖更詳細地顯示依據一些實施例之用於加工設備之例示性的腔體。
第3圖顯示依據一些實施例之在兩個面上都具有隔熱罩(heat shield)之例示性的腔體門(chamber door)。
第4a-4e圖提供依據一些實施例之例示性的腔體門的更多細節。
第5a-5c圖提供依據一些實施例之其他例示性的腔體門的更多細節。
第6圖和第7圖分別顯示圍繞第一複數個半導體結構和第二複數個半導體結構的絕緣材料的預蝕刻(pre-etch)狀態和後蝕刻(post-etch)狀態,上述結構更加顯示使用本發明實施例的加工設備加工的有利效果。
要瞭解的是本說明書以下的揭露內容提供許多不同的實施例或範例,以實施揭露內容的不同部件。而本說明書以下的揭露內容是敘述一些組件、數值、操作、材料、排列等的特定範例,以求簡化揭露內容的說明。當然,這些特定的範例並非用以限定本發明。本發明實施例也考慮了其他組件、數值、操作、材料、排列等。再者,若是本說明書以下的揭露內容敘述了將一第一部件形成於一第二部件之上或上方,即表示其包含了所形成的上述第一部件與上述第二部件是直接接觸的實施例,亦包含了尚可將附加的部件形成於上述第一部件與上述第二部件之間,而使上述第一部件與上述第二部件可能未直接接觸的實施例。另外,本發明實施例的說明中不同範例可能使用重複的參考符號及/或用字。這些重複符號或用字係為了簡化與清晰的目的,並非用以限定各個實施例及/或所述外 觀結構之間的關係。
再者,為了方便描述圖式中一元件或部件與另一(複數)元件或(複數)部件的關係,可使用空間相關用語,例如“在...之下”、“下方”、“下部”、“上方”、“上部”及類似的用語。除了圖式所繪示的方位之外,空間相關用語涵蓋使用或操作中的裝置的不同方位。例如,若翻轉圖式中的裝置,描述為位於其他元件或部件“下方”或“在...之下”的元件,將定位為位於其他元件或部件“上方”。因此,範例的用語“下方”可涵蓋上方及下方的方位。所述裝置也可被另外定位(例如,旋轉90度或者位於其他方位),並對應地解讀所使用的空間相關用語的描述。
在詳細描述特定顯示的實施例之前,概略地描述本發明實施例。一般來說,本發明實施例為有關於透過腔體門(有時被稱為閥門或簡稱為門)引入工件的製程腔體。更具體來說,可在特定製程之前、期間或之後加熱腔體門,以協助製程減少或消除製程之不利或不理想的影響,或其他原因。在一些情況下,腔體門的加熱可為理想的,但也可導致意外的或不理想的副作用。舉例來說,產生用以加熱腔體門的熱量可能會輻射出來(或透過例如傳導、對流及類似方法的其他方法傳輸),並可能加熱正在執行製程的工件的全部或一部分,或可能加熱工件周圍的區域(舉例來說,在工件或工件附近的空氣或其他環境,或靠近或接觸工件的設備或結構)。工件或工件附近的此種加熱可能改變或以其他方式影響製程參數和製程結果。舉例來說,從腔體門傳輸的熱量可能導致橫跨工件本身的熱梯度,這意味著製程發生的參數(溫度)在工件的一端或一區域(例 如最靠近腔體門)不同於工件的另一端或另一區域(例如最遠離腔體門)。
在更具體的例子中,半導體晶圓可透過腔體門放置在製程腔體(例如蝕刻腔體),然後進行蝕刻製程。為了防止蝕刻製程的副產物黏附至腔體門(並可能隨後落至晶圓或另一晶圓並導致缺陷),可在蝕刻製程期間加熱腔體門。來自腔體門的此種熱量可輻射(或以其他方式傳輸)至晶圓,並導致晶圓在其上具有溫差,此溫差可導致蝕刻製程在晶圓的一區域進行地相較於晶圓的另一區域更快。這將導致蝕刻製程的不均勻結果,這意味著晶圓的一些區域可能被過蝕刻,晶圓的其他區域可能蝕刻不足,或兩種情況都發生。一般來說,製造半導體裝置時,期望維持製程的最大均勻性。然而,透過在腔體門與晶圓之間提供隔熱罩(thermal shield),可以減少或完全消除加熱腔體門的不利影響,如下面詳細的本發明實施例更進一步解釋。
第1圖顯示例示性的加工設備100(有時被稱為製造設備或簡稱為設備),在顯示的實施例中,加工設備100為多腔體加工設備。然而,本發明所屬技術領域者可得知本發明實施例同樣適用於單腔體加工設備。加工設備100包含第一腔體2、第二腔體4和第三腔體6。舉例來說,第一腔體2為一蝕刻腔體,其具有合適結構(例如氣體入口閥和氣體出口閥、加熱元件、用於固持工件的一個或多個平台、泵、感測器和類似物(未顯示)),且第一腔體2被配置來蝕刻放置在第一腔體2中的工件的一或多層/區域。舉例而言,工件(未顯示)可為一或多個積體電 路製造於其上或將製造於其上的半導體晶圓。為了清楚討論,在隨後的討論中,可以交換地使用工件和半導體晶圓的術語,然而本發明實施例不限於半導體晶圓作為工件。繼續本實施例,第二腔體4為熱處理腔體,熱處理腔體可實施熱處理(例如預熱浸泡(pre-heat soak)、熱退火、後處理熱降溫(post-process heat ramp down)或類似製程)於半導體晶圓上。第二腔體4配備有合適的結構,例如晶圓承載台、加熱器、熱感測器和類似結構,這些結構在所考慮的實施例的範圍內,但對於理解本發明實施例的概念並非必須的,因此未顯示。第三腔體6為另一腔體,在一些實施例中,第三腔體6可為相似於第一腔體2的另一蝕刻腔體,或可為在工件上實施不同製程類型的腔體。
在顯示的實施例中,第一腔體2和第二腔體4具有腔體門8,腔體門8使得晶圓從第一腔體2輸送至第二腔體4及/或從第二腔體4輸送至第一腔體2。例示性的腔體門8的有利特徵在於腔體門堅固且能承受蝕刻腔體及/或熱處理腔體的製程條件,腔體門8可以有效地密封第一腔體2及/或第二腔體4(例如防止製程氣體逸出腔體,使得腔體內產生並維持真空,以保護腔體免受環境汙染等的影響)。相似地,第二腔體4和第三腔體6具有腔體門10,腔體門10使得晶圓從第二腔體4輸送至第三腔體6及/或從第三腔體6輸送至第二腔體4。腔體門10可與腔體門8為相似的設計和構造,但不限定於此。
第1圖也顯示分別與腔體門8和腔體門10相關聯的第一加熱器12和第二加熱器14。在顯示的實施例中揭示了兩個加熱器。在其他實施例中,僅單一的加熱器可與腔體門8和腔 體門10相關聯。在另外其他實施例中,單一的加熱器僅與腔體門8(或僅與腔體門10)相關聯,且不加熱另一腔體門10(或另一腔體門8)。在顯示的實施例中,第一加熱器12被配置來加熱腔體門8,第二加熱器14被配置來加熱腔體門10,如下將更進一步詳細討論。本發明所屬技術領域者可得知如有需要的話,第一加熱器12及/或第二加熱器14也可用於加熱個別第一腔體2、第二腔體4和第三腔體6中的其他區域,例如晶圓夾具。
負載鎖定模組(load lock module,LLM)16(有時被稱為負載鎖定腔體)為製造設備100的另一腔體,透過負載鎖定模組16,工件(例如半導體晶圓)可於加工時裝載至製造設備100中,且在加工完成之後從製造設備100卸載。除了其他功能之外,負載鎖定模組16用作真空/大氣切換腔體(vacuum/atmosphere switch chamber),使得工件裝載至製造設備100中和從製造設備100卸載而不會破壞各種加工腔體(第一腔體2、第二腔體4和第三腔體6等)中的真空條件。晶圓透過腔體門18裝載至負載鎖定模組16中。從負載鎖定模組16,可將晶圓轉移至第一腔體2、第二腔體4及/或第三腔體6。為了簡潔起見,未顯示將晶圓從負載鎖定模組16裝載至第一腔體2或第二腔體4或第三腔體6的腔體門或其他結構。然而,應當注意的是,此處提供關於腔體門8及/或腔體門10的教導可以同樣地應用於負載鎖定模組16與第一腔體2、第二腔體4、第三腔體6的其中一個或多個之間的類似的腔體門。在其他實施例中,負載鎖定模組16可位於加工設備100中的中心且第一、第二和第三腔體(及或許其他腔體)所圍繞。在另一些其他實施例中,負載 鎖定模組16可僅與第一腔體2、第二腔體4或第三腔體6的其中一個連通,並在此種實施例中,晶圓依序通過各個腔體。在晶圓依序通過各個腔體的此種實施例中,可在加工設備100的遠端提供第二負載鎖定模組(未顯示),其中一個負載鎖定模組用於將要進入的工件送進加工設備100,第二個負載鎖定模組用於將要出去的工件送出加工設備100。腔體的其他配置和排列亦在本發明實施例的範圍內。
第2圖更詳細地顯示例示性的第一腔體2。至少部分地透過腔體壁3(有時被稱為共用腔體壁)定義第一腔體2。在顯示的實施例中,腔體門8通過腔體壁3。在一些實施例中,腔體門8位於第一腔體2與第二腔體4之間的腔體壁3中,腔體門8具有第一表面面對第一腔體2和第二表面面對第二腔體4。在一些實施例中,另一腔體門位於第二腔體4與負載鎖定模組16之間的另一腔體壁中,此腔體門具有第三表面面對第二腔體4和第四表面面對負載鎖定模組16。位於第一腔體2中的平台(例如晶圓承載台20)被配置來固持或以其他方式支撐工件(例如晶圓22)。第一腔體2也可包含一個或多個製程氣體入口24和一個或多個製程氣體出口26。舉例來說,蝕刻氣體(例如HF)可透過氣體入口24進入第一腔體2,以蝕刻例如晶圓22上的氧化矽(silicon oxide)層。多餘的製程氣體和蝕刻劑副產物透過排氣出口26的方式移除。如上所述,期望加熱腔體門8以減少或移除蝕刻劑副產物與腔體門8的黏附。如果此種副產物黏附至腔體門8,則這些副產物不會透過氣體出口26從腔體抽真空(或以其他方式移除)。此種蝕刻劑副產物可包含NH4F、(NH4)2SiF6和類 似物,然而本發明實施例同樣也適用於其他製程的其他副產物。黏附至腔體門上的副產物可隨後從腔體門掉落或剝離,並可能落在晶圓22上,導致在晶圓22上製造之最終的積體電路的粒子缺陷。在某些實施例中,第一加熱器12將腔體門8加熱至約80℃至約120℃的溫度。
由於腔體門8鄰近晶圓22,來自腔體門8的熱量會輻射或以其他方式傳輸至晶圓22的全部或一部分,特別是最靠近腔體門8的部分。如上所述,橫跨晶圓22之溫度的不均勻性將導致橫跨晶圓22之蝕刻製程的不均勻性,導致不期望的結果。隔熱罩28(有時被稱為閥門隔熱件或簡稱為隔熱件)消除或至少大致減少從腔體門8至晶圓22的熱傳遞。在一些實施例中,腔體門8和鄰接腔體門8的隔熱罩28整合成單一的部件。在第2圖顯示的實施例中,隔熱罩28覆蓋暴露於第一腔體2內部的腔體門8的部分,並將熱與腔體門8隔絕。在顯示的實施例中,腔體門8由鋁形成。舉例來說,隔熱罩28由鐵氟龍(Telfon)形成。由於幾個原因,鐵氟龍被認為是用於隔熱罩很好的材料。首先,鐵氟龍提供良好的隔熱性質,以減少或消除晶圓22之非本意(inadvertent)的加熱。此外,鐵氟龍不與HF和其他常見的蝕刻劑反應且大致不受HF和其他常見的蝕刻劑影響。因此,隔熱罩28不會在蝕刻製程期間損壞或消耗。此外,鐵氟龍具有與鋁相容的性質(不會與其發生不利的反應),且鐵氟龍不與用於半導體製造的大多數材料不相容。鐵氟龍的另一個優點在於鐵氟龍可以製造為彈性膜(flexible membrane),因此可以如圖示施加於腔體門8的暴露表面上方。舉例來說,隔熱罩28可為覆 蓋腔體門8的暴露表面之厚度在約10mm至約30mm的隔熱膜。隔熱罩28可透過使用螺釘或其他合適的扣件裝設在腔體門8上。在其他考慮的實施例中,隔熱罩28可作為形狀嵌合塗層(例如以液態施加並使其固化)施加在腔體門8上。
適用於隔熱罩28的其他材料包含玻璃纖維、石英、酚醛樹脂(Bakelite)、陶瓷和類似材料。本發明所屬技術領域者可得知可使用其他材料,如果候選的材料達到期望的性質,期望的性質如隔熱、對常見蝕刻氣體和蝕刻條件的耐受性、與腔體門8(或腔體門10或其他門)的材料和結構的相容性和與常見的半導體製程和半導體材料(或與常見之在加工設備100中加工的特定工件的製程和材料)的相容性。
在第2圖顯示的實施例中,例如因為在第二腔體4中副產物或其他粒子黏附(至面對腔體門8的另外一側)不是考量的問題,故僅需在腔體門8的一側提供隔熱罩28。然而,並非總是如此。第3圖顯示腔體門8的兩側(此處也被稱為兩面)皆容易發生黏附問題的實施例。在此情況中,隔熱罩28將在第一腔體2中或面對第一腔體2的腔體門8與熱絕,且隔熱罩30將在第二腔體4中或面對第二腔體4的腔體門8與熱隔絕。同樣地,隔熱罩32將腔體門10與熱隔絕或至少將在第二腔體4中或面對第二腔體4的腔體門10與熱隔絕。
第4a-4e圖提供所顯示之腔體門8和隔熱罩28的更多細節。此教導同樣適用於顯示的腔體門10或加工設備100中(無論在第1圖中是否顯示)需要隔熱蓋的任何其他門。第4a圖概要地顯示出腔體門8從第一腔體2觀察的平面圖,而第4b圖概要 地顯示出腔體門8從第二腔體4觀察的平面圖。在第4a圖中以虛線繪示隔熱罩28,以不掩蓋在隔熱罩28下方的部件的細節。在顯示的實施例中,隔熱罩28延伸於腔體門8暴露於第一腔體2的主要表面上方。在顯示的實施例中,隔熱罩28不延伸至腔體門8的內表面的外圍。在一些實施例中,腔體門8的一部分可能直接接觸腔體壁3的內表面(請參照第1圖),以完全密封第一腔體2(或第二腔體4、第三腔體6、負載鎖定模組16等,取決於配置)。在這些實施例中,為了確保隔熱罩28不會干擾腔體門8的關閉及/或第一腔體2(或其他腔體)的密封,隔熱罩28必須不延伸至腔體門8的外圍。在其他實施例中,隔熱罩28可延伸至腔體門8的外圍。第4b圖顯示腔體門8的第二表面,這此情況中此表面面對第二腔體4的內部。雖然並非本發明實施例的限制部件,顯示的腔體門8具有透過螺釘、黏著劑、磁力或其他固定裝置固定至腔體壁3(顯示於第1圖中)的附接區域5,而轉軸7使得腔體門8圍繞附接區域5旋轉且因此允許工件進入和離開第一腔體2。也如第4a圖的實施例所示,加熱器12可至少部分地放置在附接區域5中,使得熱量能夠從加熱器12熱傳導至腔體門8。本發明所屬技術領域者可得知可提供所顯示的實施例有利的優點並在本發明實施例考慮範圍內的許多其他佈置。在此實施例中,如第4b圖所示,沒有隔熱罩施加於面對第二腔體4的腔體門8的一側。在此實施例中,在腔體門8上形成製程副產物或其他汙染物並汙染工件的可能性不是問題,因此不需要隔熱罩。舉例來說,如果在第二腔體4中沒有發生蝕刻加工,則形成製程副產物或其他汙染物的機會極小或不存在。
第4c圖顯示從上俯視腔體門8和隔熱罩28的更多細節。如圖所示,隔熱罩28包含鐵氟龍膜27和剛性蓋板(rigid plate)29,在此實施例中剛性蓋板29為鋁蓋板。相較之下,第4d圖顯示腔體門8的「另一側面」,面對第二腔體4的側面不需要隔熱罩28。第4e圖從側視圖顯示出隔熱罩28包含鐵氟龍膜27和剛性蓋板29。如圖所示,剛性蓋板29可透過使用一個或多個固定器,例如第4e圖繪示的螺釘,固定於鐵氟龍膜27和腔體門8的表面。在其他實施例中,隔熱罩28可透過使用黏著劑、夾具或類似物固定至腔體門8。在一實施例中,剛性蓋板29由鋁製成,其相同於腔體門8和腔體壁的材料。其他實施例可包含有著類似於拋光鋁之輻射率(emissivity)(ε=0.02-0.1)的材料,例如拋光鋅(ε=0.045)、拋光鎢(ε=0.04)、錫(ε=0.04)、拋光鋼(ε=0.07)、拋光不銹鋼(ε=0.075)、拋光銀(ε=0.03)、拋光鎳(ε=0.072)和類似材料。剛性蓋板29的厚度可在約0.2mm至10.0mm的範圍內。
第5a-5c圖顯示另一實施例,其中第一腔體2和第二腔體4為期望加熱腔體門8的加工腔體,同時將在個別腔體中的工件與朝向工件(透過傳導、對流或其他機制)發射的熱輻射隔絕。舉例來說,第一腔體2和第二腔體4可皆為蝕刻加工腔體(processing chamber)、沉積加工腔體或類似腔體。在此情況中,隔熱罩28可施加於腔體門8包含面對第一腔體2的表面和面對第二腔體4的表面的兩表面上,如第5a-5c圖所示。
本發明所屬技術領域者可得知第1-5圖顯示的設備僅為本發明例示性的實施例。可採用實施不同製程(例如濕蝕 刻或乾蝕刻製程、沉積製程、電漿製程和類似製程)之不同類型的腔體。此外,可使用任何數量的腔體和配置。雖然顯示的腔體包含僅單一晶圓,但是也可採用多晶圓腔體,且此仍然在本發明實施例的範圍內。相似地,一些腔體可能具有僅單一腔體門或腔體門與隔熱體的組合,其他腔體可能具有兩個腔體門或兩個腔體門與隔熱體的組合,且另外其他腔體可具有多於兩個腔體門或兩個腔體門與隔熱體的組合。
上述的設備對於各式各樣的應用和製程為有用的,且此處提供特別繪示的應用。第6圖和第7圖顯示具有第一複數個半導體結構和第二複數個半導體結構之例示性的晶圓22的一部分。為了說明的目的,此處顯示和形容的半導體結構為鰭40和42的結構,然而其他半導體結構也在本發明實施例的範圍內。這些鰭為從晶圓22的主要表面突出的鰭狀結構,且可由與晶圓22相同的材料形成,或可由例如磊晶成長於晶圓22的表面上之不同材料形成。個別的鰭被絕緣層44(或被稱為介電層)圍繞或部分圍繞,並透過絕緣層44與其他鰭絕緣。如第6圖所示,絕緣層44向上延伸至個別鰭40和42的側壁的第一高度。
第一複數個鰭40在至少一方向上具有第一空間密度。在顯示的實施例中,這些鰭沿圖式從左至右的方向緊密地間隔。相較之下,第二複數個鰭42並非緊密地間隔,或相較於第一複數個鰭40具有較小的空間密度。第6圖也顯示絕緣層44沿鰭40和42的個別側壁向上延伸至第一距離(在此處有時也被稱為第一高度)。換句話說,個別鰭40和個別鰭42的最頂表面延伸於絕緣層44的最頂表面上方。為了製造積體電路裝置,例 如鰭式場效電晶體(fin field effect transistor,finFET)(或其他多閘極電晶體),期望(a)增加延伸於絕緣層44上方之鰭40和42高度,同時也期望(b)維持延伸於絕緣層44上方之個別鰭的高度的所有鰭(包含鰭40和鰭42)之間的緊密均勻性。為了實現這一點,必須回蝕刻絕緣層44,特別是以均勻之蝕刻製程和製程結果的方式在晶圓22上回蝕刻絕緣層44。如本發明所屬技術領域者可以理解,通常用於回蝕刻絕緣層44的材料的氧化物移除製程和蝕刻製程對溫度敏感。發明人得知使用HF/NH3蝕刻化學物的氧化物移除製程對溫度變化特別敏感。當在高結構密度(例如鰭40的高密度)和低結構密度(例如鰭42的低密度)的區域中都進行蝕刻時,此溫度敏感度加劇。發明人得知蝕刻製程在低密度結構區域中對溫度更敏感以及蝕刻製程在高溫中發生較慢的反直覺事實。相反地,蝕刻製程在低溫中發生較快。透過得知這些蝕刻製程的反直覺事實,發明人能夠辨別隔熱罩28的需要性,其可證明增加的成本和複雜性有理,這些增加的成本和複雜性緩和放置在加工腔體中的此種結構。
在顯示的實施例中,包含鰭40和42以及絕緣層44的晶圓22透過腔體門8放置於製程腔體中,例如第一腔體2(請參照第2圖或第3圖)。透過氣體入口24將例如HF的蝕刻劑引入第一腔體2中。HF氣體會與絕緣層44反應並回蝕刻絕緣層44的頂表面,在本實施例中絕緣層44為氧化矽。也可考慮其他絕緣體(例如SiN、SiON和類似物)且可需要其他蝕刻化學物。製程副產物透過蝕刻氣體與絕緣層44反應形成,且為了減少或消除這些副產物(NH4F、(NH4)2SiF6和類似物)黏附至腔體門8,(例 如使用加熱器12)加熱腔體門8。隔熱罩28將腔體門8與熱隔絕並減少或防止熱量從腔體門8傳輸至晶圓22。因此,相對於不使用隔熱罩28的設備,橫跨晶圓22的溫度將更均勻。
第7圖顯示蝕刻製程的結果,其中回蝕刻絕緣層44使得鰭40和鰭42延伸至絕緣層44的上表面上方更大的距離(相對於第6圖顯示的預蝕刻狀況)。如圖所示,鰭的高度(在絕緣層44的頂部上方的距離)在個別的第一複數個鰭40和個別的第二複數個鰭42以及第一複數個鰭40與第二複數個鰭42之間大致均勻。在一些實施例中,將第一複數個鰭40的鰭高度相對於第二複數個鰭42的鰭高度的比率從約0.9蝕刻至約1.1。透過在晶圓上提供均勻的溫度,減少或消除晶圓邊緣與晶圓中心之間的蝕刻製程變異。除了此處顯示的實施例,本發明所屬技術領域者可得知促進橫跨工件之溫度均勻性的優點可同樣應用許多其他製程或加工腔體。
本發明實施例提供一種加工設備,此加工設備包含:透過第一腔體壁定義的第一腔體;晶圓承載台位於第一腔體中;第一門位於第一腔體壁中,第一門被配置為第一腔體的入口;加熱器熱耦接至第一門並被配置以加熱第一門至預定溫度;以及隔熱罩鄰接第一門,隔熱罩被配置以減少從第一門至晶圓承載台的熱傳輸。
本發明實施例提供一種加工設備,此加工設備包含:蝕刻腔體、熱處理腔體和真空/大氣切換腔體;第一平台位於蝕刻腔體中;第二平台位於熱處理腔體中;第三平台位於真空/大氣切換腔體中;第一閥門位於蝕刻腔體與熱處理腔體之 間的第一共用腔體壁中,第一閥門具有第一表面面對蝕刻腔體和第二表面面對熱處理腔體;第二閥門位於熱處理腔體與真空/大氣切換腔體之間的第二共用腔體壁中,第二閥門具有第三表面面對熱處理腔體和第四表面面對真空/大氣切換腔體;以及閥門隔熱件形成於由第一表面、第二表面、第三表面和第四表面組成的群組中選擇的至少一表面上。
本發明實施例一種使用加工設備製造半導體裝置的方法,此方法包含:形成第一複數個鰭於基底上,第一複數個鰭具有第一空間密度且分別透過絕緣層彼此絕緣;形成第二複數個鰭於基底上,第二複數個鰭具有小於第一空間密度的第二空間密度且分別透過絕緣層彼此絕緣;透過使基底通過腔體門,將包含第一複數個鰭和第二複數個鰭的基底放置於腔體中;關閉腔體門;加熱腔體門,同時熱隔絕基底於加熱步驟之外;將蝕刻氣體引入腔體中;以及使用蝕刻氣體蝕刻絕緣層。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更佳地了解本發明實施例。本技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本發明的發明精神與範圍。在不背離本發明的發明精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改。

Claims (15)

  1. 一種加工設備,包括:一第一腔體,由一第一腔體壁所定義;一晶圓承載台,位於該腔體中;一第一門,位於該第一腔體壁中,該第一門被配置為該第一腔體的入口;一加熱器,熱耦接至該第一門,並被配置以加熱該第一門至一預定溫度;以及一隔熱罩,鄰接該第一門,該隔熱罩被配置以減少從該第一門至該晶圓承載台的熱傳輸。
  2. 如申請專利範圍第1項所述之加工設備,其中該第一門包括鋁,且該隔熱罩包括一隔熱膜。
  3. 如申請專利範圍第1項所述之加工設備,其中該隔熱罩包括一隔熱膜和將該隔熱膜固定於該第一門上的一剛性蓋板。
  4. 如申請專利範圍第1項所述之加工設備,其中該第一門和鄰接該第一門的該隔熱罩整合成單一的部件。
  5. 如申請專利範圍第1項所述之加工設備,其中該加工設備更包含透過一第二腔體壁定義的一第二腔體,以及在該第二腔體中的一第二晶圓承載台,其中該第一門提供從該第一腔體至該第二腔體的入口,且其中該第一腔體為一蝕刻腔體,該第二腔體為一熱處理腔體。
  6. 如申請專利範圍第5項所述之加工設備,更包括:一第三腔體,該第三腔體具有一第三晶圓承載台和一第二門,其中該第二門提供從該第二腔體至該第三腔體的入口;一第二加熱器,熱耦接至該第二門並被配置以加熱該第二門至一第二預定溫度;以及一第二隔熱罩,鄰接該第二門,該第二隔熱罩被配置以減少從該第二門至該第三晶圓承載台的熱傳輸。
  7. 一種加工設備,包括:一蝕刻腔體、一熱處理腔體和一真空/大氣切換腔體;一第一平台,位於該蝕刻腔體中;一第二平台,位於該熱處理腔體中;一第三平台,位於該真空/大氣切換腔體中;一第一閥門,位於該蝕刻腔體與該熱處理腔體之間的一第一共用腔體壁中,該第一閥門具有一第一表面面對該蝕刻腔體和一第二表面面對該熱處理腔體;一第二閥門,位於該熱處理腔體與該真空/大氣切換腔體之間的一第二共用腔體壁中,該第二閥門具有一第三表面面對該熱處理腔體和一第四表面面對該真空/大氣切換腔體;至少一加熱器,被配置以加熱該第一閥門,或該第二閥門,或該第一閥門與該第二閥門至一預定溫度;以及一閥門隔熱件,形成於由該第一表面、該第二表面、該第三表面和該第四表面組成的群組中選擇的至少一表面上。
  8. 如申請專利範圍第7項所述之加工設備,其中該第一閥門包括鋁,且該閥門隔熱件包括大致對該蝕刻腔體中的製程條件具化學惰性的一彈性膜。
  9. 如申請專利範圍第7項所述之加工設備,其中該閥門隔熱件為覆蓋該第一閥門暴露於該蝕刻腔體的表面上之一鐵氟龍膜。
  10. 如申請專利範圍第7項所述之加工設備,更包括一個別的閥門隔熱件於該第一表面、該第二表面、該第三表面和該第四表面的每一者上。
  11. 如申請專利範圍第7項所述之加工設備,其中該閥門隔熱件包括不與使用於該蝕刻腔體的蝕刻氣體反應的一材料和將該材料固定於該第一閥門上的一剛性蓋板。
  12. 如申請專利範圍第7項所述之加工設備,其中該至少一加熱器被配置以加熱該蝕刻腔體的牆壁。
  13. 一種使用加工設備製造半導體裝置的方法,包括:形成一第一複數個鰭於一基底上,該第一複數個鰭具有一第一空間密度且分別透過一絕緣層彼此絕緣;形成一第二複數個鰭於該基底上,該第二複數個鰭具有小於該第一空間密度的一第二空間密度且分別透過該絕緣層彼此絕緣;透過使該基底通過一腔體門,將包含該第一複數個鰭和該第二複數個鰭的該基底放置於一腔體中;關閉該腔體門;加熱該腔體門,同時熱隔絕該基底於該加熱步驟之外;將一蝕刻氣體引入該腔體中;以及使用該蝕刻氣體蝕刻該絕緣層。
  14. 如申請專利範圍第13項所述之使用加工設備製造半導體裝置的方法,其中在將該第一複數個鰭的鰭高度相對於該第二複數個鰭的鰭高度的比率從約0.9蝕刻至約1.1之後,該鰭高度係從個別鰭的一最頂表面至該絕緣層的一最頂表面所量測。
  15. 如申請專利範圍第13項所述之使用加工設備製造半導體裝置的方法,其中加熱該腔體門並同時熱隔絕該基底於該加熱步驟之外的步驟包含施加一隔熱件於該腔體門與該基底之間,或施加一鐵氟龍層塗佈該腔體門上。
TW106134695A 2016-11-30 2017-10-11 加工設備及使用其製造半導體裝置的方法 TWI666718B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662428466P 2016-11-30 2016-11-30
US62/428,466 2016-11-30
US15/406,143 2017-01-13
US15/406,143 US11031252B2 (en) 2016-11-30 2017-01-13 Heat shield for chamber door and devices manufactured using same

Publications (2)

Publication Number Publication Date
TW201834107A TW201834107A (zh) 2018-09-16
TWI666718B true TWI666718B (zh) 2019-07-21

Family

ID=62117708

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106134695A TWI666718B (zh) 2016-11-30 2017-10-11 加工設備及使用其製造半導體裝置的方法

Country Status (5)

Country Link
US (3) US11031252B2 (zh)
KR (1) KR102071052B1 (zh)
CN (1) CN108122811B (zh)
DE (1) DE102017101334A1 (zh)
TW (1) TWI666718B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7202138B2 (ja) * 2018-10-22 2023-01-11 株式会社Screenホールディングス 基板処理装置および基板処理方法
TWI752475B (zh) * 2019-04-23 2022-01-11 南韓商杰宜斯科技有限公司 蝕刻裝置及其蝕刻方法
JP7373302B2 (ja) * 2019-05-15 2023-11-02 株式会社Screenホールディングス 基板処理装置
JP2022550336A (ja) * 2019-09-27 2022-12-01 ラム リサーチ コーポレーション 基板支持物の温度分布プロファイルに影響を及ぼす調節できる熱遮蔽物および調節できない熱遮蔽物
WO2022046584A1 (en) * 2020-08-29 2022-03-03 Lam Research Corporation Substrate transfer door assemblies with radiating elements for substrate processing chambers
CN112259479B (zh) * 2020-10-23 2024-06-21 北京北方华创微电子装备有限公司 工艺腔室及半导体工艺设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040182315A1 (en) * 2003-03-17 2004-09-23 Tokyo Electron Limited Reduced maintenance chemical oxide removal (COR) processing system
TW200949113A (en) * 2008-02-13 2009-12-01 Eagle Ind Co Ltd Gate valve
US20100282710A1 (en) * 2009-05-07 2010-11-11 Applied Materials, Inc. Shuttered gate valve
CN103296069A (zh) * 2012-02-28 2013-09-11 台湾积体电路制造股份有限公司 FinFET及其制造方法
CN104303316A (zh) * 2012-02-23 2015-01-21 弗劳恩霍弗实用研究促进协会 制造太阳能电池的方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5362353A (en) * 1993-02-26 1994-11-08 Lsi Logic Corporation Faraday cage for barrel-style plasma etchers
JPH07185313A (ja) * 1993-12-28 1995-07-25 Fujitsu Ltd 微小重力環境下で使用される製造装置
US6187072B1 (en) * 1995-09-25 2001-02-13 Applied Materials, Inc. Method and apparatus for reducing perfluorocompound gases from substrate processing equipment emissions
JP2000124195A (ja) * 1998-10-14 2000-04-28 Tokyo Electron Ltd 表面処理方法及びその装置
US6460369B2 (en) 1999-11-03 2002-10-08 Applied Materials, Inc. Consecutive deposition system
KR100555518B1 (ko) 2003-09-16 2006-03-03 삼성전자주식회사 이중 게이트 전계 효과 트랜지스터 및 그 제조방법
US7427571B2 (en) 2004-10-15 2008-09-23 Asm International, N.V. Reactor design for reduced particulate generation
US7622392B2 (en) 2005-02-18 2009-11-24 Tokyo Electron Limited Method of processing substrate, method of manufacturing solid-state imaging device, method of manufacturing thin film device, and programs for implementing the methods
JP5324827B2 (ja) * 2007-06-08 2013-10-23 ヴィ・エイ・ティー ホールディング アクチェンゲゼルシャフト 脚部要素を有する真空ゲートバルブ
KR101554123B1 (ko) 2008-03-21 2015-09-18 어플라이드 머티어리얼스, 인코포레이티드 차폐식 리드 히터 조립체
JP2010177357A (ja) 2009-01-28 2010-08-12 Hitachi High-Technologies Corp 真空処理装置および真空処理方法
JP5664846B2 (ja) * 2010-05-25 2015-02-04 Smc株式会社 真空用バルブ
DE102012100927A1 (de) 2012-02-06 2013-08-08 Roth & Rau Ag Prozessmodul
KR101677560B1 (ko) 2014-03-18 2016-11-18 주식회사 유진테크 공정공간 높이별 가열온도를 조절할 수 있는 히터를 구비한 기판 처리 장치
KR20160022718A (ko) 2014-08-20 2016-03-02 주식회사 제우스 기판 처리용 챔버의 도어장치와 이를 구비한 기판 처리 장치
TW201727104A (zh) * 2016-01-27 2017-08-01 應用材料股份有限公司 陶瓷狹縫閥門及組件

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040182315A1 (en) * 2003-03-17 2004-09-23 Tokyo Electron Limited Reduced maintenance chemical oxide removal (COR) processing system
TW200949113A (en) * 2008-02-13 2009-12-01 Eagle Ind Co Ltd Gate valve
US20100282710A1 (en) * 2009-05-07 2010-11-11 Applied Materials, Inc. Shuttered gate valve
CN104303316A (zh) * 2012-02-23 2015-01-21 弗劳恩霍弗实用研究促进协会 制造太阳能电池的方法
CN103296069A (zh) * 2012-02-28 2013-09-11 台湾积体电路制造股份有限公司 FinFET及其制造方法

Also Published As

Publication number Publication date
US11031252B2 (en) 2021-06-08
US20190096691A1 (en) 2019-03-28
DE102017101334A1 (de) 2018-05-30
CN108122811A (zh) 2018-06-05
US10734246B2 (en) 2020-08-04
US20180151385A1 (en) 2018-05-31
TW201834107A (zh) 2018-09-16
KR20180062316A (ko) 2018-06-08
CN108122811B (zh) 2021-08-06
US20210296135A1 (en) 2021-09-23
KR102071052B1 (ko) 2020-01-29

Similar Documents

Publication Publication Date Title
TWI666718B (zh) 加工設備及使用其製造半導體裝置的方法
US11302520B2 (en) Chamber apparatus for chemical etching of dielectric materials
TWI387996B (zh) A plasma processing method and a plasma processing apparatus
CN111684580B (zh) 用于选择性预清洁的快速响应基座组件
KR20120112147A (ko) 플라즈마 처리 장치
US10290527B2 (en) Method of manufacturing semiconductor device by using plasma etching apparatus
JP2009200241A (ja) 基板保持装置、基板ホルダ、真空処理装置、基板の温度制御方法
US10714356B2 (en) Plasma processing method
JP6399435B2 (ja) プラズマ処理方法及び装置
KR101399904B1 (ko) 기판 세정장치
JP6485702B2 (ja) プラズマ処理方法および電子部品の製造方法
KR102325772B1 (ko) 기판처리장치
US20170211185A1 (en) Ceramic showerhead with embedded conductive layers
US20100236718A1 (en) Substrate processing apparatus
TWI601230B (zh) Substrate processing system
US9922841B2 (en) Plasma processing method
KR100803562B1 (ko) 기판 처리 장치
US10934622B2 (en) Substrate processing apparatus
KR102052337B1 (ko) 기판 처리 장치 및 기판 처리 방법
JP6704147B2 (ja) プラズマ処理方法、電子部品の製造方法およびプラズマ処理装置
KR102095982B1 (ko) 기판 처리 장치 및 기판 처리 방법
KR100765189B1 (ko) 기판 이송 방법과 기판 처리 방법 및 장치
JPH01161837A (ja) プラズマエッチング装置
KR20160130664A (ko) 웨이퍼 챔버 모듈
KR20070053376A (ko) 기판 가공 장치