TWI653617B - 畫素電路和驅動方法 - Google Patents
畫素電路和驅動方法 Download PDFInfo
- Publication number
- TWI653617B TWI653617B TW106135124A TW106135124A TWI653617B TW I653617 B TWI653617 B TW I653617B TW 106135124 A TW106135124 A TW 106135124A TW 106135124 A TW106135124 A TW 106135124A TW I653617 B TWI653617 B TW I653617B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- switch
- voltage
- pixel circuit
- driving transistor
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本申請提供一種畫素電路,包含驅動電晶體、電容、第一開關、第二開關、第三開關、第四開關和發光單元。驅動電晶體具有一第一端、一第二端和一控制端;電容具有一第一端耦接該驅動電晶體的控制端和一第二端耦接該驅動電晶體的第一端;第一開關具有一第一端用以接收一資料電壓、一第一參考電壓或一第二參考電壓,一控制端用以接收一第一控制信號,和一第二端耦接該驅動電晶體的控制端;第二開關具有一第一端耦接該驅動電晶體的第一端,一控制端用以接收一第二控制信號,和一第二端;第三開關具有一第一端耦接該驅動電晶體的第二端,一控制端用以接收一第三控制信號,和一第二端;第四開關具有一第一端用以接收一第一系統電壓,一控制端用以接收一第四控制信號,和一第二端耦接該驅動電晶體的第一端;發光單元具有一第一端和一第二端,該第一端耦接該第三開關的第一端,該第二端用以接收一第二系統電壓。
Description
本發明是有關於一種畫素電路和驅動方法,特別是指一種能改善畫面品質的畫素電路和驅動方法。
近幾年來在電流驅動型的顯示裝置中,為了提升顯示裝置的畫面均勻度,需要針對顯示裝置中的各個顯示元件進行補償。然而,在對顯示裝置進行補償操作的過程中,有時會導致顯示裝置誤發光,使得顯示品質下降。
有鑑於此,一種畫素電路和驅動方法在此被提出,其得以改善習知顯示裝置誤發光的問題,進而提升畫面品質。
本發明揭露一種畫素電路,包含一驅動電晶體,具有一第一端、一第二端和一控制端;一電容,具有一第一端耦接該驅動電晶體的控制端和一第二端耦接該驅動電晶體的第一端;一第一開關,具有一第一端用以接收一資料電壓、一第一參考電壓或一第二參考電壓,一控制端用以接收一第一控制信號,和一第二端耦接該驅動電晶體的控制端;一第二開關,具有一第一端耦接該驅動電晶體的第一端,一控制端用以接收一第二控制信號,和一第二端;一第三開關,具有一第一端耦接該驅動電晶體的第二端,一控制端用以接收一第三控制信號,和一第二端;一第四開關,具有一第一端用以接收一第一系統電壓,一控制端用以接收一第四控制信號,和一第二端耦接該驅動電晶體的第一端;和一發光單元,具有一第一端和一第二端,該第一端耦接該第三開關的第一端,該第二端用以接收一第二系統電壓。
本發明另揭露一種畫素電路的驅動方法,適用於前述畫素電路,包含:於一資料輸入時段導通該第一開關、該第二開關和該第三開關且不導通該第四開關,且該第一開關的第一端接收該資料電壓,該第二開關的第二端和該第三開關的第二端接收一初始電壓,該初始電壓的電壓位準小於該資料電壓的最低電壓位準;和於一發光時段不導通該第一開關、該第二開關和該第三開關且導通該第四開關,該第一系統電壓的電壓位準大於該資料電壓的最高電壓位準。
為使本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉出較佳實施例,並配合圖式,作詳細說明。
圖1是根據本發明一實施例之畫素電路的示意圖。畫素電路100包含驅動電晶體Mdr、電容Cst、第一開關M1、第二開關M2、第三開關M3、第四開關M4和發光單元EL。於一實施例中,驅動電晶體Mdr為一電晶體,例如為一P型電晶體或一N型電晶體。在一實施例中,第一開關M1、第二開關M2、第三開關M3、第四開關M4和該驅動電晶體Mdr為相同型態的的電晶體,例如全都為P型電晶體,或全都為N型電晶體。在一些實施例中,發光單元EL,舉例而言,可以是電激發光元件、發光二極體及/或有機發光二極體。驅動電晶體Mdr具有一第一端、一第二端和一控制端;電容Cst具有一第一端耦接該驅動電晶體Mdr的控制端和一第二端耦接該驅動電晶體Mdr的第一端;第一開關M1具有第一端、第二端和控制端,該第一端用以接收一資料電壓Vdata、一第一參考電壓Vref或一第二參考電壓Von,該控制端用以接收一第一控制信號S1,該第二端耦接該驅動電晶體Mdr的控制端;第二開關M2具有第一端、第二端和控制端,該第一端耦接該驅動電晶體Mdr的第一端,控制端用以接收一第二控制信號S2;第三開關M3具有第一端、第二端和控制端,該第一端耦接該驅動電晶體的第二端,該控制端用以接收一第三控制信號S3;第四開關M4具有第一端用以接收一第一系統電壓OVDD、第二端和控制端,該控制端用以接收一第四控制信號S4,且該第二端耦接驅動電晶體Mdr的第一端;和發光單元EL,具有一第一端和一第二端,該第一端耦接該第三開關的第一端,該第二端用以接收一第二系統電壓OVSS。
基於上述,以下將針對畫素電路100的運作做一詳述供本發明領域具有通常知識者參詳。
圖2A為圖1的畫素電路的驅動波形示意圖。如圖2A所示,畫素電路100的操作包含一資料輸入時段Tin和一發光時段Tem。在資料輸入時段Tin,導通該第一開關M1、該第二開關M2和該第三開關M3且不導通該第四開關M4,且第一開關M1的第一端接收資料電壓Vdata,第二開關M2的第二端和第三開關M3的第二端接收一初始電壓Vint,該初始電壓Vint的電壓位準小於該資料電壓Vdata的最低電壓位準。
參考圖2B,圖2B為畫素電路100在資料輸入時段Tin時的電路運作示意圖。在資料輸入時段Tin,第一開關M1為導通,此時第一開關M1的第一
端接收資料電壓Vdata並通過第一開關M1將資料電壓Vdata傳送到電容Cst的第一端;第四開關M4不導通,且第二開關M2的第二端和第三開關M3的第二端都接收電壓位準小於資料電壓Vdata的最小電壓位準的初始電壓Vint,使得此時發光元件EL的第一端的電壓小於發光元件EL的第二端的電壓且驅動電晶體Mdr的第一端和第二端具有相同電壓,從而使得在資料輸入時段Tin時不會有電流流過發光單元EL。在此階段,電容Cst的第一端具有資料電壓Vdata,第二端具有初始電壓Vint。
參考圖2C,圖2C為畫素電路100在發光時段的電路運作示意圖。在發光時段Tem期間,第一開關M1、第二開關M2和第三開關M3為不導通且該第四開關M4為導通,第一系統電壓OVDD通過第四開關M4傳送到電容Cst的第二端,第一系統電壓OVDD的電壓位準大於資料電壓Vdata的最高電壓位準。此時電容Cst的第一端具有電壓Vdata+OVDD-Vint且其第二端具有電壓OVDD,如此一來,流經發光單元EL的電流等於K*[Vint-Vdata-Vth]2。其中,K和Vth為關聯於驅動電晶體Mdr的參數,一般為常數。從上面敘述可知,流經發光單元EL的電流大小和第一系統電壓OVDD無關,可以避免第一系統電壓OVDD由於電阻電位降(IR drop)的關係而影響電流的大小。
請一併參考圖3A和圖3B。圖3A為圖1的畫素電路的驅動波形示意圖,圖3B為畫素電路100在第一偵測時段的電路運作示意圖。於第一偵測時段Tsdr,第一開關M1、該第二開關M2和該第三開關M3導通,且第四開關M4不導通,且該第三電晶體M3的第二端具有初始電壓Vint,第一開關M1的第一端具有第一參考電壓Vref。藉由於一第一偵測時段Tsdr導通該第一開關M1、該第二開關M2和該第三開關M3,且不導通該第四開關M4,並施加該初始電壓Vint至該第三開關M3的第二端、施加該第一參考電壓Vref至該第一開關M1的第一端,可使得外部電路(圖未繪示)能根據該第二開關M2的第二端的感測值得到驅動電晶體Mdr的臨界電壓Vth,並讓外部電路能夠根據驅動電晶體Mdr的臨界電壓Vth 來進行補償。藉由如上述的方式,在第一偵測時段Tsdr,因偵測所產生的電流不會流經發光元件而產生誤發光。此外,由於發光單元EL的第一端的電壓低於第二端的電壓,因此發光元件EL處於逆偏壓狀態,能夠延長發光元件EL的壽命。
請一併參考圖4A和圖4B。圖4A為圖1的畫素電路的驅動波形示意圖,圖4B為畫素電路100在第二偵測時段的電路運作示意圖。於第二偵測時段Tsel,第一開關M1和該第二開關M2導通且第三開關M3和第四開關M4不導通,且第一開關M1的第一端具有第二參考電壓Von。藉由於第二偵測時段Tsel導通第一開關M1和第二開關M2且不導通第三開關M3和第四開關M4,且施加該第二參考電壓Von至第一開關M1的第一端,可使得外部電路(圖未繪示)能根據該第二開關M2的第二端的感測值得到發光元件EL的電特性(例如發光元件的門檻電壓),並讓外部電路能夠判斷其效率變化進行補償。此外,根據本發明所提供的畫素電路,第一系統電壓OVDD和提供給外部電路感測電壓電流值的走線並不共用,因此提供第一系統電壓OVDD的走線可以設計為阻值較低的網格(mesh)型式。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧畫素電路
Mdr‧‧‧驅動電晶體
EL‧‧‧發光單元
M1~M4‧‧‧開關
Cst‧‧‧電容
S1~S4‧‧‧控制信號
Vint‧‧‧初始電壓
Vdata‧‧‧資料電壓
Vref‧‧‧第一參考電壓
Von‧‧‧第二參考電壓
OVDD‧‧‧第一系統電壓
OVSS‧‧‧第二系統電壓
Tin‧‧‧資料輸入時段
Tem‧‧‧發光時段
Tsdr‧‧‧第一偵測時段
Tsel‧‧‧第二偵測時段
圖1是根據本發明一實施例之畫素電路的示意圖。 圖2A為圖1的畫素電路的驅動波形示意圖。 圖2B為畫素電路在資料輸入時段的電路運作示意圖。 圖2C為畫素電路在發光時段的電路運作示意圖。 圖3A為圖1的畫素電路的驅動波形示意圖。 圖3B為畫素電路在第一偵測時段的電路運作示意圖。 圖4A為圖1的畫素電路的驅動波形示意圖。 圖4B為畫素電路在第二偵測時段的電路運作示意圖。
Claims (10)
- 一種畫素電路,包含:一驅動電晶體,具有一第一端、一第二端和一控制端;一電容,具有一第一端耦接該驅動電晶體的控制端和一第二端耦接該驅動電晶體的第一端;一第一開關,具有一第一端用以接收一資料電壓、一第一參考電壓或一第二參考電壓,一控制端用以接收一第一控制信號,和一第二端耦接該驅動電晶體的控制端;一第二開關,具有一第一端耦接該驅動電晶體的第一端,一控制端用以接收一第二控制信號,和一第二端;一第三開關,具有一第一端耦接該驅動電晶體的第二端,一控制端用以接收一第三控制信號,和一第二端;一第四開關,具有一第一端用以接收一第一系統電壓,一控制端用以接收一第四控制信號,和一第二端耦接該驅動電晶體的第一端;和一發光單元,具有一第一端和一第二端,該第一端耦接該第三開關的第一端,該第二端用以接收一第二系統電壓。
- 如請求項1所述之畫素電路,其中該驅動電晶體為一P型電晶體。
- 如請求項1所述之畫素電路,其中該第一開關、第二開關、第三開關、第四開關和該驅動電晶體為相同型態的的電晶體。
- 如請求項1所述之畫素電路,其中該第一系統電壓的電壓位準大於該資料電壓的最高電壓位準。
- 如請求項1所述之畫素電路,其中該發光單元的第一端具有一初始電壓,該初始電壓的電壓位準小於該第二系統電壓的電壓位準。
- 如請求項1所述之畫素電路,其中該第三電晶體的第二端係用以接收一初始電壓,其中該初始電壓的電壓位準小於該資料電壓的最低電壓位準。
- 一種畫素電路的驅動方法,適用於如請求項1~3中任一項的畫素電路,包含:於一資料輸入時段導通該第一開關、該第二開關和該第三開關且不導通該第四開關,且該第一開關的第一端接收該資料電壓,該第二開關的第二端和該第三開關的第二端接收一初始電壓,該初始電壓的電壓位準小於該資料電壓的最低電壓位準;和於一發光時段不導通該第一開關、該第二開關和該第三開關且導通該第四開關,該第一系統電壓的電壓位準大於該資料電壓的最高電壓位準。
- 如請求項7所述之畫素電路的驅動方法,另包含:於一第一偵測時段導通該第一開關、該第二開關和該第三開關,且不導通該第四開關,且施加該初始電壓至該第三開關的第二端和施加該第一參考電壓至該第一開關的第一端。
- 如請求項8所述之畫素電路的驅動方法,另包含:於一第二偵測時段導通該第一開關和該第二開關且不導通該第三開關和第四開關,且施加該第二參考電壓至該第一開關的第一端。
- 如請求項7所述之畫素電路的驅動方法,另包含:於一第二偵測時段導通該第一開關和該第二開關且不導通該第三開關和第四開關,且施加該第二參考電壓至該第一開關的第一端。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106135124A TWI653617B (zh) | 2017-10-13 | 2017-10-13 | 畫素電路和驅動方法 |
CN201711144403.3A CN107680527B (zh) | 2017-10-13 | 2017-11-17 | 像素电路和驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106135124A TWI653617B (zh) | 2017-10-13 | 2017-10-13 | 畫素電路和驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI653617B true TWI653617B (zh) | 2019-03-11 |
TW201915993A TW201915993A (zh) | 2019-04-16 |
Family
ID=61150033
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106135124A TWI653617B (zh) | 2017-10-13 | 2017-10-13 | 畫素電路和驅動方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107680527B (zh) |
TW (1) | TWI653617B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109102775B (zh) * | 2018-08-31 | 2021-02-02 | 武汉天马微电子有限公司 | 有机发光二极管补偿电路、显示面板和显示装置 |
TWI766639B (zh) * | 2021-04-07 | 2022-06-01 | 友達光電股份有限公司 | 自發光畫素電路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101697268B (zh) * | 2009-09-24 | 2012-05-23 | 友达光电股份有限公司 | 有机发光二极管显示器、像素电路及数据电流写入方法 |
CN102005182A (zh) * | 2010-11-18 | 2011-04-06 | 友达光电股份有限公司 | 像素的驱动电路及驱动像素的方法 |
CN107148646A (zh) * | 2014-11-04 | 2017-09-08 | 索尼公司 | 显示设备、用于驱动显示设备的方法与电子装置 |
KR102251927B1 (ko) * | 2015-02-13 | 2021-05-17 | 삼성디스플레이 주식회사 | 픽셀 회로 및 이를 포함하는 표시 장치 |
CN104700761B (zh) * | 2015-04-03 | 2017-08-29 | 京东方科技集团股份有限公司 | 一种检测电路及其检测方法和驱动系统 |
KR102462834B1 (ko) * | 2015-12-31 | 2022-11-03 | 엘지디스플레이 주식회사 | 유기발광 다이오드의 열화 센싱 방법 |
-
2017
- 2017-10-13 TW TW106135124A patent/TWI653617B/zh active
- 2017-11-17 CN CN201711144403.3A patent/CN107680527B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
TW201915993A (zh) | 2019-04-16 |
CN107680527B (zh) | 2021-08-27 |
CN107680527A (zh) | 2018-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7092665B2 (ja) | 画素駆動回路およびその補償方法、表示パネル、ならびに表示装置 | |
US10217412B2 (en) | OLED display device drive system and OLED display drive method | |
WO2018166172A1 (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN108169577B (zh) | 一种电容检测方法 | |
TWI415076B (zh) | 有機發光二極體之像素驅動電路 | |
CN104200779B (zh) | 像素电路及其驱动方法、显示面板、显示装置 | |
US9343014B2 (en) | Pixel driving circuit | |
TWI517125B (zh) | 畫素驅動電路 | |
TWI539422B (zh) | 畫素結構與其驅動方法 | |
TW201721619A (zh) | 畫素電路及其驅動方法 | |
KR101978798B1 (ko) | 온도보상회로를 포함하는 유기발광 표시장치 | |
US20160086536A1 (en) | Pixel Circuit with Organic Light Emitting Diode | |
TWI634540B (zh) | 畫素電路 | |
US20130069537A1 (en) | Pixel circuit and driving method thereof | |
US10438531B2 (en) | Protection circuit and organic light emitting display device including the same | |
US9384693B2 (en) | Pixel circuit and display apparatus using the same | |
US20190266950A1 (en) | Amoled pixel driving circuit and driving method | |
TW202030709A (zh) | 畫素電路及其修復方法 | |
TWI653617B (zh) | 畫素電路和驅動方法 | |
CN111402808B (zh) | 像素电路、像素结构与相关的像素矩阵 | |
WO2015118599A1 (ja) | 表示装置および表示装置の駆動方法 | |
US9390653B2 (en) | Pixel circuit with organic light emitting diode | |
JP2014038168A (ja) | 表示装置、電子機器、駆動方法および駆動回路 | |
TW201638916A (zh) | 畫素電路 | |
TWI544464B (zh) | 畫素單元及驅動電路 |