TWI544464B - 畫素單元及驅動電路 - Google Patents
畫素單元及驅動電路 Download PDFInfo
- Publication number
- TWI544464B TWI544464B TW103126468A TW103126468A TWI544464B TW I544464 B TWI544464 B TW I544464B TW 103126468 A TW103126468 A TW 103126468A TW 103126468 A TW103126468 A TW 103126468A TW I544464 B TWI544464 B TW I544464B
- Authority
- TW
- Taiwan
- Prior art keywords
- switch
- control signal
- transistor
- control
- voltage
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 74
- 230000008859 change Effects 0.000 claims description 12
- 238000005286 illumination Methods 0.000 claims description 9
- 239000013078 crystal Substances 0.000 claims 2
- 230000011664 signaling Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 21
- 230000000694 effects Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Description
本發明係關於一種顯示系統,特別關於一種顯示系統中的畫素單元及驅動電路。
現今,利用如發光二極體(LED)和有機發光二極體(OLED)的發光元件作為光源,已是相當普遍的應用。而發光元件的亮度是根據流過其上的驅動電流來決定,因此,對於一用於驅動該發光元件的驅動電路來說,其中,用於產生該驅動電流的電晶體及電源電壓的特性,往往對該發光元件的發光性能有最大的影響。
對於產生該驅動電流的電晶體來說,因為製程上會有均勻性問題,使得由複數個發光元件與對應的驅動電路所組成的面板,其中,每個用於產生驅動電流的電晶體的臨界電壓都不相同,導致驅動電流有差異。此外,隨著長時間的操作與使用,每個用於產生驅動電流的電晶體會有不同程度的劣化現象,也使得臨界電壓的偏移程度不一致,也導致驅動電流有差異。這些都會造成在相同的資料登錄下,卻產生不相等的驅動電流,而使得由這些發光元件與對應的驅動電路所組成的面板呈現亮度不均或烙印的現象。
另一方面,對於產生該驅動電流的電源電壓來說,在由複
數個發光元件與對應的驅動電路所組成的面板中,提供該電源電壓的複數個信號線都具有導線電阻,使得每個驅動電路的電源電壓發生不同程度的衰減效應(IR-drop),將導致各驅動電路的驅動電流發生不同程度的下降,而使得由這些發光元件與對應的驅動電路所組成的面板也會呈現亮度不均的現象。
本發明的目的在於提供一種不受產生驅動電流的電晶體的臨界電壓及電源電壓衰減效應影響的畫素單元及驅動電路。
本發明畫素單元包含一驅動電路及一具有一第一端及一第二端的發光元件。驅動電路包括一第一電晶體、一第一開關、一第一電容器、及一控制模組。
第一電晶體包括一第一端、一第二端、及一控制端。第一開關包括接收一資料電壓的一第一端、電連接第一電晶體的控制端的一第二端、及接收一第一控制信號的一控制端,且根據第一控制信號的控制,決定是否輸出資料電壓至第一電晶體的控制端。第一電容器包括電連接第一電晶體的控制端的一第一端,及一第二端。
控制模組電連接於第一電晶體的第二端、第一電容器的第二端、及發光元件的第一端間,且接收第一控制信號,控制模組根據第一控制信號的控制,決定是否使第一電晶體的控制端的電壓變化追隨第一電晶體的第二端的電壓變化,使第一電晶體根據其控制端與第二端的跨壓,產生相關於資料電壓的一驅動電流。
本發明通過控制模組至少根據第一控制信號,產生相關於
資料電壓的驅動電流,而不受第一電晶體的臨界電壓及第一電源電壓與第二電源電壓的影響。
71~75‧‧‧驅動電路
81~85‧‧‧控制模組
91~95‧‧‧發光元件
C1‧‧‧第一電容器
C2‧‧‧第二電容器
DATA‧‧‧資料電壓
P1‧‧‧重置階段
P2‧‧‧補償階段
P3‧‧‧規劃階段
P4‧‧‧發光階段
S1‧‧‧第一控制信號
S2‧‧‧第二控制信號
S3‧‧‧第三控制信號
SW1‧‧‧第一開關
SW2‧‧‧第二開關
SW3‧‧‧第三開關
SW4‧‧‧第四開關
T1‧‧‧第一電晶體
VSS‧‧‧第一電源電壓
VDD‧‧‧第二電源電壓
VGL‧‧‧參考電位
Vo‧‧‧第一電壓值
Vdata‧‧‧第二電壓值
圖1是一電路示意圖,說明本發明畫素單元的一第一較佳實施例。
圖2是一時序圖,輔助圖1說明該第一較佳實施例。
圖3是一電路示意圖,說明該第一較佳實施例在一重置階段的態樣。
圖4是一電路示意圖,說明該第一較佳實施例在一補償階段的態樣。
圖5是一電路示意圖,說明該第一較佳實施例在一規劃階段的態樣。
圖6是一電路示意圖,說明該第一較佳實施例在一發光階段的態樣。
圖7是一電路示意圖,說明本發明畫素單元的一第二較佳實施例。
圖8是一時序圖,輔助圖7說明該第二較佳實施例。
圖9是一電路示意圖,說明本發明畫素單元的一第三較佳實施例。
圖10是一時序圖,輔助圖9說明該第三較佳實施例。
圖11是一電路示意圖,說明本發明畫素單元的一第四較佳實施例。
圖12是一時序圖,輔助圖11說明該第四較佳實施例。
圖13是一電路示意圖,說明本發明畫素單元的一第五較佳實施例。
圖14是一時序圖,輔助圖13說明該第五較佳實施例。
參閱圖1,本發明畫素單元的一第一較佳實施例,包含一發光元件91及一驅動電路71,發光元件91具有一第一端及一第二端,驅動電路71包括一第一電晶體T1、一第一開關SW1、一第一電容器C1、一控制模
組81、及一第四開關SW4。
第一電晶體T1包括一第一端、一第二端、及一控制端。第一開關SW1包括接收一資料電壓DATA的一第一端、電連接第一電晶體T1的控制端的一第二端、及接收一第一控制信號S1的一控制端,且根據第一控制信號S1的控制,決定是否輸出資料電壓DATA至第一電晶體T1的控制端。第一電容器C1包括電連接第一電晶體T1的控制端的一第一端,及一第二端。
控制模組81電連接於第一電晶體T1的第二端、第一電容器C1的第二端、及發光元件91的第一端間,且接收第一控制信號S1,控制模組81至少根據第一控制信號S1的控制,決定是否使第一電晶體T1的控制端的電壓變化追隨第一電晶體T1的第二端的電壓變化,使第一電晶體T1根據第一電晶體T1的控制端與第二端的跨壓,產生相關於資料電壓DATA的一驅動電流。
控制模組81包括一第二電容器C2、一第二開關SW2、及一第三開關SW3。第二電容器C2具有電連接第一電容器C1的第二端的一第一端,及電連接第一電晶體T1的第二端的一第二端。第二開關SW2具有電連接第一電容器C1的第二端的一第一端、接收一第一電源電壓VSS的一第二端、及接收第一控制信號S1的一控制端,且根據第一控制信號S1的控制,於導通與不導通間切換。第三開關SW3具有電連接第一電晶體T1的第二端的一第一端、電連接發光元件91的第一端的一第二端、及接收第二控制信號S2的一控制端,且根據第二控制信號S2的控制,於導通與不導通間切換。
第四開關SW4包括接收一第二電源電壓VDD的一第一端、
電連接第一電晶體T1的第一端的一第二端、及接收一第三控制信號S3的一控制端,且根據第三控制信號S3的控制,於導通與不導通間切換。
定義第一電晶體T1的控制端為A點,第一電容器C1的第二端為B點,第一電晶體的第二端為C點。
在本實施例中,發光元件91為有機發光二極體,第一電晶體T1、第一開關SW1、第二開關SW2、第三開關SW3、及第四開關SW4可以用任何N型電晶體(NMOS)來實現。
參閱圖2,是一時序圖,輔助圖1說明該第一較佳實施例。畫素單元根據第一控制信號S1、第二控制信號S2及第三控制信號S3,在一重置階段P1、一補償階段P2、一規劃階段P3、及一發光階段P4操作,且為方便說明在以下圖示中以畫叉符號代表開關不導通。
圖3是一電路示意圖,說明該第一較佳實施例在一重置階段P1的態樣。參閱圖2與圖3,在重置階段P1時,第一控制信號S1為高電位,使第一開關SW1與第二開關SW2導通,第二控制信號S2為高電位,使第三開關SW3導通,第三控制信號S3為低電位,使第四開關SW4不導通。資料電壓DATA經由第一開關SW1輸出到第一電晶體T1的控制端,且電壓值為一第一電壓值Vo,使A點的電壓VA為Vo,B點的電壓VB為VSS,C點的電壓VC為接近VSS。
圖4是一電路示意圖,說明該第一較佳實施例在一補償階段P2的態樣。參閱圖2與圖4,在補償階段P2時,第一控制信號S1為高電位,使第一開關SW1與第二開關SW2導通,第二控制信號S2為低電位,使第三開關SW3不導通,第三控制信號S3為高電位,使第四開關SW4導通。資料
電壓DATA經由第一開關SW1輸出到第一電晶體T1的控制端,且電壓值為第一電壓值Vo,第四開關SW4將第二電源電壓VDD輸入至第一電晶體T1的第一端,且第一電晶體T1根據第一電壓值Vo,將第一電晶體T1的第二端充電至第一電壓值Vo與第一電晶體T1的臨界電壓VTH,1的差值,使得第一電晶體T1因此關閉,且使A點的電壓VA為Vo,B點的電壓VB為VSS,C點的電壓VC為Vo-VTH,1。
圖5是一電路示意圖,說明該第一較佳實施例在一規劃階段P3的態樣。參閱圖2與圖5,在規劃階段P3時,第一控制信號S1為高電位,使第一開關SW1與第二開關SW2導通,第二控制信號S2為低電位,使第三開關SW3不導通,第三控制信號S3為低電位,使第四開關SW4不導通。資料電壓DATA輸出到第一電晶體T1的控制端的大小為一第二電壓值Vdata,使A點的電壓VA為Vdata。由於第二開關SW2導通且其第二端接收該第一電源電壓VSS,使B點的電壓VB為VSS。由於第四開關SW4不導通,即使第一電晶體T1的控制端與第二端的電壓差大於其臨界電壓VTH,1,也無法對C點充電,又因為第二開關SW2導通,第一電容器C1與第二電容器C2未產生耦合效應,使C點的電壓能保持與補償狀態P2相同,即VC為Vo-VTH,1。第一電容器C1與第二電容器C2在規劃階段P3時的跨壓分別為VA-VB=Vdata-VSS、VB-VC=VSS-(Vo-VTH,1)。
圖6是一電路示意圖,說明該第一較佳實施例在一發光階段P4的態樣。參閱圖2與圖6,在發光階段P4時,第一控制信號S1為低電位,使第一開關SW1與第二開關SW2不導通,第二控制信號S2為高電位,使第三開關SW3導通,第三控制信號S3為高電位,使第四開關SW4導通。由第
二電源電壓VDD經第四開關SW4、第一電晶體T1、第三開關SW3而流向發光元件91的驅動電流,使C點的電壓VC為第一電源電壓VSS加上發光元件91導通時的跨壓,即VC為VSS+VOLED,VOLED為發光元件91導通時的跨壓。由於第一開關SW1及第二開關SW2不導通,使發光階段的第一電容器C1及第二電容器C2的跨壓能保持與規劃階段段P3相同,即第一電容器C1的跨壓為VA-VB=Vdata-VSS,第二電容器C2的跨壓為VB-VC=VSS-(Vo-VTH,1)。由C點、第一電容器C1及第二電容器C2的跨壓能得知B點的電壓VB為VSS+(VSS+VOLED)-(Vo-VTH,1),A點的電壓VA為Vdata+(VSS+VOLED)-(Vo-VTH,1)。
由發光階段P4的第一電晶體T1根據其控制端及第二端的電壓,也就是A點及C點電壓,產生驅動電流為K(V GS,1-V TH,1)2=K(V A -V C -V TH,1)2=K((Vdata+(VSS+V OLED )-(V O -V TH,1))-(VSS+V OLED )-V TH,1)2=K(Vdata-V O )2---公式一其中,K為電晶體常數。
由公式一可知,驅動電流相關於資料電壓DATA的第二電壓值Vdata與第一電壓值Vo的差值。與習知技術相比,在由複數個發光元件91與對應的驅動電路71所組成的面板中,本發明的驅動電流與第一電晶體T1的臨界電壓VTH,1無關,也就不會因為第一電晶體T1的製程均勻性不同或劣化程度不一,使得不同畫素單元的第一電晶體T1的臨界電壓VTH,1不同,導致在相同資料電壓DATA時,卻有驅動電流不相等的現象。此外,各驅動電流與第一電源電壓VSS及第二電源電壓VDD都不相關,也就是說,即使提供第一電源電壓VSS及第二電源電壓VDD的複數個信號線具有導線電阻,
使得每一驅動電路71的第一電源電壓VSS及第二電源電壓VDD發生不同程度的衰減效應,也不會導致各驅動電路71的驅動電流發生不同程度的下降。換句話說,本發明的畫素單元的驅動電流能不受第一電晶體T1的臨界電壓VTH,1、第一電源電壓VSS、及第二電源電壓VDD的影響,也就使得由畫素單元所組成的面板在亮度不均或烙印的問題有明顯的改善。
參閱圖7,是一電路示意圖,說明本發明畫素單元的第二較佳實施例,大致上是與該第一較佳實施例相似,不同的地方在於:驅動電路72包含一第四開關SW4,第四開關SW4包括接收第三控制信號S3的一第一端、電連接第一電晶體T1的第一端的一第二端、及接收第二控制信號S2的一控制端,且根據第二控制信號S2的控制,於導通與不導通間切換。
控制模組82省略第三開關SW3(見圖1),且第二電容器C2具有電連接第一電容器C1的第二端的一第一端,及分別電連接第一電晶體T1的第二端與發光元件92的第一端的一第二端。
圖8是一時序圖,輔助圖7說明該第二較佳實施例。參閱圖7與圖8,在重置階段P1時,第二控制信號S2為高電位,使第四開關SW4導通,第三控制信號S3為一參考電位VGL,使C點的電荷能經由第一電晶體T1、第四開關SW4流出,以更快達到參考電位VGL。此時,A點與B點的電壓與第一較佳實施例相同,即VA為Vo,VB為VSS。
在補償階段P2時,第二控制信號S2為高電位,使第四開關SW4導通,且第一電晶體T1的第二端與發光元件92的第二端的跨壓小於發光元件92的導通電壓。此時,A點、B點、及C點的電壓與第一較佳實施例相同,即VA為Vo,VB為VSS,VC為Vo-VTH,1。
在規劃階段P3時,第二控制信號S2為低電位,使第四開關SW4不導通,第三控制信號S3為高電位。由於第一開關SW1、第二開關SW2及第四開關SW4的狀態與第一較佳實施例的規劃階段P3相同,因此,第一電容器C1與第二電容器C2的跨壓也與第一較佳實施例的規劃階段P3相同,分別為VA-VB=Vdata-VSS、VB-VC=VSS-(Vo-VTH,1),且C點的電壓也與第一較佳實施例相同,即VC為Vo-VTH,1。
在發光階段P4時,第二控制信號S2為高電位,使第四開關SW4導通,第三控制信號S3為高電位。與第一較佳實施例類似,驅動電流由第三控制信號S3經第四開關SW4、第一電晶體T1而流向發光元件92,使C點的電壓VC為第一電源電壓VSS加上發光元件92導通時的跨壓,即VC為VSS+VOLED,VOLED為發光元件92導通時的跨壓。與第一較佳實施例相同,由於第一開關SW1及第二開關SW2不導通,使發光階段P4的第一電容器C1及第二電容器C2的跨壓能保持與規劃階段段P3相同,即第一電容器C1的跨壓為VA-VB=Vdata-VSS,第二電容器C2的跨壓為VB-VC=VSS-(Vo-VTH,1)。由C點、第一電容器C1及第二電容器C2的跨壓能得知B點的電壓VB為VSS+(VSS+VOLED)-(Vo-VTH,1),A點的電壓VA為Vdata+(VSS+VOLED)-(VO-VTH,1)。
由發光階段P4的第一電晶體T1根據其控制端及第二端的電壓,也就是A點及C點電壓與第一較佳實施例相同,因此,所產生的驅動電流也相同,也就具有與第一較佳實施例相同的優點。
參閱圖9,是一電路示意圖,說明本發明畫素單元的第三較佳實施例,大致上是與該第二較佳實施例相似,不同的地方在於:驅動電
路73省略第四開關SW4(見圖7)及第三控制信號S3(見圖7),第一電晶體T1的第一端接收第二控制信號S2。
圖10是一時序圖,輔助圖9說明該第三較佳實施例。參閱圖9與圖10,在重置階段P1時,第二控制信號S2為參考電位VGL,使C點的電荷能經由第一電晶體T1流出,以更快達到參考電位VGL。此時,A點與B點的電壓與第二較佳實施例相同,即VA為Vo,VB為VSS。
在補償階段P2時,A點、B點、及C點的電壓與第二較佳實施例相同,即VA為Vo,VB為VSS,VC為Vo-VTH,1。
在規劃階段P3時,第二控制信號S2為高電位,C點的電荷能經由第一電晶體T1流入,使C點的電壓VC為Vo-VTH,1+dv,dv為電荷流入C點的過程中,會隨時間增加而增加的一變數,且dv與第一電晶體T1的遷移率(mobility)有關。第一電容器C1與第二電容器C2在規劃階段P3時的跨壓分別為VA-VB=Vdata-VSS、VB-VC=VSS-(Vo-VTH,1+dv),且第一電晶體T1的第二端與發光元件93的第二端的跨壓小於發光元件93的導通電壓。
在發光階段P4時,第二控制信號S2為高電位,與第二較佳實施例類似,驅動電流由第二控制信號S2經第一電晶體T1而流向發光元件93,使C點的電壓VC為第一電源電壓VSS加上發光元件93導通時的跨壓,即VC為VSS+VOLED,VOLED為發光元件93導通時的跨壓。與第二較佳實施例相同,由於第一開關SW1及第二開關SW2不導通,使發光階段的第一電容器C1及第二電容器C2的跨壓能保持與規劃階段段P3相同,即第一電容器C1的跨壓為VA-VB=Vdata-VSS,第二電容器C2的跨壓為VB-VC=VSS-(Vo-VTH,1+dv)。由C點電壓、第一電容器C1及第二電容器C2的
跨壓能得知B點的電壓VB為VSS+(VSS+VOLED)-(Vo-VTH,1+dv),A點的電壓VA為Vdata+(VSS+VOLED)-(Vo-VTH,1+dv)。
由發光階段P4的第一電晶體T1根據其控制端及第二端的電壓,也就是A點及C點電壓,產生驅動電流為K(V GS,1-V TH,1)2=K(V A -V C -V TH,1)2=K((Vdata+(VSS+V OLED )-(V O -V TH,1+dv))-(VSS+V OLED )-V TH,1)2=K(Vdata-V O -dv)2---公式二由公式二可知,本發明的畫素單元的驅動電流除能不受第一電晶體T1的臨界電壓VTH,1、第一電源電壓VSS、及第二電源電壓VDD的影響,也能補償第一電晶體T1的遷移率的差異。當第一電晶體T1的遷移率越大時,dv會越小,相反地,當第一電晶體T1的遷移率越小時,dv會越大。
參閱圖11,是一電路示意圖,說明本發明畫素單元的第四較佳實施例,大致上是與該第一較佳實施例相似,不同的地方在於:驅動電路74省略第四開關SW4(見圖1),第一電晶體T1的第一端接收第二控制信號S2。控制模組84的第三開關SW3的控制端不接收第二控制信號S2,而改接收第三控制信號S3,且根據第三控制信號S3的控制,於導通與不導通間切換。
圖12是一時序圖,輔助圖11說明該第四較佳實施例。參閱圖11與圖12,在重置階段P1時,第二控制信號S2為一參考電位VGL,第三控制信號S3為低電位,使第三開關S3不導通,且C點的電荷能經由第一電晶體T1流出,以達到參考電位VGL。此時,A點與B點的電壓與第一較佳實施例相同,即VA為Vo,VB為VSS。
在補償階段P2時,第二控制信號S2為高電位,第三控制信
號S3為低電位,使第三開關S3不導通。此時,A點、B點、及C點的電壓與第一較佳實施例相同,即VA為Vo,VB為VSS,VC為Vo-VTH,1。
在規劃階段P3時,第二控制信號S2為高電位,第三控制信號S3為低電位,使第三開關S3不導通,C點的電荷能經由第一電晶體T1流入,使C點的電壓VC為Vo-VTH,1+dv,dv為電荷流入C點的過程中,會隨時間增加而增加的一變數,且dv與第一電晶體T1的遷移率有關。第一電容器C1與第二電容器C2在規劃階段P3時的跨壓分別為VA-VB=Vdata-VSS、VB-VC=VSS-(Vo-VTH,1+dv)。
在發光階段P4時,第二控制信號S2為高電位,第三控制信號S3為高電位,使第三開關S3導通,與第一較佳實施例類似,驅動電流由第二控制信號S2經第一電晶體T1、第三開關SW3而流向發光元件94,使C點的電壓VC為第一電源電壓VSS加上發光元件94導通時的跨壓,即VC為VSS+VOLED,VOLED為發光元件94導通時的跨壓。與第一較佳實施例相同,由於第一開關SW1及第二開關SW2不導通,使發光階段P4的第一電容器C1及第二電容器C2的跨壓能保持與規劃階段段P3相同,即第一電容器C1的跨壓為VA-VB=Vdata-VSS,第二電容器C2的跨壓為VB-VC=VSS-(Vo-VTH,1+dv)。由C點電壓、第一電容器C1及第二電容器C2的跨壓能得知B點的電壓VB為VSS+(VSS+VOLED)-(Vo-VTH,1+dv),A點的電壓VA為Vdata+(VSS+VOLED)-(Vo-VTH,1+dv)。
由發光階段P4的第一電晶體T1根據其控制端及第二端的電壓,也就是A點及C點電壓,產生驅動電流為
K(V GS,1-V TH,1)2=K(V A -V C -V TH,1)2=K((Vdata+(VSS+V OLED )-(V O -V TH,1+dv))-(VSS+V OLED )-V TH,1)2=K(Vdata-V O -dv)2---公式三由公式三可知,本發明的畫素單元的驅動電流除能不受第一電晶體T1的臨界電壓VTH,1、第一電源電壓VSS、及第二電源電壓VDD的影響,也能補償第一電晶體T1的遷移率的差異。當第一電晶體T1的遷移率越大時,dv會越小,相反地,當第一電晶體T1的遷移率越小時,dv會越大。
參閱圖13,是一電路示意圖,說明本發明畫素單元的第五較佳實施例,大致上是與該第四較佳實施例相似,不同的地方在於:
控制模組85的第三開關SW3為一P型電晶體(PMOS),且第三開關SW3的控制端不接收第三控制信號S3,而改接收第一控制信號S1,根據第一控制信號S1的控制,於導通與不導通間切換。
圖14是一時序圖,輔助圖13說明該第五較佳實施例。參閱圖13與圖14,在重置階段P1、補償階段P2、及規劃階段P3時,第一控制信號S1為高電位,使第三開關S3不導通。在發光階段P4時,第一控制信號S1為低電位,使第三開關S3導通。在重置、補償、規劃、發光各個階段P1~P4的A點、B點、及C點的電壓都與第四較佳實施例相同,因此,由第一電晶體T1所產生的驅動電流也具有第四較佳實施例的優點。
由以上各實施例可知,通過控制模組至少根據第一控制信號S1,能產生相關於資料電壓DATA的驅動電流,而不受第一電晶體T1的臨界電壓VTH,1及第一電源電壓VSS與第二電源電壓VDD的影響。也就是說,不會因為驅動電晶體(在以上實施例為第一電晶體T1)的製程的均勻性問題,使得不同畫素單元的驅動電晶體的臨界電壓不同,以及電源電壓衰減
效應的影響,導致在給予相同資料電壓時,卻有相對應的驅動電流不相等的現象,進而改善由畫素單元所組成的面板的亮度不均或烙印的問題。
71‧‧‧驅動電路
81‧‧‧控制模組
91‧‧‧發光元件
C1‧‧‧第一電容器
C2‧‧‧第二電容器
DATA‧‧‧資料電壓
S1‧‧‧第一控制信號
S2‧‧‧第二控制信號
S3‧‧‧第三控制信號
SW1‧‧‧第一開關
SW2‧‧‧第二開關
SW3‧‧‧第三開關
SW4‧‧‧第四開關
T1‧‧‧第一電晶體
VSS‧‧‧第一電源電壓
VDD‧‧‧第二電源電壓
Claims (9)
- 一種畫素單元,包含一發光元件,該發光元件具有一第一端及一第二端,其中,該畫素單元還包含:一驅動電路,包括:一第一電晶體,包括一第一端、一第二端及一控制端;一第一開關,包括接收一資料電壓的一第一端、電連接該第一電晶體的控制端的一第二端、及接收一第一控制信號的一控制端,且根據該第一控制信號的控制,決定是否輸出該資料電壓至該第一電晶體的控制端;一第一電容器,包括電連接該第一電晶體的控制端的一第一端,及一第二端;及一控制模組,電連接於該第一電晶體的第二端、該第一電容器的第二端、及該發光元件的第一端間,且包括一第二電容器、一第二開關及一第三開關,其中該第二電容器具有電連接該第一電容器的第二端的一第一端、及電連接該第一電晶體的第二端的一第二端,該第二開關具有電連接該第一電容器的第二端的一第一端、接收一第一電源電壓的一第二端、及接收該第一控制信號的一控制端,且根據該第一控制信號的控制,於導通與不導通間切換,該第三開關具有電連接該第一電晶體的第二端的一第一端、電連接該發光元件的第一端的一第二端、及接收該 第二控制信號的一控制端,且根據該第二控制信號的控制,於導通與不導通間切換,該控制模組至少根據該第一控制信號的控制,決定是否使該第一電晶體的控制端的電壓變化追隨該第一電晶體的第二端的電壓變化,使該第一電晶體根據該第一電晶體的控制端與第二端的跨壓,產生相關於該資料電壓的一驅動電流。
- 根據申請專利範圍第1項之畫素單元,其中,該驅動電路還包括一第四開關,該第四開關包括接收一第二電源電壓的一第一端、電連接該第一電晶體的第一端的一第二端、及接收一第三控制信號的一控制端,且根據該第三控制信號的控制,於導通與不導通間切換,該畫素單元根據該第一控制信號、第二控制信號及第三控制信號,在一重置階段、一補償階段、一規劃階段、及一發光階段操作:在該重置階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號使該第三開關導通,該第三控制信號使該第四開關不導通,該資料電壓經由該第一開關輸出到該第一電晶體的控制端,且電壓值為一第一電壓值;在該補償階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號使該第三開關不導通,該第三控制信號使該第四開關導通,該第四開關將該第二電源電壓輸入至該第一電晶體的第一端,且該第一電晶體根 據該第一電壓值將該第一電晶體的第二端充電至該第一電壓值與該第一電晶體的臨界電壓的差值;在該規劃階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號使該第三開關不導通,該第三控制信號使該第四開關不導通,該資料電壓輸出到該第一電晶體的控制端的大小為一第二電壓值;及在該發光階段時,該第一控制信號使該第一開關與第二開關不導通,該第二控制信號使該第三開關導通,該第三控制信號使該第四開關導通,該第一電晶體產生該相關於該第一電壓值及第二電壓值的差值的驅動電流。
- 一種畫素單元,包含一發光元件,該發光元件具有一第一端及一第二端,其中,該畫素單元還包含:一驅動電路,包括:一第一電晶體,包括一第一端、一第二端及一控制端;一第一開關,包括接收一資料電壓的一第一端、電連接該第一電晶體的控制端的一第二端、及接收一第一控制信號的一控制端,且根據該第一控制信號的控制,決定是否輸出該資料電壓至該第一電晶體的控制端;一第一電容器,包括電連接該第一電晶體的控制端的一第一端,及一第二端;及 一控制模組,電連接於該第一電晶體的第二端、該第一電容器的第二端、及該發光元件的第一端間,且包括一第二電容器及一第二開關,該第二電容器具有電連接該第一電容器的第二端的一第一端及分別電連接該第一電晶體的第二端與該發光元件的第一端的一第二端,該第二開關具有電連接該第一電容器的第二端的一第一端、接收一第一電源電壓的一第二端、及接收該第一控制信號的一控制端,且根據該第一控制信號的控制,於導通與不導通間切換,該控制模組至少根據該第一控制信號的控制,決定是否使該第一電晶體的控制端的電壓變化追隨該第一電晶體的第二端的電壓變化,使該第一電晶體根據該第一電晶體的控制端與第二端的跨壓,產生相關於該資料電壓的一驅動電流。
- 根據申請專利範圍第3項之畫素單元,其中,該驅動電路還包括一第四開關,該第四開關包括接收一第三控制信號的一第一端、電連接該第一電晶體的第一端的一第二端、及接收一第二控制信號的一控制端,且根據該第二控制信號的控制,於導通與不導通間切換,該畫素單元根據該第一控制信號、第二控制信號及第三控制信號,在一重置階段、一補償階段、一規劃階段、及一發光階段操作:在該重置階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號使該第四開關導通,該第 三控制信號為低電位,使得該資料電壓經由該第一開關輸出到該第一電晶體的控制端,且該資料電壓的電壓值為一第一電壓值;在該補償階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號使該第四開關導通,該第三控制信號為高電位,且該第一電晶體根據該第一電壓值將該第一電晶體的第二端充電至該第一電壓值與該第一電晶體的臨界電壓的差值;在該規劃階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號使該第四開關不導通,該第三控制信號為高電位,該資料電壓輸出到該第一電晶體的控制端的大小為一第二電壓值;及在該發光階段時,該第一控制信號使該第一開關與第二開關不導通,該第二控制信號使該第四開關導通,該第三控制信號為高電位,該第一電晶體產生該相關於該第一電壓值及第二電壓值的差值的驅動電流。
- 根據申請專利範圍第3項之畫素單元,其中,該驅動電路的第一電晶體的第一端接收一第二控制信號,該畫素單元根據該第一控制信號及第二控制信號,在一重置階段、一補償階段、一規劃階段、及一發光階段操作:在該重置階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號為低電位,使得該資料電 壓經由該第一開關輸出到該第一電晶體的控制端,且該資料電壓的電壓值為一第一電壓值;在該補償階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號為高電位,且該第一電晶體根據該第一電壓值將該第一電晶體的第二端充電至該第一電壓值與該第一電晶體的臨界電壓的差值;在該規劃階段時,該第一控制信號使該第一開關與第二開關導通,該第二控制信號為高電位,該資料電壓輸出到該第一電晶體的控制端的大小為一第二電壓值;及在該發光階段時,該第一控制信號使該第一開關與第二開關不導通,該第二控制信號為高電位,該第一電晶體產生該相關於該第一電壓值及第二電壓值的差值的驅動電流。
- 一種畫素單元,包含一發光元件,該發光元件具有一第一端及一第二端,其中,該畫素單元還包含:一驅動電路,包括:一第一電晶體,包括一第一端、一第二端及一控制端,其中該第一電晶體的該第一端接收一第二控制信號;一第一開關,包括接收一資料電壓的一第一端、電連接該第一電晶體的控制端的一第二端、及接收一第一 控制信號的一控制端,且根據該第一控制信號的控制,決定是否輸出該資料電壓至該第一電晶體的控制端;一第一電容器,包括電連接該第一電晶體的控制端的一第一端,及一第二端;及一控制模組,電連接於該第一電晶體的第二端、該第一電容器的第二端、及該發光元件的第一端間,且包括一第二電容器、一第二開關及一第三開關,其中該第二電容器具有電連接該第一電容器的第二端的一第一端及電連接該第一電晶體的第二端的一第二端,該第二開關具有電連接該第一電容器的第二端的一第一端、接收一第一電源電壓的一第二端、及接收該第一控制信號的一控制端,且根據該第一控制信號的控制,於導通與不導通間切換該第三開關具有電連接該第一電晶體的第二端的一第一端、電連接該發光元件的第一端的一第二端、及接收一第三控制信號的一控制端,且根據該第三控制信號的控制,於導通與不導通間切換,該控制模組至少根據該第一控制信號的控制,決定是否使該第一電晶體的控制端的電壓變化追隨該第一電晶體的第二端的電壓變化,使該第一電晶體根據該第一電晶體的控制端與第二端的跨壓,產生相關於該資料電壓的一驅動電流。
- 根據申請專利範圍第6項之畫素單元,其中,根據該第一控制信號、第二控制信號及第三控制信號,在一重置階段、一補償階段、一規劃階段、及一發光階段操作:在該重置階段時,該第一控制信號使該第一開關與第二開關導通,該第三控制信號使該第三開關不導通,該第二控制信號為低電位,使得該資料電壓經由該第一開關輸出到該第一電晶體的控制端,且該資料電壓的電壓值為一第一電壓值;在該補償階段時,該第一控制信號使該第一開關與第二開關導通,該第三控制信號使該第三開關不導通,該第二控制信號為高電位,且該第一電晶體根據該第一電壓值將該第一電晶體的第二端充電至該第一電壓值與該第一電晶體的臨界電壓的差值;在該規劃階段時,該第一控制信號使該第一開關與第二開關導通,該第三控制信號使該第三開關不導通,該第二控制信號為高電位,該資料電壓輸出到該第一電晶體的控制端的大小為一第二電壓值;及在該發光階段時,該第一控制信號使該第一開關與第二開關不導通,該第三控制信號使該第三開關導通,該第二控制信號為高電位,該第一電晶體產生該相關於該第一電壓值及第二電壓值的差值的驅動電流。
- 一種畫素單元,包含一發光元件,該發光元件具有一第一端及一第二端,其中,該畫素單元還包含:一驅動電路,包括:一第一電晶體,包括一第一端、一第二端及一控制端,其中該第一電晶體的該第一端接收一第二控制信號;一第一開關,包括接收一資料電壓的一第一端、電連接該第一電晶體的控制端的一第二端、及接收一第一控制信號的一控制端,且根據該第一控制信號的控制,決定是否輸出該資料電壓至該第一電晶體的控制端;一第一電容器,包括電連接該第一電晶體的控制端的一第一端,及一第二端;及一控制模組,電連接於該第一電晶體的第二端、該第一電容器的第二端、及該發光元件的第一端間,且包括一第二電容器、一第二開關及一第三開關,其中該第二電容器具有電連接該第一電容器的第二端的一第一端及電連接該第一電晶體的第二端的一第二端,該第二開關具有電連接該第一電容器的第二端的一第一端、接收一第一電源電壓的一第二端、及接收該第一控制信號的一控制端,且根據該第一控制信號的控制,於導通與不導通間切換該第三開關具有電連接該第一電晶體的第二端的一第一端、電連接該發光元件的第一端的一第二端、及接收一第三控 制信號的一控制端,且根據該第三控制信號的控制,於導通與不導通間切換,該控制模組至少根據該第一控制信號的控制,決定是否使該第一電晶體的控制端的電壓變化追隨該第一電晶體的第二端的電壓變化,使該第一電晶體根據該第一電晶體的控制端與第二端的跨壓,產生相關於該資料電壓的一驅動電流。
- 根據申請專利範圍第8項之畫素單元,其中,根據該第一控制信號及第二控制信號,在一重置階段、一補償階段、一規劃階段、及一發光階段操作:在該重置階段時,該第一控制信號使該第一開關與第二開關導通,並使該第三開關不導通,該第二控制信號為低電位,使得該資料電壓經由該第一開關輸出到該第一電晶體的控制端,且該資料電壓的電壓值為一第一電壓值;在該補償階段時,該第一控制信號使該第一開關與第二開關導通,並使該第三開關不導通,該第二控制信號為高電位,且該第一電晶體根據該第一電壓值將該第一電晶體的第二端充電至該第一電壓值與該第一電晶體的臨界電壓的差值;在該規劃階段時,該第一控制信號使該第一開關與第二開關導通,並使該第三開關不導通,該第二控制信號 為高電位,該資料電壓輸出到該第一電晶體的控制端的大小為一第二電壓值;及在該發光階段時,該第一控制信號使該第一開關與第二開關不導通,並使該第三開關導通,該第二控制信號為高電位,該第一電晶體產生該相關於該第一電壓值及第二電壓值的差值的驅動電流。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310624602.XA CN104680969B (zh) | 2013-11-28 | 2013-11-28 | 画素单元及驱动电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201521001A TW201521001A (zh) | 2015-06-01 |
TWI544464B true TWI544464B (zh) | 2016-08-01 |
Family
ID=52783462
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103213736U TWM493128U (zh) | 2013-11-28 | 2014-08-01 | 畫素單元及驅動電路 |
TW103126468A TWI544464B (zh) | 2013-11-28 | 2014-08-01 | 畫素單元及驅動電路 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103213736U TWM493128U (zh) | 2013-11-28 | 2014-08-01 | 畫素單元及驅動電路 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN104680969B (zh) |
TW (2) | TWM493128U (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105513536B (zh) | 2016-02-02 | 2018-06-29 | 京东方科技集团股份有限公司 | 一种像素驱动芯片、方法及像素结构 |
CN107705755B (zh) * | 2017-11-20 | 2020-03-10 | 深圳市华星光电半导体显示技术有限公司 | 一种像素驱动电路、驱动方法及显示面板 |
CN108766353B (zh) * | 2018-05-29 | 2020-03-10 | 京东方科技集团股份有限公司 | 像素驱动电路及方法、显示装置 |
TWI802215B (zh) | 2022-01-11 | 2023-05-11 | 友達光電股份有限公司 | 驅動電路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7196682B2 (en) * | 2003-09-29 | 2007-03-27 | Wintek Corporation | Driving apparatus and method for active matrix organic light emitting display |
KR100658257B1 (ko) * | 2004-06-07 | 2006-12-14 | 삼성에스디아이 주식회사 | 발광 표시장치 |
JP4923410B2 (ja) * | 2005-02-02 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
KR101015339B1 (ko) * | 2009-06-05 | 2011-02-16 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
CN103295519B (zh) * | 2012-03-05 | 2015-11-04 | 群康科技(深圳)有限公司 | 显示器与驱动像素方法 |
CN203607086U (zh) * | 2013-11-28 | 2014-05-21 | 宸鸿光电科技股份有限公司 | 画素单元及驱动电路 |
-
2013
- 2013-11-28 CN CN201310624602.XA patent/CN104680969B/zh active Active
-
2014
- 2014-08-01 TW TW103213736U patent/TWM493128U/zh unknown
- 2014-08-01 TW TW103126468A patent/TWI544464B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW201521001A (zh) | 2015-06-01 |
CN104680969B (zh) | 2017-09-29 |
TWM493128U (zh) | 2015-01-01 |
CN104680969A (zh) | 2015-06-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7092665B2 (ja) | 画素駆動回路およびその補償方法、表示パネル、ならびに表示装置 | |
CN104753349B (zh) | 电源装置和包括该电源装置的显示设备 | |
CN104732926B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
WO2018210051A1 (zh) | 像素驱动电路及像素驱动方法、显示装置 | |
TWI556211B (zh) | 畫素電路及其驅動方法 | |
WO2016050021A1 (zh) | 一种像素驱动电路及其驱动方法、像素单元、显示装置 | |
TWI663589B (zh) | 像素電路及其驅動方法、顯示裝置 | |
WO2015062318A1 (zh) | 交流驱动的像素电路、驱动方法及显示装置 | |
WO2015062296A1 (zh) | 交流驱动的像素电路、驱动方法及显示装置 | |
US20110050659A1 (en) | Pixel Circuit, Active Matrix Organic Light Emitting Diode Display and Driving Method for Pixel Circuit | |
WO2015000249A1 (zh) | 像素电路、显示面板及显示装置 | |
WO2014172973A1 (zh) | 像素电路和有机发光显示器 | |
KR101978798B1 (ko) | 온도보상회로를 포함하는 유기발광 표시장치 | |
TWI634540B (zh) | 畫素電路 | |
TWI544464B (zh) | 畫素單元及驅動電路 | |
US9728127B2 (en) | Pixel and organic light emitting display including the same | |
TWI664617B (zh) | 像素電路及其驅動方法、顯示裝置 | |
TW202029170A (zh) | 像素驅動電路及其操作方法 | |
US20150070408A1 (en) | Pixel and organic light emitting display device using the same | |
TWI409761B (zh) | 發光二極體驅動電路與其驅動方法及顯示裝置 | |
CN110544459B (zh) | 像素电路及其驱动方法以及显示装置 | |
US9706610B2 (en) | Driving circuits for light emitting elements | |
TWI653617B (zh) | 畫素電路和驅動方法 | |
TWI571853B (zh) | 畫素單元及驅動電路 | |
WO2013143332A1 (zh) | 驱动电路和有机发光显示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |