TWI652680B - 記憶體裝置及其編程方法 - Google Patents

記憶體裝置及其編程方法 Download PDF

Info

Publication number
TWI652680B
TWI652680B TW107127477A TW107127477A TWI652680B TW I652680 B TWI652680 B TW I652680B TW 107127477 A TW107127477 A TW 107127477A TW 107127477 A TW107127477 A TW 107127477A TW I652680 B TWI652680 B TW I652680B
Authority
TW
Taiwan
Prior art keywords
voltage
programming
verification
threshold voltage
distribution
Prior art date
Application number
TW107127477A
Other languages
English (en)
Other versions
TW202008368A (zh
Inventor
李永駿
林秉賢
Original Assignee
旺宏電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司 filed Critical 旺宏電子股份有限公司
Priority to TW107127477A priority Critical patent/TWI652680B/zh
Application granted granted Critical
Publication of TWI652680B publication Critical patent/TWI652680B/zh
Publication of TW202008368A publication Critical patent/TW202008368A/zh

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

一種記憶體裝置的編程方法,該記憶體裝置包括一記憶體陣列與一控制器,該記憶體陣列包括複數個記憶體晶胞,該編程方法包括:由該控制器控制對該記憶體陣列的一第一字元線的一第一頁面進行編程;由該控制器控制對該記憶體陣列的一第二字元線的一第一頁面進行編程,該第二字元線相鄰於該第一字元線;由該控制器控制對該記憶體陣列的該第一字元線的一第二頁面進行一第一編程;由該控制器控制對該記憶體陣列的一第三字元線的一第一頁面進行編程,該第三字元線相鄰於該第二字元線;由該控制器控制對該記憶體陣列的該第二字元線的一第二頁面進行該第一編程;以及由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行一第二編程。

Description

記憶體裝置及其編程方法
本發明是有關於一種記憶體裝置及其編程方法。
近來,非揮發性半導體記憶體裝置(如快閃記憶體)的應用愈來愈廣。快閃記憶體能夠不需電源供應即可保留資料,故有很高的市場需求。為了增加快閃記憶體的儲存密度,目前已研發出多階儲存晶胞(multi-level cell,MLC)記憶體,單一個MLC記憶體晶胞可儲存多個位元的資料。
對於MLC而言,每一實體頁面可儲存二個或更多個邏輯頁面。以單一晶胞可儲存兩個位元的MLC記憶體為例,可將邏輯頁面分為高頁面(high page)與低頁面(low page),其中,將先被寫入的頁面稱為高頁面,而後被寫入的頁面稱為低頁面。
第1圖顯示現據現有技術的編程方法。曲線110代表尚未編程之前的實體頁面的臨界電壓分布,在此情況中,實體頁面上的所有記憶體晶胞皆處於未編程狀態。之後,對該實體頁面的高頁面施加編程電壓,使得該些記憶體晶胞具有臨界電壓分布120與130,其中,具有邏輯1狀態的高頁面具有臨界電壓分布120,而具有邏輯0狀態的高頁面具有臨界電壓分布130。之後,對該實體頁面的低頁面施加編程電壓,使得具有邏輯狀態11的該些記憶體晶胞具有臨界電壓分布140,具有邏輯狀態10的該些記憶體晶胞具有臨界電壓分布150,具有邏輯狀態00的該些記憶體晶胞具有臨界電壓分布160,具有邏輯狀態01的該些記憶體晶胞具有臨界電壓分布170。
增量步階脈衝編程(Incremental Step Pulse Programming,ISPP)是目前常用的編程方式。在ISPP中,提供至記憶體晶胞的編程電壓係逐漸升高,直到編程電壓達到足以編程記憶體晶胞至期望狀態的位準。在提供編程電壓至記憶體晶胞後,施加驗證電壓至記憶體晶胞,以驗證記憶體晶胞是否已被編程成功。當記憶體晶胞之臨界電壓高於驗證電壓時,則該記憶體晶胞已編程成功,反之則升高編程電壓,直到記憶體晶胞之臨界電壓高於驗證電壓。
第2圖顯示習知技術的ISPP的編程順序。如第2圖所示,P1-P5分別代表5個不同的編程電壓,其中,P1=Vpgm,P2=Vpgm+∆Vt,P3=Vpgm+2∆Vt,P4=Vpgm+3∆Vt,P5=Vpgm+4∆Vt,Vpgm代表初始的編程電壓,而∆Vt則代表電壓增加量。而L1-L5則分別代表施加編程電壓P1-P5後所得到的臨界電壓分布。L0代表尚未編程前的臨界電壓分布。
於施加編程電壓P1後,記憶體晶胞的臨界電壓分布為L1。接著,判斷記憶體晶胞的臨界電壓分布L1是否高於驗證電壓Vvfy,如果沒有,則施加下一編程電壓P2。直到記憶體晶胞的臨界電壓分布高於驗證電壓Vvfy為止。
然而,當在編程某一記憶體晶胞時,其周邊的記憶體晶胞可能會遭受影響。原本不該被編程的記憶體晶胞,可能因為周邊記憶體晶胞的編程,而導致其臨界電壓上升,進而導致記憶體之可靠度降低。
因此,需要有新式記憶體裝置及其編程方法,可提高記憶體的可靠度。
根據本案之一實施例,提出一種記憶體裝置的編程方法,該記憶體裝置包括一記憶體陣列與一控制器,該記憶體陣列包括複數個記憶體晶胞,該編程方法包括:由該控制器控制對該記憶體陣列的一第一字元線的一第一頁面進行編程;由該控制器控制對該記憶體陣列的一第二字元線的一第一頁面進行編程,該第二字元線相鄰於該第一字元線;由該控制器控制對該記憶體陣列的該第一字元線的一第二頁面進行一第一編程;由該控制器控制對該記憶體陣列的一第三字元線的一第一頁面進行編程,該第三字元線相鄰於該第二字元線;由該控制器控制對該記憶體陣列的該第二字元線的一第二頁面進行該第一編程;以及由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行一第二編程。
根據本案之另一實施例,提出一種記憶體裝置,包括:一記憶體陣列,該記憶體陣列包括複數個記憶體晶胞;以及一控制器,耦接至該記憶體陣列。該控制器控制: 對該記憶體陣列的一第一字元線的一第一頁面 進行編程;對該記憶體陣列的一第二字元線的一第一頁面進行編程,該第二字元線相鄰於該第一字元線;對該記憶體陣列的該第一字元線的一第二頁面進行一第一編程;對該記憶體陣列的一第三字元線的一第一頁面進行編程,該第三字元線相鄰於該第二字元線;對該記憶體陣列的該第二字元線的一第二頁面進行該第一編程;以及對該記憶體陣列的該第一字元線的該第二頁面進行一第二編程。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
本說明書的技術用語係參照本技術領域之習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語之解釋係以本說明書之說明或定義為準。本揭露之各個實施例分別具有一或多個技術特徵。在可能實施的前提下,本技術領域具有通常知識者可選擇性地實施任一實施例中部分或全部的技術特徵,或者選擇性地將這些實施例中部分或全部的技術特徵加以組合。
第3圖顯示根據本案一實施例的記憶體裝置的功能方塊圖。當然,第3圖係簡化顯示,本領域具有通常知識者當可知,記憶體裝置300可以更包括其他必要元件。記憶體裝置300包括記憶體陣列310與控制器320。
記憶體陣列310包括排列成陣列的複數個記憶體晶胞,複數個字元線與複數個位元線。
控制器320耦接至記憶體陣列310,用以控制對記憶體陣列310的操作(如編程)。
現請參照第4圖,顯示根據本案一實施例的記憶體裝置的編程方法。WL0至WL3代表記憶體陣列310的第0條字元線至第3條字元線。如第4圖所示,在進行編程時,編程順序是:先對字元線WL0的高頁面編程,接著,對字元線WL1的高頁面編程,接著,對字元線WL0的低頁面進行第一編程,接著,對字元線WL2的高頁面編程,接著,對字元線WL1的低頁面進行第一編程,接著,對字元線WL0的低頁面進行第二編程,接著,對字元線WL3的高頁面編程,其餘可依此類推。
如所知般,對前面字元線的低頁面進行編程之後,會對後面字元線進行編程,但這樣可能會影響到前面字元線的低頁面編程結果。故而,在本案實施例中,對低頁面進行多階編程的優點在於,第2次的低頁面編程可以降低編程干擾(program disturbance)。例如,對字元線WL1的高頁面編程或/及低頁面編程可能會干擾字元線WL0的低頁面的第一編程的結果。故而,在本案實施例中,對字元線WL0的低頁面進行2次編程,以降低相鄰字元線WL1編程所造成的編程干擾。
在底下,編程以ISPP為例做說明,且在施加一次編程電壓後,施加三個驗證電壓PV1,PV2與PV3來進行驗證。為方便了解,ISPP的編程電壓以14V-23V為例做說明,且將14V-17V為一個編程電壓範圍(亦可稱為第一編程電壓範圍),17V-20V為一個編程電壓範圍(亦可稱為第二編程電壓範圍),20V-23V為一個編程電壓範圍(亦可稱為第三編程電壓範圍)。但當知本案並不受限於此。
請再次參考第4圖。在第4圖中,邏輯狀態S1、S2、S3與S4分別代表邏輯11、邏輯10、邏輯00、與邏輯01。
曲線410代表進行抹除操作後但尚未編程之前的實體頁面的臨界電壓分布,所以,所有的記憶體晶胞具有臨界電壓分布410。
對該實體頁面(例如字元線WL0)的高頁面進行編程,例如,施加屬於編程電壓範圍(17V-20V)內的編程電壓至該些記憶體晶胞,使得高頁面中具有邏輯1的記憶體晶胞具有臨界電壓分布420,而高頁面中具有邏輯0的記憶體晶胞具有臨界電壓分布430,其中,臨界電壓分布420低於第一驗證電壓PV1,臨界電壓分布430高於第二驗證電壓PV2但低於第三驗證電壓PV3。也就是說,先施加17V的編程電壓,接著,驗證臨界電壓分布430是否高於第二驗證電壓PV2。如果臨界電壓分布430未高於第二驗證電壓PV2,則升高編程電壓(例如但不受限於,從17V升高至17.5V),直到驗證臨界電壓分布430高於第二驗證電壓PV2為止。
之後,對該實體頁面(如字元線WL0)的低頁面進行第一編程,例如,施加屬於編程電壓範圍(20V-23V)內的編程電壓至該些記憶體晶胞,使得具有邏輯00的記憶體晶胞具有臨界電壓分布440且具有邏輯01的記憶體晶胞具有臨界電壓分布450,其中,臨界電壓分布440高於第二驗證電壓PV2但低於第三驗證電壓PV3,臨界電壓分布450高於第三驗證電壓PV3。也就是說,先施加20V的編程電壓,接著,驗證臨界電壓分布450是否高於第三驗證電壓PV3。如果否,則升高編程電壓(例如但不受限於,從20V升高至23.5V),直到臨界電壓分布450高於第三驗證電壓PV3為止。
對該實體頁面(如字元線WL0)的低頁面進行第二編程,例如,施加屬於編程電壓範圍(14V-17V)內的編程電壓至該些記憶體晶胞,使得具有邏輯11的記憶體晶胞具有臨界電壓分布460且具有邏輯10的記憶體晶胞具有臨界電壓分布470,其中,臨界電壓分布460低於第一驗證電壓PV1,臨界電壓分布470高於第一驗證電壓PV1但低於第二驗證電壓PV2。此外,由於施加編程電壓的關係,臨界電壓分布440與450會變為臨界電壓分布480與490,但臨界電壓分布480高於第二驗證電壓PV2但低於第三驗證電壓PV3,臨界電壓分布490高於第三驗證電壓PV3。也就是說,施加14V的編程電壓,接著,驗證臨界電壓分布470是否高於第一驗證電壓PV1。如果否,則升高編程電壓(例如但不受限於,從14V升高至14.5V),直到驗證臨界電壓分布470高於第一驗證電壓PV1為止。
藉此,可完成對記憶體晶胞的編程,如第4圖所示,具有邏輯11(S1)的記憶體晶胞具有臨界電壓分布460(低於第一驗證電壓PV1),具有邏輯10(S2)的記憶體晶胞具有臨界電壓分布470(高於第一驗證電壓PV1但低於第二驗證電壓PV2),具有邏輯00(S3)的記憶體晶胞具有臨界電壓分布480(高於第二驗證電壓PV2但低於第三驗證電壓PV3),具有邏輯01(S4)的記憶體晶胞具有臨界電壓分布490(高於第三驗證電壓PV3)。
請注意,在第4圖的右半圖是顯示,對整個記憶體陣列的所有字元線的編程順序,而第4圖的左半圖則是顯示對於一條字元線的編程順序。
如上述般,在本案實施例中,由於對低頁面進行二次編程,故而可以降低因為相鄰字元線編程所造成的編程干擾。
現請參照第5圖,顯示根據本案一實施例的記憶體裝置的編程方法。第5圖中,對整個記憶體陣列的所有字元線的編程順序相同於第4圖。
曲線510代表進行抹除操作後但尚未編程之前的實體頁面的臨界電壓分布,所以,所有的記憶體晶胞具有臨界電壓分布510。
對該實體頁面(例如字元線WL0)的高頁面進行編程,例如,施加屬於編程電壓範圍(17V-20V)內的編程電壓至該些記憶體晶胞,使得高頁面中具有邏輯1的記憶體晶胞具有臨界電壓分布520,而高頁面中具有邏輯0的記憶體晶胞具有臨界電壓分布530,其中,臨界電壓分布520低於第一驗證電壓PV1,臨界電壓分布530高於第二驗證電壓PV2但低於第三驗證電壓PV3。
之後,對該實體頁面(如字元線WL0)的低頁面進行第一編程,例如,施加屬於編程電壓範圍(14V-17V)內的編程電壓至該些記憶體晶胞,使得具有邏輯11的記憶體晶胞具有臨界電壓分布540且具有邏輯10的記憶體晶胞具有臨界電壓分布550,其中,臨界電壓分布540低於第一驗證電壓PV1,臨界電壓分布550高於第一驗證電壓PV1但低於第二驗證電壓PV2。也就是說,先施加14V的編程電壓,接著,驗證臨界電壓分布550是否高於第一驗證電壓PV1。如果臨界電壓分布550未高於第一驗證電壓PV1,則升高編程電壓(例如但不受限於,從14V升高至14.5V),直到驗證臨界電壓分布550高於第一驗證電壓PV1為止。
對該實體頁面(如字元線WL0)的低頁面進行第二編程,例如,施加屬於編程電壓範圍(20V-23V)內的編程電壓至該些記憶體晶胞,使得具有邏輯00的記憶體晶胞具有臨界電壓分布590且具有邏輯01的記憶體晶胞具有臨界電壓分布595,其中,臨界電壓分布590高於第二驗證電壓PV2但低於第三驗證電壓PV3,且臨界電壓分布595高於第三驗證電壓PV3。此外,由於施加編程電壓的關係,臨界電壓分布540與550會變為臨界電壓分布570與580,但臨界電壓分布570仍低於第一驗證電壓PV1,且臨界電壓分布580仍高於第一驗證電壓PV1但低於第二驗證電壓PV2。也就是說,施加20V的編程電壓,接著,驗證是否臨界電壓分布595高於第三驗證電壓PV3。如果否,則升高編程電壓(例如但不受限於,從20V升高至20.5V),直到臨界電壓分布595高於第三驗證電壓PV3為止。
藉此,可完成對記憶體晶胞的編程,如第5圖所示,具有邏輯11(S1)的記憶體晶胞具有臨界電壓分布570(低於第一驗證電壓PV1),具有邏輯10(S2)的記憶體晶胞具有臨界電壓分布580(高於第一驗證電壓PV1但低於第二驗證電壓PV2),具有邏輯00(S3)的記憶體晶胞具有臨界電壓分布590(高於第二驗證電壓PV2但低於第三驗證電壓PV3),具有邏輯01(S4)的記憶體晶胞具有臨界電壓分布595(高於第三驗證電壓PV3)。
現請參照第6圖,顯示根據本案一實施例的記憶體裝置的編程方法。第6圖中,對整個記憶體陣列的所有字元線的編程順序相同於第4圖。
曲線610代表進行抹除操作後但尚未編程之前的實體頁面的臨界電壓分布,所以,所有的記憶體晶胞具有臨界電壓分布610。
對該實體頁面(例如字元線WL0)的高頁面進行編程,例如,施加屬於編程電壓範圍(14V-17V)內的編程電壓至該些記憶體晶胞,使得高頁面中具有邏輯1的記憶體晶胞具有臨界電壓分布620,而高頁面中具有邏輯0的記憶體晶胞具有臨界電壓分布630,其中,臨界電壓分布620低於第一驗證電壓PV1,臨界電壓分布630高於第一驗證電壓PV1但低於第二驗證電壓PV2。
之後,對該實體頁面(如字元線WL0)的低頁面進行第一編程,例如,施加屬於編程電壓範圍(17V-20V)內的編程電壓至該些記憶體晶胞,使得具有邏輯11的記憶體晶胞具有臨界電壓分布640、具有邏輯10的記憶體晶胞具有臨界電壓分布650,具有邏輯00與01的記憶體晶胞具有臨界電壓分布660,其中,臨界電壓分布640低於第一驗證電壓PV1,臨界電壓分布650高於第一驗證電壓PV1但低於第二驗證電壓PV2,臨界電壓分布660高於第二驗證電壓PV2但低於第三驗證電壓PV3。也就是說,先施加17V的編程電壓,接著,驗證臨界電壓分布650是否高於第一驗證電壓PV1,及臨界電壓分布660是否高於第二驗證電壓PV2。如果否,則升高編程電壓(例如但不受限於,從17V升高至17.5V),直到臨界電壓分布650高於第一驗證電壓PV1且臨界電壓分布660高於第二驗證電壓PV2為止。
對該實體頁面(如字元線WL0)的低頁面進行第二編程,例如,施加屬於編程電壓範圍(20V-23V)內的編程電壓至該些記憶體晶胞,使得具有邏輯00的記憶體晶胞具有臨界電壓分布690且具有邏輯01的記憶體晶胞具有臨界電壓分布695,其中,臨界電壓分布690高於第二驗證電壓PV2但低於第三驗證電壓PV3,且臨界電壓分布695高於第三驗證電壓PV3。此外,施加屬於編程電壓範圍(20V-23V)內的編程電壓後,臨界電壓分布640與650可能會變為臨界電壓分布670與680,但臨界電壓分布670仍低於第一驗證電壓PV1,且臨界電壓分布680仍高於第一驗證電壓PV1但低於第二驗證電壓PV2。也就是說,施加20V的編程電壓,接著,驗證是否臨界電壓分布695是否高於第三驗證電壓PV3。如果否,則升高編程電壓(例如但不受限於,從20V升高至20.5V),直到臨界電壓分布695高於第三驗證電壓PV3為止。
藉此,可完成對記憶體晶胞的編程,如第6圖所示,具有邏輯11(S1)的記憶體晶胞具有臨界電壓分布670(低於第一驗證電壓PV1),具有邏輯10(S2)的記憶體晶胞具有臨界電壓分布680(高於第一驗證電壓PV1但低於第二驗證電壓PV2),具有邏輯00(S3)的記憶體晶胞具有臨界電壓分布690(高於第二驗證電壓PV2但低於第三驗證電壓PV3),具有邏輯01(S4)的記憶體晶胞具有臨界電壓分布695(高於第三驗證電壓PV3)。
現請參照第7圖,顯示根據本案一實施例的記憶體裝置的編程方法。第7圖中,對整個記憶體陣列的所有字元線的編程順序相同於第4圖。
曲線710代表進行抹除操作後但尚未編程之前的實體頁面的臨界電壓分布,所以,所有的記憶體晶胞具有臨界電壓分布710。
對該實體頁面(例如字元線WL0)的高頁面進行編程,例如,施加屬於編程電壓範圍(14V-17V)內的編程電壓至該些記憶體晶胞,使得高頁面中具有邏輯1的記憶體晶胞具有臨界電壓分布715,而高頁面中具有邏輯0的記憶體晶胞具有臨界電壓分布720,其中,臨界電壓分布715低於第一驗證電壓PV1,臨界電壓分布720高於第一驗證電壓PV1但低於第二驗證電壓PV2。
之後,對該實體頁面(如字元線WL0)的低頁面進行第一編程,例如,施加屬於編程電壓範圍(17V-20V)內的編程電壓至該些記憶體晶胞,使得具有邏輯11的記憶體晶胞具有臨界電壓分布725且具有邏輯10的記憶體晶胞具有臨界電壓分布730,具有邏輯00與01的記憶體晶胞具有相同臨界電壓分布735,其中,臨界電壓分布725低於第一驗證電壓PV1,臨界電壓分布730與735皆高於第一驗證電壓PV1。另外,持續施加編程電壓使得具有邏輯00的記憶體晶胞的臨界電壓分布750可分離於具有邏輯01的記憶體晶胞的臨界電壓分布755,但皆高於第一驗證電壓PV1,另外,臨界電壓分布725與730可能變成臨界電壓分布740與745,但臨界電壓分布740仍低於第一驗證電壓PV1,而臨界電壓分布745則高於第一驗證電壓PV1但低於第二驗證電壓PV2。也就是說,先施加17V的編程電壓,接著,驗證臨界電壓分布730是否高於第一驗證電壓PV1。如果臨界電壓分布730未高於第一驗證電壓PV1,則升高編程電壓(例如但不受限於,從17V升高至17.5V),直到臨界電壓分布730高於第一驗證電壓PV1為止。此外,在低頁面的第一編程中,持續升高編程電壓,直到具有邏輯00的記憶體晶胞的臨界電壓分布750分離於具有邏輯01的記憶體晶胞的臨界電壓分布755為止。
對該實體頁面(如字元線WL0)的低頁面進行第二編程,例如,施加屬於編程電壓範圍(20V-23V)內的編程電壓至該些記憶體晶胞,使得具有邏輯00的記憶體晶胞具有臨界電壓分布770且具有邏輯01的記憶體晶胞具有臨界電壓分布775,其中,臨界電壓分布770高於第二驗證電壓PV2但低於第三驗證電壓PV3,且臨界電壓分布775高於第三驗證電壓PV3。此外,由於施加編程電壓的關係,臨界電壓分布740與745會變為臨界電壓分布760與765,但臨界電壓分布760低於第一驗證電壓PV1,臨界電壓分布765高於第一驗證電壓PV1但低於第二驗證電壓PV2。也就是說,施加20V的編程電壓,接著,驗證是否臨界電壓分布770高於第二驗證電壓PV2且臨界電壓分布775高於第三驗證電壓PV3。如果否,則升高編程電壓(例如但不受限於,從20V升高至20.5V),直到臨界電壓分布770高於第二驗證電壓PV2,且臨界電壓分布775高於第三驗證電壓PV3為止。
藉此,可完成對記憶體晶胞的編程,如第7圖所示,具有邏輯11(S1)的記憶體晶胞具有臨界電壓分布760(低於第一驗證電壓PV1),具有邏輯10(S2)的記憶體晶胞具有臨界電壓分布765(高於第一驗證電壓PV1但低於第二驗證電壓PV2),具有邏輯00(S3)的記憶體晶胞具有臨界電壓分布770(高於第二驗證電壓PV2但低於第三驗證電壓PV3),具有邏輯01(S4)的記憶體晶胞具有臨界電壓分布775(高於第三驗證電壓PV3)。
現請參照第8圖,顯示根據本案一實施例的記憶體裝置的編程方法。第8圖中,對整個記憶體陣列的所有字元線的編程順序相同於第4圖。
曲線810代表進行抹除操作後但尚未編程之前的實體頁面的臨界電壓分布,所以,所有的記憶體晶胞具有臨界電壓分布810。
對該實體頁面(例如字元線WL0)的高頁面進行編程,例如,施加屬於編程電壓範圍(14V-17V)內的編程電壓至該些記憶體晶胞,使得高頁面中具有邏輯1的記憶體晶胞具有臨界電壓分布820,而高頁面中具有邏輯0的記憶體晶胞具有臨界電壓分布830,其中,臨界電壓分布820低於第一驗證電壓PV1,臨界電壓分布830高於第一驗證電壓PV1但低於第二驗證電壓PV2。
之後,對該實體頁面(如字元線WL0)的低頁面進行第一編程,例如,施加屬於編程電壓範圍(14V-17V)內的編程電壓至該些記憶體晶胞,使得具有邏輯11的記憶體晶胞具有臨界電壓分布840(低於第一驗證電壓PV1)且具有邏輯10、00與01的記憶體晶胞具有相同的臨界電壓分布850,其中,臨界電壓分布850高於第一驗證電壓PV1但低於第二驗證電壓PV2。也就是說,先施加14V的編程電壓,接著,驗證臨界電壓分布850是否高於第一驗證電壓PV1。如果臨界電壓分布850未高於第一驗證電壓PV1,則升高編程電壓(例如但不受限於,從14V升高至14.5V),直到臨界電壓分布850高於第一驗證電壓PV1為止。
對該實體頁面(如字元線WL0)的低頁面進行第二編程,例如,施加屬於編程電壓範圍(17V-23V)內的編程電壓至該些記憶體晶胞,使得具有邏輯10的記憶體晶胞具有臨界電壓分布870、有邏輯00的記憶體晶胞具有臨界電壓分布880且具有邏輯01的記憶體晶胞具有臨界電壓分布890,其中,臨界電壓分布870高於第一驗證電壓PV1但低於第二驗證電壓PV2、臨界電壓分布880高於第二驗證電壓PV2但低於第三驗證電壓PV3,且臨界電壓分布890高於第三驗證電壓PV3。也就是說,施加17V的編程電壓,接著,驗證是否臨界電壓分布880高於第二驗證電壓PV2,及是否臨界電壓分布890高於第三驗證電壓PV3。如果否,則升高編程電壓(例如但不受限於,從17V升高至17.5V),直到臨界電壓分布880高於第二驗證電壓PV2,及臨界電壓分布890高於第三驗證電壓PV3為止。
藉此,可完成對記憶體晶胞的編程,如第8圖所示,具有邏輯11(S1)的記憶體晶胞具有臨界電壓分布860(低於第一驗證電壓PV1),具有邏輯10(S2)的記憶體晶胞具有臨界電壓分布870(高於第一驗證電壓PV1但低於第二驗證電壓PV2),具有邏輯00(S3)的記憶體晶胞具有臨界電壓分布880(高於第二驗證電壓PV2但低於第三驗證電壓PV3),具有邏輯01(S4)的記憶體晶胞具有臨界電壓分布890(高於第三驗證電壓PV3)。
如上述般,在本案上述實施例中,由於對低頁面進行二次編程,故而可以降低因為相鄰字元線編程所造成的編程干擾。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
110-170‧‧‧臨界電壓分布
P1-P5‧‧‧編程電壓
L0-L5‧‧‧臨界電壓分布
Vvfy‧‧‧驗證電壓
Vpgm‧‧‧初始的編程電壓
∆Vt‧‧‧電壓增加量
300‧‧‧記憶體裝置
310‧‧‧記憶體陣列310
320‧‧‧控制器
WL0-WL3‧‧‧字元線
410-490、510-595、610-695、710-775、810-890‧‧‧臨界電壓分布
S1-S4‧‧‧邏輯狀態
PV1-PV3‧‧‧驗證電壓
第1圖顯示現據現有技術的編程方法。 第2圖顯示習知技術的ISPP的編程順序。 第3圖顯示根據本案一實施例的記憶體裝置的功能方塊圖。 第4圖顯示根據本案一實施例的記憶體裝置的編程方法。 第5圖顯示根據本案一實施例的記憶體裝置的編程方法。 第6圖顯示根據本案一實施例的記憶體裝置的編程方法。 第7圖顯示根據本案一實施例的記憶體裝置的編程方法。 第8圖顯示根據本案一實施例的記憶體裝置的編程方法。

Claims (12)

  1. 一種記憶體裝置的編程方法,該記憶體裝置包括一記憶體陣列與一控制器,該記憶體陣列包括複數個記憶體晶胞,該編程方法包括: 由該控制器控制對該記憶體陣列的一第一字元線的一第一頁面進行編程; 由該控制器控制對該記憶體陣列的一第二字元線的一第一頁面進行編程,該第二字元線相鄰於該第一字元線; 由該控制器控制對該記憶體陣列的該第一字元線的一第二頁面進行一第一編程; 由該控制器控制對該記憶體陣列的一第三字元線的一第一頁面進行編程,該第三字元線相鄰於該第二字元線; 由該控制器控制對該記憶體陣列的該第二字元線的一第二頁面進行該第一編程;以及 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行一第二編程。
  2. 如申請專利範圍第1項所述之編程方法,其中, 由該控制器控制對該記憶體陣列的該第一字元線的該第一頁面進行編程包括: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於一第二驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程包括: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第三邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布且具有一第四邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,其中,該第三臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,而該第四臨界電壓分布高於該第三驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程包括: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布且具有一第二邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布,其中,該第五臨界電壓分布低於該第一驗證電壓,該第六臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  3. 如申請專利範圍第1項所述之編程方法,其中, 由該控制器控制對該記憶體陣列的該第一字元線的該第一頁面進行編程包括: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於一第二驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程包括: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布,具有一第二邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程包括: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第三邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布且具有一第四邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布,其中,該第五臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,該第六臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  4. 如申請專利範圍第1項所述之編程方法,其中, 由該控制器控制對該記憶體陣列的該第一字元線的該第一頁面進行編程包括: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於該第一驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程包括: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布、具有一第二邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布且具有一第三與一第四邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於一第二驗證電壓,且該第五臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程包括: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有該第三邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布且具有該第四邏輯狀態的該些記憶體晶胞具有一第七臨界電壓分布,其中,該第六臨界電壓分布高於該第二驗證電壓但低於該第三驗證電壓,且該第七臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  5. 如申請專利範圍第1項所述之編程方法,其中, 由該控制器控制對該記憶體陣列的該第一字元線的該第一頁面進行編程包括: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於該第一驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程包括: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布、具有一第二邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,且具有一第三邏輯狀態的該些記憶體晶胞的一第五臨界電壓分布分離於具有一第四邏輯狀態的該些記憶體晶胞的一第六臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於一第二驗證電壓,且該第五與該第六臨界電壓分布高於該第二驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程包括: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有該第三邏輯狀態的該些記憶體晶胞具有一第七臨界電壓分布且具有該第四邏輯狀態的該些記憶體晶胞具有一第八臨界電壓分布,其中,該第七臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,且該第八臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  6. 如申請專利範圍第1項所述之編程方法,其中, 由該控制器控制對該記憶體陣列的該第一字元線的該第一頁面進行編程包括: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓,該第二臨界電壓分布高於該第一驗證電壓但低於一第二驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程包括: 施加屬於該第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布、具有一第二、一第三與一第四邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓; 由該控制器控制對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程包括: 施加屬於一第二與一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有該第二邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布,具有該第三邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布,具有該第四邏輯狀態的該些記憶體晶胞具有一第七臨界電壓分布,其中,該第五臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓,該第六臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,該第七臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  7. 一種記憶體裝置,包括: 一記憶體陣列,包括複數個記憶體晶胞;以及 一控制器,耦接至該記憶體陣列,該控制器控制: 對該記憶體陣列的一第一字元線的一第一頁面進行編程; 對該記憶體陣列的一第二字元線的一第一頁面進行編程,該第二字元線相鄰於該第一字元線; 對該記憶體陣列的該第一字元線的一第二頁面進行一第一編程; 對該記憶體陣列的一第三字元線的一第一頁面進行編程,該第三字元線相鄰於該第二字元線; 對該記憶體陣列的該第二字元線的一第二頁面進行該第一編程;以及 對該記憶體陣列的該第一字元線的該第二頁面進行一第二編程。
  8. 如申請專利範圍第7項所述之記憶體裝置,其中, 對該記憶體陣列的該第一字元線的該第一頁面進行編程時,該控制器控制: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於一第二驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程時,該控制器控制: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第三邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布且具有一第四邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,其中,該第三臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,而該第四臨界電壓分布高於該第三驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程時,該控制器控制: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布且具有一第二邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布,其中,該第五臨界電壓分布低於該第一驗證電壓,該第六臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  9. 如申請專利範圍第7項所述之記憶體裝置,其中, 對該記憶體陣列的該第一字元線的該第一頁面進行編程時,該控制器控制: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於一第二驗證電壓; 該記憶體陣列的該第一字元線的該第二頁面進行該第一編程時,該控制器控制: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布,具有一第二邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程時,該控制器控制: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第三邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布且具有一第四邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布,其中,該第五臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,該第六臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  10. 如申請專利範圍第7項所述之記憶體裝置,其中, 對該記憶體陣列的該第一字元線的該第一頁面進行編程時,該控制器控制: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於該第一驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程時,該控制器控制: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布、具有一第二邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布且具有一第三與一第四邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於一第二驗證電壓,且該第五臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程時,該控制器控制: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有該第三邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布且具有該第四邏輯狀態的該些記憶體晶胞具有一第七臨界電壓分布,其中,該第六臨界電壓分布高於該第二驗證電壓但低於該第三驗證電壓,且該第七臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  11. 如申請專利範圍第7項所述之記憶體裝置,其中, 對該記憶體陣列的該第一字元線的該第一頁面進行編程時,該控制器控制: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓且該第二臨界電壓分布高於該第一驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程時,該控制器控制: 施加屬於一第二編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布、具有一第二邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,且具有一第三邏輯狀態的該些記憶體晶胞的一第五臨界電壓分布分離於具有一第四邏輯狀態的該些記憶體晶胞的一第六臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於一第二驗證電壓,且該第五與該第六臨界電壓分布高於該第二驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程時,該控制器控制: 施加屬於一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有該第三邏輯狀態的該些記憶體晶胞具有一第七臨界電壓分布且具有該第四邏輯狀態的該些記憶體晶胞具有一第八臨界電壓分布,其中,該第七臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,且該第八臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
  12. 如申請專利範圍第7項所述之記憶體裝置,其中, 對該記憶體陣列的該第一字元線的該第一頁面進行編程時,該控制器控制: 施加屬於一第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得該些記憶體晶胞具有一第一臨界電壓分布與一第二臨界電壓分布,其中,該第一臨界電壓分布低於一第一驗證電壓,該第二臨界電壓分布高於該第一驗證電壓但低於一第二驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第一編程時,該控制器控制: 施加屬於該第一編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有一第一邏輯狀態的該些記憶體晶胞具有一第三臨界電壓分布、具有一第二、一第三與一第四邏輯狀態的該些記憶體晶胞具有一第四臨界電壓分布,其中,該第三臨界電壓分布低於該第一驗證電壓,該第四臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓; 對該記憶體陣列的該第一字元線的該第二頁面進行該第二編程時,該控制器控制: 施加屬於一第二與一第三編程電壓範圍內的至少一編程電壓至該些記憶體晶胞,使得具有該第二邏輯狀態的該些記憶體晶胞具有一第五臨界電壓分布,具有該第三邏輯狀態的該些記憶體晶胞具有一第六臨界電壓分布,具有該第四邏輯狀態的該些記憶體晶胞具有一第七臨界電壓分布,其中,該第五臨界電壓分布高於該第一驗證電壓但低於該第二驗證電壓,該第六臨界電壓分布高於該第二驗證電壓但低於一第三驗證電壓,該第七臨界電壓分布高於該第三驗證電壓; 其中, 該第一驗證電壓低於該第二驗證電壓,且該第二驗證電壓低於該第三驗證電壓;以及 該第一編程電壓範圍低於該第二編程電壓範圍,該第二編程電壓範圍低於該第三編程電壓範圍。
TW107127477A 2018-08-07 2018-08-07 記憶體裝置及其編程方法 TWI652680B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW107127477A TWI652680B (zh) 2018-08-07 2018-08-07 記憶體裝置及其編程方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107127477A TWI652680B (zh) 2018-08-07 2018-08-07 記憶體裝置及其編程方法

Publications (2)

Publication Number Publication Date
TWI652680B true TWI652680B (zh) 2019-03-01
TW202008368A TW202008368A (zh) 2020-02-16

Family

ID=66590722

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107127477A TWI652680B (zh) 2018-08-07 2018-08-07 記憶體裝置及其編程方法

Country Status (1)

Country Link
TW (1) TWI652680B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8228728B1 (en) 2009-09-14 2012-07-24 Marvell International Ltd. Programming method for multi-level cell flash for minimizing inter-cell interference
US8339846B2 (en) 2009-08-14 2012-12-25 Samsung Electronics Co., Ltd. Flash memory device, programming and reading methods performed in the same
US9424930B2 (en) 2010-09-15 2016-08-23 Sandisk Technologies Llc Apparatus, system, and method for non-volatile storage element programming
US9589647B1 (en) 2015-10-06 2017-03-07 SK Hynix Inc. Semiconductor device with improved programming reliability
US9627072B2 (en) 2014-11-25 2017-04-18 Macronix International Co., Ltd. Variant operation sequences for multibit memory

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8339846B2 (en) 2009-08-14 2012-12-25 Samsung Electronics Co., Ltd. Flash memory device, programming and reading methods performed in the same
US8228728B1 (en) 2009-09-14 2012-07-24 Marvell International Ltd. Programming method for multi-level cell flash for minimizing inter-cell interference
US8817535B1 (en) 2009-09-14 2014-08-26 Marvell International Ltd. Programming method for multi-level cell flash for minimizing inter-cell interference
US9424930B2 (en) 2010-09-15 2016-08-23 Sandisk Technologies Llc Apparatus, system, and method for non-volatile storage element programming
US9627072B2 (en) 2014-11-25 2017-04-18 Macronix International Co., Ltd. Variant operation sequences for multibit memory
US9589647B1 (en) 2015-10-06 2017-03-07 SK Hynix Inc. Semiconductor device with improved programming reliability

Also Published As

Publication number Publication date
TW202008368A (zh) 2020-02-16

Similar Documents

Publication Publication Date Title
JP4751039B2 (ja) 不揮発性半導体記憶装置
JP4050555B2 (ja) 不揮発性半導体記憶装置およびそのデータ書き込み方法
US9761318B1 (en) Semiconductor memory device
US8902666B2 (en) Programming method for nonvolatile memory device
US8520435B2 (en) Nonvolatile memory device and method of operating the same
WO2009081745A1 (ja) 不揮発性半導体記憶装置
KR20060115996A (ko) 비-휘발성 메모리 셀들의 행동에 근거한 프로그래밍 방법
JP2009301616A (ja) 不揮発性半導体記憶装置
JP2007109364A (ja) フラッシュメモリ素子のプログラム方法
KR20080084025A (ko) 차지 트랩형 불휘발성 메모리 장치 및 그 프로그램 방법
CN107068184B (zh) 存储器装置及操作存储器的方法
KR102387956B1 (ko) 불휘발성 메모리 장치를 포함하는 메모리 시스템
TWI791155B (zh) 3d nand快閃記憶體及其操作方法
KR20130071686A (ko) 반도체 메모리 장치 및 이의 동작 방법
JP2009043391A (ja) フラッシュメモリ素子のプログラム方法
KR20120005834A (ko) 반도체 메모리 장치 및 그 프로그램 방법
JP2010507180A (ja) 不揮発性記憶素子における部分的な消去と消去の検証
TWI736306B (zh) 3d nand快閃記憶體的編程方法、3d nand快閃記憶體及其相關電子裝置
EP2080199A2 (en) Partitioned soft programming in non-volatile memory
TWI652680B (zh) 記憶體裝置及其編程方法
CN111081303B (zh) 存储器编程方法、装置、电子设备及计算机可读存储介质
CN115798552A (zh) 存储器装置及该存储器装置的操作方法
KR100880329B1 (ko) 플래시 메모리 소자 및 그 프로그램 방법
KR20210111679A (ko) 반도체 메모리 장치 및 판독 방법
US9190142B2 (en) Semiconductor memory device and method of controlling the same