TWI615824B - 顯示面板及其驅動電路 - Google Patents

顯示面板及其驅動電路 Download PDF

Info

Publication number
TWI615824B
TWI615824B TW106105627A TW106105627A TWI615824B TW I615824 B TWI615824 B TW I615824B TW 106105627 A TW106105627 A TW 106105627A TW 106105627 A TW106105627 A TW 106105627A TW I615824 B TWI615824 B TW I615824B
Authority
TW
Taiwan
Prior art keywords
control
control switch
signal
output
unit
Prior art date
Application number
TW106105627A
Other languages
English (en)
Other versions
TW201832194A (zh
Inventor
奚鵬博
蘇松宇
任董壎
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW106105627A priority Critical patent/TWI615824B/zh
Priority to CN201710308785.2A priority patent/CN107358903B/zh
Application granted granted Critical
Publication of TWI615824B publication Critical patent/TWI615824B/zh
Publication of TW201832194A publication Critical patent/TW201832194A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

驅動電路包含控制單元、啟動單元、兩輸出單元及位移暫存器。控制單元輸出兩控制信號。啟動單元具有輸出節點以輸出啟動信號。第一輸出單元與輸出節點及控制單元連接並包含第一控制開關。當第一控制開關根據第一控制信號導通時,第一輸出單元輸出第一掃描脈衝。第二輸出單元與輸出節點及控制單元連接並包含第二控制開關。當第二控制開關根據第二控制信號導通時,第二輸出單元輸出第二掃描脈衝。位移暫存器與控制單元連接並根據其中一控制信號觸發以將時脈信號輸出。第一控制信號及第二控制信號分時導通兩控制開關。

Description

顯示面板及其驅動電路
本揭露文件係關於一種顯示面板,特別係關於一種具有雙輸出驅動電路的顯示面板。
為了使高解析度的高階顯示面板可維持畫面品質,通常採用例如120Hz的訊框率(畫面更新率),而此卻使得顯示面板內部儲存電容的充/放電更新時間不足,導致畫面可能無法有效呈現。為了解決此問題,閘極半交錯高訊框驅動(gate interlace half high frame rate)技術被提出。而為了實現此種高階技術並減少面板像素電極充放電的時間延遲,顯示面板驅動架構必須於面板兩側各設置兩組驅動電路,以分別驅動例如奇數級掃描線及偶數級掃描線。然而,此不但提高了面板驅動電路設計的複雜度,亦須藉由多組信號來進行控制。
此外,因為驅動電路設計更加複雜,電子元件的使用量勢必增加,此增加了電路的整體面積及功率消耗,信號雜訊亦隨著電路的複雜而居高不下。
為了減少面板像素電極充放電的時間延遲,並同時簡化整體驅動電路的設計,在本揭露文件之一技術態樣中提出一種驅動電路。驅動電路用以驅動顯示面板的第一掃描線和第二掃描線。驅動電路包含控制單元、啟動單元、第一輸出單元、第二輸出單元及位移暫存器。控制單元用以輸出第一控制信號及第二控制信號。啟動單元具有輸出節點,此輸出節點用以輸出啟動信號。第一輸出單元分別與輸出節點及控制單元連接,並包含第一控制開關,其中第一控制開關受控於第一控制信號。當第一控制開關根據第一控制信號導通時,第一輸出單元接收啟動信號及時脈信號並輸出第一掃描脈衝至第一掃描線。第二輸出單元分別與輸出節點及控制單元連接,並包含第二控制開關,其中第二控制開關受控於第二控制信號。當第二控制開關根據第二控制信號導通時,第二輸出單元接收啟動信號及時脈信號並輸出第二掃描脈衝至第二掃描線。位移暫存器具有輸出端。位移暫存器與控制單元連接並根據第一控制信號或第二控制信號觸發以將時脈信號於輸出端輸出。其中第一控制信號及第二控制信號分時導通第一控制開關及第二控制開關。
此外,在本揭露文件之另一技術態樣中提出一種顯示面板。顯示面板包含2N級掃描線、控制單元、N個驅動電路,其中N為正整數。控制單元用以輸出第一控制信號及第二控制信號。驅動電路各者分別連接此2N級掃描線 中對應的其中一奇數級掃描線及此2N級掃描線中對應的其中一偶數級掃描線。驅動電路各自包含啟動單元、第一輸出單元、第二輸出單元及位移暫存器。啟動單元具有輸出節點,輸出節點用以輸出啟動信號。第一輸出單元分別與輸出節點及控制單元連接,並包含第一控制開關,其中第一控制開關受控於第一控制信號。當第一控制開關根據第一控制信號導通時,第一輸出單元接收啟動信號及時脈信號並輸出第一掃描脈衝至對應的其中一奇數級掃描線。第二輸出單元分別與輸出節點及控制單元連接,並包含第二控制開關,其中第二控制開關受控於第二控制信號。當第二控制開關根據第二控制信號導通時,第二輸出單元接收啟動信號及時脈信號並輸出第二掃描脈衝至對應的其中一偶數級掃描線。位移暫存器具有輸出端。位移暫存器與控制單元連接並根據第一控制信號或第二控制信號觸發以將時脈信號於輸出端輸出為位移信號。其中第一控制信號及第二控制信號不同時導通第一控制開關及第二控制開關。
透過本揭露文件的驅動架構的揭露,高階顯示面板的驅動電路得以簡化,並僅使用了較傳統驅動電路更少的電子元件,進一步改善了整體的功率耗損及信號雜訊。
100、500‧‧‧顯示面板
110‧‧‧影像區域
120、122‧‧‧驅動陣列
130、132‧‧‧控制單元
ACT1‧‧‧啟動單元
C1~CM‧‧‧儲存電容
C[A]‧‧‧第一控制信號
C[B]‧‧‧第二控制信號
CLK、XCLK‧‧‧時脈信號
D1、D2‧‧‧單向開關
D[1]~D[N]、D[K]、D2[K]‧‧‧驅動電路
D2U、U2D、VSS、VDD‧‧‧定電壓
E[1]~E[N]、E[K]‧‧‧偶數級掃描線
F1‧‧‧第一訊框
F2‧‧‧第二訊框
F3‧‧‧第三訊框
G[1]~G[3]、G[K-1]、G[K]、G[K+1]‧‧‧位移信號
M1~M16‧‧‧控制開關
N1‧‧‧輸出節點
O[1]~O[N]、O[K]‧‧‧奇數級掃描線
PL1、PL2‧‧‧參考電壓單元
Q1、Q1、Q3‧‧‧節點
SA[1]~SA[N]、SA[K]、SA2[K]‧‧‧第一掃描脈衝
SB[1]~SB[N]、SB[K]、SB2[K]‧‧‧第二掃描脈衝
SC1‧‧‧第一輸出單元
SC2‧‧‧第二輸出單元
SR1‧‧‧位移暫存器
RST‧‧‧重置信號
VST‧‧‧啟動信號
第1A圖為本揭露文件之一實施例之顯示面板架構圖。
第1B圖為本揭露文件之一實施例之顯示面板架構圖。
第2A圖為本揭露文件之一實施例之驅動電路架構圖。
第2B圖為本揭露文件之一實施例之驅動電路的電路圖。
第3圖為本揭露文件之一實施例之時序波形圖。
第4圖為本揭露文件之一實施例之訊框與時間關係圖。
第5圖為本揭露文件之一實施例之顯示面板架構圖。
下文係舉實施例配合所附圖式作詳細說明,但所描述的具體實施例僅僅用以解釋本發明,並不用來限定本發明,而結構操作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本發明揭示內容所涵蓋的範圍。
此外,附圖僅僅用以示意性地加以說明,并未依照其真實尺寸進行繪製。而關於本文中所使用的”電性連接”或”電性耦接”,可指二或多個元件實體地電性接觸或間接地電性接觸。
在全篇說明書與申請專利範圍所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在此揭露之內容中與特殊內容中的平常意義。某些用以描述本揭露之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本揭露之描述上額外的引導。
請參閱第1A圖繪示的本揭露文件之一實施例之顯示面板100的架構圖。顯示面板100具有影像區域110(active area)、驅動陣列120及控制單元130。影像區 域110用以顯示影像,其包含有奇數級掃描線O[1]~O[N]及偶數級掃描線E[1]~E[N],其中N為任意正整數。舉例來說,當顯示面板100的解析度為1024×768像素時,顯示面板100具有768條掃描線,則表示顯示面板100具有768/2條奇數級掃描線及768/2條偶數級掃描線,亦即,N等於768/2=384。而當顯示面板100的解析度為1920×1080像素時,顯示面板100具有1080條掃描線,則表示顯示面板100具有1080/2條奇數級掃描線及1080/2條偶數級掃描線,亦即,N等於1080/2=540。
奇數級掃描線O[1]~O[N]及偶數級掃描線E[1]~E[N]各自具有儲存電容C1~CM,其中M為正整數。當奇數級掃描線O[1]~O[N]或偶數級掃描線E[1]~E[N]中的一者被驅動時,所對應的儲存電容C1~CM將根據各自對應的資料線(圖未示)所提供的資料信號以進行充電,以使對應的像素電極(圖未示)作動/發光,此為顯示面板的基本原理。
驅動陣列120具有驅動電路D[1]~D[N],各驅動電路D[1]~D[N]分別對應驅動一組奇數級掃描線和偶數級掃描線。舉例來說,驅動電路D[1]用以電性連接及驅動對應的一組奇數級掃描線O[1]及偶數級掃描線E[1],驅動電路D[2]用以電性連接及驅動對應的一組奇數級掃描線O[2]及偶數級掃描線E[2],依此類推。其中各驅動電路D[1]根據面板晶片產生的啟動信號VST(G[0])以啟動,並輸出位移信號G[1]以作為下一級驅動電路D[2]的啟動信 號,而驅動電路D[2]則輸出位移信號G[2]以繼續驅動再下一級的驅動電路D[3],依此類推。
此外,各驅動電路D[1]~D[N]依序提供第一掃描脈衝SA[1]~SA[N]至各自對應的奇數級掃描線O[1]~O[N],以及依序提供第二掃描脈衝SB[1]~SB[N]至各自對應的偶數級掃描線E[1]~E[N]。
控制單元130電性耦接驅動陣列120,並提供控制信號至驅動陣列120中驅動電路D[1]~D[N]的每一者,以控制各驅動電路輸出第一掃描脈衝SA[1]~SA[N]及第二掃描脈衝SB[1]~SB[N]。
請參閱第1B圖,第1B圖繪示本揭露文件之一實施例之顯示面板100的架構圖。第1B圖中,以影像區域110的第K級奇數級掃描線O[K]作為各奇數級掃描線O[1]~O[N]的一般表示式,以影像區域110的第K級偶數級掃描線E[K]作為各偶數級掃描線E[1]~E[N]的一般表示式,以及以驅動陣列120的第K級驅動電路D[K]作為驅動電路D[1]~D[N]的一般表示式,以方便本文作進一步說明,其中K為介於1~N之間的正整數。於此例中,驅動電路D[K]受控於控制單元130以分別提供第一掃描脈衝SA[K]及第二掃描脈衝SB[K]至奇數級掃描線O[K]及偶數級掃描線E[K]。
第2A圖繪示第1B圖之實施例之驅動電路D[K]的架構圖。驅動電路D[K]具有啟動單元ACT1、第一輸出單元SC1、參考電壓單元PL1、第二輸出單元SC2、位 移暫存器SR1及參考電壓單元PL2。啟動單元具有輸出節點N1以輸出啟動信號。第一輸出單元SC1分別與輸出節點N1及控制單元130電性連接,並根據控制單元130輸出的第一控制信號C[A]及面板晶片提供的時脈信號CLK將第一掃描脈衝SA[K]發送至奇數級掃描線O[K]。而第二輸出單元SC2分別與輸出節點N1及控制單元130電性連接,並根據控制單元130輸出的第二控制信號C[B]及時脈信號CLK將第二掃描脈衝SB[K]發送至偶數級掃描線E[K]。其中第一控制信號C[A]與第二控制信號C[B]為反相信號。
位移暫存器SR1與控制單元130電性連接,並根據第一控制信號C[A]或第二控制信號C[B]觸發以將時脈信號CLK輸出為當級的位移信號G[K]。
參考電壓單元PL1和參考電壓單元PL2用以提供低電壓準位至第一輸出單元SC1、第二輸出單元SC2及位移暫存器SR1。關於驅動電路D[K]的詳細作動將於下文配合第2B圖及第3圖作說明。
第2B圖繪示第1圖及第2A圖中實施例之驅動電路D[K]的電路圖。第2B圖中,第一輸出單元SC1具有第一控制開關M1、第三控制開關M3及單向開關D1。第一控制開關M1的輸入端電性耦接啟動單元ACT1的輸出節點N1,第一控制開關M1的控制端接收第一控制信號C[A],而第一控制開關M1的輸出端於節點Q1處電性耦接第三控制開關M3的控制端。第三控制開關M3的輸入端用以接收時脈信號CLK,以於第三控制開關M3導通時自輸出端輸出 第一掃描脈衝SA[K]。單向開關D1的控制端連接至節點Q1,而其輸入端及輸出端相連並連接至第三控制開關M3的輸出端,用以將節點Q1之電壓單向導通至第三控制開關M3的輸出端。其中,單向開關D1亦可以例如二極體取代。
第二輸出單元SC2具有第二控制開關M2、第四控制開關M4及單向開關D2。第二控制開關M2的輸入端電性耦接啟動單元ACT1的輸出節點N1,第二控制開關M2的控制端接收第二控制信號C[B],而第二控制開關M2的輸出端於節點Q2處電性耦接第四控制開關M4的控制端。第四控制開關M4的輸入端用以接收時脈信號CLK,以於第四控制開關M4導通時自輸出端輸出第二掃描脈衝SB[K]。單向開關D2的控制端連接至節點Q2,而其輸入端及輸出端相連並連接至第四控制開關M4的輸出端,用以將節點Q2之電壓單向導通至第四控制開關M4的輸出端。其中,單向開關D2亦可以例如二極體取代。
啟動單元ACT1由控制開關M5、M6構成,其中控制開關M5受控於前一級驅動電路D[K-1]的位移信號G[K-1],而控制開關M6受控於下一級驅動電路D[K+1]的位移信號G[K+1]。當前一級驅動電路D[K-1]的位移信號G[K-1]導通控制開關M5時,控制開關M5將導通高電壓準位的定電壓U2D至輸出節點N1,而當下一級驅動電路D[K+1]的位移信號G[K+1]導通控制開關M6時,控制開關M6將導通低電壓準位的定電壓D2U至輸出節點N1。
位移暫存器SR1具有控制開關M7、M8,其中 控制開關M7受控於第一控制信號C[A],控制開關M8受控於第二控制信號C[B]。當控制開關M7根據第一控制信號C[A]導通時,控制開關M7將時脈信號CLK輸出為當級的位移信號G[K],而當控制開關M8根據第二控制信號C[B]導通時,控制開關M8將時脈信號CLK輸出為當級的位移信號G[K]。
參考電壓單元PL1具有控制開關M9、M10,其中控制開關M9與節點Q2連接並受控於第一控制信號C[A],控制開關M10與節點Q1連接受控於第二控制信號C[B]。當控制開關M9根據第一控制信號C[A]導通時,控制開關M9將定電壓VSS導通至節點Q2,而當控制開關M10根據第二控制信號C[B]導通時,控制開關M10將定電壓VSS導通至節點Q1。
參考電壓單元PL2具有控制開關M11~M16。控制開關M11接收定電壓VDD並受控於面板晶片提供的時脈信號XCLK以將定電壓VDD導通至節點Q3,其中時脈信號XCLK與時脈信號CLK為反相。控制開關M12接收定電壓VSS並受控於節點N1的電壓準位以將定電壓VSS導通至節點Q3。其中定電壓VDD、VSS皆由面板晶片所產生。
控制開關M14的輸出端電性連接輸出節點N1,控制開關M15的輸出端電性連接第三控制開關M3的輸出端及控制開關M7的輸入端,而控制開關M16的輸出端電性連接第四控制開關M4的輸出端及控制開關M8的輸入端。其中控制開關M14、M15、M16的控制端皆連接至節 點Q3,以受控於節點Q3的電壓準位,而控制開關M14、M15、M16的輸入端則接收定電壓VSS。
控制開關M13受控於重置信號RST,而重置信號RST由面板晶片發出,用以重置驅動電路D[K]。當重置信號RST導通控制開關M13時,控制開關M13將重置信號RST導通至節點Q3以進一步導通控制開關M14、M15、M16,以使定電壓VSS通過控制開關M14、M15、M16被發送至驅動電路D[K]的各節點(輸出節點N1、第三控制開關M3的輸出端、控制開關M7的輸入端、第四控制開關M4的輸出端和控制開關M8的輸入端)以重置驅動電路D[K]。
於此例中,各控制開關M1~M16例如為N型的金屬氧化物半導體場效電晶體(NMOS)開關。應理解的是,NMOS開關的控制端將根據高電壓準位的信號導通,以及根據低電壓準位的信號而關斷。而定電壓VSS固定於低電壓準位,定電壓VDD固定於高電壓準位。
於另一實施例中,驅動電路D[K]中的各控制開關M1~M16亦可以例如P類型金屬氧化物半導體場效電晶體(PMOS)設計,則定電壓VSS固定於高電壓準位,定電壓VDD固定於低電壓準位,且各控制開關M1~M16將根據低電壓準位的信號導通,以及根據高電壓準位的信號而關斷。
為方便說明,下文將以各控制開關M1~M16使用NMOS開關為例。請一併參閱第2B圖及第3圖,第3圖繪示本揭露文件之一實施例之時序波形圖。於第3圖的實施例中,於第一時間點T1及第二時間點T2之間,驅動電路D[K] 將驅動奇數級掃描線O[K]以產生第一訊框F1,則第一控制信號C[A]處於高電壓準位,第二控制信號C[B]處於低電壓準位。
因第一控制信號C[A]處於高電壓準位,使第一輸出單元SC1的第一控制開關M1被導通。當前一級位移信號G[K-1]產生時,驅動電路D[K]中啟動單元ACT1的控制開關M5導通,定電壓U2D進入輸出節點N1以進一步通過第一控制開關M1被發送至節點Q1。節點Q1接收高電壓準位的定電壓U2D以導通第三開關單元M3,使第三開關單元M3將時脈信號CLK導通至其輸出端以輸出為第一掃描脈衝SA[K],以驅動奇數級掃描線O[K]。當奇數級掃描線O[K]被驅動後,奇數級掃描線O[K]上的各儲存電容C1~CM將接收資料信號以充電。此外,位移暫存器SR1的控制開關M7也被導通,以將時脈信號CLK輸出為位移信號G[K]以啟動下一級的驅動電路D[K+1]。應理解的是,當驅動電路D[K]為第一級驅動電路D[1]時,則其前一級的位移信號G[0]即為第1A圖所示的啟動信號VST。
在第一時間點T1及第二時間點T2之間,因為第二控制信號C[B]處於低電壓準位,第二輸出單元SC2的第二控制開關M2被關斷,使輸出節點N1的電壓無法導通至節點Q2。且參考電壓單元PL1的控制開關M9也根據第一控制信號C[A]的電位而被導通,使低電壓準位的定電壓VSS發送至節點Q2以進一步關斷第四控制開關M4,則第二輸出單元SC2不輸出第二掃描脈衝SB[K]。
在位移信號G[K-1]導通控制開關M5後,輸出節點N1的電位亦將參考電壓單元PL2的控制開關M12導通,使定電壓VSS導通至節點Q3以關斷控制開關M14~M16。
藉此,於第一時間點T1及第二時間點T2之間,僅有奇數級掃描線O[K]接收到掃描脈衝,亦即,僅有奇數級掃描線O[K]上的儲存電容C1~CM可被充電以更新資料,而偶數級掃描線E[K]上的儲存電容C1~CM的電壓準位則不被更新。
接著,當下一級位移信號G[K+1]產生時,啟動單元ACT1的控制開關M6導通,使低電壓準位的定電壓D2U被導通至輸出節點N1,則控制開關M12關斷。因此時時脈信號XCLK處於高電壓準位,使控制開關M11開啟,高電壓準位的定電壓VDD將進入節點Q3以導通控制開關M14~M16。
當控制開關M14開啟時,定電壓VSS被導通至輸出節點N1,以確保輸出節點N1處於低電壓準位以關斷第三控制開關M3。而當控制開關M15、M16開啟時,定電壓VSS被導通至第三控制開關M3的輸出端、第四控制開關M4的輸出端、控制開關M7的輸入端及控制開關M8的輸入端。因此,驅動電路D[K]停止輸出第一掃描脈衝SA[K]、第二掃描脈衝SB[K]及位移信號G[K]。
當每一級驅動電路D[1]~D[N]依序輸出各自的第一掃描脈衝SA[1]~SA[N]後,於影像區域110形成的 影像為奇數級掃描線O[1]~O[N]的像素電極產生的第一訊框F1。接著,每一級驅動電路D[1]~D[N]於第3圖中第二時間點T2及第三時間點T3之間開始輸出第二訊框F2。
於第二時間點T2及第三時間點T3之間時,驅動電路D[K]將驅動偶數級掃描線E[K]以產生第二訊框F2,此時第一控制信號C[A]處於低電壓準位,第二控制信號C[B]處於高電壓準位。
因第一控制信號C[A]處於低電壓準位而第二控制信號C[B]處於高電壓準位,使第一輸出單元SC1的第一控制開關M1被關斷,第二輸出單元SC2的第二控制開關M2被導通。當前一級位移信號G[K-1]產生時,驅動電路D[K]中啟動單元ACT1的控制開關M5導通,定電壓U2D進入輸出節點N1以進一步通過第二控制開關M2被發送至節點Q2。節點Q2接收高電壓準位的定電壓U2D以導通第四開關單元M4,使第四開關單元M4將時脈信號CLK導通至其輸出端以輸出為第二掃描脈衝SB[K],以驅動偶數級掃描線E[K]。當偶數級掃描線E[K]被驅動後,偶數級掃描線E[K]上的各儲存電容C1~CM將接收資料信號以充電。此外,位移暫存器SR1的控制開關M8也被導通,以將時脈信號CLK輸出為位移信號G[K]以啟動下一級的驅動電路D[K+1]。
同時,因為第一輸出單元SC1的第一控制開關M1關斷,使輸出節點N1的電壓無法導通至節點Q1。且參考電壓單元PL1的控制開關M10也根據第二控制信號C[B] 的電位而被導通,使低電壓準位的定電壓VSS發送至節點Q1以進一步關斷第三控制開關M3,則第一輸出單元SC1不輸出第一掃描脈衝SA[K]。應注意的是,因為第一掃描脈衝SA[K]沒有產生,故奇數級掃描線O[K]不被驅動,則奇數級掃描線O[K]上的儲存電容C1~CM不被更新以維持於第一時間點T1及第二時間點T2之間的電壓準位。
而在位移信號G[K-1]導通控制開關M5後,輸出節點N1的電位亦將參考電壓單元PL2的控制開關M12導通,使定電壓VSS導通至節點Q3以關斷控制開關M14~M16。
藉此,於第二時間點T2及第三時間點T3之間,僅有偶數級掃描線E[K]接收到掃描脈衝,亦即,僅有偶數級掃描線E[K]上的儲存電容C1~CM可被充電以更新資料,且如前述,奇數級掃描線O[K]上的儲存電容C1~CM的電壓準位將不被更新。
接著,當下一級位移信號G[K+1]產生時,啟動單元ACT1的控制開關M6導通,使低電壓準位的定電壓D2U被導通至輸出節點N1,則控制開關M12關斷。因此時時脈信號XCLK處於高電壓準位,使控制開關M11開啟,高電壓準位的定電壓VDD將進入節點Q3以導通控制開關M14~M16。
同於第一時間點T1與第二時間點T2之間的時段,在第二時間點T2與第三時間點T3之間時,當控制開關M14開啟時,定電壓VSS被導通至輸出節點N1,以確保輸 出節點N1處於低電壓準位以關斷第三控制開關M3。而當控制開關M15、M16開啟時,定電壓VSS被導通至第三控制開關M3的輸出端、第四控制開關M4的輸出端、控制開關M7的輸入端及控制開關M8的輸入端。因此,驅動電路D[K]停止輸出第一掃描脈衝SA[K]、第二掃描脈衝SB[K]及位移信號G[K]。
當每一級驅動電路D[1]~D[N]依序輸出各自的第二掃描脈衝SB[1]~SB[N]後,於影像區域110形成的影像為偶數級掃描線E[1]~E[N]的像素電極產生的第二訊框F2。接著,每一級驅動電路D[1]~D[N]於第3圖中第三時間點T3及第四時間點T4之間開始輸出第三訊框F3。
於第三時間點T3及第四時間點T4之間時,驅動電路D[K]將重新驅動奇數級掃描線O[K]以產生第三訊框F3。其中,驅動電路D[K]於第三時間點T3及第四時間點T4之間的作動相同於在第一時間點T1及第二時間點T2之間的作動,故請參閱前文關於第一時間點T1及第二時間點T2之間電路作動的說明,於此不再重複贅述。
應理解的是,於第三時間點T3及第四時間點T4之間,奇數級掃描線O[K]被驅動,以使奇數級掃描線O[K]各自的儲存電容C1~CM接收資料信後以更新,進而產生第三訊框F3。而偶數級掃描線E[1]~E[N]於此時段不被驅動,則偶數級掃描線E[1]~E[N]各自的儲存電容C1~CM將維持於第二時間點T2及第三時間點T3之間充電的電壓準位。
簡單來說,驅動電路D[K]將輪流驅動奇數級掃描線及偶數級掃描線。亦即,當奇數級掃描線O[1]~O[N]被依序驅動後,偶數級掃描線E[1]~E[N]接著依序被驅動,而當偶數級掃描線E[1]~E[N]被驅動完成後,再次開始奇數級掃描線O[1]~O[N]的驅動。因此,奇數級掃描線O[1]~O[N]及偶數級掃描線E[1]~E[N]各自的儲存電容C1~CM都將有更足夠的充/放電更新時間,且因為單一時段只驅動一半的掃描線(奇數級掃描線O[1]~O[N]或偶數級掃描線E[1]~E[N]),則功率消耗只有傳統顯示面板的一半。
請參閱第4圖,第4圖繪示前述第一訊框F1、第二訊框F2及第三訊框F3與時間的關係圖,其中,第4圖的縱座標由上至下為各級驅動電路D[1]~D[N],橫坐標為時間軸。應理解的是,各級驅動電路D[1]~D[N]仍會繼續產生新訊框,本文以三個訊框為例僅是用以簡化說明。
如前文所述,第一訊框F1例如由奇數級掃描線O[1]~O[N]各自的像素電極所產生的奇數級訊框影像,第二訊框F2例如由偶數級掃描線E[1]~E[N]各自的像素電極所產生的偶數級訊框影像,而第三訊框F3例如由奇數級掃描線O[1]~O[N]各自的像素電極所產生的奇數級訊框影像,即奇數級訊框影像與偶數級訊框影像輪流更新。當驅動電路D[1]~D[N]繼續作動時,可依序產生第四訊框影像F4、第五訊框影像F5(圖未示)等等,依此類推。其中,第四訊框影像F4將為偶數級訊框影像、第五訊框影像F5將為 奇數級訊框影像。
由第4圖的關係作圖可知,奇數級訊框影像於產生第一訊框F1及第三訊框F3時被更新,而於第二訊框F2時則不更新。亦即,奇數級掃描線O[1]~O[N]每兩訊框時間才被更新一次。同理,偶數級掃描線E[1]~E[N]亦是每兩訊框時間才被更新一次。因此,每一掃描線各自的儲存電容C1~CM的充放電更新時間為訊框畫面更新時間的兩倍,即每一掃描線各自的儲存電容C1~CM的充放電更新頻率為訊框率(frame rate)的一半。舉例來說,當每一訊框以例如120Hz的高速率更新,則每一掃描線各自的儲存電容C1~CM的充/放電更新頻率僅為60Hz。
透過本揭露文件的教示,高解析度的顯示面板在採用高訊框率的情況下,顯示面板上各儲存電容仍可擁有足夠的充放電時間,以實現高品質的影像畫面。
於本揭露文件的一實施例中,顯示面板亦可於影像區域兩側各設置一組驅動陣列,如第5圖繪示的本揭露文件之一實施例之顯示面板500架構圖。顯示面板500具有相同於顯示面板100的影像區域110、驅動陣列120及控制單元130,此外,顯示面板500於影像區域110相對驅動陣列120的另一側更具有另一驅動陣列122及對應驅動陣列122的控制單元132。
在顯示面板500中,驅動陣列120亦具有驅動電路D[1]~D[N](以D[K]表示)。而驅動陣列122對稱於驅動陣列120,其具有第二組驅動電路D[1]~D[N](以D2[K]表 示),而控制單元132則用以提供控制信號至驅動陣列122的各驅動電路。此外,驅動陣列122的作動相同於驅動陣列120。舉例來說,當驅動電路D[K]輸出第一掃描脈衝SA[K]至奇數級掃描線O[K]時,驅動電路D2[K]亦同時輸出第一掃描脈衝SA2[K]至奇數級掃描線O[K],而當驅動電路D[K]輸出第二掃描脈衝SB[K]至偶數級掃描線E[K]時,驅動電路D2[K]亦同時輸出第二掃描脈衝SB2[K]至偶數級掃描線E[K]。即驅動陣列122與驅動陣列120於同一時間點共同驅動影像區域110中的同一掃描線。藉由雙邊同時驅動影像區域110,可減少顯示面板500的RC延遲(RC delay),亦可確保每一掃描線能獲的足夠的驅動電壓。
雖然本發明之實施例已揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可做些許之更動與潤飾,因此本發明之保護範圍當以後附之申請專利範圍所界定為準。
130‧‧‧控制單元
ACT1‧‧‧啟動單元
C[A]‧‧‧第一控制信號
C[B]‧‧‧第二控制信號
CLK、XCLK‧‧‧時脈信號
D[K]‧‧‧驅動電路
D2U、U2D、VSS、VDD‧‧‧定電壓
G[K-1]、G[K]、G[K+1]‧‧‧位移信號
N1‧‧‧輸出節點
PL1、PL2‧‧‧參考電壓單元
SA[K]‧‧‧第一掃描脈衝
SB[K]‧‧‧第二掃描脈衝
SC1‧‧‧第一輸出單元
SC2‧‧‧第二輸出單元
SR1‧‧‧位移暫存器
RST‧‧‧重置信號

Claims (10)

  1. 一種驅動電路,用以驅動一顯示面板的一第一掃描線和一第二掃描線,該驅動電路包含:一啟動單元,具有一輸出節點,該輸出節點用以輸出一啟動信號;一第一輸出單元,分別與該輸出節點連接,並包含一第一控制開關,其中該第一控制開關受控於一控制單元所輸出之一第一控制信號,當該第一控制開關根據該第一控制信號導通時,該第一輸出單元接收該啟動信號及一時脈信號並輸出一第一掃描脈衝至該第一掃描線;一第二輸出單元,分別與該輸出節點連接,並包含一第二控制開關,其中該第二控制開關受控於該控制單元所輸出之一第二控制信號,當該第二控制開關根據該第二控制信號導通時,該第二輸出單元接收該啟動信號及該時脈信號並輸出一第二掃描脈衝至該第二掃描線;以及一位移暫存器,具有一輸出端,該位移暫存器與連接並根據該第一控制信號或該第二控制信號觸發以將該時脈信號於該輸出端輸出;其中該第一控制信號及該第二控制信號分時導通該第一控制開關及該第二控制開關。
  2. 如請求項1所述之驅動電路,其中該第一輸出單元更包含一第三控制開關,該第二輸出單元更包含一第四控制開關,該第一控制開關、該第二控制開關、該 第三控制開關及該第四控制開關各包含一輸入端、一輸出端及一控制端,該第一控制開關的該控制端及該第二控制開關的該控制端分別接收該第一控制信號及該第二控制信號,該第一控制開關的該輸入端及該第二控制開關的該輸入端連接該輸出節點,該第一控制開關的該輸出端連接該第三控制開關的該控制端,該第二控制開關的該輸出端連接該第四控制開關的該控制端,該第三控制開關的該輸入端及該第四控制開關的該輸入端分別接收該時脈信號,當該第一控制開關根據該第一控制信號將該啟動信號導通至該第三控制開關的該控制端時,該第三控制開關將該時脈信號導通至該第三控制開關的該輸出端作為該第一掃描脈衝,而當該第二控制開關根據該第二控制信號將該啟動信號導通至該第四控制開關的該控制端時,該第四控制開關將該時脈信號導通至該第四控制開關的該輸出端作為該第二掃描脈衝。
  3. 如請求項2所述之驅動電路,更包含:一參考電壓單元,分別與該第一控制開關的該輸出端及該第二控制開關的該輸出端電性連接,用以提供低電壓準位的一定電壓,其中當該第一控制信號處於高電壓準位時,該第一控制開關導通,該參考電壓單元將該第二控制開關的該輸出端的電壓拉至該定電壓的電壓準位,當該第二控制信號處於高電壓準位時,該第二控制開關導通,該參考電壓單元將該第一控制開關的該輸出端的電壓拉至 該定電壓的電壓準位。
  4. 一種顯示面板,包含:2N級掃描線,其中N為正整數;一控制單元,用以輸出一第一控制信號及一第二控制信號;以及N個驅動電路,其中該N個驅動電路的各者分別連接該2N級掃描線中對應的其中一奇數級掃描線及該2N級掃描線中對應的其中一偶數級掃描線,該N個驅動電路各自包含:一啟動單元,具有一輸出節點,該輸出節點用以輸出一啟動信號;一第一輸出單元,分別與該輸出節點及該控制單元連接,並包含一第一控制開關,其中該第一控制開關受控於該第一控制信號,當該第一控制開關根據該第一控制信號導通時,該第一輸出單元接收該啟動信號及一時脈信號並輸出一第一掃描脈衝至對應的該其中一奇數級掃描線;一第二輸出單元,分別與該輸出節點及該控制單元連接,並包含一第二控制開關,其中該第二控制開關受控於該第二控制信號,當該第二控制開關根據該第二控制信號導通時,該第二輸出單元接收該啟動信號及該時脈信號並輸出一第二掃描脈衝至對應的該其中一偶數級掃描線;以及 一位移暫存器,具有一輸出端,該位移暫存器與該控制單元連接並根據該第一控制信號或該第二控制信號觸發以將該時脈信號於該輸出端輸出為一位移信號;其中該第一控制信號及該第二控制信號不同時導通該第一控制開關及該第二控制開關。
  5. 如請求項4所述之顯示面板,其中該控制單元於一第一時間點及一第二時間點之間輸出高電壓準位的該第一控制信號及低電壓準位的該第二控制信號,以及該控制單元於一第二時間點及一第三時間點之間輸出高電壓準位的該第二控制信號及低電壓準位的該第一控制信號,當於該第一時間點及該第二時間點之間時,該N個驅動電路各自的該第一控制開關導通且各自的該第二控制開關關斷,當於該第二時間點及該第三時間點之間時,該N個驅動電路各自的該第一控制開關關斷且各自的該第二控制開關導通。
  6. 如請求項5所述之顯示面板,其中該2N級掃描線各自包含複數個儲存電容,當於該第一時間點及該第二時間點之間時,該N個驅動電路根據各自的該啟動信號及該位移信號,依序以該第一掃描脈衝驅動該2N級掃描線中所有的奇數級掃描線,以使所有的奇數級掃描線各自的該些儲存電容根據各自對應的一資料信號進行充 電。
  7. 如請求項6所述之顯示面板,其中當於該第二時間點及該第三時間點之間,該N個驅動電路根據該N個驅動電路各自的該啟動信號及該位移信號,依序以該第二掃描脈衝驅動該2N級掃描線中所有的偶數級掃描線,以使所有的偶數級掃描線各自的該些儲存電容根據各自對應的該資料信號進行充電,而該2N級掃描線中所有的奇數級掃描線各自的該些儲存電容維持於該第一時間點及該第二時間點之間充電的電壓準位。
  8. 如請求項7所述之顯示面板,其中該控制單元於該第三時間點及一第四時間點之間輸出高電壓準位的該第一控制信號及低電壓準位的該第二控制信號,該N個驅動電路根據各自的該啟動信號及該位移信號,依序以該第一掃描脈衝驅動該2N級掃描線中所有的奇數級掃描線,以使所有的奇數級掃描線各自的該些儲存電容根據各自對應的該資料信號更新電壓準位,而該2N級掃描線中所有的偶數級掃描線各自的該些儲存電容維持於該第二時間點及該第三時間點之間充電的電壓準位。
  9. 如請求項4所述之顯示面板,其中該第一輸出單元更包含一第三控制開關,該第二輸出單元更包含一第四控制開關,該第一控制開關、該第二控制開關、該 第三控制開關及該第四控制開關各包含一輸入端、一輸出端及一控制端,該第一控制開關的該控制端及該第二控制開關的該控制端分別接收該第一控制信號及該第二控制信號,該第一控制開關的該輸入端及該第二控制開關的該輸入端連接該輸出節點,該第一控制開關的該輸出端連接該第三控制開關的該控制端,該第二控制開關的該輸出端連接該第四控制開關的該控制端,該第三控制開關的該輸入端及該第四控制開關的該輸入端分別接收該時脈信號,當該第一控制開關根據該第一控制信號將該啟動信號導通至該第三控制開關的該控制端時,該第三控制開關將該時脈信號導通至該第三控制開關的該輸出端作為該第一掃描脈衝,而當該第二控制開關根據該第二控制信號將該啟動信號導通至該第四控制開關的該控制端時,該第四控制開關將該時脈信號導通至該第四控制開關的該輸出端作為該第二掃描脈衝。
  10. 如請求項9所述之顯示面板,各該N個驅動電路各自更包含:一參考電壓單元,分別與對應的該第一控制開關的該輸出端及該第二控制開關的該輸出端電性連接,用以提供低電壓準位的一定電壓,其中當該第一控制信號處於高電壓準位時,該第一控制開關導通,該參考電壓單元將該第二控制開關的該輸出端的電壓拉至該定電壓的電壓準位,當該第二控制信號處於高電壓準位時,該第二控制開 關導通,該參考電壓單元將該第一控制開關的該輸出端的電壓拉至該定電壓的電壓準位。
TW106105627A 2017-02-20 2017-02-20 顯示面板及其驅動電路 TWI615824B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW106105627A TWI615824B (zh) 2017-02-20 2017-02-20 顯示面板及其驅動電路
CN201710308785.2A CN107358903B (zh) 2017-02-20 2017-05-04 显示面板及其驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW106105627A TWI615824B (zh) 2017-02-20 2017-02-20 顯示面板及其驅動電路

Publications (2)

Publication Number Publication Date
TWI615824B true TWI615824B (zh) 2018-02-21
TW201832194A TW201832194A (zh) 2018-09-01

Family

ID=60271647

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106105627A TWI615824B (zh) 2017-02-20 2017-02-20 顯示面板及其驅動電路

Country Status (2)

Country Link
CN (1) CN107358903B (zh)
TW (1) TWI615824B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109410838A (zh) * 2018-12-29 2019-03-01 云谷(固安)科技有限公司 一种像素电路和显示装置
TWI771921B (zh) * 2021-02-22 2022-07-21 瑞鼎科技股份有限公司 顯示驅動系統

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201222482A (en) * 2007-03-15 2012-06-01 Kuo-Ching Chiang Wireless access and storing method
CN102622983B (zh) * 2012-03-30 2013-11-06 深圳市华星光电技术有限公司 显示器的闸极驱动电路
TWI445309B (zh) * 2010-05-07 2014-07-11 Lg Display Co Ltd 閘極位移暫存器及具有該暫存器之顯示裝置
TWI492208B (zh) * 2009-09-16 2015-07-11 Semiconductor Energy Lab 驅動器電路、包含該驅動器電路之顯示裝置及包含該顯示裝置之電子裝置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101074402B1 (ko) * 2004-09-23 2011-10-17 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
CN103500551B (zh) * 2013-10-23 2015-12-30 合肥京东方光电科技有限公司 移位寄存器单元、goa电路、阵列基板以及显示装置
JP6599100B2 (ja) * 2013-12-24 2019-10-30 エルジー ディスプレイ カンパニー リミテッド 表示装置用の駆動回路および表示装置
CN104766586B (zh) * 2015-04-29 2017-08-29 合肥京东方光电科技有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201222482A (en) * 2007-03-15 2012-06-01 Kuo-Ching Chiang Wireless access and storing method
TWI492208B (zh) * 2009-09-16 2015-07-11 Semiconductor Energy Lab 驅動器電路、包含該驅動器電路之顯示裝置及包含該顯示裝置之電子裝置
TWI445309B (zh) * 2010-05-07 2014-07-11 Lg Display Co Ltd 閘極位移暫存器及具有該暫存器之顯示裝置
CN102622983B (zh) * 2012-03-30 2013-11-06 深圳市华星光电技术有限公司 显示器的闸极驱动电路

Also Published As

Publication number Publication date
TW201832194A (zh) 2018-09-01
CN107358903A (zh) 2017-11-17
CN107358903B (zh) 2020-08-18

Similar Documents

Publication Publication Date Title
CN108682398B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
US11081058B2 (en) Shift register unit, gate drive circuit, display device and driving method
KR102551784B1 (ko) 시프트 레지스터 유닛과 그 구동 방법, 게이트 구동 회로 및 디스플레이 디바이스
JP7366753B2 (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
WO2020024641A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US10095058B2 (en) Shift register and driving method thereof, gate driving device
WO2020173229A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2020042685A1 (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
WO2020015569A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
WO2020007054A1 (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN109935198B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN108877720B (zh) 栅极驱动电路、显示装置及驱动方法
WO2019184358A1 (zh) 栅极驱动电路、显示装置及驱动方法
CN109935197B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN113192454B (zh) 扫描驱动电路、方法、显示面板和显示装置
WO2021022554A1 (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
US20230274680A1 (en) Shift register unit, driving method, gate driving circuit, and display device
JP2024016236A (ja) シフトレジスタユニット、ゲート駆動回路、表示装置及び駆動方法
TWI615824B (zh) 顯示面板及其驅動電路
TWI616866B (zh) 驅動單元及驅動陣列
WO2020042705A1 (zh) 移位寄存器单元、栅极驱动电路及驱动方法
CN107818749B (zh) 移位寄存器单元、栅极驱动电路及显示装置
WO2020187043A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN117894262A (zh) 驱动控制电路、栅极驱动电路及显示面板