TWI610538B - 掃描正反器、其操作方法及包含該掃描正反器之裝置 - Google Patents
掃描正反器、其操作方法及包含該掃描正反器之裝置 Download PDFInfo
- Publication number
- TWI610538B TWI610538B TW102143492A TW102143492A TWI610538B TW I610538 B TWI610538 B TW I610538B TW 102143492 A TW102143492 A TW 102143492A TW 102143492 A TW102143492 A TW 102143492A TW I610538 B TWI610538 B TW I610538B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- flop
- flip
- scanning
- selector
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318541—Scan latches or cell details
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
Abstract
一掃描正反器可包括一選擇器,其係響應於一掃描作動信號而輸出一資料信號或一掃描輸入信號,及一正反器,其係根據一時鐘信號及一低電壓信號而栓鎖該選擇器之一輸出信號或該資料信號,其中該低電壓信號係為指示該掃描正反器是否以一低操作電壓操作的一控制信號。
Description
本案遵照35 U.S.C.§119(a)請求韓國專利申請案第10-2012-0153248號申請日2012年12月26日之權益,該案揭示內容係爰引於此並融入本說明書之揭示。
本發明係有關於掃描正反器、其操作方法及包含該掃描正反器之裝置。
依據本發明之構思原理的具體實施例係有關於掃描正反器,及更明確言之,係有關於藉縮短一維持時間而穩定地操作的掃描正反器、該掃描正反器之操作方法及包含該掃描正反器之一資料處理裝置。
習知主從正反器為高度可靠且廣為人使用。但因於低操作電壓時習知主從正反器的維持邊際顯著地增高,此等正反器包括維持緩衝器以確保於低操作電壓時的適當操作,及此等正反器之操作因而受限制。
依據本發明之構思原理的具體實施例之一面向,一掃描正反器包含一選擇器於一掃描作動信號的控制之下輸出一資料信號或一掃描輸入信號;及一正反器於一時鐘信號及一低電壓信號的控制之下栓鎖該選擇器之一輸出信號或該資料信號,及該低電壓信號係為指示該掃描正反器是否係以一低操作電壓操作的一控制信號。
依據本發明構思原理的具體實施例之一面向,當該低電壓信號係在一第一位準時,該正反器可根據該時鐘信號栓鎖該資料信號。
依據本發明構思原理的具體實施例之一面向,當該掃描作動信號係在一第一位準及該低電壓信號係在一第二位準時,該選擇器可輸出該資料信號,及該正反器可根據該時鐘信號栓鎖由該選擇器所輸出的該資料信號。
依據本發明構思原理的具體實施例之一面向,當該掃描作動信號係在一第二位準及該低電壓信號係在該第二位準時,該選擇器可輸出該掃描輸入信號,及該正反器可根據該時鐘信號栓鎖由該選擇器所輸出的該掃描輸入信號。
依據本發明構思原理的具體實施例之一面向,該掃描正反器可進一步包含至少一個延遲電路延遲下列中之至少一者:輸入至該選擇器的該資料信號、輸入至該選擇器的該掃描輸入信號、或該選擇器的該輸出信號。
依據本發明構思原理的具體實施例之一面向,該正反器可包括一多工器響應於該低電壓信號輸出該選擇器
之該輸出信號或該資料信號;及一栓鎖電路根據該時鐘信號栓鎖該多工器之一輸出信號。該正反器可使用一邊緣觸發正反器、一主從正反器、一脈衝-基底正反器、一半動態正反器、一雙重邊緣觸發正反器或一感測放大器正反器具現。
依據本發明構思原理的具體實施例之一面向,一資料處理裝置包括該掃描正反器及控制該掃描正反器之一邏輯電路。
依據本發明構思原理的具體實施例之一面向,該掃描正反器可進一步包含至少一個延遲電路以延遲下列中之至少一者:輸入至該選擇器的該資料信號、輸入至該選擇器的該掃描輸入信號、或該選擇器的該輸出信號。
依據本發明構思原理的具體實施例之一面向,該正反器可包括一多工器響應於該低電壓信號輸出該選擇器之該輸出信號或該資料信號;及一栓鎖電路根據該時鐘信號栓鎖該多工器之一輸出信號。
依據本發明構思原理的具體實施例之一面向,該資料處理裝置可為一單晶片系統(SoC)、一處理器、一中央處理單元(CPU)、一個人電腦(PC)、一資料伺服器、一智慧型手機或一平板個人電腦。
依據本發明構思原理的具體實施例之一面向,一種操作一掃描正反器之方法包括響應於一掃描作動信號輸出一資料信號或一掃描輸入信號作為一第一輸出信號,及根據一時鐘信號及一低電壓信號栓鎖該第一輸出信號或該
資料信號,及該低電壓信號係為指示該掃描正反器是否係以一低操作電壓操作的一控制信號。
依據本發明構思原理的具體實施例之一面向,該栓鎖可包括響應於該低電壓信號,輸出該第一信號或該資料信號作為一第二輸出信號,及根據該時鐘信號栓鎖該第二輸出信號。
依據本發明構思原理的具體實施例之一面向,一掃描正反器包括:一正反器其包括一資料輸入埠及一掃描輸入埠,及連結至該掃描輸入埠之一選擇器,其中資料信號或掃描輸入信號係根據一掃描操作模式及一低電壓操作模式透過該選擇器輸入該掃描輸入埠,及該資料信號係根據一正常操作模式直接地輸入至該資料輸入埠。
依據本發明構思原理的具體實施例之一面向,該掃描正反器電路可進一步包含至少一個延遲電路以延遲下列中之至少一者:輸入至該選擇器的該資料信號、輸入至該選擇器的該掃描輸入信號、或該選擇器的該輸出信號。
依據本發明構思原理的具體實施例之一面向,該正反器可為一邊緣觸發正反器。
依據本發明構思原理的具體實施例之一面向,該正反器可為一主從正反器。
依據本發明構思原理的具體實施例之一面向,該正反器可為一半動態正反器。
依據本發明構思原理的具體實施例之一面向,一可攜式電子裝置包括該掃描正反器具有:一正反器其包括
一資料輸入埠及一掃描輸入埠,及連結至該掃描輸入埠之一選擇器,其中資料信號或掃描輸入信號係根據一掃描操作模式及一低電壓操作模式透過該選擇器輸入該掃描輸入埠,及該資料信號係根據一正常操作模式直接地輸入至該資料輸入埠。依據本發明構思原理的具體實施例之一面向,一可攜式電子裝置包括該掃描正反器具有:一正反器其包括一資料輸入埠及一掃描輸入埠,及連結至該掃描輸入埠之一選擇器,其中資料信號或掃描輸入信號係根據一掃描操作模式及一低電壓操作模式透過該選擇器輸入該掃描輸入埠,及該資料信號係根據一正常操作模式直接地輸入至該資料輸入埠。係為一小區式電話(cellular telephone)。
0‧‧‧第一輸入埠
1‧‧‧第二輸入埠
10、10’、10a-c、10-1~4‧‧‧掃描正反器
20‧‧‧選擇器、多工器(MUX)
30‧‧‧正反器(F/F)
33‧‧‧多工器
35‧‧‧栓鎖電路
40a-c‧‧‧延遲電路
50、100、200、300、400‧‧‧資料處理裝置
100‧‧‧處理器
210‧‧‧電源
220‧‧‧儲存裝置
230‧‧‧記憶體
240‧‧‧輸入/輸出(I/O)埠
250‧‧‧擴充卡
260‧‧‧網路裝置
270‧‧‧顯示器
280‧‧‧相機模組
CK‧‧‧時鐘信號
CK_IN‧‧‧控制埠
D‧‧‧埠
DI‧‧‧資料輸入埠
DIN‧‧‧資料信號
LV‧‧‧低電壓信號
OUT‧‧‧輸出埠
OUTB‧‧‧反輸出埠
Q、ZZ‧‧‧輸出信號
QB‧‧‧反輸出資料、反輸出信號
S110-130‧‧‧方塊、操作
SE‧‧‧掃描作動信號
SEI‧‧‧掃描作動埠
SI‧‧‧掃描輸入埠
SIN‧‧‧掃描輸入信號
圖1為依據本發明構思原理之一具體實施例一掃描正反器之示意方塊圖;圖2為含括於圖1之該掃描正反器中之一正反器的方塊圖;圖3為依據本發明構思原理之一具體實施例一掃描正反器之示意方塊圖;圖4為依據本發明構思原理之一具體實施例圖1或3中示例說明的該掃描正反器之一操作方法之流程圖;圖5為依據本發明構思原理之一具體實施例,含括圖1或3中示例說明的該掃描正反器之一資料處理裝置的方塊圖;圖6為依據本發明構思原理之一具體實施例,含
括圖1或3中示例說明的該掃描正反器之一資料處理裝置的方塊圖;及圖7為依據本發明構思原理之一具體實施例,含括圖1或3中示例說明的該掃描正反器之一資料處理裝置的方塊圖。
將參考附圖更完整地描述依據本發明構思原理之具體實施例,附圖中顯示具體實施例。但依據本發明構思原理之具體實施例可以許多不同形式具現,而不應解譯為限於此處陳述的該等實施例;反而須提供此等實施例使得本文揭示將為徹底與完整,且將完整地傳遞具體實施例之構思給熟諳技藝人士。於附圖中,為求清晰可誇大層及區的厚度。附圖中類似的元件符號表示相似的元件,因而可不重複說明。
須瞭解當述及一元件係「連結至」或「耦接至」另一元件時,則該元件可直接地連結或耦接至該另一元件或可存在有中間元件。相反地,但當述及一元件係「直接地連結至」或「直接地耦接至」另一元件時,則不存在有中間元件。全文中類似的元件符號表示相似的元件。如此處使用,「及/或」一詞包括所列舉的相聯結的項目中之一或多者的任一項及全部組合。用以描述元件或層間關係的其它字眼須以類似方式解譯(例如「介於其間」相較於「直接地介於其間」、「相鄰」相較於「直接地相鄰」、「於其上」
相較於「直接地於其上」)。除非另行指示否則「或」一詞係以包含意義使用。
須瞭解雖然「第一」、「第二」等詞可用以描述各個元件、組件、區域、層及/或區段,但此等元件、組件、區域、層及/或區段不應受此等術語所限。此等術語僅係用以區別一個元件、組件、區域、層或區段與另一個元件、組件、區域、層或區段。因此,不悖離具體實施例之教示,後文討論的第一元件、組件、區域、層或區段也可命名為第二元件、組件、區域、層或區段。
空間相對術語諸如「在下方」、「低於」、「下」、「高於」、「上」等可用於此處方便描述如圖中示例說明的一個元件或特性件相對於另一個元件或特性件之關係。須瞭解除了圖式中描繪的方向性之外,空間相對術語意圖涵蓋於使用中或操作中的裝置之不同方向性。舉例言之,若圖中的裝置被翻轉,則被描述為在其它元件或特性件的「底」、「低於」、「下」、或「在下方」的元件將定向成在其它元件或特性件的「頂」或「在上方」。如此,範例術語「底」或「低於」可涵蓋上方及下方、頂及底之方向性。該裝置可以其它方式定向(旋轉90度或其它方向)及此處使用的空間相對描述符將據此解譯。
此處使用的術語只用於描述特定實施例而非意圖限制具體實施例。除非上下文另行明白指示否則單數型「一a」、「一an」及「該」意圖也包括複數型。進一步須瞭解「包含」及/或「包括」等詞若用於此處係載明所陳述的
特性件、整數、步驟、操作、元件及/或組件的存在,但不排除一或多個其它特性件、整數、步驟、操作、元件、組件及/或其組群之存在或添加。
依據本發明構思原理之具體實施例係參考剖面示例說明圖描述於此處,該等圖式為具體實施例之理想化實施例(及中間結構)的示意示例說明。因此,由於例如製造技術及/或公差的結果預期與示例說明的形狀間有變異。如此,依據本發明構思原理之具體實施例不應解譯為限於此處示例說明之區域的特定形狀,但將包括例如因製造結果所導致的形狀偏差。舉例言之,示例說明為矩形的一植入區可為圓化或彎曲特徵及/或在其邊緣的植入濃度梯度而非從植入區至非植入區的二元變化。同理,藉植入所形成的埋設區可能導致在該埋設區與通過其中進行植入的該表面間之該區域內的若干植入。如此,圖式中示例說明的區域本質上為示意圖,其形狀並非意圖示例說明一裝置的一區的實際形狀,且非意圖限制具體實施例之範圍。
除非另行定義否則此處使用的全部術語(包括技術及科學術語)具有依據本發明構思原理之具體實施例所屬業界的熟諳技藝人士通用瞭解的相同意義。進一步須瞭解該等術語諸如於常用字典裡定義者須解譯為具有符合相關技藝界內文定義的意義,除非另行定義於此處否則不應以理想化或過度正式意義解譯。
圖1為依據本發明構思原理的一掃描正反器10之具體實施例之示意方塊圖,其可包括一選擇器20及一正反器
30。於掃描作動信號SE之控制之下,選擇器20可輸出一資料信號DIN或一掃描輸入信號SIN作為一輸出信號ZZ給正反器30。選擇器20例如可使用多工器(MUX)具現。
於依據本發明構思原理之具體實施例中,掃描輸入信號SIN可為用以測試掃描正反器10及更明確言之,正反器30的一信號。依據一具體實施例,該資料信號DIN可為包括一個位元或多個位元的一並聯資料信號。
於依據本發明構思原理之具體實施例中,當掃描作動信號SE係在一第一位準,例如低位準或邏輯0時,該選擇器20可選擇透過一第一輸入埠0所接收的該資料信號DIN且輸出該資料信號DIN作為輸出信號ZZ給正反器30;及當掃描作動信號SE係在一第二位準,例如高位準或邏輯1時,該選擇器20可選擇透過一第二輸入埠1所接收的該掃描輸入信號SIN且輸出該掃描輸入信號SIN作為輸出信號ZZ給正反器30。
因由選擇器20輸出的輸出信號ZZ例如,資料信號DIN或掃描輸入信號SIN係從該選擇器20發送至該正反器30的一掃描輸入埠SI,相對於直接地輸入該正反器30的一資料輸入埠DI的資料信號DIN,該輸出信號ZZ可能延遲。該資料信號DIN可直接地輸入該正反器30的該資料輸入埠DI,或可透過該選擇器20輸入至該正反器30的該掃描輸入埠SI。
該正反器30可根據一時鐘信號CK及一低電壓信號LV而栓鎖透過該掃描輸入埠SI所接收的該選擇器20之該
輸出信號ZZ,或栓鎖透過該資料輸入埠DI所接收的該資料信號DIN。於依據本發明構思原理之具體實施例中,低電壓信號LV乃一控制信號,指示何時該掃描正反器10及/或相聯結的電路係以低電壓操作模式(或在一低操作電壓)操作。根據該時鐘信號CK,該正反器30可透過該輸出埠OUT輸出該被栓鎖的資料信號DIN或該被栓鎖的輸出信號ZZ作為一輸出信號Q。
正反器30可包括:該資料輸入埠DI其接收該資料信號DIN;該掃描輸入埠SI其接收該選擇器20的該輸出信號ZZ;一掃描作動埠SEI其接收該低電壓信號LV;一控制埠CK_IN其接收該時鐘信號CK;及該輸出埠OUT其係輸出該被栓鎖的資料信號DIN或該被栓鎖的輸出信號ZZ作為該輸出信號Q。
雖然於圖1中示例說明該被栓鎖的資料信號DIN或該被栓鎖的輸出信號ZZ係透過該正反器30的該輸出埠OUT而被輸出作為該輸出信號Q,但例如可輸出該輸出信號Q及與該輸出信號Q互補的一互補輸出信號。依據一具體實施例,該正反器30也可包括用以輸出該互補輸出信號的一輸出埠。
於依據本發明構思原理之具體實施例中,低電壓信號LV可透過該掃描作動埠SEI而輸入該正反器30,及該掃描作動信號SE可輸入該選擇器20。
於依據本發明構思原理之具體實施例中,當該低電壓信號LV係在一第一位準時,根據該時鐘信號CK,正反
器30可栓鎖透過該正反器30的資料輸入埠DI所接收的資料信號DIN。換言之,當該低電壓信號LV係在一第一位準時,根據該時鐘信號CK,正反器30可栓鎖直接地輸入該正反器30的資料輸入埠DI的資料信號DIN,而與掃描作動信號SE的位準無關。
於依據本發明構思原理之具體實施例中,當該掃描作動信號SE係在一第一位準及該低電壓信號LV係在一第二位準時,該正反器30可栓鎖由該選擇器20根據該時鐘信號CK所輸出的資料信號DIN;當該掃描作動信號SE係在第二位準及該低電壓信號LV係在第二位準時,該正反器30可栓鎖由該選擇器20根據該時鐘信號CK所輸出的掃描輸入信號SIN。於依據本發明構思原理之具體實施例中,當該低電壓信號LV係在第一位準時,掃描正反器10可執行一正常操作模式用以栓鎖直接地輸入該正反器30的資料輸入埠DI的資料信號DIN,而與掃描作動信號SE的位準無關。該掃描正反器10及/或相聯結的電路係以正常操作電壓操作該正常操作模式。
如前文描述,因資料信號DIN或掃描輸入信號SIN係透過選擇器20發送至該正反器30的掃描輸入埠SI,故可增加掃描正反器10的設置時間,及可縮短其維持時間。據此,掃描正反器10可藉此消除維持時間違反,及即便於低操作電壓仍可執行穩定操作。於依據本發明構思原理之具體實施例中,當該掃描作動信號SE係在第一位準及該低電壓信號LV係在第二位準時,該掃描正反器10可執行低電
壓操作模式用以栓鎖在該低操作電壓透過選擇器20而輸入至該正反器30的掃描輸入埠SI之該資料信號DIN。該掃描正反器10及/或相聯結的電路係於低操作電壓操作該低操作模式。舉例言之,該低操作電壓係低於該正常操作電壓。當該掃描作動信號SE係在第二位準及該低電壓信號LV係在第二位準時,該掃描正反器10可執行掃描操作模式用以栓鎖透過選擇器20而輸入至該正反器30的掃描輸入埠SI之該掃描輸入信號SIN。
於依據本發明構思原理之具體實施例中,該掃描作動信號SE之位準及該低電壓信號LV之位準可根據一操作指示信號而由一控制信號產生電路(圖中未顯示)決定,該操作指示信號例如指示正常操作模式、低電壓操作模式、或掃描操作模式。因掃描正反器10使用極短的維持時間執行掃描操作,故可具現更穩定的掃描測試,及因於依據本發明構思原理之具體實施例中,掃描正反器10執行相對短的掃描操作,故例如因與選擇器20相聯結的延遲導致的設置時間增加不會具有負面效應。
雖然於依據本發明構思原理之具體實施例中,掃描正反器10能夠進行正常操作模式、低電壓操作模式、及掃描操作模式,但當掃描正反器10要求於高操作電壓(例如正常操作電壓)的穩定操作而非快速操作時,即便於高操作電壓時,該掃描正反器10可根據低電壓信號LV而穩定操作。換言之,掃描正反器10的低電壓信號LV不僅係根據掃描正反器10或含掃描正反器10的一裝置例如,可為資料處
理裝置的電壓狀態決定。
圖2為含括於圖1的掃描正反器10中之正反器30依據本發明構思原理之具體實施例之一方塊圖。參考圖1及2,正反器30可包括一多工器33及一栓鎖電路35,及例如可使用邊緣觸發正反器、主從正反器、脈衝-基底正反器、半動態正反器、雙重邊緣觸發正反器、感測放大器正反器具現。
於依據本發明構思原理之具體實施例中,正反器30可使用一正反器其栓鎖在該時鐘信號CK的一上升緣或下降緣的資料,維持該資料歷經例如該時鐘信號CK的一個半週期,直到下一個下降緣或上升緣,及執行一操作諸如預充電操作歷經例如該時鐘信號CK的另一個半週期。
於依據本發明構思原理之具體實施例中,多工器33可響應於該低電壓信號LV,輸出透過一第一輸入埠0所接收的該資料信號DIN或透過一第二輸入埠1所接收的該選擇器20之輸出信號ZZ。舉例言之,當低電壓信號LV係於第一位準時,該多工器33可輸出透過第一輸入埠0所接收的資料信號DIN給栓鎖電路35。換言之,於此等具體實施例中,當低電壓信號LV係於第一位準時,該多工器33可輸出直接地輸入該正反器30的該資料輸入埠DI的資料信號DIN給栓鎖電路35,而與掃描作動信號SE的位準獨立無關。
於依據本發明構思原理之具體實施例中,當低電壓信號LV係於第二位準時,該多工器33可輸出透過第二輸入埠1所接收的該選擇器20之輸出信號ZZ給栓鎖電路35。舉例言
之,當該掃描作動信號SE係於第一位準及該低電壓信號LV係於第二位準時,多工器33可輸出由選擇器20所輸出的資料信號DIN給栓鎖電路35;及當該掃描作動信號SE係於第二位準及該低電壓信號LV係於第二位準時,多工器33可輸出由選擇器20所輸出的掃描輸入信號SIN給栓鎖電路35。
於依據本發明構思原理之具體實施例中,栓鎖電路35可依據時鐘信號CK栓鎖該多工器33的輸出信號DIN或ZZ。該栓鎖電路35可包括一輸入埠IN,其接收該多工器33的輸出信號DIN或ZZ;一控制埠CK_IN其接收該時鐘信號CK;及一輸出埠OUT其例如輸出一栓鎖信號DIN或ZZ作為該輸出信號Q。
雖然於圖2中示例說明該栓鎖信號DIN或ZZ係透過該栓鎖電路35的輸出埠OUT而輸出作為該輸出信號Q,但於依據本發明構思原理之具體實施例中,例如可輸出該輸出信號Q及與該輸出信號Q互補的一互補輸出信號。於此種情況下,栓鎖電路35可進一步包含用以輸出該互補輸出信號的一輸出埠。
當低電壓信號LV係於第一位準時,栓鎖電路35可根據時鐘信號CK而栓鎖直接地輸入至該正反器30的資料輸入埠DI之該資料信號DIN。
於依據本發明構思原理之具體實施例中,當該掃描作動信號SE係於第一位準及該低電壓信號LV係於第二位準時,栓鎖電路35可根據時鐘信號CK而栓鎖由選擇器20所輸出的資料信號DIN;及當該掃描作動信號SE係於第二
位準及該低電壓信號LV係於第二位準時,栓鎖電路35可根據時鐘信號CK而栓鎖由選擇器20所輸出的掃描輸入信號SIN。
於依據本發明構思原理之具體實施例中,栓鎖電路35例如可依據時鐘信號CK而透過該輸出埠OUT輸出該栓鎖信號DIN或ZZ作為輸出信號Q。
圖3為依據本發明之原理一掃描正反器10’的一具體實施例之示意方塊圖。掃描正反器10’可包括該選擇器20、該正反器30,及至少一個延遲電路40a、40b、或40c。於依據本發明構思原理之具體實施例中,該至少一個延遲電路40a、40b、或40c可延遲輸入該選擇器20的資料信號DIN、輸入該選擇器20的掃描輸入信號SIN、及該選擇器20的輸出信號ZZ中之至少一者。舉例言之,該至少一個延遲電路40a、40b、或40c可藉利用能夠延遲個別輸入信號的裝置具現,諸如反相器鏈或緩衝器。
圖3之選擇器20及正反器30的操作乃與前文於圖1及2相關討論中描述者實質上相同。因該至少一個延遲電路40a、40b、或40c可延遲輸入該選擇器20的資料信號DIN、輸入該選擇器20的掃描輸入信號SIN、及該選擇器20的輸出信號ZZ中之至少一者,故可更進一步縮短掃描正反器10’的維持時間。換言之,因縮短的維持時間故掃描正反器10’可更穩定地操作。據此,依據本發明構思原理之掃描正反器10’可更加強操作特性,例如低電壓操作模式及/或掃描操作模式的特性。
圖4為依據本發明構思原理操作一掃描正反器諸如圖1的範例掃描正反器10或圖3的掃描正反器10’之方法之流程圖。參考圖1至4,於操作S110,選擇器20可應答該掃描作動信號SE而輸出資料信號DIN或掃描輸入信號SIN作為第一輸出信號。
正反器30可基於時鐘信號CK及低電壓信號LV栓鎖第一輸出信號或資料信號DIN。更明確言之,於操作S120,多工器33可響應於低電壓信號LV輸出第一輸出信號或資料信號DIN作為一第二輸出信號。於操作S130,栓鎖電路35可根據時鐘信號CK而栓鎖第二輸出信號。
圖5為依據本發明構思原理之一具體實施例,依據本發明構思原理之資料處理裝置50之一具體實施例之方塊圖,包括圖1或圖3分別的掃描正反器10或10’。參考圖5,資料處理裝置50可包括多個掃描正反器10a、10b至10c。掃描正反器10a、10b至10c各自的結構及操作實質上係與圖1的掃描正反器10相同,因此此處不再重複描述。另外,掃描正反器10a、10b至10c各自可使用圖3的掃描正反器10’具現。掃描正反器10a可包括第一埠D其接收資料信號DIN,及一第二埠SI其接收掃描輸入信號SIN。掃描正反器10b至10c各自可包括一埠D其接收輸出信號Q,及一埠SI其接收反輸出資料QB。
雖然為求方便解說,於圖5中示例說明輸出信號Q係輸入至該埠D及反輸出資料QB係直接地輸入至埠SI,但輸出信號Q係輸入至該埠SI及反輸出資料QB係直接地輸入
至埠D(舉例)。
依據本發明構思原理之具體實施例,輸出信號Q於藉第一邏輯網路(圖中未顯示)處理後可輸入至該埠D及SI中之一者,及反輸出資料QB於藉第二邏輯網路(圖中未顯示)處理後可輸入至該等埠中之另一者(舉例)。該第一邏輯網路及該第二邏輯網路可為相同邏輯網路或相異邏輯網路,及例如可為綜合邏輯電路。
雖然於圖5中示例說明掃描正反器10a、10b至10c各自包括一輸出埠OUT其輸出該輸出信號Q及一反輸出埠OUTB其輸出該反輸出信號QB,但掃描正反器10a、10b至10c各自可只包括一輸出埠OUT其輸出該輸出信號Q或包括該反輸出埠OUTB(舉例)。據此,由掃描正反器10a、10b至10c各自的該輸出埠OUT所輸出的該輸出信號Q或該反輸出資料QB可直接地輸入至埠D或SI。此外,資料處理裝置50可使用一積體電路(IC)、一單晶片系統(SoC)、一中央處理單元(CPU)、或一處理器具現。
圖6為依據本發明構思原理之資料處理裝置100之一具體實施例之方塊圖,其包括依據本發明構思原理之一掃描正反器,諸如圖1或圖3分別的掃描正反器10或10’。資料處理裝置100可具現為一積體電路(IC)或單晶片系統(SOC),例如包括多個掃描正反器10-1、10-2、10-3及10-4。
圖6之掃描正反器10-1、10-2、10-3及10-4各自可藉使用圖1之掃描正反器10或圖3之掃描正反器10’具現,且可依據時鐘信號CK執行與邏輯電路120的資料通訊。於依
據本發明構思原理之具體實施例中,邏輯電路120可使用例如一同步電路或一非同步電路具現,且可處理資料信號DIN或掃描輸入信號SIN,及輸出相對應於處理結果的一輸出信號,例如輸出資料Data-Out。
圖7為依據本發明構思原理之資料處理裝置200、300或400之一具體實施例之方塊圖,其包括依據本發明構思原理之一掃描正反器,諸如圖1或圖3分別的掃描正反器10或10’。資料處理裝置200、300或400例如可使用個人電腦(PC)、資料伺服器、或可攜式電子裝置具現。
可攜式電子裝置300例如可藉使用膝上型電腦、行動電路、智慧型手機、平板個人電腦、個人數位助理器(PDA)、企業數位助理器(EDA)、數位靜像相機、數位視訊攝影機、可攜式多媒體播放器(PMP)、個人(或可攜式)導航裝置(PND)、掌上型遊戲機、行動網際網路裝置(MID)或電子書。
資料處理裝置200、300或400可包括一處理器100、一電源210、一儲存裝置220、一記憶體230、輸入/輸出(I/O)埠240、一擴充卡250、一網路裝置260、及一顯示器270。
該資料處理裝置200、300或400可進一步包括一相機模組280。處理器100可表示藉使用IC或SoC具現的圖6之該資料處理裝置100。處理器100可為多核心處理器。處理器100可控制元件210-280中之至少一者的操作。電源210可供給操作電壓給元件100及210-280中之至少一者。
儲存裝置220例如可使用硬碟機或固態驅動裝置(SSD)具現。記憶體230可藉使用能夠儲存一程式碼其可控制處理器100的操作之一非依電性記憶體,或藉使用能夠儲存資料的一依電性記憶體具現。舉例言之,非依電性記憶體可為快閃記憶體、嵌置式多媒體卡(eMMC)、或通用快閃儲存裝置(UFS)。依電性記憶體可為動態隨機存取記憶體(DRAM)。
依據一具體實施例,就記憶體230而言能夠控制資料存取操作諸如讀操作、寫操作(或程式操作)或抹除操作的一記憶體控制器可整合入或嵌置於該處理器100。
依據另一具體實施例,該記憶體控制器可安裝於處理器100與記憶體230間。
I/O埠240表示能夠發送資料至資料處理裝置200、300或400或發送從資料處理裝置200、300或400輸出的資料至一外部裝置的埠。舉例言之,I/O埠240可為用以連結一指標裝置諸如電腦滑鼠或觸控墊至資料處理裝置200、300或400的一埠,用以連結一輸出裝置諸如顯示器270或列印器至資料處理裝置200、300或400的一埠,用以連結一輸入裝置諸如數字小鍵盤或鍵盤至資料處理裝置200、300或400的一埠,及用以連結一通用串列匯流排(USB)驅動裝置至資料處理裝置200、300或400的一埠。
擴充卡250可使用一安全數位(SD)卡或一多媒體卡(MMC)具現。於某些情況下,擴充卡250可為用戶身分模組(SIM)卡或通用用戶身分模組(USIM)卡。
網路裝置260表示能夠連結資料處理裝置200、300或400至一有線網路或無線網路以達成一外部裝置與該資料處理裝置200、300或400間之通訊的一裝置。
顯示器270可顯示由該儲存裝置220、記憶體230、I/O埠240、擴充卡250或網路裝置260所輸出的資料。
相機模組280表示能夠將光學影像轉換成電氣影像的一模組。據此,從該相機模組280輸出的一電氣影像可儲存於該儲存裝置220、記憶體230或擴充卡250。由該相機模組280輸出的該電氣影像可顯示於顯示器270上。
於電子裝置之具體實施例中,依據本發明構思原理之一掃描正反器可改良操作,及特別例如藉縮短維持時間而改良操作的穩定性。
前文為具體實施例之示例說明而不可解譯為限制性。雖然已經描述具體實施例,但熟諳技藝人士將瞭解可實質上不悖離本發明構思之新穎教示及優點而做出多項修改。
0‧‧‧第一輸入埠
1‧‧‧第二輸入埠
10‧‧‧掃描正反器
20‧‧‧多工器(MUX)、選擇器
30‧‧‧正反器(F/F)
CK‧‧‧時鐘信號
CK_IN‧‧‧控制埠
DI‧‧‧資料輸入埠
DIN‧‧‧資料信號
LV‧‧‧低電壓信號
OUT‧‧‧輸出埠
Q、ZZ‧‧‧輸出信號
SE‧‧‧掃描作動信號
SEI‧‧‧掃描作動埠
SI‧‧‧掃描輸入埠
SIN‧‧‧掃描輸入信號
Claims (10)
- 一種掃描正反器,其包含:一選擇器,其經組配以於一掃描作動信號的控制之下輸出一資料信號或一掃描輸入信號作為一輸出信號;以及包括資料輸入埠及掃描輸入埠之一正反器,其經組配以於一時鐘信號及一低電壓信號的控制之下栓鎖輸入至該掃描輸入埠的該選擇器之該輸出信號或直接輸入至該資料輸入埠的該資料信號,其中該低電壓信號係指示該掃描正反器是否以一低操作電壓操作的一控制信號。
- 如請求項1之掃描正反器,其中當該低電壓信號係在一第一位準時,該正反器根據該時鐘信號而栓鎖該資料信號。
- 如請求項1之掃描正反器,其中當該掃描作動信號係在一第一位準且該低電壓信號係在一第二位準時,該選擇器輸出該資料信號,且該正反器根據該時鐘信號而栓鎖由該選擇器所輸出的該資料信號。
- 如請求項1之掃描正反器,其中當該掃描作動信號係在一第二位準且該低電壓信號係在該第二位準時,該選擇器輸出該掃描輸入信號,且該正反器根據該時鐘信號而栓鎖由該選擇器所輸出的該掃描輸入信號。
- 如請求項1之掃描正反器,其進一步包含至少一個延遲 電路,其延遲下列中之至少一者:輸入至該選擇器的該資料信號、輸入至該選擇器的該掃描輸入信號、或該選擇器的該輸出信號。
- 如請求項1之掃描正反器,其中該正反器包含:一多工器,其用以響應於該低電壓信號而輸出該選擇器之該輸出信號或該資料信號;以及一栓鎖電路,其用以根據該時鐘信號而栓鎖該多工器之一輸出信號。
- 如請求項1之掃描正反器,其中該正反器係使用一邊緣觸發正反器、一主從正反器、一脈衝-基底正反器、一半動態正反器、一雙重邊緣觸發正反器或一感測放大器正反器來實現。
- 一種資料處理裝置,其包含:如請求項1之掃描正反器;以及控制該掃描正反器之一邏輯電路。
- 如請求項8之資料處理裝置,其中該掃描正反器進一步包含至少一個延遲電路,其用以延遲下列中之至少一者:輸入至該選擇器的該資料信號、輸入至該選擇器的該掃描輸入信號、或該選擇器的該輸出信號。
- 如請求項8之資料處理裝置,其中該正反器包含:一多工器,其用以響應於該低電壓信號而輸出該選擇器之該輸出信號或該資料信號;以及一栓鎖電路,其用以根據該時鐘信號而栓鎖該多工器之一輸出信號。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120153248A KR102010454B1 (ko) | 2012-12-26 | 2012-12-26 | 스캔 플립-플롭, 이의 동작 방법, 및 이를 포함하는 데이터 처리 장치 |
??10-2012-0153248 | 2012-12-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201433088A TW201433088A (zh) | 2014-08-16 |
TWI610538B true TWI610538B (zh) | 2018-01-01 |
Family
ID=50973953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102143492A TWI610538B (zh) | 2012-12-26 | 2013-11-28 | 掃描正反器、其操作方法及包含該掃描正反器之裝置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8957717B2 (zh) |
KR (1) | KR102010454B1 (zh) |
TW (1) | TWI610538B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8566657B2 (en) * | 2011-04-26 | 2013-10-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Circuit and method for diagnosing scan chain failures |
CN112671388A (zh) | 2014-10-10 | 2021-04-16 | 株式会社半导体能源研究所 | 逻辑电路、处理单元、电子构件以及电子设备 |
KR102257380B1 (ko) * | 2014-12-22 | 2021-05-31 | 삼성전자주식회사 | 온칩 클록 컨트롤러를 포함하는 시스템온칩 및 이를 포함하는 모바일 장치 |
KR102374114B1 (ko) * | 2015-06-30 | 2022-03-14 | 삼성전자주식회사 | 집적 회로 및 집적 회로를 포함하는 전자 장치 |
TWI609190B (zh) | 2016-08-05 | 2017-12-21 | 國立成功大學 | 可將測試資料儲存於掃描鏈的積體電路自動測試架構及其方法 |
US10001523B2 (en) | 2016-08-16 | 2018-06-19 | International Business Machines Corporation | Adjusting latency in a scan cell |
US10060971B2 (en) | 2016-08-16 | 2018-08-28 | International Business Machines Corporation | Adjusting latency in a scan cell |
US10951201B2 (en) * | 2018-08-15 | 2021-03-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flip flop standard cell |
US11789075B1 (en) * | 2022-06-29 | 2023-10-17 | Advanced Micro Devices, Inc. | Split-scan sense amplifier flip-flop |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5528169A (en) * | 1995-04-26 | 1996-06-18 | Xilinx, Inc. | Method and structure for providing a flip flop circuit with a configurable data input path |
US5983379A (en) * | 1996-10-31 | 1999-11-09 | Sgs-Thomson Microelectronics Limited | Test access port controller and a method of effecting communication using the same |
TW402770B (en) * | 1997-12-12 | 2000-08-21 | Intel Corp | Method and apparatus for utilizing mux scan flip-flops to test speed related defects |
US7461307B2 (en) * | 2005-05-06 | 2008-12-02 | Lsi Corporation | System and method for improving transition delay fault coverage in delay fault tests through use of an enhanced scan flip-flop |
US7831871B2 (en) * | 2003-02-13 | 2010-11-09 | Mentor Graphics Corporation | Testing embedded memories in an integrated circuit |
TW201239377A (en) * | 2011-03-25 | 2012-10-01 | Lsi Corp | Low-power and area-efficient scan cell for integrated circuit testing |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10242809A (ja) * | 1997-02-26 | 1998-09-11 | Nec Corp | スキャン用フリップフロップ回路 |
US6412098B1 (en) * | 1998-06-30 | 2002-06-25 | Adaptec, Inc. | Scan cell including a propagation delay and isolation element |
JP2000227456A (ja) | 1999-02-05 | 2000-08-15 | Kawasaki Steel Corp | スキャンフリップフロップ |
JP2001201542A (ja) | 2000-01-18 | 2001-07-27 | Toshiba Microelectronics Corp | スキャンフリップフロップ及び半導体集積回路 |
US7313739B2 (en) * | 2002-12-31 | 2007-12-25 | Analog Devices, Inc. | Method and apparatus for testing embedded cores |
KR100604904B1 (ko) | 2004-10-02 | 2006-07-28 | 삼성전자주식회사 | 스캔 입력을 갖는 플립 플롭 회로 |
TW200840217A (en) | 2007-03-23 | 2008-10-01 | Faraday Tech Corp | Circuit of scan flip-flop with extra hold time margin |
AU2008233129B2 (en) * | 2007-03-29 | 2014-03-20 | Progenics Pharmaceuticals, Inc. | Peripheral opioid receptor antagonists and uses thereof |
US7649395B2 (en) | 2007-05-15 | 2010-01-19 | Ati Technologies Ulc | Scan flip-flop with internal latency for scan input |
JP2009009544A (ja) | 2007-05-31 | 2009-01-15 | Tokyo Electron Ltd | クロック供給回路及びクロック供給方法 |
JP2009192461A (ja) | 2008-02-18 | 2009-08-27 | Renesas Technology Corp | 半導体集積回路装置 |
KR100989458B1 (ko) | 2008-05-13 | 2010-10-22 | 주식회사 하이닉스반도체 | 반도체 장치의 카운터 |
-
2012
- 2012-12-26 KR KR1020120153248A patent/KR102010454B1/ko active IP Right Grant
-
2013
- 2013-09-17 US US14/028,806 patent/US8957717B2/en not_active Expired - Fee Related
- 2013-11-28 TW TW102143492A patent/TWI610538B/zh not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5528169A (en) * | 1995-04-26 | 1996-06-18 | Xilinx, Inc. | Method and structure for providing a flip flop circuit with a configurable data input path |
US5983379A (en) * | 1996-10-31 | 1999-11-09 | Sgs-Thomson Microelectronics Limited | Test access port controller and a method of effecting communication using the same |
TW402770B (en) * | 1997-12-12 | 2000-08-21 | Intel Corp | Method and apparatus for utilizing mux scan flip-flops to test speed related defects |
US7831871B2 (en) * | 2003-02-13 | 2010-11-09 | Mentor Graphics Corporation | Testing embedded memories in an integrated circuit |
US7461307B2 (en) * | 2005-05-06 | 2008-12-02 | Lsi Corporation | System and method for improving transition delay fault coverage in delay fault tests through use of an enhanced scan flip-flop |
TW201239377A (en) * | 2011-03-25 | 2012-10-01 | Lsi Corp | Low-power and area-efficient scan cell for integrated circuit testing |
Also Published As
Publication number | Publication date |
---|---|
TW201433088A (zh) | 2014-08-16 |
KR20140083464A (ko) | 2014-07-04 |
KR102010454B1 (ko) | 2019-08-13 |
US8957717B2 (en) | 2015-02-17 |
US20140176212A1 (en) | 2014-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI610538B (zh) | 掃描正反器、其操作方法及包含該掃描正反器之裝置 | |
US9252754B2 (en) | Scan flip-flop, method thereof and devices having the same | |
US9891283B2 (en) | Multi-bit flip-flops and scan chain circuits | |
KR102280526B1 (ko) | 저전력 작은-면적 고속 마스터-슬레이브 플립-플롭 회로와, 이를 포함하는 장치들 | |
KR101394873B1 (ko) | 단일 트리거 저 에너지 플립 플롭 회로 | |
TWI648953B (zh) | 正反器與半導體電路 | |
KR101317056B1 (ko) | 듀얼 트리거 저에너지 플립 플롭 회로 | |
US10938383B2 (en) | Sequential circuit having increased negative setup time | |
US10432183B2 (en) | Clock generation circuit having deskew function and semiconductor integrated circuit device including same | |
TWI683116B (zh) | 包含晶載時鐘控制器的系統單晶片及具有其的行動裝置 | |
KR102305502B1 (ko) | 스캔라인 드라이버 칩 및 이를 포함하는 디스플레이 장치 | |
US8531208B2 (en) | Flip-flop and semiconductor device including the same | |
US9897655B2 (en) | Scan chain circuit and integrated circuit including the same | |
KR20210003618A (ko) | 메모리 장치 및 이의 동작 방법 | |
US10109338B2 (en) | Semiconductor devices and semiconductor systems generating internal address | |
TWI701904B (zh) | 半導體電路 | |
TWI712265B (zh) | 半導體電路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |