TWI610314B - 半導體積體電路裝置 - Google Patents
半導體積體電路裝置 Download PDFInfo
- Publication number
- TWI610314B TWI610314B TW103115067A TW103115067A TWI610314B TW I610314 B TWI610314 B TW I610314B TW 103115067 A TW103115067 A TW 103115067A TW 103115067 A TW103115067 A TW 103115067A TW I610314 B TWI610314 B TW I610314B
- Authority
- TW
- Taiwan
- Prior art keywords
- pmos transistor
- electrode
- voltage
- transistor
- nmos
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 41
- 239000013078 crystal Substances 0.000 claims description 2
- 230000005611 electricity Effects 0.000 claims 1
- 239000000470 constituent Substances 0.000 description 25
- 238000010586 diagram Methods 0.000 description 16
- 101000701401 Homo sapiens Serine/threonine-protein kinase 38 Proteins 0.000 description 14
- 102100030514 Serine/threonine-protein kinase 38 Human genes 0.000 description 14
- 101100433746 Arabidopsis thaliana ABCG29 gene Proteins 0.000 description 7
- 101100054289 Oryza sativa subsp. japonica ABCG34 gene Proteins 0.000 description 7
- 101100107601 Oryza sativa subsp. japonica ABCG45 gene Proteins 0.000 description 7
- 101150088582 PDR1 gene Proteins 0.000 description 7
- 101100400877 Trichophyton rubrum (strain ATCC MYA-4607 / CBS 118892) MDR1 gene Proteins 0.000 description 7
- 101000979748 Homo sapiens Protein NDRG1 Proteins 0.000 description 6
- 239000000758 substrate Substances 0.000 description 5
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 230000010076 replication Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018557—Coupling arrangements; Impedance matching circuits
- H03K19/018571—Coupling arrangements; Impedance matching circuits of complementary type, e.g. CMOS
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- General Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本發明之半導體積體電路裝置包含:第1節點,其係被施加第1電壓;第2節點,其係被施加第2電壓;及電極。於上述第1節點與上述電極之間連接PMOS電晶體,於上述第2節點與上述電極之間連接NMOS電晶體。對上述PMOS電晶體之閘極電極供給較上述第2電壓更低之電壓之控制信號,對上述NMOS電晶體之閘極電極供給較上述第1電壓更高之電壓之控制信號。
Description
本實施形態係一般關於半導體積體電路裝置。
伴隨著半導體積體電路裝置之動作速度之高速化,有時會產生由半導體積體電路裝置間之阻抗之不匹配引起之信號之反射之問題。為了解決該信號之反射之問題,已知有一種於半導體積體電路裝置之電極附近具備稱為片內終端子(ODT)電路之阻抗調整電路之構造。
為了抑制經由電極傳送之信號之失真,較理想為ODT電路具有線形性。又,必須實現抑制由具備ODT電路所引起之引腳電容之增加。
本發明係提供一種具備於線形區域動作之ODT電路之半導體積體電路裝置。
根據本實施形態,提供一種半導體積體電路裝置,其具有:第1節點,其係被施加第1電壓;第2節點,其係被施加第2電壓;電極;第1 PMOS電晶體,其係使源極/汲極流道連接於上述第1節點與上述電極之間;第1 NMOS電晶體,其係使源極/汲極流道連接於上述第2節點與上述電極之間;及控制電路,其係對上述第1 PMOS電晶體之閘極電極與上述第1 NMOS電晶體之閘極電極供給控制信號。上述控制電路係於使上述第1 PMOS電晶體接通時將較上述第2電壓更低之第3電壓之控制信號供給至上述第1 PMOS電晶體之閘極電極,於使上述第1 NMOS電晶體接通時將較上述第1電壓更高之第4電壓之控制信號
供給至上述第1 NMOS電晶體之閘極電極。
1‧‧‧半導體基板
2‧‧‧電極
3‧‧‧電極
10‧‧‧ODT電路
10-1~10-n‧‧‧ODT構成電路
11‧‧‧控制電路
12‧‧‧控制電路
13‧‧‧預驅動器
14‧‧‧預驅動器
15‧‧‧信號線
15-1‧‧‧信號線
15-2‧‧‧信號線
16‧‧‧電極
16-1‧‧‧電極
16-2‧‧‧電極
17‧‧‧電極
18‧‧‧電流計
19‧‧‧可變電壓源
20‧‧‧輸出緩衝器
30‧‧‧複製ODT電路
30-1~30-n‧‧‧複製ODT構成電路
40‧‧‧控制電路
100‧‧‧第1 PMOS電晶體
100-1~100-n‧‧‧PMOS電晶體
101‧‧‧第1 NMOS電晶體
101-1~101-n‧‧‧NMOS電晶體
102‧‧‧電阻
102-1~102-n‧‧‧電阻
150‧‧‧電源線
151‧‧‧電源線
200‧‧‧第2 PMOS電晶體
201‧‧‧第2 NMOS電晶體
300-1~300-n‧‧‧PMOS電晶體
301-1~301-n‧‧‧NMOS電晶體
A‧‧‧線形區域
B‧‧‧飽和區域
Dout‧‧‧信號
I‧‧‧虛線
IDS‧‧‧汲極電流
NDR‧‧‧控制信號
NDR1~NDRn‧‧‧控制信號
NTEST1~NTESTn‧‧‧控制信號
PDR‧‧‧控制信號
PDR1~PDRn‧‧‧控制信號
PTEST1~PTESTn‧‧‧控制信號
VCCQ‧‧‧第1電源電壓
VDS‧‧‧源極/汲極間之電壓
VGS‧‧‧閘極/源極間之電壓
VSSQ‧‧‧第2電源電壓
圖1係顯示第1實施形態之半導體積體電路裝置之圖。
圖2係用於說明MOS電晶體之特性之圖。
圖3係顯示第2實施形態之ODT電路之圖。
圖4係顯示第3實施形態之半導體積體電路裝置之圖。
圖5係顯示第4實施形態之ODT電路之圖。
圖6係顯示第5實施形態之ODT電路之圖。
圖7係顯示第6實施形態之半導體積體電路裝置之圖。
圖8係顯示第7實施形態之ODT電路之複製電路之圖。
以下參照附加圖式,詳細說明實施形態之半導體積體電路裝置。另,並非藉由該等實施形態限定本發明。
圖1係顯示第1實施形態之半導體積體電路裝置之圖。本實施形態之半導體積體電路裝置具有ODT電路10。ODT電路10具有第1 PMOS電晶體100與第1 NMOS電晶體101。對第1 PMOS電晶體100之源極電極施加第1電源電壓VCCQ,汲極電極係連接於信號線15。第1 NMOS電晶體101之汲極電極係連接於信號線15,對源極電極施加接地電位即第2電源電壓VSSQ。對第1 PMOS電晶體100之閘極電極,自控制電路11供給控制信號PDR。對第1 NMOS電晶體101之閘極電極,自控制電路12供給控制信號NDR。關於控制信號PDR與控制信號NDR,將予以後述。
本實施形態具有輸出緩衝器20。以下,將輸出緩衝器20表述為OCD(晶片外驅動器)20。OCD20具有第2 PMOS電晶體200與第2 NMOS電晶體201。對第2 PMOS電晶體之源極電極供給第1電源電壓
VCCQ,汲極電極係連接於信號線15。信號線15係連接於電極16。電極16係例如供給來自半導體裝置之輸出信號與來自外部之信號之輸入輸出焊墊。第2 NMOS電晶體201之汲極電極係連接於信號線15,對源極電極供給接地電位即第2電源電壓VSSQ。
對第2 PMOS電晶體200之閘極電極供給預驅動器13之輸出信號。對預驅動器13供給信號Dout。信號Dout係自半導體積體電路裝置之內部電路(未圖示)供給。以預驅動器13將信號Dout反轉,而供給至第2 PMOS電晶體200之閘極電極。對第2 NMOS電晶體201之閘極電極供給預驅動器14之輸出信號。對預驅動器14供給所記述之信號Dout。以預驅動器14將信號Dout反轉,而供給至第2 NMOS電晶體201之閘極電極。信號Dout係例如來自內部電路(未圖示)之輸出信號。
供給至ODT電路10之第1 PMOS電晶體100之閘極電極之控制信號PDR係例如如以下所述般設定。於使用ODT電路10調整電阻值之情形時,自控制電路11供給至第1 PMOS電晶體100之閘極電極之控制信號PDR係設定為較第2電源電壓VSSQ更低之電壓VL。藉此,可使第1 PMOS電晶體100於線形區域動作。又,自控制電路12供給至第1 NMOS電晶體101之閘極電極之控制信號NDR係設定為較第1電源電壓VCCQ更高之電壓VH。藉由供給電壓VH,可使第1 NMOS電晶體101於線形區域動作。
較第1電源電壓VCCQ更高之電壓VH係例如使用第1電源電壓VCCQ高電壓產生電路(未圖示)而自第1電源電壓VCCQ產生。例如,作為高電壓產生電路,使用泵電路。NAND型快閃記憶體等之情形時,將第1電源電壓VCCQ升壓,例如產生於記憶體元件寫入資料時所使用之寫入電壓VPRGM。可將該寫入電壓VPRGM經由控制電路12供給至第1 NMOS電晶體101之閘極電極。
較接地電位即第2電源電壓VSSQ更低之電壓VL可將藉由負電壓
產生電路(未圖示)產生之電壓經由控制電路12供給至第1 PMOS電晶體100之閘極電極。
於不使用ODT電路10之狀態之情形時,對第1 PMOS電晶體100之閘極電極,自控制電路11例如施加第1電源電壓VCCQ。藉此,使第1 PMOS電晶體100斷開。又,對第1 NMOS電晶體101之閘極電極,自控制電路12例如施加第2電源電壓VSSQ。藉此,使第1 NMOS電晶體101斷開。
圖2係用於說明MOS電晶體之特性之圖。橫軸表示MOS電晶體之源極/汲極間之電壓VDS,縱軸表示汲極電流IDS。虛線(I)表示夾斷曲線。如通常所知,MOS電晶體具有夾斷曲線(I)之左側所示之線形區域(A)、與夾斷曲線之右側所示之飽和區域(B)。對源極/汲極間之電壓VDS,提高供給至閘極電極之閘極電壓(PMOS電晶體之情形時,相反為降低),而增大閘極/源極間之電壓VGS時,線形區域(A)擴大。於圖2中,閘極/源極間之電壓係自VGS1向VGS5變高。
夾斷曲線(I)之源極/汲極間之電壓VDS、閘極/源極間之電壓VGS、及閾值電壓Vth之關係可以式(1)表示。
VDS=VGS-Vth…(1)
式(1)可如下式(2)般改寫。
VGS=VDS+Vth…(2)
因此,藉由將閘極/源極間之電壓VGS設定為較於源極/汲極間之電壓VDS加上閾值電壓Vth後之電壓更高之電壓,可使MOS電晶體於線形區域(A)動作。
如圖1所記述,將供給至第1 PMOS電晶體100之閘極電極之控制信號PDR設定為較接地電位即第2電源電壓VSSQ更低之電壓VL。藉此,第1 PMOS電晶體100之閘極/源極間之電壓VGS變高,線形區域(A)擴大。因此,例如,即便信號線15之電位變動,亦可使第1 PMOS
電晶體於線形區域(A)動作。同樣地,藉由將供給至第1 NMOS電晶體101之閘極電極之控制信號NDR設定為較第1電源電壓VCCQ更高之電壓VH,第1 NMOS電晶體101之閘極/源極間之電壓VGS變高,線形區域(A)擴大。因此,例如,即便信號線15之電位變動,亦可使第1 NMOS電晶體101於線形區域(A)動作。
根據第1實施形態,藉由來自控制電路(11、12)之控制信號(PDR、NDR),可使ODT電路10於線形區域(A)動作。藉此,可減少經由電極16授受之信號之失真。又,供給至ODT電路10之第1 NMOS電晶體101之閘極電極之控制信號NDR係於例如具有NAND型快閃記憶體之半導體積體電路裝置之情形時,由於可直接利用來自半導體積體電路裝置所具備之電壓產生電路之電壓,故無須另外設置用於將電源電壓升壓之電路。
圖3係顯示第2實施形態之ODT電路之圖。對與已述之實施形態對應之構成要素標註相同符號,且僅於必要之情形時進行重複之說明。本實施形態之ODT電路10具有ODT構成電路(10-1至10-n)。各ODT構成電路(10-1至10-n)具有PMOS電晶體(100-1至100-n)與NMOS電晶體(101-1至101-n)。對PMOS電晶體(100-1至100-n)之閘極電極,自控制電路11供給控制信號(PDR1至PDRn)。對NMOS電晶體(101-1至101-n)之閘極電極,自控制電路12供給控制信號(NDR1至NDRn)。
例如,PMOS電晶體(100-1至100-n)之閘極寬度係以特定之比例調整。例如,PMOS電晶體100-2具有PMOS電晶體100-1之2倍之閘極寬度,PMOS電晶體100-n具有PMOS電晶體100-1之2n倍之閘極寬度。即,具有以2之乘數之比例設定之閘極寬度。藉此,可將PMOS電晶體(100-1至100-n)之電阻值設定為與其比例之倒數成比
例之值。同樣地,例如,NMOS電晶體(101-1至101-n)之閘極寬度係以特定之比例調整。例如,NMOS電晶體101-2具有NMOS電晶體101-1之2倍之閘極寬度,NMOS電晶體101-n具有NMOS電晶體101-1之2n倍之閘極寬度。藉此,可將NMOS電晶體(101-1至101-n)之電阻值設定為與其比例之倒數成比例之值。
藉由來自控制電路11之控制信號(PDR1至PDRn),選擇進行動作之PMOS電晶體。同樣地,藉由來自控制電路12之控制信號(NDR1至NDRn),選擇進行動作之NMOS電晶體。藉由適當選擇接通之PMOS電晶體與NMOS電晶體,可調整ODT電路10之電阻值。又,藉由以特定之比例設定構成ODT構成電路之MOS電晶體之閘極寬度而預先調整各MOS電晶體之電阻值,電阻值之組合之變化增加,使電阻值容易調整。例如,使用3個閘極寬度相同且電阻值為1歐姆(Ω)之MOS電晶體,且使任一個MOS電晶體接通之情形時之電阻值之組合係1Ω、2Ω(=1+1)、3Ω(=1+1+1)之3種。相對於此,準備以2之乘數之比例調整閘極寬度且具有1Ω、2Ω及4Ω之電阻值之MOS電晶體,且使任一個MOS電晶體接通之情形時之組合係1Ω、2Ω、3Ω(=1Ω+2Ω)、4Ω、5Ω(=1Ω+4Ω)、6Ω(=2Ω+4Ω)、7Ω(=1Ω+2Ω+4Ω)之7種。另,特定之比例並不限於2之乘數。
根據本實施形態,藉由使用複數個ODT構成電路(10-1至10-n)構成ODT電路,控制各ODT構成電路之導通,可調整ODT電路之電阻值。又,藉由以特定之比例設定構成各ODT構成電路之MOS電晶體之尺寸、例如閘極寬度,而預先調整電阻值,可擴大電阻值之組合之變化。
圖4係顯示第3實施形態之半導體積體電路裝置之圖。對與已述之實施形態對應之構成要素標註相同符號,且僅於必要之情形時進行
重複之說明。本實施形態之ODT電路10係於第1 PMOS電晶體100之汲極電極與信號線15之間具有電阻102。電阻102可藉由使配線向使用具有較形成例如電極16或信號線15之導電層(例如鋁、銅、鎢)電阻率更高之電阻率之導電材料(例如多晶矽)之配線層迂迴而實現。或,電阻102亦可藉由使用MOS電晶體,或將配線寬度局部變短,而使配線長度迂迴較長而實現。藉由具備具有線形性之電阻102,即便為第1 PMOS電晶體100產生之電阻之線形性較低之情形,亦可維持第1 PMOS電晶體100與電阻102產生之作為整體之線形性。因此,例如,使第1 PMOS電晶體100接通之控制信號PDR即便不為較接地電位即第2電源電壓VSSQ更低之電壓,亦可設定為第2電源電壓VSSQ。藉此,無須另外設置用於產生負電壓之電壓產生電路。
另,電阻102與第1 PMOS電晶體100之電阻之比例可適當設定。例如,將僅以PMOS電晶體100設定300歐姆(Ω)之電阻之構成設定為將電阻102之電阻值設定為200Ω,將PMOS電晶體100產生之電阻值設定為100Ω。
與僅以第1 PMOS電晶體100構成電阻300Ω之情形相比,於具備電阻102之構成之情形時,第1 PMOS電晶體100之電阻值係設定為小相當於電阻102之電阻值量之100Ω。例如,藉由擴大第1 PMOS電晶體100之閘極寬度可採用電阻值較小之PMOS電晶體之構成。閘極寬度之增加會導致引腳電容之增加。於本實施形態中,ODT電路10之第1 NMOS電晶體101側係僅以第1 NMOS電晶體101構成。因此,相較於與電阻一起構成之情形,為了成為增大第1 NMOS電晶體之電阻值之構成,第1 NMOS電晶體之閘極寬度變窄。因此,可抑制引腳電容之增加。藉由對第1 NMOS電晶體101之閘極電極供給較第1電源電壓VCCQ更高之電壓VH之控制信號,可使第1 NMOS電晶體101於線形區域動作。
圖5係顯示第4實施形態之ODT電路之圖。對與已述之實施形態對應之構成要素標註相同符號,且僅於必要之情形時進行重複之說明。本實施形態之ODT電路10具有ODT構成電路(10-1至10-n)。各ODT構成電路(10-1至10-n)具有PMOS電晶體(100-1至100-n)與NMOS電晶體(101-1至101-n)。對PMOS電晶體(100-1至100-n)之閘極電極,自控制電路11供給控制信號(PDR1至PDRn)。對NMOS電晶體(101-1至101-n)之閘極電極,自控制電路12供給控制信號(NDR1至NDRn)。於各PMOS電晶體(100-1至100-n)之汲極電極與信號線15之間,連接電阻(102-1至102-n)。
例如,PMOS電晶體(100-1至100-n)之閘極寬度係以特定之比例調整。例如,PMOS電晶體100-1之閘極寬度具有PMOS電晶體100-1之2倍之閘極寬度,PMOS電晶體100-n具有PMOS電晶體100-1之2n倍之閘極寬度。即,具有2之乘數之比例。藉此,可將PMOS電晶體(100-1至100-n)之電阻值設定為與其比例之倒數成比例之值。
同樣地,連接於PMOS電晶體(100-1至100-n)之汲極電極之電阻(102-1至102-n)之值亦以特定之比例調整。例如,電阻102-2可設定為電阻102-1之1/2倍,電阻102-n可設定為電阻102-1之1/2n倍。
同樣地,例如,NMOS電晶體(101-1至101-n)之閘極寬度係以特定之比例調整。例如,NMOS電晶體101-2具有NMOS電晶體101-1之2倍之閘極寬度,NMOS電晶體101-n具有NMOS電晶體101-1之2n倍之閘極寬度。藉此,可將NMOS電晶體(101-1至101-n)之電阻值設定為與其比例之倒數成比例之值。
藉由來自控制電路11之控制信號(PDR1至PDRn),選擇接通之PMOS電晶體。同樣地,藉由來自控制電路12之控制信號(NDR1至
NDRn),選擇接通之NMOS電晶體。藉由適當選擇接通之PMOS電晶體(100-1至100-n)與NMOS電晶體(101-1至101-n),可調整ODT電路10之電阻值。又,藉由以特定之比例設定構成ODT構成電路之MOS電晶體之閘極寬度而預先調整各MOS電晶體之電阻值,電阻值之組合之變化增加,使電阻值容易調整。
根據本實施形態,藉由以複數個ODT構成電路(10-1至10-n)構成ODT電路,控制各ODT構成電路之導通,可調整ODT電路之電阻值。又,藉由以特定之比例調整構成各ODT構成電路之電晶體之尺寸,可擴大電阻值之調整之變化。又,藉由以特定之比例調整連接於PMOS電晶體(100-1至100-n)之汲極電極之電阻之值,可進一步擴大電阻值之調整之變化。
圖6係顯示第5實施形態之ODT電路之圖。對與已述之實施形態對應之構成要素標註相同符號,且僅於必要之情形時進行重複之說明。本實施形態之ODT電路10係使構成ODT構成電路(10-1至10-n)之PMOS電晶體(100-1至100-n)之汲極電極經由共通之電阻102而連接於信號線15。
於自控制電路11供給之控制信號(PDR1至PDRn)之控制之下,選擇接通之PMOS電晶體(100-1至100-n)。藉由適當選擇接通之PMOS電晶體,可調整電阻102與第1電源電壓VCCQ之間之電阻值。即,藉由於PMOS電晶體(100-1至100-n)之中適當選擇接通之PMOS電晶體,可調整電阻值。於本實施形態中,例如PMOS電晶體(100-1至100-n)之閘極寬度亦可以2之乘數之比例調整。藉由適當變更接通之PMOS電晶體(100-1至100-n)之組合,可調整電阻值。
根據本實施形態,藉由適當選擇連接於共通之電阻102之PMOS電晶體(100-1至100-n)而接通,可調整電阻值。又,電阻102具有
線形性。因此,藉由提高電阻102產生之電阻值之比例,可緩和PMOS電晶體(100-1至100-n)產生之電阻之線形性。因此,例如,可採用使用接地電位之第2電源電壓VSSQ作為於使PMOS電晶體(100-1至100-n)接通時自控制電路11供給之控制信號(PDR1至PDRn)之構成。該情形時,無須另外設置產生負電源電壓之電路。又,由於PMOS電晶體(100-1至100-n)經由電阻102連接於電極16,故可抑制PMOS電晶體(100-1至100-n)產生之引腳電容之增加。
圖7係顯示第6實施形態之半導體積體電路裝置之圖。對與已述之實施形態對應之構成要素標註相同符號,且僅於必要之情形時進行重複之說明。本實施形態之半導體積體電路裝置具有形成於半導體基板1之複數個電極(2、3、16-1、16-2、17)。於電極2,連接供給第1電源電壓VCCQ之電源線150。於電極3,連接供給接地電位即第2電源電壓VSSQ之電源線151。
例如,電極16-1與電極16-2係進行信號之授受之輸入輸出電極。於電極16-1連接OCD20。對OCD20供給信號Dout。OCD20之輸出信號係經由信號線15-1供給至電極16-1。電極16-1為構成進行信號之授受之輸入輸出電極,而具備接收自半導體基板1之外部供給至電極16-1之信號之輸入緩衝器電路等,但予以省略。關於電極16-2亦為相同。於電極16-2連接信號線15-2。
於信號線15-1連接ODT電路10。作為ODT電路10,可使用已述之任一個實施形態之ODT電路。於電極17連接複製ODT電路30。複製ODT電路30係與ODT電路10相同之構成,例如,構成複製ODT電路30之MOS電晶體之尺寸具有相對於構成ODT電路10之MOS電晶體以特定之比例收縮之尺寸。對ODT電路10與複製ODT電路30,供給來自控制電路40之控制信號。
本實施形態之半導體積體電路裝置可例如使用複製ODT電路30進行ODT電路10之電阻值之調整。具體而言,例如,於電極17連接電流計18與可變電壓源19。於來自控制電路40之控制之下,可使構成複製ODT電路30之PMOS電晶體與NMOS電晶體選擇性接通。藉由以ODT電路10再現成為期望之電阻值時之PMOS電晶體(未圖示)與NMOS電晶體(未圖示)之組合,可調整ODT電路10之電阻值。除了電極16-1以外,於電極16-2亦具備相同之構成之ODT電路10之情形時,使用複製ODT電路30進行電阻值之調整,且將該結果使用於各ODT電路10之調整,藉此可有效進行ODT電路10之電阻值之調整。
圖8係顯示第7實施形態之複製ODT電路30之圖。對與已述之實施形態對應之構成要素標註相同符號,且僅於必要之情形時進行重複之說明。本實施形態之複製ODT電路30係顯示圖3所示之ODT電路10之複製電路之構成。複製ODT電路30具有複數個複製ODT構成電路(30-1至30-n)。各複製ODT構成電路(30-1至30-n)具有PMOS電晶體(300-1至300-n)與NMOS電晶體(301-1至301-n)。複製ODT構成電路(30-1至30-n)之階數等於ODT構成電路(10-1至10-n)之階數。
各複製ODT構成電路(30-1至30-n)之PMOS電晶體(300-1至300-n)具有將ODT構成電路之PMOS電晶體(100-1至100-n)之尺寸以特定之比例收縮後之尺寸。同樣地,複製ODT構成電路(30-1至30-n)之NMOS電晶體(301-1至301-n)具有將ODT構成電路之NMOS電晶體(101-1至101-n)之尺寸以特定之比例收縮後之尺寸。藉由以特定之比例收縮,可於半導體基板1上之較小之區域形成複製ODT電路30。
例如,於測定構成複製ODT電路30之NMOS電晶體(301-1至301
-n)產生之電阻值之情形時,藉由來自控制電路40之控制信號(PTEST1至PTESTn)使各複製ODT構成電路(30-1至30-n)之PMOS電晶體(300-1至300-n)斷開,藉由來自控制電路40之控制信號(NTEST1至NTESTn)使各複製ODT構成電路(30-1至30-n)之NMOS電晶體(301-1至301-n)選擇性接通。於該狀態下,藉由圖7所示之可變電壓源19對電極17施加特定之電壓而測定此時之電流值,藉此可算出構成複製ODT電路30之NMOS電晶體(301-1至301-n)產生之電阻值。可將於獲得較佳之電阻值時接通之複製ODT電路30之NMOS電晶體(301-1至301-n)之組合,使用作為於ODT電路10之NMOS電晶體(101-1至101-n)之中接通之NMOS電晶體之組合。
同樣地,於測定構成複製ODT電路30之PMOS電晶體(300-1至300-n)產生之電阻值之情形時,藉由來自控制電路40之控制信號(NTEST1至NTESTn)使各複製ODT構成電路(30-1至30-n)之NMOS電晶體(301-1至301-n)斷開。對PMOS電晶體(300-1至300-n)之汲極電極施加第1電源電壓VCCQ,藉由來自控制電路40之控制信號(PTEST1至PTESTn)使各複製ODT構成電路(30-1至30-n)之PMOS電晶體(300-1至300-n)選擇性接通。藉由測定此時之電流值,可算出構成複製ODT電路30之PMOS電晶體(300-1至300-n)產生之電阻值。可將於獲得較佳之電阻值時接通之複製ODT電路30之PMOS電晶體(300-1至300-n)之組合,使用作為於ODT電路10之PMOS電晶體(100-1至100-n)之中接通之PMOS電晶體之組合。
例如,於構成複製ODT電路30之各MOS電晶體之閘極寬度收縮至構成ODT電路10之各MOS電晶體之閘極寬度之1/2之構成之情形時,以ODT電路10再現於藉由複製ODT電路30獲得600Ω時於複製ODT電路30中接通之MOS電晶體之組合,藉此,可藉由ODT電路10獲得300Ω之電阻值。
根據本實施形態,提供一種半導體積體電路裝置,其係例如藉由具備將ODT電路10以特定之比例收縮後之複製ODT電路30,不會導致半導體基板1之晶片面積之大幅增加,而可有效進行ODT電路10之電阻調整。
雖已說明本發明之若干實施形態,但該等實施形態係作為例子而提示者,並非意圖限定發明之範圍。該等新穎之實施形態可以其他各種形態實施,於不脫離發明主旨之範圍內可進行各種省略、置換、變更。該等實施形態或其變形包含在發明範圍或主旨內,且包含在申請專利範圍所揭示之發明及其均等之範圍內。
10‧‧‧ODT電路
11‧‧‧控制電路
12‧‧‧控制電路
13‧‧‧預驅動器
14‧‧‧預驅動器
15‧‧‧信號線
16‧‧‧電極
20‧‧‧輸出緩衝器
100‧‧‧第1 PMOS電晶體
101‧‧‧第1 NMOS電晶體
200‧‧‧第2 PMOS電晶體
201‧‧‧第2 NMOS電晶體
Dout‧‧‧信號
NDR‧‧‧控制信號
PDR‧‧‧控制信號
VCCQ‧‧‧第1電源電壓
VSSQ‧‧‧第2電源電壓
Claims (13)
- 一種半導體積體電路裝置,其包含:第1節點,其係被施加第1電壓;第2節點,其係被施加第2電壓;電極;第1 PMOS電晶體,其係使源極/汲極流道連接於上述第1節點與上述電極之間;第1 NMOS電晶體,其係使源極/汲極流道連接於上述第2節點與上述電極之間;控制電路,其係對上述第1 PMOS電晶體之閘極電極與上述第1 NMOS電晶體之閘極電極供給控制信號;輸出緩衝器,其包含:與上述第1 PMOS電晶體並聯連接的第2 PMOS電晶體、及與上述第1 NMOS電晶體並聯連接的第2 NMOS電晶體;第1信號供給電路,其係對上述第2 PMOS電晶體之閘極電極供給第一輸出信號;及第2信號供給電路,其係對上述第2 NMOS電晶體之閘極電極供給第二輸出信號;且上述控制電路係於使上述第1 PMOS電晶體接通時將較上述第2電壓更低之第3電壓之控制信號供給至上述第1 PMOS電晶體之閘極電極,於使上述第1 NMOS電晶體接通時將較上述第1電壓更高之第4電壓之控制信號供給至上述第1 NMOS電晶體之閘極電極。
- 如請求項1之半導體積體電路裝置,其中包含:複數個PMOS電晶體,其等係以使源極/汲極流道連接於上述 第1節點與上述電極之間之方式並聯連接於上述第1 PMOS電晶體;及複數個NMOS電晶體,其等係以使源極/汲極流道連接於上述第2節點與上述電極之間之方式並聯連接於上述第1 NMOS電晶體;且上述控制電路係對上述複數個PMOS電晶體之閘極電極與上述複數個NMOS電晶體之閘極電極供給控制信號。
- 如請求項2之半導體積體電路裝置,其中上述複數個PMOS電晶體與上述複數個NMOS電晶體之閘極寬度分別具有以特定之比例調整之尺寸,上述特定之比例係排除1。
- 如請求項3之半導體積體電路裝置,其中上述特定之比例係以2之乘數設定。
- 如請求項1之半導體積體電路裝置,其中包含電壓產生電路,上述第4電壓係使用輸入至上述電壓產生電路之上述第1電壓而產生。
- 一種半導體積體電路裝置,其特徵在於包含:第1節點,其係被施加第1電壓;第2節點,其係被施加第2電壓;電極;第1 PMOS電晶體,其係使源極電極連接於上述第1節點;電阻,其係連接於上述第1 PMOS電晶體之汲極電極與上述電極之間;第1 NMOS電晶體,其係使源極/汲極流道連接於上述第2節點與上述電極之間;及控制電路,其係對上述第1 PMOS電晶體之閘極電極與上述第1 NMOS電晶體之閘極電極供給信號; 輸出緩衝器,其包含:與上述第1 PMOS電晶體並聯連接的第2 PMOS電晶體、及與上述第1 NMOS電晶體並聯連接的第2 NMOS電晶體;第1信號供給電路,其係對上述第2 PMOS電晶體之閘極電極供給第一輸出信號;及第2信號供給電路,其係對上述第2 NMOS電晶體之閘極電極供給第二輸出信號;且上述控制電路係於使上述第1 PMOS電晶體接通時將上述第2電壓供給至上述第1 PMOS電晶體之閘極電極,於使上述第1 NMOS電晶體接通時將較上述第1電壓更高之第4電壓供給至上述第1 NMOS電晶體之閘極電極。
- 如請求項6之半導體積體電路裝置,其中包含:複數個PMOS電晶體,其等係以使源極/汲極流道連接於上述第1節點與上述電極之間之方式並聯連接於上述第1 PMOS電晶體;及複數個NMOS電晶體,其等係以使源極/汲極流道連接於上述第2節點與上述電極之間之方式並聯連接於上述第1 NMOS電晶體;且上述控制電路係對上述複數個PMOS電晶體之閘極電極與上述複數個NMOS電晶體之閘極電極供給控制信號。
- 如請求項7之半導體積體電路裝置,其中上述複數個PMOS電晶體與上述複數個NMOS電晶體之閘極寬度分別具有以特定之比例調整之尺寸,上述特定之比例係排除1。
- 如請求項7之半導體積體電路裝置,其中上述特定之比例係以2之乘數設定。
- 如請求項6之半導體積體電路裝置,其中包含: 複數個PMOS電晶體,其等係並聯連接於上述第1 PMOS電晶體,且將來自上述控制電路之控制信號供給至閘極電極;及複數個NMOS電晶體,其等係並聯連接於上述第1 NMOS電晶體,且將來自上述控制電路之控制信號供給至閘極電極。
- 如請求項10之半導體積體電路裝置,其中上述複數個PMOS電晶體與上述複數個NMOS電晶體之閘極寬度分別具有以特定之比例調整之尺寸,上述特定之比例係排除1。
- 一種半導體積體電路裝置,其包含:第1電路,該第1電路包含:第1節點,其係被施加第1電源電壓;第2節點,其係被施加第2電源電壓;第1電極;第1 PMOS電晶體群,其包含並聯連接於上述第1節點與上述第1電極之間之複數個PMOS電晶體;及第1 NMOS電晶體群,其包含並聯連接於上述第2節點與上述第1電極之間之複數個NMOS電晶體,且該等NMOS電晶體與上述PMOS電晶體同數;第2電路,該第2電路包含:第3節點,其係被施加上述第1電源電壓;第4節點,其係被施加上述第2電源電壓;第2電極;第2 PMOS電晶體群,其係以PMOS電晶體構成,該PMOS電晶體係並聯連接於上述第3節點與上述第2電極之間,與上述第1 PMOS電晶體群之PMOS電晶體同數,且尺寸較上述第1 PMOS電晶體群之PMOS電晶體更小;第2 NMOS電晶體群,其係以NMOS電晶體構成,該NMOS電 晶體係並聯連接於上述第4節點與上述第2電極之間,與上述第1 NMOS電晶體群之NMOS電晶體同數,且尺寸較上述第1 NMOS電晶體群之NMOS電晶體更小;及控制電路,其控制構成上述第1電路之上述第1 PMOS電晶體群之PMOS電晶體與上述第1 NMOS電晶體群之NMOS電晶體、及構成上述第2電路之上述第2 PMOS電晶體群之PMOS電晶體與上述第2 NMOS電晶體群之NMOS電晶體之導通。
- 如請求項12之半導體積體電路裝置,其中上述控制電路係於使上述第1 PMOS電晶體群之任一個PMOS電晶體接通時,對該PMOS電晶體之閘極電極供給較上述第2電源電壓更低之電壓,於使上述第1 NMOS電晶體群之任一個NMOS電晶體接通時,對該NMOS電晶體之閘極電極供給較上述第1電源電壓更高之電壓。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201461950453P | 2014-03-10 | 2014-03-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201535406A TW201535406A (zh) | 2015-09-16 |
TWI610314B true TWI610314B (zh) | 2018-01-01 |
Family
ID=54018436
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103115067A TWI610314B (zh) | 2014-03-10 | 2014-04-25 | 半導體積體電路裝置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9583582B2 (zh) |
TW (1) | TWI610314B (zh) |
Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5231311A (en) * | 1989-02-28 | 1993-07-27 | Vlsi Technology, Inc. | Digital output buffer and method with slew rate control and reduced crowbar current |
US5717343A (en) * | 1996-07-23 | 1998-02-10 | Pericom Semiconductor Corp. | High-drive CMOS output buffer with noise supression using pulsed drivers and neighbor-sensing |
US6034563A (en) * | 1995-10-19 | 2000-03-07 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor integrated circuit having reduced current leakage and high speed |
US6236239B1 (en) * | 1998-07-31 | 2001-05-22 | Fujitsu Limited | Output buffer circuit achieving stable operation and cost reduction |
US6265892B1 (en) * | 1999-08-10 | 2001-07-24 | Faraday Technology Corp. | Low noise output buffer |
TW478250B (en) * | 1999-09-10 | 2002-03-01 | Intel Corp | Output buffer for high and low voltage bus and method for operating the same |
TW494569B (en) * | 1999-09-22 | 2002-07-11 | Toshiba Corp | Semiconductor device |
US20030201804A1 (en) * | 2001-03-15 | 2003-10-30 | Micron Technology, Inc. | Programmable dual-drive strength output buffer with a shared boot circuit |
US6714043B1 (en) * | 2002-05-16 | 2004-03-30 | Lattice Semiconductor Corporation | Output buffer having programmable drive current and output voltage limits |
US6919738B2 (en) * | 2001-12-27 | 2005-07-19 | Kabushiki Kaisha Toshiba | Output buffer circuit, memory chip, and semiconductor device having a circuit for controlling buffer size |
US20060017457A1 (en) * | 2004-07-20 | 2006-01-26 | Dong Pan | Temperature-compensated output buffer method and circuit |
US7741882B1 (en) * | 2008-07-15 | 2010-06-22 | Suvolta, Inc. | Current-limited output buffer |
TW201032469A (en) * | 2009-02-12 | 2010-09-01 | Mosaid Technologies Inc | Termination circuit for on-die termination |
USRE41838E1 (en) * | 2002-11-28 | 2010-10-19 | Kabushiki Kaisha Toshiba | Output buffer circuit and semiconductor memory using the same |
US20110084745A1 (en) * | 2009-10-13 | 2011-04-14 | Himax Technologies Limited | Output buffer with slew-rate enhancement output stage |
US8138785B2 (en) * | 2005-02-28 | 2012-03-20 | Silego Technology, Inc. | Reduced power output buffer |
US8232842B1 (en) * | 2011-03-11 | 2012-07-31 | Himax Technologies Limited | Output buffer |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4719369A (en) * | 1985-08-14 | 1988-01-12 | Hitachi, Ltd. | Output circuit having transistor monitor for matching output impedance to load impedance |
US7388400B2 (en) * | 1993-01-07 | 2008-06-17 | Elpida Memory, Inc. | Semiconductor integrated circuits with power reduction mechanism |
SE504636C2 (sv) * | 1995-07-27 | 1997-03-24 | Ericsson Telefon Ab L M | Universell sändaranordning |
JPH10326489A (ja) * | 1997-05-26 | 1998-12-08 | Mitsubishi Electric Corp | 半導体集積回路装置 |
US6320433B1 (en) * | 1999-09-21 | 2001-11-20 | Texas Instruments Incorporated | Output driver |
JP3912960B2 (ja) * | 2000-06-20 | 2007-05-09 | 株式会社東芝 | 半導体集積回路、論理演算回路およびフリップフロップ |
KR100429871B1 (ko) * | 2001-06-07 | 2004-05-04 | 삼성전자주식회사 | 다수개의 출력 신호들을 갖는 반도체 장치 |
US6836142B2 (en) * | 2002-07-12 | 2004-12-28 | Xilinx, Inc. | Asymmetric bidirectional bus implemented using an I/O device with a digitally controlled impedance |
KR100506976B1 (ko) * | 2003-01-03 | 2005-08-09 | 삼성전자주식회사 | 온다이 터미네이션 회로를 가지는 동기 반도체 메모리 장치 |
JP2006287837A (ja) * | 2005-04-05 | 2006-10-19 | Kawasaki Microelectronics Kk | 半導体装置 |
KR100575006B1 (ko) * | 2005-04-12 | 2006-04-28 | 삼성전자주식회사 | Ocd 회로와 odt 회로를 제어할 수 있는 반도체 장치및 제어 방법 |
KR20110051860A (ko) | 2009-11-11 | 2011-05-18 | 삼성전자주식회사 | 전류 소모를 줄이는 온 다이 터미네이션 구조를 갖는 반도체 장치 및 그 터미네이션 방법 |
JP5756424B2 (ja) | 2012-03-14 | 2015-07-29 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
-
2014
- 2014-04-25 TW TW103115067A patent/TWI610314B/zh active
- 2014-09-05 US US14/478,315 patent/US9583582B2/en active Active
Patent Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5231311A (en) * | 1989-02-28 | 1993-07-27 | Vlsi Technology, Inc. | Digital output buffer and method with slew rate control and reduced crowbar current |
US6034563A (en) * | 1995-10-19 | 2000-03-07 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor integrated circuit having reduced current leakage and high speed |
US5717343A (en) * | 1996-07-23 | 1998-02-10 | Pericom Semiconductor Corp. | High-drive CMOS output buffer with noise supression using pulsed drivers and neighbor-sensing |
US6236239B1 (en) * | 1998-07-31 | 2001-05-22 | Fujitsu Limited | Output buffer circuit achieving stable operation and cost reduction |
US6265892B1 (en) * | 1999-08-10 | 2001-07-24 | Faraday Technology Corp. | Low noise output buffer |
TW478250B (en) * | 1999-09-10 | 2002-03-01 | Intel Corp | Output buffer for high and low voltage bus and method for operating the same |
TW494569B (en) * | 1999-09-22 | 2002-07-11 | Toshiba Corp | Semiconductor device |
US20030201804A1 (en) * | 2001-03-15 | 2003-10-30 | Micron Technology, Inc. | Programmable dual-drive strength output buffer with a shared boot circuit |
US6919738B2 (en) * | 2001-12-27 | 2005-07-19 | Kabushiki Kaisha Toshiba | Output buffer circuit, memory chip, and semiconductor device having a circuit for controlling buffer size |
US6714043B1 (en) * | 2002-05-16 | 2004-03-30 | Lattice Semiconductor Corporation | Output buffer having programmable drive current and output voltage limits |
USRE41838E1 (en) * | 2002-11-28 | 2010-10-19 | Kabushiki Kaisha Toshiba | Output buffer circuit and semiconductor memory using the same |
US20060017457A1 (en) * | 2004-07-20 | 2006-01-26 | Dong Pan | Temperature-compensated output buffer method and circuit |
US8138785B2 (en) * | 2005-02-28 | 2012-03-20 | Silego Technology, Inc. | Reduced power output buffer |
US7741882B1 (en) * | 2008-07-15 | 2010-06-22 | Suvolta, Inc. | Current-limited output buffer |
TW201032469A (en) * | 2009-02-12 | 2010-09-01 | Mosaid Technologies Inc | Termination circuit for on-die termination |
US20110084745A1 (en) * | 2009-10-13 | 2011-04-14 | Himax Technologies Limited | Output buffer with slew-rate enhancement output stage |
US8232842B1 (en) * | 2011-03-11 | 2012-07-31 | Himax Technologies Limited | Output buffer |
Also Published As
Publication number | Publication date |
---|---|
US9583582B2 (en) | 2017-02-28 |
TW201535406A (zh) | 2015-09-16 |
US20150256158A1 (en) | 2015-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107102669B (zh) | 用于芯片上驱动和管芯上端接的校准电路 | |
TWI416869B (zh) | 晶片上終止之終止電路 | |
US7952382B2 (en) | Impedance calibration circuit, semiconductor memory device with the impedance calibration circuit and layout method of internal resistance in the impedance calibration circuit | |
JP5572277B2 (ja) | インピーダンス調整回路とそれを備える集積回路及びそれを利用した出力ドライバのインピーダンス調整方法 | |
JP2007124644A5 (zh) | ||
JP2008060679A (ja) | 半導体装置の出力回路調整方法 | |
US9912498B2 (en) | Testing impedance adjustment | |
TW201547206A (zh) | 一種使用本體輸入技術的io和pvt校準電路 | |
CN104834341B (zh) | 一种接口电路中的输出阻抗调整电路 | |
CN105843316A (zh) | 电荷泵基准电压调节电路 | |
US20180190331A1 (en) | Low power and area efficient memory receiver | |
US9287872B2 (en) | PVT compensation scheme for output buffers | |
US7518424B2 (en) | Slew rate controlled output circuit | |
TWI610314B (zh) | 半導體積體電路裝置 | |
TW201918025A (zh) | 反相器 | |
CN110390966B (zh) | 终结电路、半导体器件及其操作方法 | |
KR20110131368A (ko) | 반도체 장치 | |
US20150280713A1 (en) | Data output circuit of semiconductor apparatus | |
TW201444284A (zh) | 半導體裝置 | |
TW200807848A (en) | Level shifter | |
KR20100002856A (ko) | 반도체 메모리 장치 및 그의 임피던스 교정 회로의레이아웃 방법 | |
WO2015149283A1 (zh) | 一种集成电路芯片及其阻抗校准方法 | |
JP2014033254A (ja) | 電気信号出力装置、差動出力ドライバ、及び出力装置 | |
US10622980B1 (en) | Apparatus and methods for setting and clamping a node voltage | |
JP2016096497A (ja) | イコライザ回路及び半導体集積装置 |