TWI525798B - 導電氧化物隨機存取記憶體單元及其製造方法 - Google Patents

導電氧化物隨機存取記憶體單元及其製造方法 Download PDF

Info

Publication number
TWI525798B
TWI525798B TW103121021A TW103121021A TWI525798B TW I525798 B TWI525798 B TW I525798B TW 103121021 A TW103121021 A TW 103121021A TW 103121021 A TW103121021 A TW 103121021A TW I525798 B TWI525798 B TW I525798B
Authority
TW
Taiwan
Prior art keywords
conductive
coram
electrode
disposed
opening
Prior art date
Application number
TW103121021A
Other languages
English (en)
Other versions
TW201515196A (zh
Inventor
艾利潔 卡波夫
布萊恩 道爾
烏戴 沙
羅伯特 喬
Original Assignee
英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾股份有限公司 filed Critical 英特爾股份有限公司
Publication of TW201515196A publication Critical patent/TW201515196A/zh
Application granted granted Critical
Publication of TWI525798B publication Critical patent/TWI525798B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • H10N70/8416Electrodes adapted for supplying ionic species
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx

Landscapes

  • Semiconductor Memories (AREA)

Description

導電氧化物隨機存取記憶體單元及其製造方法
本發明之實施例係在記憶體裝置的領域中,且尤其是導電氧化物隨機存取記憶體(CORAM)單元及製造CORAM單元的方法。
在過去的數十年裡,縮放積體電路中的特徵在不斷成長的半導體產業下已經是一種驅動力。縮放成愈來愈小的特徵能在半導體晶片的有限真實板面上增加功能單元的密度。例如,縮小電晶體尺寸允許在晶片上併入增加數量的記憶體裝置,以製造出具有增加能力的產品。然而,驅動更多能力並不是沒有問題。最佳化每個裝置之效能的必要性變得愈來愈重要。
嵌入式SRAM和DRAM具有非揮發性和低錯誤率的問題,而嵌入式FLASH記憶體在製造期間需要額外的遮罩層或處理步驟、需要用於編程的高電壓、且具有耐用性和可靠性的問題。基於電阻變化的非揮發性記憶體 (稱為RRAM/ReRAM)通常在大於1V的電壓下操作,通常需要高電壓(>1V)形成步驟以形成細絲。針對低電壓非揮發性嵌入式應用,可能期望低於1V的操作電壓且與CMOS邏輯程序相容。
因此,在非揮發性記憶體裝置的製造和操作中仍需要顯著的改進。
100‧‧‧記憶體元件
102‧‧‧第一電極
104‧‧‧導電氧化物層
106‧‧‧第二電極
108‧‧‧通孔節點
104A‧‧‧導電狀態
104B‧‧‧導電狀態
400‧‧‧圖
500‧‧‧圖
502‧‧‧圖
602‧‧‧底部電極
604‧‧‧隔離層
606‧‧‧開口
607‧‧‧側壁
620‧‧‧通孔
608‧‧‧CORAM記憶體層
610‧‧‧頂部電極
630‧‧‧導電線
700‧‧‧記憶體區域
702‧‧‧邏輯區域
704‧‧‧電晶體
706‧‧‧電晶體
708‧‧‧金屬線
710‧‧‧通孔
750‧‧‧通孔
760‧‧‧通孔
810‧‧‧CORAM記憶體元件
812‧‧‧第一導電電極
814‧‧‧導電金屬氧化物層
816‧‧‧第二導電電極
832‧‧‧位元線
834‧‧‧電晶體
836‧‧‧字元線
838‧‧‧源極線
900‧‧‧電子系統
902‧‧‧微處理器
904‧‧‧處理器
906‧‧‧控制單元
908‧‧‧記憶體裝置
910‧‧‧輸入/輸出裝置
1000‧‧‧計算裝置
1002‧‧‧主機板
1004‧‧‧處理器
1006‧‧‧通訊晶片
第1圖繪示本發明之實施例之金屬導電氧化物金屬(MCOM)記憶體元件。
第2圖繪示依照本發明之實施例之表示用於第1圖之記憶體元件的狀態(「0」和「1」)之改變的操作示意圖。
第3圖繪示依照本發明之實施例之具有MCOM元件的裝置之操作。
第4圖係依照本發明之實施例之作為用於導電氧化物隨機存取記憶體(CORAM)元件對用於傳統ReRAM之電壓(以V為單元)函數之電流(以mA為單位)的圖。
第5圖依照本發明之實施例包括展示寫入「0」和寫入「1」電壓脈衝以及最終裝置電阻(以Ohms為單位)之對應圖(對應於記憶體狀態「1」和「0」)的圖作為週期數函數。
第6A-6E圖繪示依照本發明之實施例之代表 在製造CORAM元件之方法中的各種操作之剖面圖。
第7圖繪示依照本發明之實施例之用於在積體電路中定位CORAM元件的數個選項之示意圖。
第8圖繪示依照本發明之實施例之包括金屬導電氧化物金屬(MCOM)記憶體元件的記憶體位元單元之示意圖。
第9圖繪示依照本發明之實施例之電子系統的方塊圖。
第10圖繪示依照本發明之一個實作的計算裝置。
【發明內容及實施方式】
說明了導電氧化物隨機存取記憶體(CORAM)單元及製造CORAM單元的方法。在下面的說明中,提出許多具體細節(如具體導電氧化物材料制度)以提供對本發明之實施例的全面性了解。本領域之熟知技術者將清楚明白無須這些具體細節便可實行本發明之實施例。在其他情況下,未詳細說明熟知的特徵(如積體電路設計佈局)以免不必要地模糊本發明之實施例。此外,將了解圖中所示之各種實施例是說明性圖示而不一定按比例繪製。
本文所述之一或更多實施例係針對具有導電氧化物和電極堆疊的低電壓嵌入式記憶體。這類嵌入式記憶體設計可能具有用於邏輯及/或系統晶片(SoC)半導體產品的應用。
所提供內文為基於電阻變化的非揮發性記憶體(稱為RRAM/ReRAM)啟動和在V>1V下操作。針對低電壓非揮發性嵌入式應用,然而,可能需要低於1V的操作電壓以與CMOS邏輯程序相容。在一實施例中,實作金屬導電氧化物金屬(MCOM)結構以製造電阻變化記憶體為基的架構,例如,而不是金屬介電質(絕緣)氧化物金屬(MIM)為基的架構。後者類型通常用於RRAM裝置領域的狀態。例如,傳統RRAM裝置可能基於金屬-HfOx-金屬結構。
為了說明本文所述之概念,第1圖繪示本發明之實施例之金屬導電氧化物金屬(MCOM)記憶體元件。參考第1圖,記憶體元件100包括第一電極102、導電氧化物層104、及第二電極106。記憶體元件100可包括在記憶體架構通孔節點108中。例如,這類裝置可置放於位元線與如1T(MOS電晶體)的選擇器元件、或連接至字元線的兩端薄膜選擇器之間。在一特定實施例中,如第1圖中的參考架構之記憶體元件100之右側所指示,導電氧化物層104係具有約在2-15奈米之範圍之厚度的導電氧化物,第一電極102係由貴金屬組成,且第二電極106係相同或具有大於4.2eV之高功函數(WF)的不同電極。
第2圖繪示依照本發明之實施例之表示用於第1圖之記憶體元件的狀態之改變的操作示意圖。參考第2圖,記憶體元件100可能開始於較低導電狀態(1), 其中導電氧化物層104係處於較低導電狀態104A。可施用電脈衝(如正偏壓(2)的期間)以提供記憶體元件100處於較高導電狀態(3),其中導電氧化物層104係處於較高導電狀態104B。可施用電脈衝(如正偏壓(4)的期間)以再次提供具有較低導電狀態(1)的記憶體元件100。由此,可使用電脈衝以改變記憶體元件100的電阻。再者,轉變係可逆轉變,因為記憶體膜係導電的且藉由脈衝相反極性的低電壓來調變電阻率。實際的可逆變化能比100奈秒更快。
第3圖係非晶氧化物中之電阻變化的示意圖,其中(a)繪示通過處於其低電阻狀態(LRS)之導電氧化物的電流/電荷導致非晶氧化物之配置狀態的變化。變化阻止電流傳導且裝置的電阻增加為高電阻狀態(b),其中氧化物不傳導電流以及在(a)中。當對裝置施加相反極性電壓時,跨處於高電阻狀態(c)之導電氧化物的電場復原導電氧化物(d)的原始配置狀態。
因此,在一實施例中,記憶體元件包括夾在兩個電極之間的導電氧化物層。在一個上述實施例中,記憶體元件包括夾在具有高功函數(例如,大於約4.2eV)的兩個導電電極之間的導電氧化物之薄膜。在一些實施例中,(當讀取裝置時)在低電場中之導電氧化物層的電阻率會與通常對金屬化合物(例如,TiAIN)之導電膜所發現到的一樣低。例如,在一具體實施例中,當在低電場下測量時,用於上述層的電阻率約在0.1Ohm cm-10kOhm cm 之範圍中。依據記憶體元件尺寸來調諧膜的電阻率以在與更快讀取相容的範圍中實現最終電阻值。在一些實施例中,藉由莫特轉變、電荷引起的金屬絕緣體轉變,或更通常藉由改變因應用電場及/或電流所致之非晶氧化物的結構配置來引起電阻變化。
在一種態樣中,本文所述之記憶體元件在低於約1V下操作。例如,第4圖係依照本發明之實施例之作為用於導電氧化物隨機存取記憶體(CORAM)元件對用於傳統ReRAM之電壓(以V為單元)函數之電流(以mA為單位)的圖400。參考圖400,CORAM元件的上曲線對剛製成的裝置顯示出良好的導電性,直到約1V(此點時元件會切換至電阻狀態)為止。這是對照於展示用於習知技術ReRAM元件之形成步驟的低曲線。在前者CORAM情況下,在一實施例中,為了避免過高電阻狀態,在低於1V下進行切換。記憶體單元在低電阻狀態下開始操作且在1V時顯示N形NDR。
第5圖依照本發明之實施例之包括展示寫入「0」和寫入「1」電壓脈衝以及電阻(以Ohms為單位)之對應圖502的圖500作為週期數函數。參考圖500和502,以1V脈衝來進行寫入0和1,且藉此,藉由交替+/-1V脈衝來改變單元電阻。
依照本發明之實施例,且如同可適用全文,CORAM元件包括導電氧化物記憶體層,具有約在2-15奈米之範圍中的厚度。在另一實施例中,導電氧化物記憶體 層係由如過渡金屬氧化物或其中一個金屬能形成不同原子價之氧化物的二元氧化物之固溶體的材料組成。固溶體中的其中一個氧化物能被認為是矩陣,而另一者能被認為是摻雜劑。在另一實施例中,固溶體中之金屬的原子價能相差1。依照本發明之實施例,低電阻率氧化物會是缺氧次化學計量氧化物。依照本發明之實施例,CORAM元件的記憶體層係非晶的,例如,非晶氧化物。在一個上述實施例中,非晶氧化物係由過渡金屬氧化物或其中一個金屬能形成不同原子價之氧化物或與另一金屬的原子價相差1的二元氧化物之固溶體組成。在一實施例中,電極材料不必是不同的。
如上所列舉,在一實施例中,包括導電氧化物層之記憶體元件中的一個電極係貴金屬為基的電極。在一實施例中,適當貴金屬之實例包括,但不限於鈀或鉑。更一般而言,在一實施例中,電極係釩、鉻、鎢、鈀、銥或鉑之其一者,其可能優於鉿、錳、鋯、或鉭。
在其他實施例中,一或兩者電極係由第二不同的導電氧化物材料(即,不同於可切換導電氧化物層)製成。在一實施例中,用於電極層的適當導電氧化物之實例包括,但不限於:ITO(In2O3-xSnO2-x)。在其他實施例中,電極係從與可切換層類似的導電氧化物材料製成。將了解無論在哪種情況下,針對對電極層使用導電氧化物材料的實施例,在編程期間之上述電極的電阻變化會造成總電阻變化。
在一種態樣中,CORAM元件係在鑲嵌狀製造架構中製造。作為一實例,第6A-6E圖繪示依照本發明之實施例之代表在製造CORAM元件之方法中的各種操作之剖面圖。
參考第6A圖,設置了在上方具有圖案化隔離層604之CORAM元件的底部電極602。隔離層具有開口606,具有在裡面形成之傾斜側壁607。在一實施例中,側壁從底部電極602之表面的法線傾斜多達約50度。也對第6A圖所示之堆疊提供平面圖透視。此外,在一實施例中,底部電極602被顯示為設置於金屬線或通孔620上方。金屬線或通孔620可能是如後段(BEOL)M2線或M3線或通孔的銅特徵。在一個上述實施例中,底部電極602係形成於位元線,或(另外)字元線上方。
參考第6B圖,CORAM記憶體層608(例如,導電金屬氧化物層)係形成於第6A圖之結構上。在一個上述實施例中,CORAM記憶體層608係非晶的且與開口606之錐形或傾斜側壁607共形地形成。在一實施例中,使用大斜度避免了使開口606內的CORAM記憶體層608形成尖端。藉此,能藉由沉積具有構形的非晶氧化物膜來在接觸區域中製造CORAM裝置。如第6C-6E圖所示,產生之裝置包括為凹形且未以任何側壁蝕刻製成的記憶體層。
參考第6C圖,藉由在CORAM記憶體層608上的沉積來形成頂部電極610的材料。頂部電極610的材 料和CORAM記憶體層608接著例如藉由化學機械平面化或拋光(CMP)程序來平面化。平面化將CORAM記憶體層608和頂部電極610限制為圖案化隔離層604的開口,如第6D圖所示。參考第6E圖,在一實施例中,上導電線630(如字元線或(另外)位元線)係形成於上電極610上方。在一個上述實施例中,產生之金屬線或通孔620、底部電極602、CORAM記憶體層608、頂部電極610和導電線630係用以在交叉點記憶體陣列中形成交叉點。
再次參考第6A圖,在一實施例中,隔離層604係由氧化物或氮化物絕緣層組成。在一個上述實施例中,開口606係藉由對底層底部電極602材料有選擇性的蝕刻程序來形成。在一特定上述實施例中,開口606係使用基於用於對底部電極602有選擇性的CxFy或CxHyFz/Ar/O2化學的蝕刻程序來形成。注意儘管O2對於對金屬的選擇性而言可能是期望的,但O2可能使目前電阻層腐蝕,且因此,可能在無氧下或以很少的O2來進行蝕刻。對照於上述隔離層604的蝕刻,如上所述,CORAM記憶體層和頂部電極材料被拋光(例如,藉由使用化學機械研磨(CMP)程序)且未被蝕刻。
總體而言,再次參考第6A-6E圖,製造CORAM元件的頂部和底部電極包含在由厚(例如,約50奈米)隔離介電質形成的層之間的隔離。由此,上述程序會是抗短路的。而且,在一實施例中,藉由包括對其在原 位沉積CORAM和頂部電極以消除污染相關效應之電容器流程的程序流程來製造包括導電氧化物層的記憶體元件。能在位於或低於DC 1V的電壓下進行產生之CORAM元件的記憶體操作。在一實施例中,所製成的裝置不需要應用初始高電壓DC掃描,例如,如被稱為用於傳統裝置的優先發射。
在另一種態樣中,CORAM元件在通常稱為積體電路之後端或後段(BEOL)層的區域中可能包括在積體電路中。作為實例,第7圖繪示依照本發明之實施例之用於在積體電路中定位CORAM元件的數個選項的之示意圖。
參考第7圖,提出了位於第二金屬邏輯層(M2)或更高上方之CORAM單元的五個實例(A)-(E)。在每一種情況下,示意地描繪出積體電路的記憶體區域700和邏輯區域702。每個記憶體區域700和邏輯區域702係分別關聯於對應電晶體(或電晶體組)704或706。金屬化層的堆疊(顯示不包含介電層)包括金屬線708和通孔710,其通常是交替的。於是,所描繪之所有佈置包括設置於堆疊中之第二金屬線(M2)上方的CORAM元件。CORAM元件通常包括夾在底部電極與頂部電極之間的導電氧化物記憶體層,且可能在絕緣層的開口中形成,上面描述了其之實例。所述之佈置能整合邏輯與記憶體兩者在相同晶粒和單獨記憶體上。
再次參考第7圖,在第一實例(A)中, CORAM元件係在預期用於記憶體裝置之特有通孔750的頂部製造。在第二實例(B)中,首先製造CORAM元件且上特有通孔760從上方接觸CORAM。在第三實例(C)中,CORAM元件具有擁有增加厚度的頂部電極,使得CORAM元件在導電金屬線之間佔據全通孔深度。在第四實例(D)中,CORAM元件具有擁有增加厚度的頂部電極,使得CORAM元件佔據全金屬線高度。在第五實例(E)中,CORAM元件具有擁有增加厚度的頂部電極,使得CORAM元件佔據全互連級(通孔加上金屬線)。
本文所述之一或更多實施例針對電阻裝置領域之狀態的其中一個差異在於記憶體元件之堆疊中的所有層係由導電薄膜組成。於是,用於產生之電阻記憶體元件的裝置結構不同於本領域裝置的狀態,其中至少一的膜係絕緣體及/或介電膜。針對處於如製造狀態之傳統裝置中的上述膜,電阻率比金屬化合物高了許多數量級且基本上在低場下係不可測量的,直到形成裝置為止。然而,在本文所述之實施例中,由於記憶體元件中的所有層係導體,因此佈置致能下列之一或更多者:(1)低電壓操作,例如,低於1伏特操作;(2)消除對RRAM領域之狀態所需之一次高電壓(通常稱為成形電壓)的需要;及(3)低電阻(例如,由於所有元件係導體),其能在具有MCOM結構之記憶體裝置的操作中提供快速讀取。
再次參考關聯於上述第1-7圖的說明,包括 導電金屬氧化物層之導電層的堆疊可能用以製造成記憶體位元單元。例如,第8圖繪示依照本發明之實施例之包括金屬導電氧化物金屬(MCOM)記憶體元件810的記憶體位元單元800之示意圖。
參考第8圖,CORAM記憶體元件810可包括第一導電電極812,具有相鄰第一導電電極812的導電金屬氧化物層814。第二導電電極816係相鄰導電金屬氧化物層814。第二導電電極816可電性連接至位元線832。第一導電電極812可與電晶體834耦接。電晶體834可能以本領域之那些技藝者所將了解的方式與字元線836和源極線838耦接。針對記憶體位元單元800的操作,記憶體位元單元800可更包括額外的讀取和寫入電路(未示出)、感測放大器(未示出)、位元線參考(未示出)、等等,如本領域之那些技藝者所將了解的。將了解複數個記憶體位元單元800可能可操作地彼此連接以形成記憶體陣列(未示出),其中記憶體陣列能併入非揮發性記憶體裝置中。將了解電晶體834可連接至第二導電電極816或第一導電電極812,雖然只有顯示出後者。
第9圖繪示依照本發明之實施例之電子系統900的方塊圖。電子系統900能相當於例如可攜式系統、電腦系統、程序控制系統、或利用處理器和相關記憶體的任何其他系統。電子系統900可包括微處理器902(具有處理器904和控制單元906)、記憶體裝置908、及輸入/輸出裝置910(將了解在各種實施例中,電子系統900可 能具有複數個處理器、控制單元、記憶體裝置單元及/或輸入/輸出裝置)。在一實施例中,電子系統900具有一組指令,其定義將藉由處理器904在資料上進行的操作、以及在處理器904、記憶體裝置908、與輸入/輸出裝置910之間的其他處理。控制單元906藉由循環使指令從記憶體裝置908取得且執行的一組操作來協調處理器904、記憶體裝置908與輸入/輸出裝置910之間的操作。記憶體裝置908能包括具有導電氧化物和電極堆疊的記憶體元件,如在本說明中所述。在一實施例中,記憶體裝置908係嵌入在微處理器902中,如第9圖所示。
第10圖繪示依照本發明之一個實作的計算裝置1000。計算裝置1000容納主機板1002。主機板1002可能包括一些元件,包括但不限於處理器1004和至少一個通訊晶片1006。處理器1004係實體且電性耦接至主機板1002。在一些實作中,至少一個通訊晶片1006也是實體且電性耦接至主機板1002。在其他實作中,通訊晶片1006是處理器1004的一部分。
依據其應用,計算裝置1000可包括可能或可能不是實體且電性耦接至主機板1002的其他元件。這些其他元件包括,但不限於揮發性記憶體(例如,DRAM)、非揮發性記憶體(例如,ROM)、快閃記憶體、圖形處理器、數位信號處理器、密碼處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音頻編解碼器、視頻編解碼器、功率放大器、全球 定位系統(GPS)裝置、羅盤、加速計、陀螺儀、揚聲器、照相機、及大容量儲存裝置(如硬碟機、光碟(CD)、數位化多功能光碟(DVD)等等)。
通訊晶片1006啟動無線通訊來傳輸資料至計算裝置1000且從計算裝置1000傳輸資料進行。「無線」之詞及其衍生詞可能用以說明可能藉由使用透過非固態媒體之調變的電磁輻射來傳遞資料之電路、裝置、系統、方法、技術、通訊通道等。此詞並不意味著相關裝置不包含任何線路,雖然在一些實施例中它們可能不包含任何線路。通訊晶片1006可實作一些無線標準或協定,包括但不限於Wi-Fi(IEEE 802.11家族)、WiMAX(IEEE 802.16家族)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其衍生物之任一者、以及指定為3G、4G、5G以上的任何其他無線協定。計算裝置1000可包括複數個通訊晶片1006。例如,第一通訊晶片1006可能專用於如Wi-Fi和藍芽之較短範圍的無線通訊,且第二通訊晶片1006可能專用於如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO及其他之較長範圍的無線通訊。
計算裝置1000的處理器1004包括封裝在處理器1004內的積體電路晶粒。在本發明之一些實作中,處理器的積體電路晶粒包括、或電性耦接依照本發明之實作之具有導電氧化物和電極堆疊的一或更多裝置低電壓嵌 入式記憶體。「處理器」之詞可能指任何裝置或部分之處理來自暫存器及/或記憶體的電子資料以將此電子資料轉換成可儲存在暫存器及/或記憶體中之其他電子資料的裝置。
通訊晶片1006也包括封裝在通訊晶片1006內的積體電路晶粒。依照本發明之另一實作,通訊晶片的積體電路晶粒包括、或電性耦接依照本發明之實作之具有導電氧化物和電極堆疊的一或更多裝置低電壓嵌入式記憶體。
在其他實作中,容納在計算裝置1000內的另一元件可能包含積體電路晶粒,其包括、或電性耦接依照本發明之實作之具有導電氧化物和電極堆疊的一或更多裝置低電壓嵌入式記憶體。
在各種實作中,計算裝置1000可能是膝上型電腦、小筆電、筆記型電腦、纖薄筆記型電腦、智慧型手機、平板電腦、個人數位助理(PDA)、纖薄型行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描機、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器、或數位攝影機。在其他實作中,計算裝置1000可能是任何其他處理資料的電子裝置。
於是,已揭露用於使用低電壓嵌入式記憶體的結構及方法。記憶體係基於導電氧化物和電極堆疊。這類記憶體的應用可能包括,但不限於後端記憶體、嵌入式記憶體、電阻式記憶體、RRAM。在一或更多實施例中, 記憶體的結構架構係基於無接面式佈置,因為在記憶體堆疊的功能元件中未使用非導電層。
藉此,本發明之一或更多實施例一般關於微電子記憶體之製造。微電子記憶體可能是非揮發性的,其中記憶體即使當未被供電時仍能保留所儲存的資訊。本發明之一或更多實施例關於具有用於非揮發性微電子記憶體裝置之導電氧化物和電極堆疊的記憶體元件之製造。上述元件可能在嵌入式非揮發性記憶體中使用,針對其非揮發性,或作為對嵌入式動態隨機存取記憶體(eDRAM)的替換件。例如,上述元件可能用於,或代替在給定技術節點內為競爭性單元尺寸的1T-1X記憶體(X=電容器或電阻器)。
因此,本發明之實施例包括導電氧化物隨機存取記憶體(CORAM)單元及製造CORAM單元的方法。
在一實施例中,一種用於一記憶體元件的材料層堆疊包括一第一導電電極。絕緣層係設置於第一導電氧化物上且具有內部具有側壁的一開口,其暴露第一導電電極的一部分。導電氧化物層係設置於開口中,在第一導電電極上且沿著開口的側壁。第二電極係設置於開口中,在導電氧化物層上。
在一實施例中,開口的側壁各以一角度成錐形,其減少從絕緣層之頂部表面至第一導電電極之頂部表面的開口之尺寸。
在一實施例中,角度約為50度。
在一實施例中,絕緣層係一氮化矽或氧化矽層。
在一實施例中,導電氧化物層具有約在2-15奈米之範圍中的一厚度且係一缺氧次化學計量氧化物。
在一實施例中,導電氧化物層係一氧空缺摻雜的低電阻氧化物層,具有約在1-10奈米之範圍中的一厚度。
在一實施例中,導電氧化物層係非晶的。
在一實施例中,當在約0.1V的一低電場下測量時,導電氧化物層的電阻率約在100mOhm cm-10kOhm cm之範圍中。
在一實施例中,導電氧化物層的導電性不需要一初始化或形成操作。
在一實施例中,一種非揮發性記憶體裝置包括一第一導電電極。絕緣層係設置於第一導電氧化物上且具有內部具有側壁的一開口,其暴露第一導電電極的一部分。導電氧化物層係設置於開口中,在第一導電電極上且沿著開口的側壁。第二導電電極係設置於開口中,在導電氧化物層上。電晶體係電性連接至第一或第二電極、一源極線、及一字元線。位元線係與第一或第二電極之另一者電性耦接。
在一實施例中,第一導電電極係設置於字元線上方,且位元線係設置於第二導電電極上方。
在一實施例中,第一導電電極係設置於位元線上方,且字元線係設置於第二導電電極上方。
在一實施例中,開口的側壁各以一角度成錐形,其減少從絕緣層之頂部表面至第一導電電極之頂部表面的開口之尺寸。
在一實施例中,角度約為50度。
在一實施例中,絕緣層係一氮化矽或氧化矽層。
在一實施例中,導電氧化物層具有約在2-15奈米之範圍中的一厚度且係一缺氧次化學計量氧化物。
在一實施例中,導電氧化物層係非晶的。
在一實施例中,當在約0.1V的一低電場下測量時,導電氧化物層的電阻率約在100mOhm cm-10kOhm cm之範圍中。
在一實施例中,一種積體電路包括複數個電晶體,設置於具有記憶體和邏輯區域的一基板上方。複數個交替通孔和導電金屬線係設置於複數個電晶體上方且與複數個電晶體耦接。導電氧化物隨機存取記憶體(CORAM)單元係設置於一垂直第二金屬線上方,在複數個交替通孔和導電金屬線中。
在一實施例中,CORAM單元係設置於一部分通孔上,且一導電金屬線係設置於CORAM單元上。部分通孔和導電金屬線包括在複數個交替通孔和導電金屬線中。
在一實施例中,CORAM單元係設置於一導電金屬線上,且一部分通孔係設置於CORAM單元上。部分通孔和導電金屬線包括在複數個交替通孔和導電金屬線中。
在一實施例中,CORAM單元佔據在導電金屬線之間的一全通孔深度。
在一實施例中,CORAM單元佔據一全導電金屬線高度。
在一實施例中,CORAM單元佔據一全導電金屬線高度加上一全通孔深度。
在一實施例中,CORAM單元係包括在一側向或垂直交叉點陣列中。
100‧‧‧記憶體元件
102‧‧‧第一電極
104‧‧‧導電氧化物層
106‧‧‧第二電極
108‧‧‧通孔節點

Claims (25)

  1. 一種用於一記憶體元件的材料層堆疊,該材料層堆疊包含:一第一導電電極;一絕緣層,設置於該第一導電電極上且具有內部具有側壁的一開口,其暴露該第一導電電極的一部分;設置於該開口中之一導電氧化物層,直接地在該第一導電電極上且直接地在該開口的側壁上;及一第二導電電極,設置於該開口中且完全地填滿該開口之其餘部份,其中該第二導電電極直接地設置在該導電氧化物層上。
  2. 如申請專利範圍第1項所述之材料層堆疊,其中該開口的側壁各以一角度成錐形,其減少從該絕緣層之頂部表面至該第一導電電極之頂部表面的該開口之尺寸。
  3. 如申請專利範圍第2項所述之材料層堆疊,其中該角度約為50度。
  4. 如申請專利範圍第1項所述之材料層堆疊,其中該絕緣層係一氮化矽或氧化矽層。
  5. 如申請專利範圍第1項所述之材料層堆疊,其中該導電氧化物層具有約在2-15奈米之範圍內的一厚度且係一缺氧次化學計量氧化物。
  6. 如申請專利範圍第1項所述之材料層堆疊,其中該導電氧化物層係非晶的。
  7. 如申請專利範圍第1項所述之材料層堆疊,其中當 在約0.1V的一低電壓下測量時,該導電氧化物層的電阻率約在100mOhmcm-10kOhmcm之範圍中。
  8. 如申請專利範圍第1項所述之材料層堆疊,其中該導電氧化物層的導電性不需要一初始化或形成操作。
  9. 一種非揮發性記憶體裝置,包含:一第一導電電極;一絕緣層,設置於該第一導電電極上且具有內部具有側壁的一開口,其暴露該第一導電電極的一部分;設置於該開口中之一導電氧化物層,直接地在該第一導電電極上且直接地在該開口的側壁上;一第二導電電極,設置於該開口中且完全地填滿該開口之其餘部份,其中該第二導電電極直接地設置在該導電氧化物層上;一電晶體,電性連接至該第一或該第二電極、一源極線、及一字元線;及一位元線,與該第一或該第二電極之另一者電性耦接。
  10. 如申請專利範圍第9項所述之非揮發性記憶體裝置,其中該第一導電電極係設置於該字元線上方,且其中該位元線係設置於該第二導電電極上方。
  11. 如申請專利範圍第9項所述之非揮發性記憶體裝置,其中該第一導電電極係設置於該位元線上方,且其中該字元線係設置於該第二導電電極上方。
  12. 如申請專利範圍第9項所述之非揮發性記憶體裝 置,其中該開口的側壁各以一角度成錐形,其減少從該絕緣層之頂部表面至該第一導電電極之頂部表面的該開口之尺寸。
  13. 如申請專利範圍第12項所述之非揮發性記憶體裝置,其中該角度約為50度。
  14. 如申請專利範圍第9項所述之非揮發性記憶體裝置,其中該絕緣層係一氮化矽或氧化矽層。
  15. 如申請專利範圍第9項所述之非揮發性記憶體裝置,其中該導電氧化物層係非晶的。
  16. 如申請專利範圍第15項所述之非揮發性記憶體裝置,其中該導電氧化物層具有約在2-15奈米之範圍中的一厚度。
  17. 如申請專利範圍第9項所述之非揮發性記憶體裝置,其中該導電氧化物層包含一材料,選自由非晶ITO(In2O3-xSnO2-x)、In2O3-x、氧化釔和氧化鋯的非晶固溶體(Y2O3-xZrO2-x)、及La1-xSrxGa1-yMgyO3-X-0.5(x+y)組成之群組。
  18. 如申請專利範圍第9項所述之非揮發性記憶體裝置,其中當在約0.1V的一低電壓下測量時,該導電氧化物層的電阻率約在100mOhmcm-10kOhmcm之範圍中。
  19. 一種積體電路,包含:複數個電晶體,設置於具有記憶體和邏輯區域的一基板上方;複數個垂直交替通孔和導電金屬線,設置於該複數個 電晶體上方且與該複數個電晶體耦接,該複數個垂直交替通孔和導電金屬線包含第二最低導電金屬線,垂直地設置於第一最低導電金屬線上方,該第一最低導電金屬線垂直地設置於該複數個電晶體上方;及一導電氧化物隨機存取記憶體(CORAM)元件,垂直地設置於該複數個垂直交替通孔和導電金屬線之該第二最低導電金屬線上方。
  20. 如申請專利範圍第19項所述之積體電路,其中該CORAM元件係設置於一部分通孔上,且一導電金屬線係設置於該CORAM元件上,該部分通孔和導電金屬線包括在該複數個垂直交替通孔和導電金屬線中。
  21. 如申請專利範圍第19項所述之積體電路,其中該CORAM元件係設置於一導電金屬線上,且一部分通孔係設置於該CORAM元件上,該部分通孔和導電金屬線包括在該複數個垂直交替通孔和導電金屬線中。
  22. 如申請專利範圍第19項所述之積體電路,其中該CORAM元件佔據在該複數個垂直交替通孔和導電金屬線之導電金屬線之間的一全通孔深度。
  23. 如申請專利範圍第19項所述之積體電路,其中該CORAM元件佔據一全導電金屬線高度。
  24. 如申請專利範圍第19項所述之積體電路,其中該CORAM元件佔據一全導電金屬線高度加上一全通孔深度。
  25. 如申請專利範圍第19項所述之積體電路,其中該 CORAM元件係包括在一側向或垂直交叉點陣列中。
TW103121021A 2013-06-25 2014-06-18 導電氧化物隨機存取記憶體單元及其製造方法 TWI525798B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/925,951 US9548449B2 (en) 2013-06-25 2013-06-25 Conductive oxide random access memory (CORAM) cell and method of fabricating same

Publications (2)

Publication Number Publication Date
TW201515196A TW201515196A (zh) 2015-04-16
TWI525798B true TWI525798B (zh) 2016-03-11

Family

ID=52110138

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103121021A TWI525798B (zh) 2013-06-25 2014-06-18 導電氧化物隨機存取記憶體單元及其製造方法

Country Status (7)

Country Link
US (1) US9548449B2 (zh)
KR (1) KR20160026844A (zh)
CN (1) CN105264663A (zh)
DE (1) DE112014002236T5 (zh)
GB (1) GB2531660A (zh)
TW (1) TWI525798B (zh)
WO (1) WO2014209745A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105144383B (zh) * 2013-03-21 2019-11-19 汉阳大学校产学协力团 具有双向开关特性的双端子开关元件和电阻存储交叉点阵列
US9754665B2 (en) * 2016-01-29 2017-09-05 Sandisk Technologies Llc Vacancy-modulated conductive oxide resistive RAM device including an interfacial oxygen source layer
US10727407B2 (en) 2018-08-08 2020-07-28 International Business Machines Corporation Resistive switching memory with replacement metal electrode

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6586761B2 (en) * 2001-09-07 2003-07-01 Intel Corporation Phase change material memory device
JP4613478B2 (ja) 2003-05-15 2011-01-19 ソニー株式会社 半導体記憶素子及びこれを用いた半導体記憶装置
JP4465969B2 (ja) * 2003-03-20 2010-05-26 ソニー株式会社 半導体記憶素子及びこれを用いた半導体記憶装置
KR100718155B1 (ko) * 2006-02-27 2007-05-14 삼성전자주식회사 두 개의 산화층을 이용한 비휘발성 메모리 소자
WO2008126166A1 (ja) * 2007-03-09 2008-10-23 Fujitsu Limited 不揮発性半導体記憶装置及びその読み出し方法
JP5227544B2 (ja) * 2007-07-12 2013-07-03 株式会社日立製作所 半導体装置
WO2009141857A1 (ja) 2008-05-22 2009-11-26 パナソニック株式会社 抵抗変化型不揮発性記憶装置
US7846807B2 (en) * 2008-06-19 2010-12-07 Hermes-Epitek Corp. Method for forming memristor material and electrode structure with memristance
US8586962B2 (en) * 2008-10-06 2013-11-19 Samsung Electronics Co., Ltd. Cross point memory arrays, methods of manufacturing the same, masters for imprint processes, and methods of manufacturing masters
US8283202B2 (en) 2009-08-28 2012-10-09 International Business Machines Corporation Single mask adder phase change memory element
US8946668B2 (en) 2010-01-21 2015-02-03 Nec Corporation Semiconductor device and method of manufacturing the same
WO2012073503A1 (ja) 2010-12-03 2012-06-07 パナソニック株式会社 不揮発性記憶素子ならびに不揮発性記憶装置及びそれらの製造方法
JP5537524B2 (ja) 2011-09-22 2014-07-02 株式会社東芝 抵抗変化メモリ

Also Published As

Publication number Publication date
WO2014209745A1 (en) 2014-12-31
GB2531660A (en) 2016-04-27
GB201520307D0 (en) 2015-12-30
DE112014002236T5 (de) 2016-01-21
CN105264663A (zh) 2016-01-20
KR20160026844A (ko) 2016-03-09
US20140374689A1 (en) 2014-12-25
US9548449B2 (en) 2017-01-17
TW201515196A (zh) 2015-04-16

Similar Documents

Publication Publication Date Title
US10748964B2 (en) Electronic device and method for fabricating the same
KR102153464B1 (ko) Mcom 메모리 엘리먼트들에 대한 수직 크로스 포인트 임베디드 메모리 아키텍처
TWI593087B (zh) 氧基三端電阻切換邏輯裝置
US9219098B2 (en) Electronic device having flash memory array formed in at different level than variable resistance memory cells
WO2018063308A1 (en) Two transistor, one resistor non-volatile gain cell memory and storage element
US10381410B2 (en) Electronic device
KR102075032B1 (ko) 전자 장치 및 그 제조 방법
US8796662B2 (en) Semiconductor devices with vertical structure including data storage layer or pattern
US20190131348A1 (en) Semiconductor memory device including a line-type selection interconnection, and an electronic system including semiconductor memory device
WO2017222525A1 (en) Rram devices with two-sided intrinsic ballast
CN111341906A (zh) 存储器件及包括其的电子设备
TWI556443B (zh) 具有導電氧化物及電極堆疊之低電壓嵌入式記憶體
TWI525798B (zh) 導電氧化物隨機存取記憶體單元及其製造方法
US20200227477A1 (en) Selector element with ballast for low voltage bipolar memory devices
CN113454786A (zh) 三维相变存储器器件及其形成方法
EP4012772A1 (en) Pillar select transistor for three-dimensional cross-point memory
US9502646B2 (en) Semiconductor integrated circuit device having encapsulation film and method of fabricating the same
US11568928B2 (en) Electronic device
JP2006324425A (ja) 記憶素子の製造方法