TWI494735B - 補償模組及電壓調整器 - Google Patents
補償模組及電壓調整器 Download PDFInfo
- Publication number
- TWI494735B TWI494735B TW102113283A TW102113283A TWI494735B TW I494735 B TWI494735 B TW I494735B TW 102113283 A TW102113283 A TW 102113283A TW 102113283 A TW102113283 A TW 102113283A TW I494735 B TWI494735 B TW I494735B
- Authority
- TW
- Taiwan
- Prior art keywords
- output
- coupled
- stage
- input terminal
- amplifier
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/575—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Amplifiers (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Description
本發明係指一種補償模組及其電壓調整器,尤指一種能夠提升穩定性及抗雜訊能力的補償模組及其電壓調整器。
在積體電路中,電壓調整器(Voltage Regulator)是常用於產生準確且穩定電壓的負回授電路。電壓調整器所輸出的電壓通常會作為積體電路中其他電路的參考電壓或是電源。因此,在電壓調整器的設計中,往往需要利用頻率補償提升電壓調整器的穩定性,並藉由電壓調整器本身的負回授特性降低系統電源的電源雜訊干擾以及提升電壓調整器的電源抑制比(Power Supply Rejection Ratio,PSRR)。
請參考第1圖,第1圖為用於習知電壓調整器之一傳統米勒補償架構10的示意圖。如第1圖所示,米勒補償架構10包含有N型電晶體MN1~MN3、P型電晶體MP1、MP2、電流源IB以及米勒電容CM1
。N型電晶體MN2、MN3、P型電晶體MP1、MP2之組合為前級電路的輸出級。米勒電容CM跨接於節點MN1_G與輸出端OUT之間(即N型電晶體MN1的閘極與汲極之間),也透過N型電晶體MN1的增益GainMN1,米勒電容CM1
將可等效於一掛載於節點MN1_G的放大電容。此放大電容的電容值係為米勒電容CM1
的電容值與增益GainMN1的乘積。藉此,電壓調整器的主極點將往低頻率移動,從而提升電壓調整器的穩定性。然而,米勒補償架構10中的電源雜訊將會經由P型電晶體MP1、MP2與米勒電容CM1
的路徑傳遞至輸出端
OUT,進而大幅降低電壓調整器於高頻的電源抑制比。
請參考第2圖,第2圖為用於習知電壓調整器之一傳統疊接式米勒補償架構20的示意圖。類似於米勒補償架構10,疊接式米勒補償架構20包含有N型電晶體MN1~MN3、P型電晶體MP1、MP2、電流源IB以及米勒電容CM2
。N型電晶體MN2、MN3、P型電晶體MP1、MP2之組合為前級電路的輸出級。與米勒補償架構10不同的是,疊接式米勒補償架構20的米勒電容CM2
係耦接於節點X與輸出端OUT之間。透過節點MN1_G至節點X間之高阻抗,電源雜訊將無法由米勒電容CM2
傳遞至輸出端OUT,從而提高電壓調整器的電源抑制比。然而,將米勒電容CM2
耦接於節點X時,寄生零點Z1、Z2會隨之產生。寄生零點Z1、Z2可分別表示為:
其中,CX
為節點X的寄生電容值,為節點X的等效阻抗,gm MN
1
為N型電晶體MN1的轉導(Trans-conductance),CGD
為N型電晶體MN1閘極至汲極的寄生電容,COTA
為前級電路的輸出電容。於高頻率範圍時,寄生零點Z1、Z2會抬升電壓調整器的增益,進而延長電壓調整器的開迴路步階響應的穩定時間且影響電壓調整器的穩定性。
此外,習知技術亦提供一種利用電流鏡來提升電壓調整器的電源抑制比的方法,請參考第3圖,第3圖為一傳統電壓調整器30的示意圖。如第3圖所示,電壓調整器30係於增益級OTA與P型電晶體MP1之間加入電流鏡(current mirror),以使電流雜訊可透過電流鏡中的P型電晶體MP2傳遞至節點MP1_G。如此一來,節點MP1_G將與電源VDD同步,從而抑制電源VDD傳遞至輸出端OUT的電源雜訊。然而,由於電壓調整器30的增益級OTA的輸出與P型電晶體MP1之輸出為同相,因此電壓調整器30無法使
用米勒補償。在此狀況下,電壓調整器30只能採用主極點補償(dominant-pole compensation)方法來提升穩定性。換言之,電壓調整器30係透過掛載一具有大電容值的電容CL
於輸出端OUT來提升電壓調整器30的穩定性。然而,採用主極點補償方法將會大幅增加電壓調整器30的佈局面積,進而提高製造成本。此外,在電壓調整器30中高頻率的電源雜訊依然會通過P型電晶體MP1的寄生電容CSD
直接傳遞至輸出端OUT,造成電壓調整器30的電源抑制比下降。由上述可知,習知技術實有改進之必要。
因此,本發明提出一種具有低輸出負載及非反相增益的補償模組及其電壓調整器,以提高電壓調整器的穩定性及電源抑制比。
本發明揭露一種補償模組,用於一電壓調整器中,該電壓調整器包含有一增益級、一輸出級以及一米勒補償模組,該補償模組包含有一低輸出負載非反相增益單元,耦接於該增益級的一放大輸出端與該輸出級的一輸出級輸入端之間。
本發明另揭露一種電壓調整器,包含有一增益級;一輸出級;一米勒補償模組,耦接於該輸出級的一輸出級輸出端與該增益級之間;以及一補償模組,包含有一低輸出負載非反相增益單元,耦接於該增益級的一增益級輸出端與該輸出級的一輸出級輸入端之間。
10‧‧‧米勒補償架構
20‧‧‧疊接式米勒補償架構
30‧‧‧電壓調整器
40、50‧‧‧電壓調整器
400‧‧‧增益級
402‧‧‧補償模組
404‧‧‧輸出級
406‧‧‧米勒補償模組
408‧‧‧低輸出負載非反相增益單元
500‧‧‧高頻增益單元
AMP1~AMP4‧‧‧放大器
A、B、C、D、E‧‧‧雜訊
CL
‧‧‧電容
CM1
、CM2
、CM3
‧‧‧米勒電容
COTA
‧‧‧輸出電容
CGD
、CSD
‧‧‧寄生電容
GainDC
‧‧‧基頻增益
G、X、MP1_G‧‧‧節點
GND‧‧‧地端
IB‧‧‧電流源
IN‧‧‧輸入端
MN1~MN4、MNO1~MNO8‧‧‧N型電晶體
MP1~MP7、MPO1~MPO8‧‧‧P型電晶體
OTA‧‧‧增益級
OUT、OUTOTA‧‧‧輸出端
VDD‧‧‧電源
R1‧‧‧電阻
RFB1、RFB2‧‧‧回授電阻
Z1、Z2‧‧‧寄生零點
第1圖為傳統米勒補償架構的示意圖。
第2圖為傳統疊接式米勒補償架構的示意圖。
第3圖為一傳統電壓調整器的示意圖。
第4圖為本發明實施例一電壓調整器的示意圖。
第5圖為本發明實施例另一電壓調整器的示意圖。
第6圖為第5圖所示的電壓調整器中高頻增益單元的增益-頻率特徵曲線圖。
第7圖為第5圖所示的電壓調整器一實現方式的示意圖。
請參考第4圖,第4圖為本發明實施例一電壓調整器40的示意圖。電壓調整器40用來根據輸入端IN輸入電壓VIN,於輸出端OUT產生穩定的輸出電壓VOUT。如第4圖所示,電壓調整器40包含有一增益級400、一補償模組402、一輸出級404以及一米勒補償模組406。增益級400用來根據一輸入端IN的輸入電壓VIN,於一輸出端OUTOTA輸出電壓VOTA。補償模組402耦接於增益級400,包含有一低輸出負載非反相增益單元408。補償模組402用來根據電壓VOTA,於一節點G輸出電壓VG。輸出級404耦接於增益級400及補償模組402,用來根據電壓VG於輸出端OUT產生輸出電壓VOUT,並根據輸出電壓VOUT產生回授電壓VFB至增益級400。米勒補償模組406耦接於增益級400與輸出級404之間,用來補償電壓調整器40的單位增益頻寬(unit gain bandwidth)。需注意的是,補償模組402具有低輸出阻抗之特性,補償模組402與輸出級404的寄生電容之組合產生之寄生零點將會往高頻移動而可忽略不計,從而降低此寄生零點對電壓調整器40整體效能的影響。此外,補償模組402的增益係為非反向增益,電壓調整器40中輸出端OUTOTA與輸出端OUT之間將保持反向關係。在此狀況下,電壓調整器40可使用米勒補償模組406達成米勒補償,進而在不大幅增加晶片面積的前提下有效調整電壓調整器40的頻寬以達成系統穩定。
詳細來說,在此實施例中,增益級400是以P型電晶體MPO1~
MPO8、N型電晶體MNO1~MNO8及電容CO1
所組成之放大器電路,輸出級404包含有一P型電晶體MPOS形成之共源極(common source)放大器以及回授電阻RFB1、RFB2組成之分壓電路,而米勒補償模組406則包含一米勒電容CM3
。增益級400、輸出級404及米勒補償模組406的運作原理應為本領域具通常知識者所熟知,為求簡潔,在此不贅述。根據不同應用,增益級400、輸出級404及米勒補償模組406可據以修改,而不限於此實施例所示之電路架構。
補償模組402中低輸出負載非反相增益單元408包含有放大器AMP1~AMP4。其中,放大器AMP1~AMP4的增益分別為gm1~gm4。放大器AMP1的正輸入端耦接於電源VDD,負輸入端耦接於增益級400的輸出端OTAOUT。放大器AMP2的正輸入端耦接於地端,負輸入端耦接於放大器AMP1的輸出端,以及輸出端耦接於放大器AMP1的輸出端。放大器AMP3的正輸入端耦接於地端,負輸入端耦接於放大器AMP1的輸出端,以及輸出端耦接於節點G。放大器AMP4的正輸入端耦接於電源VDD,負輸入端耦接於節點G,以及輸出端也耦接於節點G。簡言之,放大器AMP1、AMP3採用開迴路設計,以避免電壓調整器40中出現雙迴路而使設計複雜化。放大器AMP2、AMP4係為閉迴路設計,分別作為放大器AMP1、AMP3的負載,從而達成低輸出負載非反相增益單元408的低輸出負載特性。在此狀況下,輸出端OUTOTA至節點G之增益可表示為:
由於放大器AMP1、AMP3皆為反向開迴路設計,因此輸出端OUTOTA至節點G保持非反向特性(即輸出端OUTOTA與輸出端OUT間保持反向關係),電壓調整器40可以使用米勒補償模組406(米勒補償方法)來調整頻寬以達成系統穩定。
透過在增益級400與輸出級404之間新增低輸出負載非反相增益單元408作為緩衝,增益級400的輸出端OUTOTA的高輸出阻抗可避免直接耦接於輸出級404中P型電晶體MPOS的寄生電容CGD
。並且,由於寄生電容CGD
改為耦接於低輸出負載非反相增益單元408,寄生電容CGD
對於輸出端OUT的影響可被降低。上述優點亦可由寄生零點Z1、Z2的改變觀察得知。加入低輸出負載非反相增益單元408後,寄生零點Z1、Z2可表示為:
其中,CX
為節點X的寄生電容值,為節點X的等效阻抗,gm MPOS
為P型電晶體MPOS的轉導,CGD
為P型電晶體MPOS閘極至汲極的寄生電容值,COTA
為增益級400的輸出電容值。由寄生零點Z2的公式可得知,在加入低輸出負載非反相增益單元408後,寄生零點Z2被提昇至更高頻率的範圍。因此,電壓調整器40的增益可避免在高頻率範圍抬升,從而降低電壓調整器40的設計難度並提高電壓調整器40的穩定性。
另一方面,低輸出負載非反相增益單元408亦可減輕電源VDD中雜訊的影響。請繼續參考第4圖,當電源VDD產生雜訊A時,雜訊A會經過放大器AMP4傳遞同向的雜訊B至節點G。雜訊B可部份抵銷雜訊A對於P型電晶體MPOS中電壓VSG
的影響,進而提高電壓調整器40的電源抑制比。然而,雜訊A也會經過放大器AMP1、AMP3,傳遞雜訊C至節點G。由於雜訊B與雜訊C互為反向訊號,雜訊C與雜訊B會相互抵銷,進而降低抑制雜訊A之效果。除此之外,雜訊A中高頻部份也會通過P型電晶體MPOS源極與汲極間的寄生電容CSD
傳遞雜訊D至輸出端OUT。電壓調整器40電源抑制比的頻寬將會受限於雜訊D而無法提升。因此,本發明另透過於補償模組402內新增一高頻增益單元,消除電壓調整器40中雜訊C、D所造
成的影響。
請參考第5圖,第5圖為本發明實施例另一電壓調整器50的示意圖。電壓調整器50相似於第4圖所示的電壓調整器40,因此功能相同的電路以相同的名稱表示。與電壓調整器40不同的是,電壓調整器50於補償模組402中新增高頻增益單元500,以提昇電壓調整器50的電源抑制比的頻寬。高頻增益單元500包含有一放大器502、一補償電容504以及一補償電阻506。放大器502的增益為gm5,且其正輸入端耦接於地端GND,負輸入端耦接於電源VDD,以及輸出端耦接於補償電容504。補償電容504耦接於放大器AMP4的負輸入端。補償電阻506則耦接於放大器AMP3的輸出端與放大器AMP4的負輸入端之間。經由高頻增益單元500,電源VDD中的雜訊A將會於節點G產生與雜訊B同相的雜訊E。雜訊A經由高頻增益單元500產生雜訊E的傳導公式可推導為:
其中,r O
,G
為節點G的等效電阻,r O
,502
為放大器502輸出端之輸出電阻,RZ為補償電阻506之電阻值,CZ為補償電容504之電容值,C502
為掛載於放大器502輸出端之等效電容,CG
為掛載於節點G的等效電容。根據上述公式可得知雜訊A經由高頻增益單元500產生雜訊E的傳導公式的增
益-頻率特徵曲線圖,如第6圖所示。由第6圖可得知,雜訊A經由高頻增益單元500產生雜訊E的基頻增益GainDC
接近於1。隨著頻率達到零點Zhf1
時,高頻增益單元500的增益開始上升並於OUT端產生與雜訊C、D反向作用的訊號,從而消除雜訊C、D帶來的負面影響。換言之,通過適當設計零點Zhf1
、極點Phf1
、Phf2
(例如調整電阻值RZ與電容值CZ),電壓調整器50可藉由高頻增益單元500,消除雜訊C、D的影響,從而大幅擴大電壓調整器50電源抑制比的頻寬。值得注意的是,由於零點Zhf1
的公式中電容值CZ係被放大gm
5×r o
,502
倍,因此電壓調整器50可透過調整gm
5×r o
,502
的倍數將零點Zhf1
移動至低頻範圍,而不需選擇放大電容值CZ而增加電壓調整器50佈局面積。
請參考第7圖,第7圖為第5圖所示的電壓調整器50一實現方式的示意圖。如第7圖所示,低輸出負載非反相增益單元408包含有P型電晶體MP2、MP3、N型電晶體MN1、MN2。放大器502係P型電晶體MP4~MP7、N型電晶體MN3及電阻R1所實現。P型電晶體MP2~MP7、N型電晶體MN1~MN3及電阻R1間的運作原理應為本領域具通常知識者所熟知。簡單來說,低輸出負載非反相增益單元408中的放大器AMP1~AMP4分別由P型電晶體MP2、N型電晶體MN1、N型電晶體MN2以及P型電晶體MP3所實現。放大器502的增益gm5則是由P型電晶體MP4所實現。在此實施例中,為求簡化設計,放大器AMP1的增益gm1設計為等於放大器AMP4的增益gm4,而放大器AMP2的增益gm2設計為等於放大器AMP3的增益gm3。如此一來,P型電晶體MP2、MP3、N型電晶體MN1、MN2即形成1:1的電流鏡架構。第7圖所示之電壓調整器50係以最精簡的元件數目來實現低輸出負載非反相增益單元408及放大器502。藉此,電壓調整器50的佈局面積可被最小化,也可避免多餘電路造成新的雜訊來源。第7圖所示之電壓調整器50消除寄生零點所造成的影響及增加電源抑制比頻寬的運作原理可參考前述,為求簡潔,在此不贅述。
需注意的是,上述實施例的精神在於透過新增具有低輸出負載特性之放大器於電壓調整器的增益級與輸出級之間作為緩衝,以避免寄生零點造成電壓調整器的增益於高頻的抬升,從而簡化電壓調整器之設計並增加電壓調整器的穩定性。此外,由於耦接於電壓調整器的增益級與輸出級間的放大器也具有非反向增益之特性,電壓調整器仍可使用米勒補償方法進行頻率補償,從而在不需大幅增加晶片面積的前提下有效調整電壓調整器的頻寬以達成系統的穩定。另一方面,本發明透過高頻增益單元來抑制電源中高頻雜訊的影響,進而擴大電壓調整器電源抑制比的頻寬。根據不同應用,本領域熟知技藝者應可據以實施適當的更動及修改。舉例來說,電壓調整器40、50中增益級400、放大級404、米勒補償模組406的組成及其相互之間的耦接關係可以其他方式實現,而不限於第4圖、第5圖所示的電路架構。
綜上所述,上述實施例中的電壓調整器利用低輸出負載非反向增益單元降低寄生零點對於電壓調整器的穩定性的影響。進一步地,上述實施例中的電壓調整器另透過高頻增益單元來消除耦合至電壓調整器輸出端的高頻雜訊。藉此,本發明所揭露的電壓調整器的穩定性及電源抑制比可獲得大幅度的提升。
40‧‧‧電壓調整器
400‧‧‧增益級
402‧‧‧補償模組
404‧‧‧輸出級
406‧‧‧米勒補償模組
408‧‧‧低輸出負載非反相增益單元
AMP1~AMP4‧‧‧放大器
A、B、C、D‧‧‧雜訊
COTA
‧‧‧輸出電容
CGD
、CSD
‧‧‧寄生電容
G、X‧‧‧節點
GND‧‧‧地端
RFB1、RFB2‧‧‧回授電阻
IN‧‧‧輸入端
MNO1~MNO8‧‧‧N型電晶體
MPO1~MPO8‧‧‧P型電晶體
OUT、OUTOTA‧‧‧輸出端
VDD‧‧‧電源
Claims (12)
- 一種補償模組,用於一電壓調整器中,該電壓調整器包含有一增益級、一輸出級以及一米勒補償模組,該補償模組包含有:一低輸出負載非反相增益單元,耦接於該增益級的一放大輸出端與該輸出級的一輸出級輸入端之間;以及一高頻增益單元,耦接於一電源端及該低輸出負載非反相增益單元,用來處理電源中的高頻雜訊並產生一雜訊抑制訊號,輸出至該低輸出負載非反相增益單元。
- 如請求項1所述的補償模組,其中該增益級、該輸出級及該米勒補償模組間的補償方式為疊接米勒補償(Cascode Miller Compensation)。
- 如請求項1所述的補償模組,其中該低輸出負載非反相增益單元根據該雜訊抑制訊號,降低該輸出級中的高頻雜訊。
- 如請求項1所述的補償模組,其中該低輸出負載非反相增益單元包含有:一第一放大器,包含有一第一正輸入端耦接於該電壓調整器的該電源端,一第一負輸入端耦接於該增益級的一增益級輸出端,以及一第一輸出端;一第二放大器,包含有一第二正輸入端耦接於該電壓調整器的一地端,一第二負輸入端耦接於該第一輸出端,以及一第二輸出端耦接於該第一輸出端;一第三放大器,包含有一第三正輸入端耦接於該地端,一第三負輸入端耦接於該第一輸出端,以及一第三輸出端;以及一第四放大器,包含有一第四正輸入端耦接於該電源端,一第四負輸入端耦接於該第三輸出端,以及一第四輸出端耦接於該第三輸出端與 該輸出級。
- 如請求項4所述的補償模組,其中該第一放大器、該第二放大器、該第三放大器及該第四放大器分別由一第一P型電晶體、一第一N型電晶體、一第二N型電晶體及一第二P型電晶體實現;該第一P型電晶體包含有一源極作為該第一正輸入端,一閘極作為該第一負輸入端,以及一汲極作為該第一輸出端;該第一N型電晶體包含有一源極作為該第二正輸入端,一閘極作為該第二負輸入端,以及一汲極作為該第二輸出端;該第二N型電晶體包含有一源極作為該第三正輸入端,一閘極作為該第三負輸入端,以及一汲極作為該第三輸出端;該第二P型電晶體包含有一源極作為該第四正輸入端,一閘極作為該第四負輸入端,以及一汲極作為該第四輸出端。
- 如請求項1所述的補償模組,其中該高頻增益單元包含有:一放大器,包含有一正輸入端耦接於該地端,一負輸入端耦接於該電源端,以及一輸出端;一補償電容,包含有一第一端耦接於該放大器之該輸出端,以及一第二端耦接於該低輸出負載非反相增益單元;以及一補償電阻,包含有一第一端耦接於該補償電容之該第二端,以及一第二端耦接於該輸出級輸入端之間。
- 一電壓調整器,包含有:一增益級;一輸出級,耦接於該增益級;一米勒補償模組,耦接於該輸出級的一輸出級輸出端與該增益級之間;以及 一補償模組,包含有:一低輸出負載非反相增益單元,耦接於該增益級的一增益級輸出端與該輸出級的一輸出級輸入端之間,以及;一高頻增益單元,耦接於一電源端及該低輸出負載非反相增益單元,用來處理電源中的高頻雜訊並產生一雜訊抑制訊號,輸出至該低輸出負載非反相增益單元。
- 如請求項7所述的電壓調整器,其中該增益級、該輸出級及該米勒補償模組間的補償方式為疊接米勒補償(Cascode Miller Compensation)。
- 如請求項7所述的電壓調整器,其中該低輸出負載非反相增益單元根據該雜訊抑制訊號,降低該輸出級中的高頻雜訊。
- 如請求項7所述的電壓調整器,其中該低輸出負載非反相增益單元包含有:一第一放大器,包含有一第一正輸入端耦接於該電壓調整器的該電源端,一第一負輸入端耦接於該增益級的一增益級輸出端,以及一第一輸出端;一第二放大器,包含有一第二正輸入端耦接於該電壓調整器的一地端,一第二負輸入端耦接於該第一輸出端,以及一第二輸出端耦接於該第一輸出端;一第三放大器,包含有一第三正輸入端耦接於該地端,一第三負輸入端耦接於該第一輸出端,以及一第三輸出端;以及一第四放大器,包含有一第四正輸入端耦接於該電源端,一第四負輸入端耦接於該第三輸出端,以及一第四輸出端耦接於該第三輸出端與該輸出級。
- 如請求項10所述的電壓調整器,其中該第一放大器、該第二放大器、該第三放大器及該第四放大器分別由一第一P型電晶體、一第一N型電晶體、一第二N型電晶體及一第二P型電晶體實現;該第一P型電晶體包含有一源極作為該第一正輸入端,一閘極作為該第一負輸入端,以及一汲極作為該第一輸出端;該第一N型電晶體包含有一源極作為該第二正輸入端,一閘極作為該第二負輸入端,以及一汲極作為該第二輸出端;該第二N型電晶體包含有一源極作為該第三正輸入端,一閘極作為該第三負輸入端,以及一汲極作為該第三輸出端;該第二P型電晶體包含有一源極作為該第四正輸入端,一閘極作為該第四負輸入端,以及一汲極作為該第四輸出端。
- 如請求項7所述的電壓調整器,另包含有一高頻增益單元,包含有:一放大器,包含有一正輸入端耦接於該地端,一負輸入端耦接於該電源端,以及一輸出端;一補償電容,包含有一第一端耦接於該放大器之該輸出端,以及一第二端耦接於該低輸出負載非反相增益單元;以及一補償電阻,包含有一第一端耦接於該補償電容之該第二端,以及一第二端耦接於該輸出級輸入端之間。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102113283A TWI494735B (zh) | 2013-04-15 | 2013-04-15 | 補償模組及電壓調整器 |
US14/228,235 US9471075B2 (en) | 2013-04-15 | 2014-03-27 | Compensation module and voltage regulator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102113283A TWI494735B (zh) | 2013-04-15 | 2013-04-15 | 補償模組及電壓調整器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201439709A TW201439709A (zh) | 2014-10-16 |
TWI494735B true TWI494735B (zh) | 2015-08-01 |
Family
ID=51686351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102113283A TWI494735B (zh) | 2013-04-15 | 2013-04-15 | 補償模組及電壓調整器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9471075B2 (zh) |
TW (1) | TWI494735B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104375555B (zh) * | 2013-08-16 | 2016-09-07 | 瑞昱半导体股份有限公司 | 电压调节电路及其方法 |
DE102015218656B4 (de) | 2015-09-28 | 2021-03-25 | Dialog Semiconductor (Uk) Limited | Linearregler mit verbessertem Versorgungsspannungsdurchgriff |
CN107168453B (zh) * | 2017-07-03 | 2018-07-13 | 电子科技大学 | 一种基于纹波预放大的全集成低压差线性稳压器 |
US10411599B1 (en) | 2018-03-28 | 2019-09-10 | Qualcomm Incorporated | Boost and LDO hybrid converter with dual-loop control |
US10444780B1 (en) | 2018-09-20 | 2019-10-15 | Qualcomm Incorporated | Regulation/bypass automation for LDO with multiple supply voltages |
US10591938B1 (en) | 2018-10-16 | 2020-03-17 | Qualcomm Incorporated | PMOS-output LDO with full spectrum PSR |
US10545523B1 (en) | 2018-10-25 | 2020-01-28 | Qualcomm Incorporated | Adaptive gate-biased field effect transistor for low-dropout regulator |
US11372436B2 (en) | 2019-10-14 | 2022-06-28 | Qualcomm Incorporated | Simultaneous low quiescent current and high performance LDO using single input stage and multiple output stages |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW471220B (en) * | 1999-01-04 | 2002-01-01 | Tripath Technology Inc | Noise reduction scheme for operational amplifiers |
US6518737B1 (en) * | 2001-09-28 | 2003-02-11 | Catalyst Semiconductor, Inc. | Low dropout voltage regulator with non-miller frequency compensation |
TW200634467A (en) * | 2005-03-30 | 2006-10-01 | Sitronix Technology Corp | Quick-recovery low dropout linear regulator |
TW200703884A (en) * | 2005-07-07 | 2007-01-16 | Mediatek Inc | Miller-compensated amplifier |
CN101464699A (zh) * | 2007-12-21 | 2009-06-24 | 辉芒微电子(深圳)有限公司 | 具有高电源抑制比的低压差线性稳压器 |
US20110121800A1 (en) * | 2009-11-26 | 2011-05-26 | Dialog Semiconductor Gmbh | Method for providing and operating an LDO |
CN102566641A (zh) * | 2010-12-07 | 2012-07-11 | 联咏科技股份有限公司 | 低噪声电流缓冲电路及电流电压转换器 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6977490B1 (en) * | 2002-12-23 | 2005-12-20 | Marvell International Ltd. | Compensation for low drop out voltage regulator |
US8054055B2 (en) * | 2005-12-30 | 2011-11-08 | Stmicroelectronics Pvt. Ltd. | Fully integrated on-chip low dropout voltage regulator |
CN101963820B (zh) * | 2009-07-21 | 2013-11-06 | 意法半导体研发(上海)有限公司 | 自适应密勒补偿型电压调节器 |
FR2988184B1 (fr) * | 2012-03-15 | 2014-03-07 | St Microelectronics Rousset | Regulateur a faible chute de tension a stabilite amelioree. |
US8547077B1 (en) * | 2012-03-16 | 2013-10-01 | Skymedi Corporation | Voltage regulator with adaptive miller compensation |
-
2013
- 2013-04-15 TW TW102113283A patent/TWI494735B/zh not_active IP Right Cessation
-
2014
- 2014-03-27 US US14/228,235 patent/US9471075B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW471220B (en) * | 1999-01-04 | 2002-01-01 | Tripath Technology Inc | Noise reduction scheme for operational amplifiers |
US6518737B1 (en) * | 2001-09-28 | 2003-02-11 | Catalyst Semiconductor, Inc. | Low dropout voltage regulator with non-miller frequency compensation |
TW200634467A (en) * | 2005-03-30 | 2006-10-01 | Sitronix Technology Corp | Quick-recovery low dropout linear regulator |
TW200703884A (en) * | 2005-07-07 | 2007-01-16 | Mediatek Inc | Miller-compensated amplifier |
CN101464699A (zh) * | 2007-12-21 | 2009-06-24 | 辉芒微电子(深圳)有限公司 | 具有高电源抑制比的低压差线性稳压器 |
US20110121800A1 (en) * | 2009-11-26 | 2011-05-26 | Dialog Semiconductor Gmbh | Method for providing and operating an LDO |
CN102566641A (zh) * | 2010-12-07 | 2012-07-11 | 联咏科技股份有限公司 | 低噪声电流缓冲电路及电流电压转换器 |
Also Published As
Publication number | Publication date |
---|---|
TW201439709A (zh) | 2014-10-16 |
US20140306676A1 (en) | 2014-10-16 |
US9471075B2 (en) | 2016-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI494735B (zh) | 補償模組及電壓調整器 | |
US20130320944A1 (en) | Voltage regulator, amplification circuit, and compensation circuit | |
CN111176358B (zh) | 一种低功耗低压差线性稳压器 | |
TWI521323B (zh) | Voltage regulator | |
US20140232465A1 (en) | Frequency compensation techniques for low-power and small-area multistage amplifiers | |
JP2013038603A (ja) | 全差動増幅器 | |
TW201939190A (zh) | 電壓調節器 | |
US9401679B1 (en) | Apparatus and method for improving power supply rejection ratio | |
JP3671899B2 (ja) | トランスコンダクタンスアンプ回路 | |
US20110279181A1 (en) | Common-mode feedback circuit | |
US7633343B2 (en) | Fully differential amplifier | |
US11658626B2 (en) | Split miller compensation in two-stage differential amplifiers | |
KR100574969B1 (ko) | 향상된 이득을 가지는 조절된 캐스코드 증폭 회로 | |
US8432226B1 (en) | Amplifier circuits and methods for cancelling Miller capacitance | |
EP3244533A1 (en) | Input feed-forward technique for class ab amplifier | |
JP2015005985A (ja) | 電圧制御発振器 | |
JP4559908B2 (ja) | 演算増幅器 | |
JP2006279172A (ja) | オフセット除去回路およびそれを用いた差動増幅器 | |
TWI767311B (zh) | 運算放大器及信號放大方法 | |
CN104142700B (zh) | 补偿模块及电压调节器 | |
JP5199222B2 (ja) | 演算増幅器および演算増幅装置 | |
JP4838760B2 (ja) | 演算増幅器 | |
JP2017207902A (ja) | 安定化電源回路 | |
Bertolini et al. | A Two-Stage CMOS Amplifier Performing High Degree of Stability for All Capacitive Load | |
Garde Luque et al. | Class AB amplifier with enhanced slew rate and GBW |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |