TWI479853B - 訊號處理裝置與訊號處理方法 - Google Patents

訊號處理裝置與訊號處理方法 Download PDF

Info

Publication number
TWI479853B
TWI479853B TW101146991A TW101146991A TWI479853B TW I479853 B TWI479853 B TW I479853B TW 101146991 A TW101146991 A TW 101146991A TW 101146991 A TW101146991 A TW 101146991A TW I479853 B TWI479853 B TW I479853B
Authority
TW
Taiwan
Prior art keywords
signal
amplitude
received signal
received
circuit
Prior art date
Application number
TW101146991A
Other languages
English (en)
Other versions
TW201424307A (zh
Inventor
Chien Sheng Chen
Shih Chieh Yen
Chien Shan Chiang
Ying Chien Chiang
Original Assignee
Mstar Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mstar Semiconductor Inc filed Critical Mstar Semiconductor Inc
Priority to TW101146991A priority Critical patent/TWI479853B/zh
Priority to US13/967,495 priority patent/US9013215B2/en
Publication of TW201424307A publication Critical patent/TW201424307A/zh
Application granted granted Critical
Publication of TWI479853B publication Critical patent/TWI479853B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B5/00Near-field transmission systems, e.g. inductive or capacitive transmission systems
    • H04B5/70Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes
    • H04B5/72Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes for local intradevice communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B5/00Near-field transmission systems, e.g. inductive or capacitive transmission systems
    • H04B5/70Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes
    • H04B5/77Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes for interrogation

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transceivers (AREA)

Description

訊號處理裝置與訊號處理方法
本發明係關於一訊號處理裝置與其相關的訊號處理方法,尤指可以直接對一接收訊號進行一訊號轉換處理的訊號處理裝置與其相關的訊號處理方法。
無線射頻辨識(Radio Frequency Identification,RFID)技術是一種無線通訊技術,其可通過無線電訊號識別特定目標並讀寫相關數據,而無需識別系統與特定目標之間建立機械或光學接觸。無線射頻辨識信號是一振幅移鍵(Amplitude Shift Keying,ASK)調變訊號。一般上,一波包檢測器(Envelope detector)可用來解調無線射頻辨識信號,該波包檢測器的目的是移除無線射頻辨識信號上的載波,並留下含有資料的波包。進一步而言,為了加強解調靈敏度,該波包檢測器會包含有一放大器以及一類比轉數位轉換器(Analog-to-digital converter),用來將無線射頻辨識信號的資料轉換為一數位資料,並將該數位資料饋入一數位電路處理器。此外,另一種傳統的做法是利用一混波器將無線射頻辨識信號進行一降頻處理以產生一基頻訊號,再將該基頻訊號轉換為一數位資料,並將該數位資料饋入一數位電路處理器。上述架構的缺點是電路過於繁雜,且由於無線射頻辨識信號必需經過多個電路處理之後才會被解調出真正的資料,因此無線射頻辨識信號就會受到電路的線性度以 及頻寬的影響而造成失真、訊雜比(Signal-to-noise ratio)下降以及誤碼率變高的問題。此外,若使用多級放大器來放大無線射頻辨識信號時,為了避免非信號部分的直流成份被過份放大,通常會在中間加入類比訊號耦合(AC coupling)電路來移除直流成份。但是,如果該多級放大器的高通轉折點(high-pass corner)過高時,信號的低頻成份也會部份被濾掉,進而造成信號失真。反之,若要使得高通轉折點較低時,通常所使用的電阻或電容就必需加大,進而增加了晶片製作的成本。因此,如何以一較低的成本來實作一個高精準度的無線射頻辨識信號處理電路已成為此領域所亟需解決的問題。
由於本發明的實施例可以直接的對一接收訊號進行一訊號轉換處理以產生一輸出訊號,因此本發明的實施例可以準確地被擷取出該接收訊號的波包,並具有最佳的訊雜比。此外,本發明實施例的控制時脈也可以從外部的接收訊號合成出來,因此本發明的實施例也同時具有低製作成本的優點。
因此,本發明實施例的一目的主要是提供可以直接對一接收訊號進行一訊號轉換處理的訊號處理裝置與其相關的訊號處理方法。
依據本發明的一第一實施例,其係提供一種訊號處理裝置。該訊號處理裝置包含有一訊號轉換電路,依據一第一時脈訊號對一接收訊號進行一訊號轉換處理以產生一第一輸出訊號,以及依據一第二時脈訊號對該接收訊號進行該訊號轉換處理以產生一第二輸出訊號;一振幅調整電路,耦接於該訊號轉換電路,依據該第一輸出訊 號計算出該接收訊號的一振幅值,並據以調整該接收訊號之振幅;以及一相位調整電路,依據該第二輸出訊號來調整該第二時脈訊號的相位。
依據本發明的一第二實施例,其係提供一種訊號處理方法。該訊號處理方法包含有:提供一訊號轉換電路,使其依據一第一時脈訊號對一接收訊號進行一訊號轉換處理以產生一第一輸出訊號;依據該第一輸出訊號計算出該接收訊號的一振幅值,並據以調整該接收訊號之振幅;使該訊號轉換電路依據一第二時脈訊號來對該調整過振幅的該接收訊號進行該訊號轉換處理以產生一第二輸出訊號;以及依據該第二輸出訊號來調整該第二時脈訊號的相位。
請參考第1圖。第1圖所示係依據本發明一種訊號處理裝置100的一實施例示意圖。訊號處理裝置100可以係一無線射頻辨識信號處理電路,然其並不作為本發明之限制所在。訊號處理裝置100包含有一訊號轉換電路102、一振幅調整電路104、一相位調整電路106、一時脈回復電路108、一晶體振盪器110、一第一多工器112、一分數式鎖相廻路114、一除頻器116、一第二多工器118、一第三多工器120、一數位訊號處理電路122以及一天線124。訊號轉換電路102係用來選擇性地依據一第一時脈訊號Sc1或一第二時脈訊號Sc2來對一接收訊號Si進行一訊號轉換處理以產生一輸出訊號So。當該訊號轉換電路102選擇依據第一時脈訊號Sc1來對接收訊號Si進行該訊號轉換處理以產生輸出訊號So時,振幅調整電路104用來 依據輸出訊號So計算出接收訊號Si的一第一振幅A1,並依據第一振幅A1來調整接收訊號Si以產生具有一第二振幅A2的接收訊號Si至訊號轉換電路102。當訊號轉換電路102選擇依據第二時脈訊號Sc2來對具有第二振幅A2的接收訊號Si進行該訊號轉換處理以產生輸出訊號So時,相位調整電路106用來依據具有第二振幅A2的接收訊號Si來調整第二時脈訊號Sc2的一第一相位P1,並產生具有一第二相位P2的第二時脈訊號Sc2至訊號轉換電路102,訊號轉換電路102依據具有第二相位P2的第二時脈訊號Sc2來對具有第二振幅A2的接收訊號Si進行該訊號轉換處理以產生輸出訊號So。
此外,時脈回復電路108係用來接收接收訊號Si,並產生對應於接收訊號Si內的一載波訊號的一第三時脈訊號Sc3。晶體振盪器110用來產生一第四時脈訊號Sc4。第一多工器112耦接於時脈回復電路108以及晶體振盪器110,用來選擇性地輸出第三時脈訊號Sc3以及第四時脈訊號Sc4中之一。分數式鎖相廻路114耦接於第一多工器112,用來依據第三時脈訊號Sc3以及第四時脈訊號Sc4中之一來產生第一時脈訊號Sc1。除頻器116耦接於分數式鎖相廻路114,用來對第一時脈訊號Sc1進行一頻率除頻操作以產生一第五時脈訊號Sc5。第二多工器118耦接於時脈回復電路108、晶體振盪器110以及除頻器116,用來選擇性地輸出第三時脈訊號Sc3、第四時脈訊號Sc4以及第五時脈訊號Sc5中之一來作為第二時脈訊號Sc2。第三多工器120耦接於相位調整電路106以及分數式鎖相廻路114,用來選擇性地輸出具有第二相位P2的第二時脈訊號Sc2以及第一時脈訊號Sc1中之一至訊號轉換電路102。此外,天線124係 耦接於振幅調整電路104以及時脈回復電路108,用來接收接收訊號Si並將接收訊號Si傳送至振幅調整電路104以及時脈回復電路108。
請注意,由於訊號處理裝置100可以係一無線射頻辨識信號處理電路,因此接收訊號Si係一振幅移鍵(Amplitude Shift Keying,ASK)調變訊號,然此並不作為本發明的限制所在。任何具有固定振幅特性的調變訊號均屬於本發明的範圍所在。在本實施例中,第一時脈訊號Sc1會具一第一振盪頻率F1,第二時脈訊號Sc2會具一第二振盪頻率F2,接收訊號Si會包含有具有一第三振盪頻率F3的一載波訊號。此外,第一振盪頻率F1大致上為第三振盪頻率F3的四倍頻,以及第二振盪頻率F2大致上相同於第三振盪頻率F3。
請再次參考第1圖。振幅調整電路104包含有一振幅運算電路1042以及一增益調整電路1044。振幅運算電路1042耦接於訊號轉換電路102,用來依據第一時脈訊號Sc1控制訊號轉換電路102在接收訊號Si上所取樣到的一第一取樣點以及一第二取樣點來運算出接收訊號Si的第一振幅A1。增益調整電路1044耦接於振幅運算電路1042,用來依據第一振幅A1與訊號轉換電路102之一訊號工作範圍來增益接收訊號Si以產生具有第二振幅A2的接收訊號Si。
相位調整電路106包含有一相位偵測電路1062以及一相位調整電路1064。相位偵測電路1062耦接於訊號轉換電路102,用來依據第二時脈訊號Sc2控制訊號轉換電路102在具有第二振幅A2的接收訊號Si上所取樣到的一第一取樣點來判斷出該第一取樣點的一相位。相位調整電路1064耦接於相位偵測電路1062,用來依據該 第一取樣點的該相位來調整第二時脈訊號Sc2的第一相位P1,並產生具有第二相位P2的第二時脈訊號Sc2,其中具有第二相位P2的第二時脈訊號Sc2會使得訊號轉換電路102在具有第二振幅A2的接收訊號Si上所取樣到的一第二取樣點為一波峰或一波谷。從第1圖可以得知,相位調整電路1064所產生具有第二相位P2的第二時脈訊號Sc2會經由第三多工器120選擇性地傳送至訊號轉換電路102。
請參考第2圖以及第3圖。第2圖所示係依據本發明具有第一振幅A1的接收訊號Si、第一時脈訊號Sc1以及具有第二振幅A2的接收訊號Si之一實施例時序圖。第3圖所示係依據本發明具有第二振幅A2的接收訊號Si、具有第一相位P1的第二時脈訊號Sc2、具有第二相位P2的第二時脈訊號Sc2以及輸出訊號So之一實施例時序圖。請注意,本實施例的訊號轉換電路102係一類比轉數位轉換電路,以及該類比轉數位轉換電路係用來對接收訊號Si進行取樣以將接收訊號Si的波包(envelope)擷取出來,即輸出訊號So。因此,當該類比轉數位轉換電路對接收訊號Si進行取樣時,該類比轉數位轉換電路的取樣點應大致上落於接收訊號Si的波峰或波谷上。此外,為了使得該類比轉數位轉換電路具有最佳的操作範圍以得到最佳的訊雜比(Signal-to-noise ratio,SNR),接收訊號Si的最大振幅最好能夠剛好等於該類比轉數位轉換電路的最大可接受的訊號輸入範圍。因此,本實施例訊號處理裝置100在讀取接收訊號Si所夾帶的資料前就會利用振幅調整電路104先將接收訊號Si的振幅(即第一振幅A1)調整到剛好等於該類比轉數位轉換電路的最大可接受的訊 號輸入範圍(即第二振幅A2)。接著,再利用相相位調整電路106來將該類比轉數位轉換電路的取樣點調整為接收訊號Si的一波峰或一波谷。
因此,當訊號處理裝置100被啟動後,天線124會用來接收具有第一振幅A1的接收訊號Si,此時第一振幅A1有可能比該類比轉數位轉換電路的最大可接受的訊號輸入範圍來得大或來得小。為了計算出此時接收訊號Si的振幅(即第一振幅A1),訊號轉換電路102會先以第一時脈訊號Sc1的頻率在接收訊號Si上讀取出到的第一取樣點M1以及第二取樣點M2。請注意,經由適當地設計,第一取樣點M1以及第二取樣點M2之間的相位大致上為接收訊號Si的四分之一個週期,或900 。換句話說,訊號轉換電路102是以接收訊號Si的四倍頻來連續讀取出接收訊號Si上的第一取樣點M1以及第二取樣點M2,如第2圖所示。接著,振幅運算電路1042利用一算式:(A 2 sin2 (ω 0 t +)+A 2 sin2 (ω 0 t ++900 ))來運算出接收訊號Si的第一振幅A1,其中A 代表第一振幅A1,A sin(ω 0 t +)代表第一取樣點M1上的電壓,(A sin(ω 0 t ++900 ))代表第二取樣點M2上的電壓,ω 0 代表該接收訊號的一載波訊號的一振盪頻率,ψ代表一角度,t 代表一時間。進一步而言,第一取樣點M1上的電壓A sin(ω 0 t +)以及第二取樣點M2上的電壓(A sin(ω 0 t ++900 ))都被訊號轉換電路102讀取出來之後,第一振幅A1就可以計算如下: 換句話說,只要將第一取樣點M1上的電壓A sin(ω 0 t +)的平方以及第二取樣點M2上的電壓(A sin(ω 0 t ++900 ))的平方相加之後再取平方根(square root)就可以得出第一振幅A1,如下所示: 請注意,本實施例係假設在計算接收訊號Si的第一振幅A1的過程中,接收訊號Si的振盪頻率係一固定的頻率(即F3)。如此一來,訊號轉換電路102只要以接收訊號Si的四倍頻(即F1)在接收訊號Si上連續讀取出兩個取樣點的電壓之後,振幅運算電路1042就可以利用上述算式來計算出接收訊號Si的第一振幅A1,因為該兩個個取樣點必定是相差900 的。
當振幅運算電路1042計算出接收訊號Si的第一振幅A1後,增益調整電路1044就會比較第一振幅A1與訊號轉換電路102之一訊號工作範圍之間的差距來調整/增益接收訊號Si的振幅,並產生具有第二振幅A2的接收訊號Si,其中第二振幅A2會剛好等於訊號轉換電路102之該訊號工作範圍,如第2圖所示。請注意,訊號轉換電路102之該訊號工作範圍也可以是訊號轉換電路102之最大可接受的訊號輸入範圍或一預定的訊號工作範圍。因此,當接收訊號Si的第二振幅A2剛好等於訊號轉換電路102之最大可接受的訊號輸入範圍時,訊號轉換電路102在讀取接收訊號Si時就會具有最佳的訊雜比。
當接收訊號Si的振幅被調整到剛好等於訊號轉換電路102之最 大可接受的訊號輸入範圍時,第一時脈訊號Sc1就不會再用來控制訊號轉換電路102的操作,而是利用第二時脈訊號Sc2來控制訊號轉換電路102。在本實施例中,第二時脈訊號Sc2的振盪頻率(即F2)大致上相同於接收訊號Si的振盪頻率(即F3)。為了使得訊號轉換電路102可以正確地將接收訊號Si的波包擷取出來,訊號轉換電路102必需在接收訊號Si的每一個週期的一波峰或一波谷進行取樣。
因此,相位偵測電路1062就會依據訊號轉換電路102在具有第二振幅A2的接收訊號Si上所讀取到的一第一取樣點N1來判斷出第一取樣點N1的一相位。接著,相位調整電路1064就會計算出第一取樣點N1的該相位與接收訊號Si的波峰或波谷之間的相位差來調整第二時脈訊號Sc2的第一相位P1,並產生具有第二相位P2的第二時脈訊號Sc2。如此一來,具有第二相位P2的第二時脈訊號Sc2會使得訊號轉換電路102在具有第二振幅A2的接收訊號Si上所取樣到的一第二取樣點N2為一波峰或一波谷,如第3圖所示。請注意,任何可以判斷出接收訊號Si的波峰或波谷的相位的方法均屬於本發明之範疇所在。舉例來說,相位偵測電路1062也可以讀取接收訊號Si上多個取樣點的電壓,並依據該些電壓的大小來判斷出接收訊號Si的波峰或波谷的相位。
從第3圖可以得知,當訊號轉換電路102在接收訊號Si的每一個週期的一波峰進行取樣時,其所產生的輸出訊號So就是接收訊號Si的波包。如此一來,數位訊號處理電路122就可以依據輸出訊號So來解調出接收訊號Si上載的資料。
請再次參考第1圖。本發明訊號處理裝置100在運作上所利用 到的第一時脈訊號Sc1以及第二時脈訊號Sc2可以係擷取自接收訊號Si內的一載波訊號(即外部訊號)或由訊號處理裝置100內的晶體振盪器110所產生。進一步而言,第三多工器120係用來控制第一時脈訊號Sc1以及第二時脈訊號Sc2中的哪一個訊號會被傳送至訊號轉換電路102。當第一時脈訊號Sc1係由接收訊號Si內的一載波訊號所合成出來時,第一時脈訊號Sc1的產生路徑可以簡化為第1圖所示的第一路徑R1,即從天線124開始,經由時脈回復電路108、第一多工器112、分數式鎖相廻路114以及第三多工器120,最後才到達訊號轉換電路102。當第一時脈訊號Sc1係由訊號處理裝置100內的晶體振盪器110所提供時,第一時脈訊號Sc1的產生路徑可以簡化為第1圖所示的第二路徑R2,即從晶體振盪器110開始,經由第一多工器112、分數式鎖相廻路114以及第三多工器120,最後才到達訊號轉換電路102。
另一方面,當第二時脈訊號Sc2係由接收訊號Si內的一載波訊號所合成出來時,第二時脈訊號Sc2的產生路徑可以簡化為第1圖所示的第三路徑R3或第四路徑R4,其中第三路徑R3從天線124開始,經由時脈回復電路108、第一多工器112、分數式鎖相廻路114、除頻器116、第二多工器118、相位調整電路1064以及第三多工器120,最後才到達訊號轉換電路102;以及第四路徑R4從天線124開始,經由時脈回復電路108、第二多工器118、相位調整電路1064以及第三多工器120,最後才到達訊號轉換電路102。
當第二時脈訊號Sc2係由訊號處理裝置100內的晶體振盪器110所提供時,第二時脈訊號Sc2的產生路徑可以簡化為第1圖所示的 第五路徑R5或第六路徑R6,其中第五路徑R5從晶體振盪器110開始,經由第一多工器112、分數式鎖相廻路114、除頻器116、第二多工器118、相位調整電路1064以及第三多工器120,最後才到達訊號轉換電路102;以及第六路徑R6從晶體振盪器110開始,經由第二多工器118、相位調整電路1064以及第三多工器120,最後才到達訊號轉換電路102。
請注意,此領域具有通常知識者應可以瞭解上述分別用來產生第一時脈訊號Sc1以及第二時脈訊號Sc2的第一路徑R1、第二路徑R2、第三路徑R3、第四路徑R4、第五路徑R5以及第六路徑R6的細部運作,故在此不另贅述。
因此,從上述有關於訊號處理裝置100的描述可以得知,當本發明的振幅調整電路104將接收訊號Si的振幅調整到剛好等於訊號轉換電路102的最大可接受的訊號輸入範圍,且訊號轉換電路102的取樣點剛好對齊接收訊號Si的一波峰或一波谷時,接收訊號Si的波包就可以準確地被擷取出來,且訊號轉換電路102會具有最佳的訊雜比。此外,本發明的第一時脈訊號Sc1以及第二時脈訊號Sc2也可以從外部的接收訊號Si所合成出來,因此本發明的訊號處理裝置100也同時具有低製作成本的優點。
簡言之,上述訊號處理裝置100的運作可以簡化為第4圖所示的流程。第4圖所示係依據本發明一種訊號處理方法400之一實施例流程圖。倘若大體上可達到相同的結果,並不需要一定照第4圖所示之流程中的步驟順序來進行,且第4圖所示之步驟不一定要連續進行,亦即其他步驟亦可插入其中。此外,為了簡化起見,以下 有關於訊號處理方法400的運作請同時搭配上述訊號處理裝置100。訊號處理方法400包含有:步驟402:提供訊號轉換電路102來選擇性地依據第一時脈訊號Sc1或第二時脈訊號Sc2來對接收訊號Si進行一訊號轉換處理以產生輸出訊號So;步驟404:依據第一時脈訊號Sc1控制訊號轉換電路102在接收訊號Si上所取樣到的第一取樣點M1以及第二取樣點M2來運算出接收訊號Si的第一振幅A1;步驟406:依據第一振幅A1與訊號轉換電路102之一訊號工作範圍來增益接收訊號Si以產生具有第二振幅A2的接收訊號Si;步驟408:參考具有第二振幅A2的接收訊號Si的一波峰或一波谷來產生具有第二相位P2的第二時脈訊號Sc2,以使得具有第二振幅A2的接收訊號Si的該波峰或該波谷大致上對齊於具有第二相位P2的第二時脈訊號Sc2上的一取樣相位;步驟410:利用訊號轉換電路102依據具有第二相位P2的第二時脈訊號Sc2來對具有第二振幅A2的接收訊號Si進行該訊號轉換處理以產生輸出訊號So。
綜上所述,由於本發明的實施例訊號處理裝置100可以直接的對接收訊號Si進行一訊號轉換處理以產生輸出訊號So,因此本發明的實施例訊號處理裝置100可以準確地被擷取出接收訊號Si的波包,並具有最佳的訊雜比。此外,本發明實施例訊號處理裝置100 的控制時脈(即第一時脈訊號Sc1以及第二時脈訊號Sc2)也可以從外部的接收訊號Si合成出來,因此本發明的訊號處理裝置100也同時具有低製作成本的優點。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100‧‧‧訊號處理裝置
102‧‧‧訊號轉換電路
104‧‧‧振幅調整電路
106‧‧‧相位調整電路
108‧‧‧時脈回復電路
110‧‧‧晶體振盪器
112‧‧‧第一多工器
114‧‧‧分數式鎖相廻路
116‧‧‧除頻器
118‧‧‧第二多工器
120‧‧‧第三多工器
122‧‧‧數位訊號處理電路
124‧‧‧天線
1042‧‧‧振幅運算電路
1044‧‧‧增益調整電路
1062‧‧‧相位偵測電路
1064‧‧‧相位調整電路
第1圖係本發明一種訊號處理裝置的一第一實施例示意圖。
第2圖係本發明具有一第一振幅的一接收訊號、一第一時脈訊號以及具有一第二振幅的該接收訊號之一實施例時序圖。
第3圖係本發明具有一第二振幅的一接收訊號、具有一第一相位的一第二時脈訊號、具有一第二相位的該第二時脈訊號以及一輸出訊號之一實施例時序圖。
第4圖係本發明一種訊號處理方法之一第二實施例流程圖。
100‧‧‧訊號處理裝置
102‧‧‧訊號轉換電路
104‧‧‧振幅調整電路
106‧‧‧相位調整電路
108‧‧‧時脈回復電路
110‧‧‧晶體振盪器
112‧‧‧第一多工器
114‧‧‧分數式鎖相廻路
116‧‧‧除頻器
118‧‧‧第二多工器
120‧‧‧第三多工器
122‧‧‧數位訊號處理電路
124‧‧‧天線
1042‧‧‧振幅運算電路
1044‧‧‧增益調整電路
1062‧‧‧相位偵測電路
1064‧‧‧相位調整電路

Claims (14)

  1. 一種訊號處理裝置,包含有:一訊號轉換電路,依據一第一時脈訊號對一接收訊號進行一訊號轉換處理以產生一第一輸出訊號,以及依據一第二時脈訊號對該接收訊號進行該訊號轉換處理以產生一第二輸出訊號;一振幅調整電路,耦接於該訊號轉換電路,依據該第一輸出訊號計算出該接收訊號的一振幅值,並據以調整該接收訊號之振幅;以及一相位調整電路,依據該第二輸出訊號來調整該第二時脈訊號的相位;其中被該相位調整電路調整後的該第二時脈訊號的一特定相位係實質對齊於被該振幅調整電路調整後的該接收訊號的波峰或波谷。
  2. 如申請專利範圍第1項所述的訊號處理裝置,其中該接收訊號包含一載波訊號,以及該第一時脈訊號之頻率實質為該載波訊號之頻率的四倍頻。
  3. 如申請專利範圍第1項所述的訊號處理裝置,其中該接收訊號包含一載波訊號,以及該第二時脈訊號之頻率實質相同於該載波訊號之頻率。
  4. 如申請專利範圍第1項所述的訊號處理裝置,其中該接收訊號係一振幅移鍵調變訊號。
  5. 如申請專利範圍第1項所述的訊號處理裝置,其中該振幅調整電路包含有:一振幅運算電路,依據該第一輸出訊號中的一第一取樣點之結果以及一第二取樣點之結果來運算出該接收訊號的該振幅值;以及一增益調整電路,依據該接收訊號的該振幅值與該訊號轉換電路之一訊號工作範圍來增益該接收訊號以調整該接收訊號之振幅。
  6. 如申請專利範圍第5項所述的訊號處理裝置,其中該第一取樣點以及該第二取樣點之間的相位實質為該接收訊號的四分之一個週期。
  7. 如申請專利範圍第6項所述的訊號處理裝置,其中該振幅運算電路利用一算式:來運算出該接收訊號的該振幅值,其中A 代表該振幅值,代表該第一取樣點的電壓,代表該第二取樣點的電壓,ω 0 代表該接收訊號的一載波訊號之頻率,ψ 代表一角度,t 代表一時間。
  8. 一種訊號處理方法,包含有:提供一訊號轉換電路,使其依據一第一時脈訊號對一接收訊號進行一訊號轉換處理以產生一第一輸出訊號;依據該第一輸出訊號計算出該接收訊號的一振幅值,並據以調整該接收訊號之振幅;使該訊號轉換電路依據一第二時脈訊號來對該調整過振幅的該接收訊號進行該訊號轉換處理以產生一第二輸出訊號;以及依據該第二輸出訊號來調整該第二時脈訊號的相位;其中依據該第二輸出訊號來調整該第二時脈訊號的相位之步驟中,係使被該相位調整電路調整後的該第二時脈訊號的一特定相位實質對齊於被該振幅調整電路調整後的該接收訊號的波峰或波谷。
  9. 如申請專利範圍第8項所述的訊號處理方法,其中該接收訊號包含一載波訊號,以及該第一時脈訊號之頻率實質為該載波訊號之頻率的四倍頻。
  10. 如申請專利範圍第8項所述的訊號處理方法,其中該接收訊號包含一載波訊號,以及該第二時脈訊號之頻率實質相同於該載波訊號之頻率。
  11. 如申請專利範圍第8項所述的訊號處理方法,其中該接收訊號 係一振幅移鍵調變訊號。
  12. 如申請專利範圍第8項所述的訊號處理方法,其中依據該第一輸出訊號計算出該接收訊號的一振幅值,並據以調整該接收訊號之振幅的步驟包含有:依據該第一輸出訊號中的一第一取樣點之結果以及一第二取樣點之結果來運算出該接收訊號的該振幅值;以及依據該接收訊號的振幅值與該訊號轉換電路之一訊號工作範圍來增益該接收訊號以調整該接收訊號之振幅。
  13. 如申請專利範圍第12項所述的訊號處理方法,其中該第一取樣點以及該第二取樣點之間的相位實質為該接收訊號的四分之一個週期。
  14. 一種訊號處理裝置,包含有:一訊號轉換電路,依據一第一時脈訊號對一接收訊號進行一訊號轉換處理以產生一第一輸出訊號,以及依據一第二時脈訊號對該接收訊號進行該訊號轉換處理以產生一第二輸出訊號;一振幅調整電路,耦接於該訊號轉換電路,依據該第一輸出訊號計算出該接收訊號的一振幅值,並據以調整該接收訊號之振幅;以及一相位調整電路,依據該第二輸出訊號來調整該第二時脈訊 號的相位其中該振幅調整電路包含有:一振幅運算電路,依據該第一輸出訊號中的一第一取樣點之結果以及一第二取樣點之結果來運算出該接收訊號的該振幅值;以及一增益調整電路,依據該接收訊號的該振幅值與該訊號轉換電路之一訊號工作範圍來增益該接收訊號以調整該接收訊號之振幅。
TW101146991A 2012-12-12 2012-12-12 訊號處理裝置與訊號處理方法 TWI479853B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW101146991A TWI479853B (zh) 2012-12-12 2012-12-12 訊號處理裝置與訊號處理方法
US13/967,495 US9013215B2 (en) 2012-12-12 2013-08-15 Signal processing apparatus and associated method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101146991A TWI479853B (zh) 2012-12-12 2012-12-12 訊號處理裝置與訊號處理方法

Publications (2)

Publication Number Publication Date
TW201424307A TW201424307A (zh) 2014-06-16
TWI479853B true TWI479853B (zh) 2015-04-01

Family

ID=50880298

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101146991A TWI479853B (zh) 2012-12-12 2012-12-12 訊號處理裝置與訊號處理方法

Country Status (2)

Country Link
US (1) US9013215B2 (zh)
TW (1) TWI479853B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10063246B2 (en) * 2016-11-16 2018-08-28 Perceptia Devices, Inc. Low-power fractional-N PLLs
US10491437B2 (en) 2017-01-11 2019-11-26 Mediatek Singapore Pte. Ltd. Circuits for amplitude demodulation and related methods
US10447350B2 (en) 2017-01-11 2019-10-15 Mediatek Singapore Pte. Ltd. High-speed circuits for active load modulation and related methods
US10374848B2 (en) 2017-01-11 2019-08-06 Mediatek Singapore Pte. Ltd. Amplitude demodulators and related methods
KR20230039135A (ko) * 2021-09-13 2023-03-21 삼성전자주식회사 패턴 생성기 및 이를 포함하는 내장 자체 시험 장치
CN117175901B (zh) * 2023-11-02 2024-01-30 成都滋华软件开发有限公司 基于数字化电源的回路转换控制方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030056157A1 (en) * 2001-09-07 2003-03-20 Fala Joseph M. Method and apparatus for testing network integrity
TWI325228B (en) * 2007-07-18 2010-05-21 Realtek Semiconductor Corp Signal generating apparatus and method
TWI327844B (en) * 2005-09-27 2010-07-21 Qualcomm Inc Position location using phase-adjusted transmitters
TWI331452B (en) * 2005-12-27 2010-10-01 Intel Corp Phase interpolator
TWI333355B (en) * 2005-09-27 2010-11-11 Qualcomm Inc Position location using transmitters with timing offset

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030056157A1 (en) * 2001-09-07 2003-03-20 Fala Joseph M. Method and apparatus for testing network integrity
TWI327844B (en) * 2005-09-27 2010-07-21 Qualcomm Inc Position location using phase-adjusted transmitters
TWI333355B (en) * 2005-09-27 2010-11-11 Qualcomm Inc Position location using transmitters with timing offset
TWI331452B (en) * 2005-12-27 2010-10-01 Intel Corp Phase interpolator
TWI325228B (en) * 2007-07-18 2010-05-21 Realtek Semiconductor Corp Signal generating apparatus and method

Also Published As

Publication number Publication date
TW201424307A (zh) 2014-06-16
US9013215B2 (en) 2015-04-21
US20140159788A1 (en) 2014-06-12

Similar Documents

Publication Publication Date Title
TWI479853B (zh) 訊號處理裝置與訊號處理方法
CN105453419B (zh) 具有固有频率解调能力的频率选择性对数放大器
US7358829B2 (en) Transmission apparatus, communication apparatus and mobile radio apparatus
JP2018082458A (ja) 万能の復調能力を備えた対数増幅器
US7873342B2 (en) Low IF receiver of rejecting image signal and image signal rejection method
CN106324336B (zh) 一种功率检测电路、功率放大器模块及功率校准电路
JP4087850B2 (ja) 入力信号を出力信号にダウンミキシングする装置および方法
US8670738B2 (en) Imbalance compensator for correcting mismatch between in-phase branch and quadrature branch, and related imbalance compensation method and direct conversion receiving apparatus thereof
JP2008048397A (ja) 回路構造、およびアナログ出力信号の設定方法
JP5068109B2 (ja) 直接変換構造のデジタルクワドラチャ送受信器で不整合を補償する方法及び装置
JP2014087071A (ja) 統合型校正装置及びランタイム校正方法
JP5354293B2 (ja) 位相同期装置および位相同期方法
CN102752248B (zh) 集成调幅广播接收机及其接收方法
JP2008289153A (ja) 変換器装置
JP6812816B2 (ja) 受信装置、受信方法、プログラム
CN113810893B (zh) 用于时钟信号恢复的装置及方法、nfc芯片
JP6603639B2 (ja) 送受信回路、送受信機および信号時間差補正方法
JP2009021789A (ja) 高周波受信装置及びgps受信装置
CN103905082B (zh) 信号处理装置与信号处理方法
JP6016687B2 (ja) クロック信号生成回路及びこれを用いた復調回路、電波修正時計
CN109921864B (zh) 信号发送装置、检测电路与其信号检测方法
WO2016147530A1 (ja) 受信回路、受信装置及び受信方法、並びに、無線基地局の受信装置及びその受信方法
US10419063B2 (en) Method and system for receiving telemetry messages over RF channel
JP5360227B2 (ja) 受信装置及び利得制御方法
WO2017094045A1 (ja) 受信回路、受信装置及び受信方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees
MM4A Annulment or lapse of patent due to non-payment of fees