TWI428877B - 多模式源極驅動器及其適用之顯示裝置 - Google Patents

多模式源極驅動器及其適用之顯示裝置 Download PDF

Info

Publication number
TWI428877B
TWI428877B TW099118601A TW99118601A TWI428877B TW I428877 B TWI428877 B TW I428877B TW 099118601 A TW099118601 A TW 099118601A TW 99118601 A TW99118601 A TW 99118601A TW I428877 B TWI428877 B TW I428877B
Authority
TW
Taiwan
Prior art keywords
mode
source driver
latch
mode source
bus
Prior art date
Application number
TW099118601A
Other languages
English (en)
Other versions
TW201108180A (en
Inventor
Meng Tse Weng
Original Assignee
Himax Tech Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Himax Tech Ltd filed Critical Himax Tech Ltd
Publication of TW201108180A publication Critical patent/TW201108180A/zh
Application granted granted Critical
Publication of TWI428877B publication Critical patent/TWI428877B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • G09G2310/0227Details of interlacing related to multiple interlacing, i.e. involving more fields than just one odd field and one even field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

多模式源極驅動器及其適用之顯示裝置
本發明係揭露一種顯示裝置,尤其是多模式的源極驅動器及採用多模式源極驅動器之顯示裝置。
液晶顯示裝置已被廣泛地使用在可攜式電子裝置,例如手機或其它的可攜裝置。液晶顯示器之驅動器通常包含源極驅動器、閘極驅動器以及時脈控制器。對於所有的液晶顯示器而言,最好是能有低功秏以及高畫質的表現。
傳統上,液晶顯示面板係利用反轉模式驅動,例如畫面反轉方式、線(或欄)反轉方式、或是點反轉方式,以改善畫質並避免損壞液晶材質。與其它種方式相比,使用點反轉方式驅動液晶顯示面板可造成垂直與水平方法的閃爍互相抵消,故可有更好的畫質。然而,藉由點反轉方式驅動液晶面板,則會因為方施加於源極驅動器之顯示訊號大量的變化,所需的功秏將大幅地增加。
最近發表的Z反轉顯示面板,其所能提供的畫質已有不亞於點反轉方式的表現,並且可以大幅地降低源極驅動器的功秏。
另一方面,源極驅動器的表現對於實現低功秏及高速液晶顯示器裝置是非常重要的。為能滿足顯示面板大量的負載,且為能達成低功秏的表現,目前已發展出各種不同的源極驅動器以克服,例如為驅動能力及驅動速度的設計瓶頸。然而,在許 多的情況下,例如顯示面板的負載可能非常的高,則可能需在顯示面板兩側別分裝置一組源極驅動器以緩和顯示面板的負載。
因此,最好是能有一種源極驅動器可以同時克服上述設計上的瓶頸,亦可以廣泛地應用在各種不同的顯示類型,尤其是可以降低功秏的Z反轉顯示面板以及可以緩和負載的雙源極驅動組態。
本發明係揭露一種用於顯示裝置之多模式源極驅動器,其可操作於不同的模式下以提供更好的驅動速度,且可應用在各種的顯示平面以及雙源極驅動器的組態。本發明亦揭露一種顯示裝置,其具有多模式源極驅動器,以及一種用以驅動顯示裝置的驅動方法。
在一方面,多模式源極驅動器係連接至第一資料匯流排以及第二資料匯流排以驅動顯示裝置。多模式資料驅動器包含匯流排交換電路,依據交換控制訊號,將第一資料匯流排連接至第一內部匯流排及第二內部匯流排的其中之一,並將第二資料匯流排連接至第一內部匯流排及第二內部匯流排中的另一個。多模式資料驅動器又包含起始脈衝交換電路,依據交換控制訊號接收第一啟動脈衝及第二啟動脈衝以提供第一交換啟動脈衝及第二交換啟動脈衝。多模式資料驅動器又包含第一位移暫存器,其藉由第一交換啟動脈衝觸發以產生第一序列的閂鎖訊號、第二位移暫存器,其藉由第二交換啟動脈衝觸發以產 生第二序列的閂鎖訊號。多模式資料驅動器又包含位移多工器,其接收第一序列的閂鎖訊號及第二序列的閂鎖訊號,並藉由選取第一序列的閂鎖訊號及第二序列的閂鎖訊號,輸出第三序列的閂鎖訊號。多模式資料驅動器又包含複數個閂鎖多工器,各自耦合至第一內部匯流排及第二內部匯流排,且各自組態為依據模式控制訊號選擇性地自第一內部匯流排或第二內部匯流排傳輸像素資料。多模式資料驅動器又包含複數個閂鎖單元,藉由第三序列的閂鎖訊號控制以自閂鎖多工器閂鎖像素資料。多模式資料驅動器又包含輸出單元,組態為依據來自閂鎖單元之像素資料提供複數個驅動電壓。
在另一方面,本發明亦揭露一種顯示裝置包含顯示平面、第一多模式源極驅動器,裝置在顯示面板之一側以驅動顯示面板、以及第二多模式源極驅動器,裝置在顯示面板之另一側以驅動顯示面板。
其它的目的,技術特徵,及本發明之優點,如同由申請專利範圍所定義,且由以下非限制性的實施方式揭露。
第1圖係依據本發明之一實施例描述多模式源極驅動器之概要圖示。多模式源極驅動器100係連接至第一資料匯流排「匯流排A」以及第二資料匯流排「匯流排B」,其可組態為處理來自時脈控制器(在此未顯示)且在第一資料匯流排「匯流排A」以及第二資料匯流排「匯流排B」上傳輸的像素資料,且分別提供複數個驅動電壓‘DO(1)’-‘DO(m)’(其中m為非 零的整數),以驅動顯示裝置(在此未顯示)上對應的像素。
輸出通道‘CH(1)’-‘CH(m)’可分群為通道群‘G(1)’-‘G(n)’(其中n為非零之整數),且各個通道群包含至少一輸出通道。最好是,如同圖中所示,各個通道群包含三個輸出通道,其分別驅動藍、綠、紅像素(即,m=3n)。因此,通道群‘G1’、‘G2’、…、‘Gn’分別包含輸出通道‘DO(1)’-‘DO(3)’、‘DO(4)’-‘DO(6)’、…、‘DO(m-2)’-‘DO(m)’。
另外,時脈控制器可依據傳輸模式經由第一資料匯流排「匯流排A」以及第二資料匯流排「匯流排B」傳輸像素資料。在一實施例中,時脈控制器的傳輸模式可包含M1M2M3M4=AAAA、AABB、及ABAA模式。當傳輸模式為AAAA時,時脈控制器僅會經由第一資料匯流排「匯流排A」傳輸像素資料。當傳輸模式為AABB時,時脈控制器將經由第一資料匯流排「匯流排A」傳輸第一像素資料及第二像素資料,並經由第二資料匯流排「匯流排B」傳輸第三像素資料及第四像素資料,並接著依據相同的順序傳輸接續的像素資料。當傳輸模式為ABAB時,時脈控制器將經由第一資料匯流排「匯流排A」傳輸第一像素資料及第三像素資料,並經由第二資料匯流排「匯流排B」傳輸第二像素資料及第四像素資料,並接著依據相同的順序傳輸接續的像素資料。
多模式源極驅動器100可接著由時脈控制器指示取得在第一資料匯流排「匯流排A」以及第二資料匯流排「匯流排B」上傳輸的像素資料,且依據時脈控制器之傳輸模式所對應的輸 出模式提供驅動電壓‘DO(1)’-‘DO(m)’。
多模式源極驅動器100可接著依據其輸出模式決定是否把自第一資料匯流排「匯流排A」所接收的像素資料或是自第二資料匯流排「匯流排B」所接收的像素資料提供給每一通道群‘Gi’(i為任意1至m的整數)。提供給每一通道群‘Gi’的驅動電壓可為自第一資料匯流排「匯流排A」所接收的像素資料或是自第二資料匯流排「匯流排B」所接收的像素資料。因此,多模式源極驅動器100可用不同的方式重新配置時脈控制器所輸入像素資料的順序,故可依據不同的輸出模式提供驅動電壓。
在n=4的實施例中,輸入模式可包含M1M2M3M4=AAAA、AABB、及BBAA模式。若Mi=A,則多模式源極驅動器100將把自第一資料匯流排「匯流排A」所接收的像素資料提供給通道群‘Gi’,若Mi=B,則多模式源極驅動器100將把自第二資料匯流排「匯流排B」所接收的像素資料提供給通道群‘Gi’,其中i=1~4,。
如同第1圖所示,多模式源極驅動器100可包含匯流排交換電路110、起始脈衝交換電路120、第一位移暫存器131、第二位移暫存器132、位移多工器140、複數個閂鎖多工器150、複數個閂鎖單元160、以及輸出單元170。最好是,多模式源極驅動器100可包含耦合在閂鎖單元160及輸出單元170之間的閂鎖單元162。另外,藉由自時脈控制器所接收之模式控制訊號”SC_M”及交換控制訊號”SC_W”,可以設定多模式源極驅動器100,以選擇性地以複數個輸出模式的其中之一操作。
匯流排交換電路110係耦合於時脈控制器及閂鎖多工器150之間,可組態為接收在第一資料匯流排「匯流排A」及第二資料匯流排「匯流排B」上所傳輸的像素資料,且提供所接收的像素資料給閂鎖多工器150。另外,匯流排交換電路110更可自時脈控制器接收交換控制訊號‘SC_W’。匯流排交換電路110可依據交換控制訊號‘SC_W’,將第一資料匯流排「匯流排A」連接至第一內部匯流排「內部匯流排1」及第二內部匯流排「內部匯流排2」的其中之一,並將第二資料匯流排「匯流排B」連接至第一內部匯流排「內部匯流排1」及第二內部匯流排「內部匯流排2」中的另一個。起始脈衝交換電路120可以使用多工器實施。
其中,若交換控制訊號‘SC_W’位於第一狀態(即,位於低狀態或’0’),接著匯流排交換電路110會將第一資料匯流排「匯流排A」連接至第一內部匯流排「內部匯流排1」,並將第二資料匯流排「匯流排B」連接至第二內部匯流排「內部匯流排2」。否則,若交換控制訊號‘SC_W’位於第二狀態(即,位於高狀態或‘1’),接著匯流排交換電路110會將第一資料匯流排「匯流排A」連接至第二內部匯流排「內部匯流排2」,並將第二資料匯流排「匯流排B」連接至第一內部匯流排「內部匯流排1」。
起始脈衝交換電路120係耦合於時脈控制器及第一及第二位移暫存器131、132之間。起始脈衝交換電路120可組態為,依據交換控制訊號‘SC_W’,自時脈控制器接收第一啟動脈衝STH(A)及第二啟動脈衝STH(B),並提供第一交換啟動脈衝 STH(1)及第二交換啟動脈衝STH(2)給第一及第二位移暫存器131、132。
起始脈衝交換電路120係由交換控制訊號‘SC_W’所控制,其可被要求為對應匯流排交換電路110而操作。例如,若交換控制訊號‘SC_W’位於第一狀態(即,位於低狀態或‘0’),起始脈衝交換電路120將不會執行第一啟動脈衝STH(A)及第二啟動脈衝STH(B)的交換,而是分別直接提供為第一交換啟動脈衝STH(1)及第二交換啟動脈衝STH(2)。否則,若交換控制訊號‘SC_W’位於第二狀態(即,位於高狀態或‘1’),起始脈衝交換電路120將會執行第一啟動脈衝STH(A)及第二啟動脈衝STH(B)的交換,其將分別被直接提供為第二交換啟動脈衝STH(2)及第一交換啟動脈衝STH(1)。
第一位移暫存器131係耦和於起始脈衝交換電路120與位移多工器140之間,可依據模式控制訊號SC_M,藉由第一交換啟動脈衝STH(1)觸發以依序地產生第一序列的閂鎖訊號SR1(1)-SR1(n)。
同樣地,第二位移暫存器132係耦和於起始脈衝交換電路120與位移多工器140之間,可依據模式控制訊號SC_M,藉由第二交換啟動脈衝STH(2)觸發以依序地產生第二序列的閂鎖訊號SR2(1)-SR2(n)。第一及第二位移暫存器131及132可各自包含,例如,一群用於執行位移操作的正反器(flip-flop)。
位移多工器140係耦和於第一及第二位移暫存器131、132及閂鎖多工器150之間。位移多工器140係組態為接收第一序列的閂鎖訊號SR1(1)-SR1(n)及第二序列的閂鎖訊號 SR2(1)-SR2(n),並藉由選取第一序列的閂鎖訊號及第二序列的閂鎖訊號以輸出第三序列的閂鎖訊號SR3(1)-SR3(n)。其中,多工器陣列143可包含,例如,如第1圖所示複數個多工器。每一多工器可依據模式控制訊號SC_M選擇對應的第一閂鎖訊號SR1(i)及對應的第二閂鎖訊號SR2(i),其中i=1~n,的其中之一作為對應的第三閂鎖訊號SR3(i)。
例如,模式控制訊號‘SC_M’係標記為(S1,S2,…,Sn),其表示若Si=0,則在位移多工器內第i個多工器將傳輸第一序列的閂鎖訊號中的第i個‘SR1(i)’作為第三序列的閂鎖訊號中的第i個‘SR3(i)’,且若Si=1,則多工器14(i)將傳輸第二閂鎖訊號‘SR2(i)’作為第三序列的閂鎖訊號中的第i個‘SR3(i)’。
每一此複數個閂鎖多工器150係耦合至第一內部匯流排「內部匯流排1」及第二內部匯流排IBSU2。每一此複數個閂鎖多工器150可組態為依據模式控制訊號SC_M選擇性地自第一內部匯流排「內部匯流排1」或第二內部匯流排「內部匯流排2」傳輸像素資料。
另外,閂鎖多工器150及位移多工器140內的多工器可被要求進行對應的操作,使得它們可以傳輸對應的像素資料及第三序列的閂鎖訊號給閂鎖單元160。例如,模式控制訊號‘SC_M’可標記為(S1,S2,…,Sn),其表示若Si=0,則在位移多工器150內第i個多工器將把來自第一內部匯流排「內部匯流排1」的像素資料傳輸給閂鎖單元160中對應的一個,若Si=1,則在位移多工器150內第i個多工器將把來自第二內部 匯流排「內部匯流排2」的像素資料傳輸給閂鎖單元160中對應的一個。
複數個閂鎖單元160係由第三序列的閂鎖訊號SR3(1)-SR3(n)所控制,以閂鎖來自閂鎖多工器140的像素資料,進而提供複數個像素資料D1(1)-D1(n)。其中,每一閂鎖單元160可由位移多工器140內對應的多工器所提供的閂鎖訊號SR3(1)-SR3(n)其中對應的一個閂鎖訊號觸發,以獲取由閂鎖多工器150內對應的一個多工器所提供的像素資料,並接著提供像素資料D1(1)-D1(n)中對應的一個像素資料。
最好是,多模式源極驅動器100可更包含一個閂鎖單元162,其耦合至閂鎖單元160。閂鎖單元162可組態為重新配置由閂鎖單元160所接收的像素‘D1(1)’-‘D1(n)’,以將複數個像素資料‘D2(1)’-‘D2(m)’提供至輸出單元170。
輸出單元170係組態為依據自閂鎖單元160所接收的像素資料‘D1(1)’-‘D1(n)’,分別透過輸出通道‘CH(1)’-‘CH(m)’提供驅動電壓‘DO(1)’-‘DO(m)’,其中像素資料‘D1(1)’-‘D1(n)’最好是已由閂鎖單元162重新排列為像素資料‘D2(1)’-‘D2(m)’。例如,輸出單元170可包含數位至類比轉換器(DAC)以將像素資料‘D2(1)’-‘D2(m)’轉換為類比訊號,並且可包含輸出緩衝以將類比訊號放大並輸出。
本實施例中一重要特徵為,由交換控制訊號‘SC_W’所控制的匯流排交換電路110以及啟動脈衝交換電路120,可以允許起始脈衝‘STH(A)’、‘STH(B)’以及來自資料匯流排 「匯流排A」、「匯流排B」的像素資料輸入可以互相交換。本實施例中另一個重要特徵為,由模式控制訊號‘SC_M’所控制的位移多工器140以及閂鎖多工器150可以選擇性地傳輸在內部匯流排「內部匯流排1」、「內部匯流排2」上的像素資料以及第一及第二序列的閂鎖訊號SR1、SR2。經由此實施方式,多模式源極驅動器100可用不同方式重新排列輸入像素資料的順序,以依據模式控制訊號‘SC_M’及交換控制訊號‘SC_W’所指定不同的輸出模式提供驅動電壓
在n=4的範例中,若模式控制訊號‘SC_M’(標示為S1,S2,S3,S4)被設定為‘(0,0,1,1)’且交換控制訊號‘SC_W’為‘0’,則多模式源極驅動器100係在輸出模式‘AABB’下操作。若模式控制訊號‘SC_M’係保持為‘(0,0,1,1)’且交換控制訊號‘SC_W’為‘1’,則多模式源極驅動器100係在輸出模式‘BBAA’下操作。
由於源極驅動器可以同時自二個資料匯流排「匯流排A」、「匯流排B」接收像素資料,多模式源極驅動器100驅動顯示面板的速度可以提升。並且,由於多模式源極驅動器100可以操作在不同的輸出模式下,其驅動顯示面板的速度亦可調整。
另外,由於多模式源極驅動器100具有選擇性地操作於不同模式的能力,多模式源極驅動器100可以有多樣且立即的應用。例如,多模式源極驅動器100可應用於各種的顯示面板,故可善用這些顯示面板的優點。又例如,若設定在合適的輸出模式下,可使用二個多模式源極驅動器合作驅動相同的顯示面 板,故可緩和自顯示面板的負載。並且,多模式源極驅動器可操作於對應的輸出模式以驅動各種的顯示面板,故而可以有簡單的控制機制。這些優點可見於以下的實施例。
第一實施例:各自具有12N輸出通道的雙多模式源極驅動器
在此實施例中,係採用二個多模式源極驅動器以驅動相同的顯示面板,此顯示面板需要用12N個輸出通道驅動(即,m=12N,其中N為非零的整數)。因此,這十二個輸出通道的每一個(即,對於m=3n而言是每四個通道群)可被配置為一個通道基底。由於多模式源極驅動器在每一個通道基底中具有四個輸出通道,輸出模式可因此包含模式M1M2M3M4=AAAA、AABB及ABAB。另外,顯示面板可依據各種已知的驅動方法驅動,例如面反轉方式、線反轉方式、欄反轉方式、以及點反轉方式。
第2A-2C圖係依據本發明之一實施例描述採用一種顯示裝置,其採用二個如第1圖所示且以不同輸出模式操作之”12N”型多模式源極驅動器,其中N可例如為1。如同第2A-2C圖所示,顯示裝置包含顯示面板20、分別裝置在顯示面板20二側的二個多模式源極驅動器200及200’。
如同第2A圖所示,在顯示面板20上半部的多模式源極驅動器200以及在顯示面板20下半部的多模式源極驅動器200’皆操作在輸出模式AAAA,使得顯示面板20上的源極線L1-L3、L4-L6、L7-L9、及L10-L12將接收在第1圖中第一資 料匯流排「匯流排A」上傳輸的像素資料。
如同第2B圖所示,在顯示面板20上半部的多模式源極驅動器200操作在輸出模式AABB,且在顯示面板20下半部的多模式源極驅動器200’操作在輸出模式BBAA,故而每一源極線可由多模式源極驅動器200及200’提供傳輸自相同資料匯流排(即,第1圖中第一資料匯流排「匯流排A」或第二資料匯流排「匯流排B」)的像素資料。
如同第2C圖所示,在顯示面板20上半部的多模式源極驅動器200操作在輸出模式ABAB,且在顯示面板20下半部的多模式源極驅動器200’操作在輸出模式BABA,故而每一源極線可由多模式源極驅動器200及200’提供自相同資料匯流排(即,第1圖中第一資料匯流排「匯流排A」或第二資料匯流排「匯流排B」)傳輸的像素資料。
第3A-3C圖係依據本發明之一實施例分別對應第2A-2C圖描述此二多模式源極驅動器詳細操作的範例圖示,其中n=8且m=n3=24,故m=64(即,N=4)。
在第3A-3C圖所示之實施例中,輸出單元未被顯示以更清楚地描述這些實施例。另外,位移多工器340內的多工器係以灰色或白色塗色,以分別表示其傳輸閂鎖訊號SR1及SR2。另外,閂鎖多工器350係以灰色或白色塗色,以分別其自內部匯流排‘BUS1’及‘BUS2’傳輸資料。
表格1係為一列表,其歸納第3A-3C圖及第4A-4C圖中多模式源極驅動器300及300’之輸出模式,以及交換控制訊號及模式控制訊號對應的狀態。
在第3A、4A圖、及表格1中,二個多模式源極驅動器300及300’皆操作在輸出模式AAAA下,並接收同樣為‘0’的交換控制訊號‘SC_W’及‘SC’_W’,以及同樣為‘(0,0,0,0)’的模式控制訊號‘SC_M’及‘SC_M’。
請參考第4A圖,其描述提供至多模式源極驅動器300之第一及第二序列閂鎖訊號SR1(1)-SR1(8)及SR2(1)-SR2(8)以及第三序列閂鎖訊號SR3(1)-SR3(8)之波型,並描述提供至多模式源極驅動器300’之第一及第二序列閂鎖訊號SR1’(1)-SR1’(8)及SR2’(1)-SR2’(8)以及第三序列閂鎖訊號SR’(1)-SR’(8)之波型。
如同第4A圖所示,第一序列的閂鎖訊號SR1(1)-SR1(8)係依序地開啟,而第二序列的閂鎖訊號SR2(1)-SR2(8)係持續地維持低態,並接著依據模式控制訊號‘SC’_M’‘(0,0,0,0)‘被選擇性地傳輸以提供第三序列的閂鎖訊號SR3(1)-SR3(8),其中第三序列的閂鎖訊號SR3(1)-SR3(8)係以SR3(1)=SR1(1)→SR3(2)=SR1(2)→SR3(3)=SR1(3)→…→SR3(8)=SR1(8)之順序開啟。另一方面,第一序列的閂鎖訊號 SR1(1)-SR1(8)及SR1’(1)-SR1’(8)具有相反的順序,即SR1’(i)=SR1(8-i+1),其中,且第二序列的閂鎖訊號SR2(1)-SR2(8)及SR2’(1)-SR2’(8)具有相反的順序,即SR2’(i)=SR2(8-i+1)。接著,第三序列的閂鎖訊號SR3(1)-SR3(8)及SR’(1)-SR’(8)亦具有相反的順序,即SR’(i)=SR3(8-i+1),使得顯示平面的每一源極線可以用相同的時序驅動。
在第3B、4B圖、及表格1中,多模式源極驅動器300及300’分別操作在輸出模式AABB及BBAA下,並分別接收皆為‘0’的交換控制訊號‘SC_W’及‘SC’_W’以及分別為‘(0,0,1,1)’及‘(1,1,0,0)’的模式控制訊號‘SC’_M’及‘SC’_M’。
請再參考第4B圖,第一及第二序列的閂鎖訊號SR1(1)-SR1(8)及SR2(1)-SR2(8)係以後述順序開啟:SR1(1)及SR2(3)皆開啟→SR1(2)及SR2(4)皆開啟→SR1(5)及SR2(7)皆開啟→SR1(6)及SR2(8)皆開啟,並接著選擇性地依據模式控制訊號‘SC’_M’‘(0,0,1,1)‘傳輸以提供第三序列的閂鎖訊號SR1(1)-SR1(8),其係以後述順序開啟:SR3(1)=SR1(1)及SR3(3)=SR2(1)皆開啟→SR3(2)=SR1(2)及SR3(4)=SR2(4)皆開啟→SR3(5)=SR1(5)及SR3(7)=SR2(7)皆開啟→R3(6)=SR1(6)及SR3(8)=SR2(8)皆開啟。另一方面,SR1’(i)=SR1(8-i+1)、SR2’(i)=SR2(8-i+1)、SR’(i)=SR3(8-i+1),其中,使得顯示平面的每一源極線可以同時被多模式源極驅動器300及300’所驅動。
在第3C、4C圖、及表格1中,多模式源極驅動器300及 300’分別操作在輸出模式ABAB及BABA下,並分別接收皆為‘0’的交換控制訊號‘SC_W’及‘SC’_W’以及分別為‘(0,1,0,1)’及‘(1,0,1,0)’的模式控制訊號‘SC’_M’及‘SC’_M’。
請再參考第4C圖,第一及第二序列的閂鎖訊號SR1(1)-SR1(8)及SR2(1)-SR2(8)係以後述順序開啟:SR1(1)及SR2(2)皆開啟→SR1(2)、SR1(3)、SR2(1)及SR2(4)皆開啟→SR1(4)、SR1(5)、SR2(3)及SR2(6)皆開啟→SR1(6)、SR1(7)、SR2(5)及SR2(8)皆開啟→SR1(8)及SR2(7)皆開啟,並接著選擇性地依據模式控制訊號‘SC’_M’‘(0,1,0,1)‘傳輸以提供第三序列的閂鎖訊號SR1(1)-SR1(8),其係以後述順序開啟:SR3(1)=SR1(1)及SR3(2)=SR2(2)皆開啟→SR3(3)=SR1(3)及SR3(4)=SR2(4)皆開啟→SR3(5)=SR1(5)及SR3(6)=SR2(6)皆開啟→R3(7)=SR1(7)及SR3(8)=SR2(8)皆開啟。另一方面,SR1’(i)=SR1(8-i+1)、SR2’(i)=SR2(8-i+1)、SR’(i)=SR3(8-i+1),其中i=1~8,使得顯示平面的每一源極線可以同時被多模式源極驅動器300及300’所驅動。
第二實施例:由各自具有(12N+6)輸出通道之雙多模式源極驅動器所驅動的Z反轉型顯示平面
在此實施例中,係使用二個多模式源極驅動器以驅動Z反轉型顯示平面,進而降低功秏。另外,此實施例中的輸出模式可同於第一實施例之所述。即,每一十二個輸出通道(即,每 四個通道群)亦可被配置為一個通道基底且輸出模式亦可為AAAA、AABB及ABAB。
第5圖為依據本發明之一實施例描述輸出通道及Z反轉型顯示平面上像素連接關係的範例概要圖示。Z反轉型顯示平面最好是能依據所謂的欄反轉方式驅動,以達到如點反轉方式的畫質,因此可比第一實施例具有更佳功秏的表現。
如同圖中所示,在傳統的Z反轉連接方式中,顯示面板60包含連接至源極線L1-L(12N+1)的複數個像素,其中N例如為1。如圖所示,在相同欄上的像素係分別連接至二個相鄰源極線的其中之一。另外,源極線L1-L13係分別由多模式源極驅動器600的複數個輸出通道‘CH1’-‘CH13’所驅動,亦分別由多模式源極驅動器600’的複數個輸出通道CH’18’-‘CH’6’所驅動。另外,需有多模式源極驅動器600額外的輸出通道CH14-CH18及多模式源極驅動器600’的輸出通道CH’1-CH’5,但這些通道並未連接至任何源極線,使得多模式源極驅動器600及多模式源極驅動器600’皆可操作在輸出模式AAAA、AABB、及ABAB下。
第6A-6C圖係依據本發明之一實施例描述一種顯示裝置的概要圖示,其採用第1圖所示操作於不同輸出模式之二個“12N+6”型多模式源極驅動器,其中N例如為1。在第6A-6C圖中,顯示裝置包含Z反轉型顯示面板70,以及分別裝置在顯示面板70二側的二個多模式源極驅動器。
如同第6A圖所示,多模式源極驅動器700、700’皆操作在輸出模式AAAA下,如同第2A圖所示‘12N’的情況下。
如同第6B圖所示,多模式源極驅動器700操作在輸出模式AABB,且多模式源極驅動器700’操作在輸出模式AABB而非是第2B圖所示‘12N’的情況下所使用的輸出模式BBAA,使得每一源極線可由多模式源極驅動器700及700’提供傳輸自相同資料匯流排(即,第1圖中第一資料匯流排「匯流排A」或第二資料匯流排「匯流排B」)的像素資料。
如同第6C圖所示,多模式源極驅動器700操作在輸出模式ABAB,且多模式源極驅動器700’如同於第2C圖所示‘12N’的情況下操作在輸出模式BABA,故而每一源極線可由多模式源極驅動器700及700’提供自相同資料匯流排(即,第1圖中第一資料匯流排「匯流排A」或第二資料匯流排「匯流排B」)傳輸的像素資料。
第7A-7C圖係依據本發明之一實施例分別描述第6A-6C圖所對應之二個多模式源極驅動器的範例圖示,其中n=10且m=n3=30,故m=64+6(即,N=4)。
在第7A-7C圖所示之實施例中,輸出單元未被顯示以更清楚地描述這些實施例。另外,位移多工器840內的多工器係以灰色或白色塗色,以分別表示其傳輸閂鎖訊號SR1及SR2。另外,閂鎖多工器850係以灰色或白色塗色,以分別其自內部匯流排‘BUS1’及‘BUS2’傳輸資料。
第8圖係為一列表,其歸納第6A-6C圖及第7A-7C圖中多模式源極驅動器之輸出模式,以及交換控制訊號及模式控制訊號對應的狀態。
表格2係為一列表,其歸納第7A-7C圖及第8A-8C圖中 多模式源極驅動器之輸出模式以及交換控制訊號和模式控制訊號對應的狀態。
在第7A、8A圖、及表格2中,二個多模式源極驅動器800及800’皆操作在輸出模式AAAA下,並接收同樣為‘0’的交換控制訊號‘SC_W’及‘SC’_W’,以及同樣為‘(0,0,0,0)’的模式控制訊號‘SC_M’及‘SC_M’,如同第2A及3A圖所示之‘12N’型的情況下。
如同第8A圖所示,第一序列的閂鎖訊號SR1(1)-SR1(10)係依序地開啟,而第二序列的閂鎖訊號SR2(1)-SR2(10)係持續地維持低態,並接著被模組控制訊號‘SC’_M’‘(0,0,0,0)‘選擇性地傳輸以提供第三序列的閂鎖訊號SR3(1)-SR3(10),其中第三序列的閂鎖訊號SR3(1)-SR3(10)係以SR3(1)=SR1(1)→SR3(2)=SR1(2)→SR3(3)=SR1(3)→…→SR3(10)=SR1(10)之順序開啟。另一方面,SR1’(i)=SR1(10-i+1)、SR2’(i)=SR2(10-i+1)且SR’(i)=SR3(10-i+1),使得顯示平面的每一源極線可以同時被多模 式源極驅動器800及800’所驅動。
在第7B、8B圖、及表格2中,多模式源極驅動器800及800’分別操作在輸出模式AABB及BBAA下,並分別接收分別為‘0’及‘1’的交換控制訊號‘SC_W’及‘SC’_W’以及分別為‘(0,0,1,1)’及‘(1,1,0,0)’的模式控制訊號‘SC’_M’及‘SC’_M’。
另外,在此‘12N+6’型的實施例和第2B及3B圖中所示‘12N’型的實施例相比,係具有相同的模式控制訊號‘SC’_M’及‘SC’_M’,但其交換控制訊號‘SC_W’及‘‘SC’_W’則不同。比較第3B圖及第7B圖可知,匯流排交換電路及起啟脈衝交換電路,其使來自時脈控制器的像素資料及啟始脈衝輸入可互相交換,可允許‘12N+6’型的實施例和‘12N’型的實施例中模式控制訊號‘SC’_M’及‘SC’_M’相等。因此,多模式源極驅動器可具有簡單的控制機制。
請再參考第8B圖,第一及第二序列的閂鎖訊號SR1(1)-SR1(10)及SR2(1)-SR2(10)係以後述順序開啟:SR1(1)及SR2(3)皆開啟→SR1(2)及SR2(4)皆開啟→SR1(5)及SR2(7)皆開啟→SR1(6)及SR2(8)皆開啟→SR1(9)開啟→SR1(10)開啟,並接著選擇性地依據模式控制訊號‘SC’_M’‘(0,0,1,1)‘傳輸以提供第三序列的閂鎖訊號SR1(1)-SR1(8),其係以後述順序開啟:SR3(1)=SR1(1)及SR3(3)=SR2(1)皆開啟→SR3(2)=SR1(2)及SR3(4)=SR2(4)皆開啟→SR3(5)=SR1(5)及SR3(7)=SR2(7)皆開啟→R3(6)=SR1(6)及SR3(8)=SR2(8)皆開啟→SR3(9)=SR1(9)開啟→SR3(10)=SR1(10)開啟。
另一方面,閂鎖訊號SR2’(1)-SR2’(10)及SR1(1)-SR1(10)具有相反的順序,且閂鎖訊號SR1’(1)-SR1’(10)及SR2(1)-SR2(10)具有相反的順序。接著,第三序列的閂鎖訊號SR3(1)-SR3(10)及SR3’(1)-SR3’(10)亦具有相反的順序,使得顯示平面的每一源極線可以用相同的時序驅動。
另外,第6B圖所示之組態亦可在第9圖及第10圖所示實施例中實施。
第9圖係依據另一實施例描述對應第6B圖之二個多模式源極驅動器之詳細操作的範例圖示。第10圖係依據一實施例描述第9圖中典型閂鎖訊號之波型的範例時脈圖。
與第7B圖及第8B圖相比,第9及10圖中多模式源極驅動器800及800’分別操作在輸出模式AABB及BBAA下,並分別接收皆為‘0’的交換控制訊號‘SC_W’及‘‘SC’_W’以及皆為‘(0,0,1,1)’的模式控制訊號‘SC’_M’及‘SC’_M’。和‘12N’型的實施例相比,‘12N+6’型的實施例係具有不同的模式控制訊號‘SC’_M’及‘SC’_M’以及交換控制訊號‘SC_W’及‘‘SC’_W’。比較第7B圖及第9圖可知,匯流排交換電路及起啟脈衝交換電路的實施使得來自時脈控制器的像素資料及啟始脈衝輸入可互相交換,可允許第6圖之組態的模式控制訊號及交換控制訊號不同。因此,多模式源極驅動器可具有彈性的控制機制。
請再參考第10圖,第一及第二序列的閂鎖訊號SR1(1)-SR1(10)及SR2(1)-SR2(10)以及第三序列的閂鎖訊號SR1(1)-SR1(8)係以類似第8B圖所示之順序開啟。另一方面, SR1’(i)=SR1(10-i+1)、SR2’(i)=SR2(10-i+1)、進而SR’(i)=SR3(10-i+1),使得顯示平面的每一源極線可以同時被多模式源極驅動器800及800’所驅動。
在第7C、8C圖、及表格2中,多模式源極驅動器800及800’分別操作在輸出模式ABAB及BABA下,並分別接收皆為‘0’的交換控制訊號‘SC_W’及‘SC’_W’以及分別為‘(0,1,0,1)’及‘(1,0,1,0)’的模式控制訊號‘SC’_M’及‘SC’_M’,如同第2C及3C圖所示‘12N’型的實施例。
請再參考第8C圖,第一及第二序列的閂鎖訊號SR1(1)-SR1(10)及SR2(1)-SR2(10)係以後述順序開啟:SR1(1)及SR2(2)皆開啟→SR1(2)、SR1(3)、SR2(1)及SR2(4)皆開啟→SR1(4)、SR1(5)、SR2(3)及SR2(6)皆開啟→SR1(6)、SR1(7)、SR2(5)及SR2(8)皆開啟→SR1(8)、SR1(9)、SR2(7)及SR2(10)皆開啟→SR1(10)及SR2(9)皆開啟,並接著選擇性地依據模式控制訊號‘SC’_M’‘(0,1,0,1)‘傳輸以提供第三序列的閂鎖訊號SR1(1)-SR1(8),其係以後述順序開啟:SR3(1)=SR1(1)及SR3(2)=SR2(2)皆開啟→SR3(3)=SR1(3)及SR3(4)=SR2(4)皆開啟→SR3(5)=SR1(5)及SR3(6)=SR2(6)皆開啟→R3(7)=SR1(7)及SR3(8)=SR2(8)皆開啟→SR3(9)=SR1(9)及SR3(10)=SR2(10)皆開啟。另一方面,SR1’(i)=SR1(10-i+1)、SR2’(i)=SR2(10-i+1)、進而SR’(i)=SR3(10-i+1),使得顯示平面的每一源極線可以同時被多模式源極驅動器800及800’所驅動。
因此,在上述的實施例中,多模式源極驅動器可用不同的 方式重新配置時脈控制器所輸入像素資料的順序,故可依據不同的輸出模式提供驅動電壓。多模式源極驅動器已在此揭露可適用於各種不同的顯示面板,不論顯示面板是否具有特殊的線連接方式或必需以不同數目的輸出通道驅動,因此可善用這些不同種類顯示面板所具有的優點。另外,如同第2A-2C圖及第6A-6C圖所示實施例,多模式源極驅動器可具有不同數目的輸出通道以驅動不同種類的顯示面板,且可以使用對應的輸出模式驅動(即,模式‘AAAA’、‘AABB’、‘ABAB’)。其中,二個多模式源極驅動器,其具有(12N+6)個輸出通道,若操作在適當的輸出模式組合下,可合作驅動Z反轉型顯示面板,因此具有較低的功秏。又,匯流排交換電路及起啟脈衝交換電路的實施,使得來自時脈控制器的像素資料及啟始脈衝輸入可互相交換,可使多模式源極驅動器具有簡單且彈性的控制機制,如同第3B、7B及9圖所示。
最後,在不脫離本發明之精神及範圍內,如同以下所述之申請範圍,在此領域中具有通常技藝者應能輕易地應用本發明揭露之概念及實施例,以用於設計或改良其它架構,並用以達成與本發明之目的相同之功用。
100‧‧‧多模式源極驅動器
110‧‧‧匯流排交換電路
120‧‧‧起始脈衝交換電路
131‧‧‧第一位移暫存器
132‧‧‧第二位移暫存器
140‧‧‧位移多工器
143‧‧‧多工器陣列
150‧‧‧閂鎖多工器
160‧‧‧閂鎖單元
162‧‧‧閂鎖單元
170‧‧‧輸出單元
20‧‧‧顯示面板
200、200’‧‧‧多模式源極驅動器
300、300’‧‧‧多模式源極驅動器
310、310’‧‧‧匯流排交換電路
320、320’‧‧‧起始脈衝交換電路
331、331’‧‧‧第一位移暫存器
332、332’‧‧‧第二位移暫存器
340、340’‧‧‧位移多工器
350、350’‧‧‧閂鎖多工器
360、360’‧‧‧閂鎖單元
362、362’‧‧‧閂鎖單元
800、800’‧‧‧多模式源極驅動器
810、810’‧‧‧匯流排交換電路
820、820’‧‧‧起始脈衝交換電路
831、831’‧‧‧第一位移暫存器
832、832’‧‧‧第二位移暫存器
840、840’‧‧‧位移多工器
850、850’‧‧‧閂鎖多工器
860、860’‧‧‧閂鎖單元
862、862’‧‧‧閂鎖單元
第1圖係依據本發明之一實施例描述多模式源極驅動器之概要圖示。
第2A-2C圖係依據本發明之一實施例描述採用一種顯示 裝置,其採用二個如第1圖所示且以不同輸出模式操作之”12N”型多模式源極驅動器。
第3A-3C圖係依據本發明之一實施例分別對應第2A-2C圖描述此二多模式源極驅動器詳細操作的範例圖示。
第4A-4C圖係依據本發明之一實施例分別描述第3A-3C圖內典型閂鎖訊號的波型。
第5圖為依據本發明之一實施例描述Z反轉型顯示平面的範例概要圖示。
第6A-6C圖係依據本發明之一實施例描述一種顯示裝置的概要圖示,其採用第1圖所示操作於不同輸出模式之二個“12N+6”型多模式源極驅動器。
第7A-7C圖係依據本發明之一實施例分別描述第6A-6C圖所對應之二個多模式源極驅動器的範例圖示。
第8A-8C圖係依據本發明之一實施例分別描述第3A-3C圖中典型閂鎖訊號的波型。
第9圖係依據另一實施例描述對應第6B圖之二個多模式源極驅動器之詳細操作的範例圖示。
第10圖係依據一實施例描述第9圖中典型閂鎖訊號之波型的範例時脈圖。
100‧‧‧多模式源極驅動器
110‧‧‧匯流排交換電路
120‧‧‧起始脈衝交換電路
131‧‧‧第一位移暫存器
132‧‧‧第二位移暫存器
140‧‧‧位移多工器
143‧‧‧多工器陣列
150‧‧‧閂鎖多工器
160‧‧‧閂鎖單元
162‧‧‧閂鎖單元
170‧‧‧輸出單元

Claims (18)

  1. 一種多模式源極驅動器,連接至第一及二資料匯流排以驅動一顯示裝置,包含:一匯流排交換電路,依據一交換控制訊號,將該第一資料匯流排連接至一第一內部匯流排及一第二內部匯流排的其中之一,並將該第二資料匯流排連接至該第一內部匯流排及該第二內部匯流排中的另一個;一起始脈衝交換電路,依據該交換控制訊號接收一第一啟動脈衝及一第二啟動脈衝以提供一第一交換啟動脈衝及一第二交換啟動脈衝;一第一位移暫存器,其藉由該第一交換啟動脈衝觸發以產生一第一序列的閂鎖訊號;一第二位移暫存器,其藉由該第二交換啟動脈衝觸發以產生一第二序列的閂鎖訊號;一位移多工器,其接收該第一序列的閂鎖訊號及該第二序列的閂鎖訊號,並藉由選取該第一序列的閂鎖訊號及該第二序列的閂鎖訊號,輸出一第三序列的閂鎖訊號;複數個閂鎖多工器,各自耦合至該第一內部匯流排及該第二內部匯流排,且各自組態為依據一模式控制訊號選擇性地自該第一內部匯流排或該第二內部匯流排傳輸像素資料;複數個閂鎖單元,藉由該第三序列的閂鎖訊號控制以自該閂鎖多工器閂鎖該像素資料; 一輸出單元,組態為依據來自該閂鎖單元之該像素資料提供複數個驅動電壓。
  2. 如申請專利範圍第1項所述之多模式源極驅動器,其中該位移多工器和該第一及第二位移暫存器係由該模式控制訊號所控制。
  3. 如申請專利範圍第1項所述之多模式源極驅動器,其中該多模式源極驅動器係由該模式控制訊號及該交換控制訊號所設定,以選擇性地以複數個輸出模式的其中之一操作。
  4. 如申請專利範圍第3項所述之多模式源極驅動器,其中該多模式源極驅動器依據該輸出模式,將自該第一資料匯流排所接收的像素資料或自該第二資料匯流排所接收的像素資料,提供給複數個通道群中之每一。
  5. 如申請專利範圍第4項所述之多模式源極驅動器,該輸出模式包含M1M2M3M4=AAAA、AABB、及BBAA模式,若Mi=A則該多模式源極驅動器將自該第一資料匯流排所接收的像素資料提供給該通道群中的第i群,若Mi=B,則該多模式源極驅動器將自該第二資料匯流排所接收的像素資料提供給該通道群中的第i群,其中i=1~4。
  6. 如申請專利範圍第1項所述之多模式源極驅動器,其中該輸出單元具有12N個輸出通道,其中N為非零的整數。
  7. 如如申請專利範圍第1項所述之多模式源極驅動器,其中該輸出單元具有(12N+6)個輸出通道,其中N為非零的整數。
  8. 如申請專利範圍第1項所述之多模式源極驅動器,其中該多模式源極驅動器可被耦合以驅動一Z反轉顯示面板。
  9. 一顯示裝置,包含:一顯示面板;如申請專利範圍第1項所述之一第一多模式源極驅動器,裝置在該顯示面板之一側以驅動該顯示面板;以及如申請專利範圍第1項所述之一第二多模式源極驅動器,裝置在該顯示面板之另一側以驅動該顯示面板。
  10. 如申請專利範圍第9項所述之顯示裝置,其中該位移多工器及該第一及第二位移暫存器係藉由每一該第一及第二多模式源極驅動器內的該模式控制訊號所控制。
  11. 如申請專利範圍第9項所述之顯示裝置,其中每一該第一及第二多模式源極驅動器係藉由該各自的模式控制訊號及該各自的交換控制訊號所設定以選擇性地以複數 個輸出模式其中之一操作。
  12. 如申請專利範圍第11項所述之顯示裝置,其中每一該第一及第二多模式源極驅動器依據該輸出模式,將自該第一資料匯流排所接收的像素資料或自該第二資料匯流排所接收的像素資料,提供給複數個通道群中之每一。
  13. 如申請專利範圍第12項所述之顯示裝置,其中每一該第一及第二多模式源極驅動器之該輸出模式包含M1M2M3M4=AAAA、AABB、及BBAA模式,若Mi=A則該多模式源極驅動器將自該第一資料匯流排所接收的像素資料提供給該通道群中的第i群,若Mi=B,則該多模式源極驅動器將自該第二資料匯流排所接收的像素資料提供給該通道群中的第i群,其中i=1~4。
  14. 如申請專利範圍第9項所述之顯示裝置,其中每一該第一及第二多模式源極驅動器之該輸出單元具有12N個輸出通道,其中N為非零的整數。
  15. 如申請專利範圍第9項所述之顯示裝置,其中每一該第一及第二多模式源極驅動器之該輸出單元具有(12N+6)個輸出通道,其中N為非零的整數。
  16. 如申請專利範圍第14項所述之顯示裝置,其中當該 第一多模式源極驅動器操作在AAAA、AABB、及ABAB模式時,該第二多模式源極驅動器分別操作在AAAA、BBAA、及BABA模式。
  17. 如申請專利範圍第15項所述之顯示裝置,其中當該第一多模式源極驅動器操作在AAAA、AABB、及ABAB模式時,該第二多模式源極驅動器分別操作在AAAA、AABB、及BABA模式。
  18. 如申請專利範圍第17項所述之顯示裝置,其中該顯示面板為一Z反轉顯示面。
TW099118601A 2009-07-24 2010-06-08 多模式源極驅動器及其適用之顯示裝置 TWI428877B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/509,275 US8305328B2 (en) 2009-07-24 2009-07-24 Multimode source driver and display device having the same

Publications (2)

Publication Number Publication Date
TW201108180A TW201108180A (en) 2011-03-01
TWI428877B true TWI428877B (zh) 2014-03-01

Family

ID=43496847

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099118601A TWI428877B (zh) 2009-07-24 2010-06-08 多模式源極驅動器及其適用之顯示裝置

Country Status (2)

Country Link
US (1) US8305328B2 (zh)
TW (1) TWI428877B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2527792B1 (de) * 2011-05-27 2014-03-12 EADS Deutschland GmbH Verfahren zur Pilotenunterstützung für die Landung eines Luftfahrzeugs unter Sichtbehinderungen
TWI497481B (zh) * 2013-12-02 2015-08-21 Novatek Microelectronics Corp 用於顯示裝置之傳輸方法
KR102423674B1 (ko) * 2017-09-15 2022-07-22 주식회사 디비하이텍 소스 드라이버, 및 이를 포함하는 디스플레이 장치
CN108932935B (zh) * 2018-07-13 2020-12-01 昆山龙腾光电股份有限公司 源极驱动电路和显示装置
TWI698848B (zh) * 2019-06-28 2020-07-11 大陸商北京集創北方科技股份有限公司 源極驅動電路、顯示裝置及資訊處理裝置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61117599A (ja) * 1984-11-13 1986-06-04 キヤノン株式会社 映像表示装置のスイツチングパルス
JP2554785B2 (ja) * 1991-03-30 1996-11-13 株式会社東芝 表示駆動制御用集積回路及び表示システム
TW559679B (en) * 1997-11-17 2003-11-01 Semiconductor Energy Lab Picture display device and method of driving the same
JP4472937B2 (ja) * 2002-03-06 2010-06-02 三星電子株式会社 液晶表示装置
JP2004145300A (ja) 2002-10-03 2004-05-20 Seiko Epson Corp 電子回路、電子回路の駆動方法、電子装置、電気光学装置、電気光学装置の駆動方法及び電子機器
JP3783691B2 (ja) * 2003-03-11 2006-06-07 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP3821110B2 (ja) * 2003-05-12 2006-09-13 セイコーエプソン株式会社 データドライバ及び電気光学装置
JP2006058770A (ja) 2004-08-23 2006-03-02 Toshiba Matsushita Display Technology Co Ltd 表示装置の駆動回路
TWI319864B (en) * 2006-01-27 2010-01-21 Driving circuit and driving method of a liquid crystal display device
JP4523016B2 (ja) 2007-05-22 2010-08-11 株式会社沖データ 駆動回路、ledヘッドおよび画像形成装置
TWI406234B (zh) * 2008-05-07 2013-08-21 Au Optronics Corp 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法
US7973572B2 (en) 2009-01-16 2011-07-05 Himax Technologies Limited Output buffer and source driver utilizing the same
US8169239B2 (en) * 2009-04-14 2012-05-01 Himax Technologies Limited Driver circuit of display device
US8169240B2 (en) * 2010-03-23 2012-05-01 Himax Technologies Limited Driver circuit of display device

Also Published As

Publication number Publication date
US20110018792A1 (en) 2011-01-27
US8305328B2 (en) 2012-11-06
TW201108180A (en) 2011-03-01

Similar Documents

Publication Publication Date Title
WO2018205398A1 (zh) 像素驱动电路、驱动方法及显示装置
US7030844B2 (en) Apparatus and method data-driving for liquid crystal display device
TWI382393B (zh) 顯示面板驅動電路
JP2004272184A (ja) データ駆動回路を通してデータを駆動する方法及びデータ駆動回路
JP5649858B2 (ja) 液晶表示装置、液晶表示パネルの駆動装置および液晶表示パネル
US6963328B2 (en) Apparatus and method data-driving for liquid crystal display device
TWI428877B (zh) 多模式源極驅動器及其適用之顯示裝置
JP2001042842A (ja) 液晶表示装置のソースドライバ
US20050285842A1 (en) Liquid crystal display device and method of driving the same
JPH09114420A (ja) 液晶表示装置及びデータライン・ドライバ
TWI413054B (zh) 用於驅動一顯示面板之驅動裝置與其源極驅動器
JP4375410B2 (ja) 表示装置および表示駆動回路
JP5676219B2 (ja) 液晶表示パネルの駆動装置
JP3637898B2 (ja) 表示駆動回路及びこれを備えた表示パネル
JP3627536B2 (ja) 電気光学装置の駆動回路、電気光学装置およびこれを用いた電子機器
US20060232591A1 (en) Circuit structure for dual resolution design
JP4175058B2 (ja) 表示駆動回路及び表示装置
JP2010190932A (ja) 表示装置および駆動装置
TWI522982B (zh) 源極驅動器
TW201541448A (zh) 源極驅動器與顯示裝置
KR20050112263A (ko) 액정디스플레이 구동회로 및 구동 시스템
WO2022082735A1 (zh) 显示基板及其驱动方法、显示装置
JP3556650B2 (ja) フリップフロップ回路、シフトレジスタおよび表示装置の走査駆動回路
EP4394750A1 (en) Display apparatus and driving method thereof
KR100415620B1 (ko) 액정표시장치 및 그 구동방법