TWI420496B - 電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法 - Google Patents

電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法 Download PDF

Info

Publication number
TWI420496B
TWI420496B TW099104690A TW99104690A TWI420496B TW I420496 B TWI420496 B TW I420496B TW 099104690 A TW099104690 A TW 099104690A TW 99104690 A TW99104690 A TW 99104690A TW I420496 B TWI420496 B TW I420496B
Authority
TW
Taiwan
Prior art keywords
voltage
current
output
shunt
input
Prior art date
Application number
TW099104690A
Other languages
English (en)
Other versions
TW201128622A (en
Inventor
Kai Shu Han
Yu Lung Lo
Ko Yang Tso
Original Assignee
Raydium Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raydium Semiconductor Corp filed Critical Raydium Semiconductor Corp
Priority to TW099104690A priority Critical patent/TWI420496B/zh
Priority to US13/023,635 priority patent/US20110199125A1/en
Publication of TW201128622A publication Critical patent/TW201128622A/zh
Application granted granted Critical
Publication of TWI420496B publication Critical patent/TWI420496B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/2481Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
    • H03K3/35613Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit the input circuit having a differential configuration

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Electronic Switches (AREA)

Description

電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法
本發明係關於一種電壓比較器及該電壓比較器輸出的轉態加速方法;特別是關於一種用於液晶顯示裝置驅動電路之比較器及該比較器輸出的轉態加速方法。
用於比較電壓間高低的電壓比較器係為電子電路中非常基本之運算動作之一。特別是用於液晶顯示器驅動晶片,其比較器之響應時間必須極短。因此驅動晶片所使用之簡單比較器電路能有著較短之轉態時間。然而,習知比較器電路會因為比較器之轉態誤差具有較低準確度及較高之所需時間,因此不適於高解析度之類比/數位轉換器。
圖1A所示係為習知電壓比較器之電路圖。如圖1A所示,習知電壓比較器包含電流源10、差動輸入對20、第一電流鏡30、第二電流鏡40、第三電流鏡50及輸出級60,其中差動輸入對進一步包含第一輸入部21及第二輸入部22。第一輸入部21及第二輸入部22分別接收第一電壓Vin+及第二電壓Vin-並分別輸出第一電流23及第二電流24,其中第一電壓Vin+及第二電壓分別與第一電流23及第二電流24之振幅成正比。第一電流鏡30及第三電流鏡50之複合結構將根據第一電流23輸出與第一電流23具有相同位準之第一結果電流31至第三電流鏡50,而第三電流鏡50至輸出級60。同樣地,第二電流鏡40根據第二電流24輸出與第二電流24具有相同位準之第二結果電流32至輸出級60。輸出級60之後將根據第一結果電流31及第二結果電流32之所產生之電位差輸出一數位結果訊號Out,其中當第一電壓Vin+實質上大於第二電壓Vin-時,輸出級60將輸出具正位準(High)之數位結果訊號Out;反之,當第一電壓Vin+實質上小於第二電壓Vin-時,輸出級60將輸出具負位準(Low)之數位結果訊號Out。此外,在圖1A所示之電路圖中,節點W1及W2具有寄生電容(Parasitic Capacitance),因此第一電流23第二電流24將對上述寄生電容進行充電並同時增加節點W1及W2之電壓振幅。
圖1B所示為圖1A電路圖之運作時序圖,其中圖1B所示之W1及W2代表圖1A所示節點W1及W2之電壓。請同時參考圖1A及圖1B,在Data 1持續之時段中,第一電壓Vin+係低於第二電壓Vin-,因此第一輸入部21所輸出之第一電流23係大於第二輸入部22之第二電流24。此外,第一電流23及第二電流24將分別對上述節點W1及W2之寄生電容進行放電及充電,亦因此使得節點W1及W2之壓差越來越大。而輸出極60所輸出之數位結果訊號亦將於W1及W2間電壓之差距達到切換門檻△V1後進行切換,其中切換門檻△V1係為一固定數值。此外,在Data 1最後之時段中,當第一電壓Vin+大於第二電壓Vin-時,對應之第一電流23及第二電流24將分別對節點W1及W2之寄生電容進行充電及放電,也使得節點W1及W2之壓差越來越接近切換門檻△V1。輸出極60之數位結果訊號Out也將在上述節點之壓差達到切換門檻△V1後再度切換。
然而,由於習知電壓比較器所使用之元件並非理想之元件,因此無法瞬間反應電子訊號之變化。換言之,即使在第一電壓Vin+及第二電壓Vin-高低關係切換後,輸出級60之輸出也需要在經過一定轉態時間來反映上述電壓極性之切換。如圖1B所示,輸出級60之數位結果訊號Out將於W1及W2之間壓差等於切換門檻△V1後進行轉換。換言之,即使第一電壓Vin+及第二電壓Vin-之高低關係已經切換,只要W1及W2間的壓差大於或小於切換門檻△V1,輸出級60之數位結果訊號Out就不會對應地進行切換。如圖1B所示,當Data 2之持續時間過長時,節點W1及W2間的壓差將因第一電流23及第二電流24之持續充電及放電而與切換門檻△V1越差越大。因此即使第一電壓Vin+及第二電壓Vin-之高低關係已切換,節點W1及W2亦須要較長之時間放電及充電來達到切換門檻△V1,因此使得數位結果訊號的持續時間;亦因此輸出級60之數位結果訊號Out須要較長的時間進行轉態。上述轉態所需時間的增加將縮減了Data 3輸出之有效寬度並增加取樣失敗之機率,以至整體系統時脈無法有效提升。
本發明之目的為提供一種電壓比較器,具有較高之輸出轉態速度及較低之整體運作電流。
本發明之另一目的為提供一種液晶顯示裝置驅動電路,具有較高之整體時脈及較低之整體運作電流。
本發明之另一目的為提供一種電壓比較器輸出的轉態加速方法,用於增加電壓比較器之轉態速度及減少電壓比較器所需之整體運作電流。
本發明實施例之一的電壓比較器係用於比較第一電壓及第二電壓間的包含電壓輸入部、輸出級、結果轉換部以及分流部。電壓輸入部係分別根據第一電壓及第二電壓輸出第一電流及第二電流,而輸出級將根據第一電流及第二電流之間的高低輸出類比結果訊號。結果轉換部將選擇性根據類比結果訊號輸出數位結果訊號,其中數位結果訊號之位準代表第一電壓及第二電壓之間的高低關係。此外,電壓比較器進一步包含分流部,電連接於電壓輸入部並根據類比結果訊號或數位結果訊號來部分分流第一電流或第二電流其中之一。分流部可選擇性包含一分流開關或一分流可變電阻,來分別根據數位結果訊號或類比結果訊號來導通並同時部分分流第一電流或第二電流其中之一。
在不同實施例中,電壓輸入部包含第一輸入部及第二輸入部,分別根據第一電壓及第二電壓輸出第一電流及第二電流。分流部包含第一分流部及第二分流部,分別平行電連接於第一輸出部及第二輸出部以供分流。此外,電壓比較器包含轉相器,用於根據數位結果訊號輸出一反相數位結果訊號,其中數位結果訊號及反相數位結果訊號將被分別輸入第一分流部及第二分流部中的分流開關以使兩者中在任何時間中僅有一分流部係為導通,但不限於此。不同實施例之轉相器亦可用於根據電壓比較器中的類比結果訊號來產生反相類比結果訊號,其中上述兩類比訊號將被輸入到第一分流部之第一可變電阻及第二分流部之第二可變電阻,並藉此來改變第一分流部及第二分流部之等效電阻。
本發明係揭露一種電壓比較器及該電壓比較器輸出的轉態加速方法;特別是關於一種用於液晶顯示裝置驅動電路之比較器及該比較器輸出的轉態加速方法。本發明之電壓比較器增加電壓比較器中電流鏡之放電路徑並根據電壓比較結果來選擇性對電流鏡之電流進行部分放電。藉由電流鏡之部分放電,本發明之電壓比較器降低兩比較端間之壓差,因此當比較端兩端電壓轉態時,本發明之電壓比較器之比較結果所需之轉態時間較短。
圖2所示為本發明電壓比較器100之電路圖。電壓比較器100包含第一電流源200、第二電流源210、電壓輸入部300、結果輸出部400、結果轉換部600及分流部500。本實施例之電壓輸入部300係電連接於電源流並包含第一輸入部310及第二輸入部320。本發明之第一輸入部310及第二輸入部320分別接受第一電壓Vin+及第二電壓Vin-,其中第一輸入部310及第二輸出端320選擇性根據第一電壓Vin+及第二電壓Vin-導通並輸出第一電流330及第二電流340至結果輸出部400。在本實施例中,第一輸入部310及第二輸入部320分別是金屬氧半場效電晶體(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET),但不限於此;在不同實施例中,第一輸入部310及第二輸入部320亦包含雙極性電晶體(Bipolar Junciton Transistor)和場效應電晶體(Field-Effect Transistor)或其他具有開關功能之電子元件。在圖2所示之實施例中,結果輸出部400包含第一輸出部410以及第二輸出部420,其中第一輸出部410及第二輸出部420分別接受第一電流330以及第二電流340。第二輸出部420之間極係電連接於第一輸出部410之源極和閘極,因此第一電流330之幅度將影響到第二輸出部420之開通與否以及第二輸出部420的源極電壓。此外,第一節點W1及第二節點W2具有寄生電容,因此第一電流330及第二電流340將對上述兩節點W1、W2之寄生電容進行充電並同時增加節點W1及W2之電壓振幅。此外,在本實施例中,第一電流330及第二電流340分別係與第一電壓Vin+及第二電壓Vin-成正比,但不限於此;在不同實施例中,第一電流330及第二電流340之間的比例以及第一電流330及第二電流340與第一電壓Vin+及第二電壓Vin-之間的關係可因電壓比較器100之結構或使用的電晶體而有所變化。
如圖2所示,結果輸出部400進一步包含一第三輸出部430,其中第三輸出部430之源極係電連接於第二電流源210以及結果轉換部600。因此第三輸出部430之源極電壓將被輸入至結果轉換部600以供進一步的處理。此外,第三輸出部430之閘極係電連接於第二輸入部之漏極(Drain)和第二輸出部420之源極。因此第二輸出部420之源極電壓將決定第三輸出部430之導通與否以及結果轉換部600所收到之電壓。在本實施例中,第三輸出部430位於第二節點W2之電壓係為一個類比電壓,而該電壓將被結果轉換部600轉換為一個具有正位準或負位準之數位電壓。
此外,如圖2所示,分流部500包含一分流電晶體510,其中本實施例之分流電晶體510係為一金屬氧半場效電晶體。分流電晶體510之源極係電連接於第一輸出部410之源極而閘極係同時電連接於第一輸出部410以及第二輸出部420之閘極。此外,分流部500包含一分流開關520,其中該分流開關520之導通與否係由結果轉換部600之結果訊號來控制。本實施例之結果轉換部600之輸出電壓將被直接輸入到分流部500之分流開關520,其中本實施例之結果轉換部600之結果訊號係為一個僅具有正位準或負位準之數位訊號。分流開關520將於結果轉換部600之輸出電壓於正位準(High)時關閉及導通,換言之,分流開關520將於結果轉換部600之輸出電壓於負位準(Low)時開啟及斷連。本發明之分流開關520係用於在結果轉換部600結果訊號切換位準時選擇性開啟或關閉,以藉此與第一輸出端分享部分第一電流330。換言之,當分流開關520關閉並導通時,部分第一電流330將流向分流部500。如此一來,第一輸出部410所收到之第一電流330量將相對地減少,其中第一輸出部410及分流部500之間電流的比例實質相同於兩者等效電阻之比例。換言之,第一輸出部410及分流部500所分別收到之電流可藉由改變兩者等效電阻來調整。藉由上述圖2之結構,電壓比較器100可使用分流部500分配第一電流330之功能來調整電壓比較器100位於第一節點W1之電壓,並進一步減少電壓比較器100輸出切換位準所需的時間。
圖3所示為圖2所示電壓比較器100之運作時序圖,其中圖3表示了第一電壓Vin+、第二電壓Vin-、第一節點W1、第二節點W2以及結果訊號Out在不同情況及時機下的電壓。請同時參照圖2及圖3,在Data 2之持續時間中,第一電壓Vin+係高於第二電壓Vin-。因此相應增加的第一電流330將持續對第一節點W1之寄生電容進行充電,而相應減低的第二電流340將持續對第二節點W2之寄生電容進行放電,亦因此第一節點W1及第二節點W2之電壓分別對應且持續地增加及減弱。此外,當第一節點W1及第二節點W2間的電壓差達到切換門檻△V1時,結果轉換部600所輸出之數位結果訊號將自低位準轉換到高位準,此時數位結果訊號將開啟分流部500之分流開關520並使部分第一電流330流向分流部500,而上述第一節點W1之寄生電容電壓不僅不再增加且同時開始減低。由此可見,第一節點W1之寄生電容電壓將不會隨著Data 2的持續而對應地一直被第一電流330充電到過高之電壓。如此一來,在Data 3的持續時間中及第一電壓Vin+低於第二電壓Vin-的情況下,第一節點W1及第二節點W2間的電壓差可以早一點達到切換門檻△V1,也因此同時縮短結果轉換部600所輸出的數位結果訊號轉態所需的時間。如此一來,當第一電壓Vin+高於第二電壓Vin-時(在Data 2的持續時間中),第一節點W1及第二節點W2間的寄生電容電壓差需要較少的時間來充電及放電極來達到切換門檻△V1,故切換門檻△V1數位結果訊號轉態所需的時間也因此減少。
圖4及圖5所示為圖2所示電壓比較器100之變化實施例。如圖4所示,分流部500包含分流電晶體510及一可變電阻520,其中本實施例中輸入可變電阻520之電壓係為第四節點W4之類比電壓。由此可見,可變電阻520及整個分流部500之有效電阻將持續地跟隨第四節點W4之電壓而改變;換言之,本實施例第四節點W4之類比電壓以及分流部500之可變電阻520動態地持續調整分流部500及第一輸出端所收到電流之間的比例。在圖5所示實施例中,第一電流源200及第二電流源210之位置係相異於圖2所示之電壓比較器100,其中第一電流源200係電連接於第一輸出部410、第二輸出部420及分流電晶體510。在不同實施例中,第一電流源200部及第二電流源210部可用複數電壓源及電阻的組合來代替。此外,除了第一電流源200及第二電流源210之位置之外,圖5所示之電壓比較器100在功能及結構上係實質相同於圖2所示之電壓比較器100,故在此不加贅述。
圖6所示為本發明電壓比較器100之變化實施例。如圖6所示,結果輸出部400包含第一輸出部410、第二輸出部420、第三輸出部430以及第四輸出部440,其中第一輸出部410及第二輸出部420接受第一電流330而第三輸出端及第四輸出端接受第二電流340。如圖6所示,第一輸出部410、第二輸出部420、第三輸出部430以及第四輸出部440係為金屬氧半場效電晶體,但不限於此。第一電流330係同時輸入第一輸出部410之源極(Source)和閘極(Gate)。如圖6所示,第一輸出部410及第三輸出部430藉由閘極之電連接形成一電流鏡,故流過第一輸出部410之電流將實質上相等於流過第三輸出部430之電流。同樣地,第二輸出部420及第四輸出部440亦藉由閘極之電連接形成電流鏡,亦因此流過第二輸出部420之電流係實質上相等於流過第四輸出部440之電流。
本實施例之電壓比較器100另包含第五輸出部450和第六輸出部460,其中第三輸出部430之源極係電連接於第五輸出部450之漏極和閘級,因此流過第三輸出部430及第五輸出部450之電流係實質上相同。第五輸出部450之漏極和閘級係電連接於第六輸出部460之閘極。此外,圖6所示實施例之第五輸出部450及第六輸出部460藉由上述之電連接形成一電流鏡,因此當第三輸出部430複製第一輸出部410之電流時,第五輸出部450之電流將實質上相同於第三輸出部430所輸出的電流。此外,第五輸出部450及第六輸出部460所形成之電流鏡結構亦將使得第六輸出部460所輸出之電流實質上相同於第三輸出部430及第五輸出部450的電流。換言之,電壓比較器100藉由複數電流鏡來複製第一電流330並同時在電壓比較器100之不同位置輸出第一電流330。
此外,如圖6所示,電壓比較器100進一步包含第一分流部700及第二分流部710,其中第一分流部700及第二分流部710分別以平行方式電連接於第一輸出部410及第二輸出部420。第一分流部700包含第一分流電晶體701以及第一分流開關702,而第二分流部710包含第二分流電晶體711以及第二分流開關712。第一分流部700及第二分流部710之結構及功能實質上與圖2所示之分流部相同,因此在此不加贅述。
如圖6所示,電壓比較器100進一步包含轉相器800,用於接受結果轉換部600之結果訊號Out並產生一反相結果訊號,其中結果訊號Out及反相結果訊號在任一時刻皆實質上具有相同之振幅以及相反之極性。在本實施例中,結果訊號Out及反相結果訊號將分別輸入第一分流開關702以及第二分流開關712。由於結果訊號Out及反相結果訊號具有相反之極性,因此僅兩訊號其中之一可位於正位準而另一訊號則是位於負位準。因此第一分流開關702及第二分流開關712在任何時間中僅有一個可以導通。在本實施例中,第一分流開關702將在結果訊號Out位於正位準時導通,而第二分流開關712將在結果訊號Out位於負位準時導通。
圖7所是為圖6所示電壓比較器100之時序圖,其中圖7顯示了電壓比較器100之不同節點在不同情況及時機下的電壓,其中圖3表示了第一電壓Vin+、第二電壓Vin-、第一節點W1、第二節點W2以及結果訊號Out在不同情況及時機下的電壓。請同時參照圖6及圖7,在Data 1之持續時間中,第一電壓Vin+係低於第二電壓Vin-,因此對應減少的第一電流330將對第一節點W1之寄生電容持續進行放電,而對應增加的第二電流340將持續對第二節點W2之寄生電容持續進行充電。當兩節點W1,W2之電壓差達到切換門檻時,結果轉換部600所輸出的數位結果訊號將從正位準轉到負位準。此時,正位準之結果訊號將開啟第一分流開關702以使其開路,並藉此增加第一輸出部410所收到之電流。同樣地,負位準之反相結果訊號將關閉第二分流開關712以使其導通以分流部分第二電流340,並同時減少第二輸出部420所收到第二電流340。此外,上述第二電流340的減少將停止第二節點W2電壓之累積且進一步降低第二節點W2之電壓。如此一來,第二節點W2之寄生電容電壓將不會隨著Data 1的持續而一直被第二電流341充電到過高的電壓。如此一來,在Data 2的持續時間及第一電壓Vin+低於第二電壓Vin-的情況下,第一節點W1及第二節點W2可經由第一電流330及第二電流340之充電及放電而使兩節點的電壓差可較早達到切換門檻△V1,也使得結果轉換部600之數位結果訊號Out可較早自負位準切換到正位準。如此一來,結果訊號Out可較早並正確地反應第一電壓Vin+及第二電壓Vin-之間的高低關係。
如圖7所示,當第一分流開關702導通時,部分第一電流330將自第一輸入部310流入第一分流部700。此時,電壓比較器100位於第一節點W1之電壓將因部分第一電流330流向第一分流部700而停止累積。同樣地,當第二分流開關712導通時,部分第二電流340將自第二輸入部320流入第二分流部710,同時電壓比較器100位於第二節點W2之電壓將因部分第二電流330流向第二分流部710而停止累積。
圖8所示為圖6所示電壓比較器100之變化實施例。在圖8所示之實施例中,第一分流部700包含第一分流電晶體701及第一可變電阻702,而第二分流部710包含第二分流電晶體711及第二可變電阻712。在本實施例中,第二節點W2之類比電壓係同時被輸入到第一可變電阻702以及轉相器800,其中轉相器800係電連接於第二節點W2以接受類比電壓。將根據該類比電壓輸出一反相類比電壓,其中類比電壓及反相類比電壓具有在任何時間皆實質上具有相同之振幅以及相反之相位。由此可見,第一可變電阻702、第一分流部700、第二可變電阻712及第二分流部710之等效電阻將持續地跟隨第二節點W2之類比電壓而改變。因第一分流部700等效阻抗係持續地改變,故第一分流部700及第一輸出部410所分到的電流亦將持續地改變。同樣地,第二分流部710及第二輸出部420之間的電流比例將因第二分流部710等效阻抗的變化而持續地改變。
在圖9所示之實施例中,第一電流源200及電壓源之位置係相異於圖6所示之電壓比較器100。在圖9所示之實施例中,電壓比較器100之元件與第一電流源200及地(Ground)之相對位置係相異於圖6所示之電壓比較器,其中第一電流源200係電連接於第一輸出部410、第二輸出部420、第一分流電晶體701以及第二分流電晶體711。在不同實施例中,第一電流源200可用複數電壓源及電阻的組合來代替。此外,除了第一電流源200之位置之外,圖9所示之電壓比較器100在功能及結構上係實質相同於圖2所示之電壓比較器100,故在此不加贅述。
圖10所示為本發明電壓比較器之轉態加速方法。如圖10所示,轉態加速方法包含步驟1000,接受第一電壓及第二電壓並分別自第一輸出端及第二輸出端輸出第一電流及第二電流。在本實施例中,第一電流實質上係與第一電壓成正比,而第二電流實質上係與第二電壓成正比。轉態加速方法包含步驟1010,根據第一電流及第二電流之高低輸出類比結果訊號。在本實施例中,第一電流及第二電流將於電壓比較器之第一節點及第二節點分別累積電壓。電壓比較器將於一結果輸出部輸出類比結果訊號,其中類比結果訊號之極性代表第一電壓及第二電壓間的高低而類比結果訊號之振幅係為兩電壓間的差距。
圖10所示之轉態加速方法進一步包含步驟1120,將類比結果訊號轉換為一數位結果訊號。本實施例之電壓比較器包含一結果轉換部,將結果輸出部之類比結果訊號轉換成一個具正位準或負位準之數位結果訊號。在本發明轉態加速方法中,步驟1130包含根據類比結果訊號或數位結果訊號之相位來將第一電流或第二電流較高之一部分引流。在本實施例中,當數位結果訊號轉換極性時,步驟1130將藉由引流來降低第一電流及第二電流之中較高之一所引發之節點電壓累積,以使得兩節點間的電壓差距不至於的過大。因此當下次第一電壓及第二電壓之高低關係改變時,第一節點和第二節點間的電壓差可以早點達到切換門檻以使結果轉換部切換數位結果訊號之極性。如此一來,步驟1130可藉由分流之步驟來加速數位結果訊號的切換所需之時間並提升電壓比較器比較電壓之正確性和速度。
雖然前述的描述及圖示已揭示本發明之較佳實施例,必須瞭解到各種增添、許多修改和取代可能使用於本發明較佳實施例,而不會脫離如所附申請專利範圍所界定的本發明原理之精神及範圍。熟悉該技藝者將可體會本發明可能使用於很多形式、結構、佈置、比例、材料、元件和組件的修改。因此,本文於此所揭示的實施例於所有觀點,應被視為用以說明本發明,而非用以限制本發明。本發明的範圍應由後附申請專利範圍所界定,並涵蓋其合法均等物,並不限於先前的描述。
100...電壓比較器
200...第一電流源
210...第二電流源
300...電壓輸入部
310...第一輸入部
320...第二輸入部
330...第一電流
340...第二電流
400...結果輸出部
410...第一輸出部
420...第二輸出部
430...第三輸出部
440...第四輸出部
450...第五輸出部
460...第六輸出部
500...分流部
510...分流電晶體
520...分流開關,可變電阻
600...結果轉換部
700...第一分流部
701...第一分流電晶體
702...第一分流開關,第一可變電阻
710...第二分流部
711...第二分流電晶體
712...第二分流開關,第二可變電阻
800...轉相器
Out...結果訊號
Vin+...第一電壓
Vin-...第二電壓
W1...第一節點
W2...第二節點
圖1A所示為習知電壓比較器之電路圖;
圖1B所示為圖1A所示習知電壓比較器之運作時序圖;
圖2所示為本發明電壓比較器之電路圖;
圖3所示為圖2所示電壓比較器之運作時序圖;
圖4及圖5所示為圖2所示電壓比較器之變化實施例;
圖6所示為本發明電壓比較器之變化實施例;
圖7所示為圖6所示電壓比較器之運作時序圖;
圖8及圖9所示為圖6所示電壓比較器之變化實施例;以及
圖10所示為本發明電壓比較器輸出的轉態加速方法。
100...電壓比較器
200...第一電流源
210...第二電流源
300...電壓輸入部
310...第一輸入部
320...第二輸入部
400...結果輸出部
410...第一輸出部
420...第二輸出部
430...第三輸出部
500...分流部
510...分流電晶體
520...分流開關
600...結果轉換部
Out...結果訊號
W1...第一節點
W2...第二節點
Vin+...第一電壓
Vin-...第二電壓

Claims (11)

  1. 一種電壓比較器,係比較一第一電壓及一第二電壓間之高低,該電壓比較器包含:一結果轉換部;一電流源;一電壓輸入部,根據該第一電壓輸出一第一電流及根據該第二電壓輸出一第二電流;一輸出級,具有一第一輸出部、一第二輸出部、一第三輸出部及一第一節點,其中該輸出級電連接於該電壓輸入部,該第一節點電連接於該第一輸出部之一閘極,該第一輸出部及該第二輸出部分別接收該第一電流及該第二電流,該第二輸出部之一閘極電連接於該第一輸出部之一源極及該閘極,該第三輸出部之一源極電連接於該電流源及該結果轉換部,使得該第二輸出部之一源極電壓控制該第三輸出部之一導通狀態,且該第三輸出部輸出一電壓至該結果轉換部,該結果轉換部根據該第三輸出部之該電壓輸出一結果訊號;以及一分流部,電連接於該電壓輸入部並根據該結果訊號將該第一電流部分引流至該第一節點以調整該第一節點之電壓。
  2. 如請求項1所述之電壓比較器,其中該電壓輸入部包含一第一輸入部及一第二輸入部分別輸出該第一電流及該第二電流,該分流部係以平行方式電連接於該第一輸出部。
  3. 如請求項1所述之電壓比較器,其中該電壓輸入部包含一第一輸入部及一第二輸入部分別輸出該第一電流及該第二電流,該分流部包含一第一分流部及一第二分流部,該第一分流部及該 第二分流部分別平行電連接於該第一輸出部及該第二輸出部。
  4. 如請求項3所述之電壓比較器,進一步包含一轉相器,接受該結果訊號並輸出一反相結果訊號,其中該結果訊號及該反相結果訊號分別輸入到該第一分流部及該第二分流部。
  5. 一種液晶顯示裝置驅動電路,包含:一電壓比較器,比較一第一電壓及一第二電壓間之高低,該電壓比較器包含:一結果轉換部;一電流源;一電壓輸入部,接收該第一電壓及該第二電壓並輸出一第一電流及一第二電流;一輸出級,具有一第一輸出部、一第二輸出部、一第三輸出部及一第一節點,其中該輸出級電連接於該電壓輸入部,該第一節點電連接於該第一輸出部之一閘極,該第一輸出部及該第二輸出部分別接收該第一電流及該第二電流,該第二輸出部之一閘極電連接於該第一輸出部之一源極及該閘極,該第三輸出部之一源極電連接於該電流源及該結果轉換部,使得該第二輸出部之一源極電壓控制該第三輸出部之一導通狀態,且該第三輸出部輸出一電壓至該結果轉換部,該結果轉換部根據該第三輸出部之該電壓輸出一結果訊號;以及一分流部,選擇性根據該結果訊號將該第一電流部分引流至該第一節點以調整該第一節點之電壓。
  6. 如請求項5所述之液晶顯示裝置驅動電路,其中該電壓輸入部包含一第一輸入部及一第二輸入部分別輸出該第一電流及該第 二電流,該分流部係以平行方式電連接於該第一輸出部。
  7. 如請求項5所述之液晶顯示裝置驅動電路,其中該電壓輸入部包含一第一輸入部及一第二輸入部分別輸出該第一電流及該第二電流,該分流部分別包含一第一分流部及一第二分流部,該第一分流部及該第二分流部分別平行電連接於該第一輸出部及該第二輸出部。
  8. 如請求項7所述之液晶顯示裝置驅動電路,進一步包含一轉相器,接受該結果訊號並輸出一反相結果訊號,其中該結果訊號及該反相結果訊號分別輸入至該第一分流部及該第二分流部。
  9. 一種電壓比較器輸出的轉態加速方法,包含下列步驟:接受一第一電壓及一第二電壓以相應輸出一第一電流及一第二電流;根據該第一電流及該第二電流之高低輸出一結果訊號;以及根據該結果訊號將該第一電流部分引流以調整一電壓。
  10. 如請求項9所述之轉態加速方法,其中該第一電流及第二電流輸出步驟包含分別自一第一輸入部及一第二輸入部輸出該第一電流及該第二電流;該引流步驟包含:將該分流部平行電連接於該電壓輸入部之該第一輸入部。
  11. 如請求項9所述之轉態加速方法,其中該第一電流及第二電流輸出步驟包含分別自一第一輸入部及一第二輸入部輸出該第一電流及該第二電流;該引流步驟包含:將該分流部之一第一分流部及一第二分流部平行電連接於該電 壓輸入部之一第一輸入部及一第二輸入部;根據該結果訊號輸出一反相結果訊號;以及將該結果訊號輸入該第一分流部以及將該反相結果訊號輸入該第二分流部。
TW099104690A 2010-02-12 2010-02-12 電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法 TWI420496B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW099104690A TWI420496B (zh) 2010-02-12 2010-02-12 電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法
US13/023,635 US20110199125A1 (en) 2010-02-12 2011-02-09 Voltage comparator, liquid crystal display driver having the same and transition acceleration method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099104690A TWI420496B (zh) 2010-02-12 2010-02-12 電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法

Publications (2)

Publication Number Publication Date
TW201128622A TW201128622A (en) 2011-08-16
TWI420496B true TWI420496B (zh) 2013-12-21

Family

ID=44369235

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099104690A TWI420496B (zh) 2010-02-12 2010-02-12 電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法

Country Status (2)

Country Link
US (1) US20110199125A1 (zh)
TW (1) TWI420496B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI483110B (zh) * 2012-02-02 2015-05-01 Macronix Int Co Ltd 具讀取追蹤時鐘之快閃記憶體及其方法
US10186942B2 (en) * 2015-01-14 2019-01-22 Dialog Semiconductor (Uk) Limited Methods and apparatus for discharging a node of an electrical circuit
CN105356859B (zh) * 2015-11-24 2017-12-26 广州一芯信息科技有限公司 一种自检测噪声滤波电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5808496A (en) * 1993-05-19 1998-09-15 Texas Instruments Incorporated Low current comparator with hysteresis
US5977942A (en) * 1996-12-20 1999-11-02 Compaq Computer Corporation Multiplexed display element sequential color LCD panel
US20040056691A1 (en) * 2002-07-22 2004-03-25 Franz Prexl Comparator with hysteresis
US7352221B1 (en) * 2004-03-08 2008-04-01 Altera Corporation Programmable amplifiers with positive and negative hysteresis

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4394587A (en) * 1981-05-27 1983-07-19 Motorola, Inc. CMOS Differential comparator with hysteresis
FR2721771B1 (fr) * 1994-06-27 1996-09-06 Sgs Thomson Microelectronics Dispositif de mise en veille d'une source de polarisation.
JP4412027B2 (ja) * 2004-03-29 2010-02-10 日本電気株式会社 増幅回路及び表示装置
KR100671693B1 (ko) * 2005-03-29 2007-01-19 매그나칩 반도체 유한회사 아날로그 상호 연관된 이중 샘플링 기능을 수행하는cmos 이미지센서

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5808496A (en) * 1993-05-19 1998-09-15 Texas Instruments Incorporated Low current comparator with hysteresis
US5977942A (en) * 1996-12-20 1999-11-02 Compaq Computer Corporation Multiplexed display element sequential color LCD panel
US20040056691A1 (en) * 2002-07-22 2004-03-25 Franz Prexl Comparator with hysteresis
US7352221B1 (en) * 2004-03-08 2008-04-01 Altera Corporation Programmable amplifiers with positive and negative hysteresis

Also Published As

Publication number Publication date
US20110199125A1 (en) 2011-08-18
TW201128622A (en) 2011-08-16

Similar Documents

Publication Publication Date Title
JP3152204B2 (ja) スルーレート出力回路
JP4128545B2 (ja) サンプリングスイッチ
JP5114818B2 (ja) 電流検出方法、電流検出回路及び過電流保護回路
KR100933651B1 (ko) 하프-브릿지 드라이버 및 그러한 드라이버를 갖는 파워 변환 시스템
JP2674504B2 (ja) Da変換器用電流スイッチ回路
WO2012137860A1 (ja) 半導体装置と、それを用いたインバータ、コンバータおよび電力変換装置
JP2952786B2 (ja) Ad変換器
JP2000312143A (ja) スイッチング・デバイス
JP3949027B2 (ja) アナログスイッチ回路
US20190286178A1 (en) Wide common mode high resolution comparator
TWI420496B (zh) 電壓比較器、包含該電壓比較器之液晶顯示裝置驅動電路及轉態加速方法
JP2011010441A (ja) パワースイッチング素子の駆動装置
US8674869B2 (en) A/D conversion circuit
US7679428B2 (en) Comparator and analog-to-digital converter using the same
JPH05196659A (ja) チョッパ型比較器
CN102157134B (zh) 电压比较器、包含该电压比较器的液晶显示装置驱动电路及转态加速方法
US6813169B2 (en) Inverter device capable of reducing through current
US11831302B2 (en) Drive circuit for switch
JP4268580B2 (ja) スイッチトキャパシタ回路
JP5757184B2 (ja) ゲート駆動回路
JP4581231B2 (ja) 電圧駆動型半導体素子のゲート駆動回路
US7635996B2 (en) Differential blocking sampler, in particular for an analog digital converter
JPS62292015A (ja) 出力バツフア回路
JP2024076048A (ja) 時間検出回路
JP3633540B2 (ja) 降圧コンバータおよび降圧コンバータのfet駆動方法