TWI419479B - 接收設備、接收方法、程式及接收系統 - Google Patents
接收設備、接收方法、程式及接收系統 Download PDFInfo
- Publication number
- TWI419479B TWI419479B TW099106940A TW99106940A TWI419479B TW I419479 B TWI419479 B TW I419479B TW 099106940 A TW099106940 A TW 099106940A TW 99106940 A TW99106940 A TW 99106940A TW I419479 B TWI419479 B TW I419479B
- Authority
- TW
- Taiwan
- Prior art keywords
- ldpc
- decoding
- signal
- control signal
- transmission control
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1105—Decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6522—Intended application, e.g. transmission or communication standard
- H03M13/6552—DVB-T2
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/15—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/15—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
- H03M13/151—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
- H03M13/152—Bose-Chaudhuri-Hocquenghem [BCH] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2906—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0064—Concatenated codes
- H04L1/0065—Serial concatenated codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L2001/0092—Error control systems characterised by the topology of the transmission link
- H04L2001/0093—Point-to-multipoint
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Description
本發明係相關於接收設備、接收方法、程式及接收系統。更具體而言,本發明關於允許與DVB-T.2相容的接收器利用單一解碼器實施PLP與L1的LDPC解碼的接收設備、接收方法、程式及接收系統。
通訊系統藉由編碼在雜訊干擾的通訊通道上實施可靠的通訊。例如,像是衛星網路的無線系統暴露在源於地理及環境因素的數種雜訊來源。這樣的通訊通道代表固定的容量(capacities),其係以在給定的信號雜訊比(SNR)每符號位元數來界定,且構成已知為薛農極限的理論上限。結果,編碼設計目標在到達薛農極限的達成率。該目標與有限頻寬的衛星系統有密切關係。
近年已見證到編碼技術的發展,已知的像是有助於達到接近薛農極限的性能水平的渦輪編碼。特別是,已開發的技術包括並列鏈結迴旋碼(PCCC)和串列鏈結迴旋碼(SCCC)。除了這些渦輪編碼技術以外,一種已知許久的傳統編碼技術,低密度同步檢查(下稱LDPC編碼),今日再度引起關注。
低密度同步檢查碼最早由R. G. Gallager在1963年麻省理工出版的《Low Desity Parity Check Codes》一書中提出。後來,D. J. C. MacKay的《Good error correcting codes based on very parse matrices》在1999年IEEE Trans. Inf. Theory,IT 45(pp. 399-431),以及M. G. Luby,M. Mitzenmacher,M. A. Shokrollahi和D. A. Spielman的《Analysis of low desity codes and improved designs using irregular graphs》在1998年Proceedings of ACM Symposium on Theory of Computing(pp. 249-258),皆被提出作為例證來討論,讓該技術再次引起關注。
近年來的研究,已經使得LDPC編碼日益清楚,當該編碼長度被拉長時,則可提供像是渦輪編碼的接近薛農極限的性能水平。由於其最小距離正比於其編碼長度,LDPC編碼提供優異的區塊錯誤率(block error rate)和發展出極少所謂的誤碼平台現象(error floor phenomena),此現象在解碼特性中可藉由渦輪編碼排列被觀察到。
上述的LDPC編碼之優點,已讓此編碼技術被採用至DVB(數位視訊廣播)-T.2中(DVB BlueBook A122 Rev.1,Frame structure channel coding and modulation for a second generation digitial terrestrial television broading system(DVB-T.2),searched for on March 17,2009 at the DVB site dated September 1,2008<URL:http://www.dvb.org/twchnology/standards/>(非專利文獻1))。亦即,DVB-T.2是正在被歐洲通訊標準機構(ETSI)在2009年3月所商議的第二代數位地面電視廣播標準。
由於需要存在一種DVB-T.2相容的接收器,以利用一單一解碼器對PLP(實體層管流)與L1(第1層)進行LDPC解碼。然而,候選的接收器尚未充分符合此需求。
PLP代表資料流且L1代表第1層(實體層)在DVB-T.2下的傳輸參數。除了調變與解調變參數之外,L1包含了每一個PLP的位置與大小,以及使用中的錯誤校正系統。在多重PLP的情況中(下稱多重PLP),PLP的位置與大小在T2框與其他框有不同。這表示,除非L1已被選定,任何想要的PLP都不會依頻率反交錯程序取得。T2框是在DVB-T.2下之實體層中的資料傳輸的單位。因此,該T2框係由P1及P2符號以及包含PLP的資料符號所組成的。L1是被包含在每一個T2框的一個P2符號中。L1的細節已經被說明揭露於上述引用的非專利文獻1中。
本發明係以上述考量出發,提供了一種接收設備、接收方法、程式及接收系統,以使DVB-T.2相容的接收器藉使用一單一解碼器實施PLP與L1的LDPC解碼。
為了實施本發明且根據實施例,在此提供一種接收設備:其包含一LDPC(低密度同位檢查)解碼裝置,其係組構使得當LDPC編碼資料訊號、代表LDPC之LDPC,以及LDPC編碼傳輸控制訊號以多工方式傳輸時,該LDPC解碼裝置能對該資料訊號與該傳輸控制訊號二者進行解碼;一保持裝置,其係組構以於接收該資料訊號及該傳輸訊號之際,設置於該LDPC解碼裝置的上游及,保持至少在該傳輸控制訊號。該接受設備復包含一控制裝置,組構以當該傳輸控制訊號正累積於該保持裝置中時,控制該LDPC解碼裝置對該資料訊號解碼,以及當該傳輸控制訊號已被累積於該保持裝置中時,中斷該目前解碼以便控制該LDPC解碼裝置對該傳輸控制訊號解碼。
較佳的是,該傳輸控制訊號與該資料控制訊號已經歷一頻率交錯程序;以及該保持裝置於接收該資料訊號與該傳輸控制訊號之際,保持該資料訊號與該傳輸控制訊號,以及實施對該資料訊號與該傳輸控制訊號實施對應於該頻率交錯程序之頻率反交錯程序。
更佳的是,該接收設備符合稱為DVB-T.2的無線數位視訊廣播標準T.2;以及傳輸控制訊號係由該DVB-T.2所規定並包含於P2符號的L1。
根據本發明其他實施例,於此根據該上述可實施於本發明的接收裝置,提供一接收方法與一程序。
上述本發明所揭露的接收裝置、接收方法與程式中,該接收設備包含一LDPC解碼裝置,其係組構使得當LDPC編碼資料訊號、代表LDPC之LDPC、以及LDPC編碼傳輸控制訊號以多工方式傳輸時,該LDPC解碼裝置能對該資料訊號與該傳輸控制訊號二者進行解碼;與一保持裝置,其係組構以於接收該資料訊號及該傳輸訊號之際,設置於該LDPC解碼裝置的上游及,保持至少在該傳輸控制訊號。當該傳輸控制訊號被累積在該保持裝置時,透過該接收方法或程式實行控制,以使該LDPC解碼裝置對該資料訊號解碼。當該傳輸控制訊號被累積在該保持裝置時,透過該接收方法或程式實行控制,中斷當前的解碼以使該LDPC解碼裝置對該傳輸控制訊號進行解碼。
根據本發明所揭露的其他實施例,此處揭露一個接收系統,其包含一取得裝置,其係組構以當LDPC編碼數位訊號、代表低密度同位檢查之LDPC、以及LDPC編碼傳輸控制訊號以多工方式傳輸於一預定通道上時,取得該等訊號;一通道解碼裝置,其係組構以對由該取得裝置在該通道上取得之該等訊號實施通道解碼程序,該通道解碼程序至少包含用以校正可能已發生於該通道上之錯誤的校正程序,該通道解碼裝置進一步輸出因而被處理的該等訊號。該接收系統復包含一資訊源解碼處理裝置,其係組構以對從該通解碼裝置輸出之該等訊號實施資訊源解碼程序,或一記錄裝置,其係組構以將從該通道解碼裝置輸出的該等訊號記錄到一紀錄媒體。該通道解碼裝置包含一LDPC解碼裝置,其係組構以解碼該資料訊號及傳輸控制訊號,一保持裝置,其係組構以於接收該資料訊號及該傳輸訊號之際,設置於該LDPC解碼裝置的上游及保持至少在該傳輸控制訊號,以及一控制裝置,係組構以當該傳輸控制訊號正累積於該保持裝置中時,控制該LDPC解碼裝置對該資料訊號解碼,以及當該傳輸控制訊號已被累積於該保持裝置中時,中斷該目前解碼以便控制該LDPC解碼裝置對該傳輸控制訊號解碼。
此處揭露上述本發明實施例中的的接收系統,其包含一取得裝置,其係組構以當LDPC編碼數位訊號、代表低密度同位檢查之LDPC、以及LDPC編碼傳輸控制訊號以多工方式傳輸於一預定通道上時,取得該等訊號;一通道解碼裝置,其係組構以對由該取得裝置在該通道上取得之該等訊號實施通道解碼程序,該通道解碼程序至少包含用以校正可能已發生於該通道上之錯誤的校正程序,該通道解碼裝置進一步輸出因而被處理的該等訊號。該接收系統復包含一資訊源解碼處理裝置,其係組構以對從該通解碼裝置輸出之該等訊號實施資訊源解碼程序,或一記錄裝置,其係組構以將從該通道解碼裝置輸出的該等訊號記錄到一紀錄媒體。該通道解碼裝置包含一LDPC解碼裝置,其係組構以解碼該資料訊號及傳輸控制訊號,一保持裝置,其係組構以於接收該資料訊號及該傳輸訊號之際,設置於該LDPC解碼裝置的上游及保持至少在該傳輸控制訊號。該通道解碼裝置係被設置為,當該傳輸控制訊號已經被累積於該保持裝置時,實施控制以使該LDPC解碼裝置對該資料訊號解碼。該通道解碼裝置更被設置為,當該傳輸控制訊號已經被累積於該保持裝置時,實施控制以中斷現行的解碼,以使該LDPC解碼裝置對該傳輸控制訊號解碼。
根據上述的本發明實施例,該DVB-T.2相容的接收器係被配置以使用單一解碼器實施PLP與L1的LDPC解碼。
第1圖係顯示實施作為本發明一較佳實施例接收設備的典型結構。
根據DVB-T.2的數位廣播,在傳輸前,LDPC編碼被轉換成諸如四相移鍵控(Quadrature Phase Shift Keying,QPSK)的正交調變的符號,且該些符號被映射在星象點。舉例來說,第1圖的接收設備採用正交頻分多工(Orthogonal Frequency Division Multiplex,OFDM)技術作為數位廣播的調變系統。
第1圖所示的接收設備係作為符合DVB-T.2的數位廣播接收設備。該DVB-T.2相容的接收設備之結構包含一解調裝置11、一頻率解交錯器12、一時間解交錯器13、一蜂巢解交錯器14、一切換裝置15、一反映射裝置16、一位元解交錯器17、一LDPC解碼器18、一BCH解碼器19以及一控制裝置20。
來自廣播站的廣播波(未顯示出)被第1圖中的接收設備接收到。在該接收設備內部,被接收到的廣播波被一調諧器或類似者(未示)轉成中頻(Intermediate Frequency,IF)信號Sa
,該中頻信號Sa
被轉送到該。解調裝置11將輸入信號Sa
正交地解調成基頻OFDM信號,其被輸出作為輸出信號Sb
並被饋至信號信號信號信號信號頻率解交錯器12。
來自於解調裝置11的輸出信號Sb
係成為該頻率解交錯器12的輸入信號。依次,該頻率解交錯器12對輸入信號Sb
進行頻率解交錯程序。換言之,頻率解交錯器12係被設計成對在OFDM符號內以封閉方式被交錯的信號解交錯。解交錯程序係於蜂巢單元裡被實行(在本範例中,係於該多工調變實行單元中)。
更具體的來說,輸出信號Sb
係一所謂的OFDM信號,其經過了快速傅立葉轉換(Fast Fourier Transform,FFT)之計算。在該頻率解交錯程序中,一偽隨機模式係用來切換屬於OFDM頻域信號的該輸入信號Sb
中的載波位置。
承上所述,一根據DVB-T.2的T2框包含P1與P2符號及複數資料符號。這些輸出符號中,P1符號於自解調裝置11輸出之際被移除。因此,由P2符號與資料符號組成的OFDM頻域信號被供給該頻率解交錯器12,以作為輸入信號Sb
。因此,頻率解交錯器12輸出一輸出信號Sc
,其係以頻率解交錯P2符號(以下簡稱為P2符號)與一頻率解交錯資料符號(以下簡稱為資料符號)的形式。
因本實施例,頻率解交錯器12的輸出信號Sc
,被至少一個與該輸入信號Sb
相關的P2符號所延遲,以允許對PLP與L1的LDPC碼之LDPC編碼。換句話說,從LDPC解碼的觀點分析,頻率解交錯器12被認為具有所謂的緩衝功能。該緩衝功能將於下述第4圖與其他圖中被詳細討論之。
來自頻率解交錯器12的輸出信號Sc
的成分中,對應於PLP的信號元件被饋至時間解交錯器13。輸出信號Sc
的其他成分中,對應於L1(包含在P2符號中)的信號被饋至切換裝置15。
自該頻率解交錯器12輸出並輸入至該時間解交錯器13的信號,已經歷在該發送端上,進行了跨複數LDPC編碼而執行的區塊交錯程序(時間交錯程序)。此程序係在該蜂巢單元(本範例中的星象單元)中被執行。因此,時間解交錯器13對該輸入信號實施對應該時間交錯程序的解交錯程序,並將自解交錯程序產生的信號饋供給至該巢解交錯器14。
該自時間解交錯器13輸出並輸入至蜂巢解交錯器14的信號已經歷在該發送端進行了封閉於LDPC編碼的交錯程序(蜂巢交錯程序)。此程序係在蜂巢單元(本範例中的星象單元)中被執行。因此,蜂巢解交錯器14對該輸入信號實施對應該蜂巢交錯程序的一解交錯程序,並將自解交錯程序產生的信號供給至該蜂巢解交錯器14。
依上述的方法,對應於輸出自該頻率解交錯器12的L1的傳輸控制信號(以下簡稱該控制信號為L1),與對應於輸出自該蜂巢解交錯器14的PLP的資料信號(以下簡稱該資料信號為資料)被供至切換裝置15的輸入。在該控制裝置20之控制下,切換裝置15可選擇L1或資料作為其輸出信號。
更詳細的說,本實施例中,在該控制裝置20的一般狀態的控制下,該切換裝置15輸出自蜂巢解交錯器14輸入的資料。當L1自該頻率解交錯器12輸出時,切換裝置15在控制裝置20的控制下透過中斷處理輸出L1。換言之,當L1自該頻率解交錯器12輸出時,控制裝置20中斷時間解交錯器13與蜂巢解交錯器14的作業,並允許L1透過反映射裝置16與位元解交錯器17到達LDPC解碼器18,使得LDPC解碼器18對L1進行LDPC解碼程序。
反映射裝置16將來自切換裝置15的輸出資料,以符號位元單元的形式,轉換成LDPC編碼資料,並將轉換後的資料供至該位元解交錯器17。
自反映射裝置16輸出並輸入位元解交錯器17的信號,在該發送端已經歷了LDPC符號位元單元的位元交錯程序。因此,位元解交錯器17在位元交錯程序進行前,對該輸入信號上實施位元解交錯程序,以獲得其符號位元回復到實際位置的LDPC編碼。此等LDPC編碼組成的信號被供給至LDPC解碼器18作為來自位元解交錯器17的輸出輸出Sd
。
換言之,來自位元解交錯器17的輸出信號Sd
變成LDPC解碼器18的輸入信號。LDPC解碼器18接著使用產生自在發送端的LDPC編碼程序中使用的轉換檢查矩陣對該輸入信號執行LDPC解碼程序。從LDPC解碼程序產出的資料,被供給至BCH解碼器19。
從LDPC解碼器18輸出並輸入該BCH解碼器19的資料在該發送端上已經歷了BCH(道博斯-喬赫里)編碼程序,以作為錯誤更正程序。BCH解碼器19因而對該BCH編碼資料進行解碼,並輸出自該解碼程序取得的資料至外部。
控制裝置20典型上基於來自BCH解碼器19的輸出資料控制範圍從頻率解交錯器12至切換裝置15的組成的實。舉例來說,控制裝置20根據下述分析的操作排程,控制一連串的操作到LDPC解碼。
第2圖係說明第1圖所示的結構的接收設備的典型操作排程的示意圖單。
第2圖所示的是以符號單元的時序圖,其關於由上而下為至解調裝置11的輸入信號Sa
,來自解調裝置11的輸出信號Sb
,自該頻率解交錯器12輸出的輸出信號Sc
,以及(經過LDPC解碼後)至LDPC解碼器18的輸出信號Sd
。
為了清楚圖示,第2圖中的輸出信號Sd
係被假設為當在蜂巢解交錯器14,解映射裝置16,位元解交錯器17的使用中,沒有發生延遲時的實際信號。
由一P1符號(第2圖中所示之P1)、二P2符號(第2圖中所示之P2)以及複數個資料符號(第2圖中所示之Data)所組成的T2框(第2圖中示為T2框)作為輸入信號Sa
被被連續輸入至解調裝置11。
輸入信號Sa
接著被剝奪P1符號並延遲對應於二P2符號的量而成為信號Sb
,該信號Sb
係輸出自解調裝置11並被輸入至頻率解交錯器12。
該頻率解交錯器12延遲對應於二P2符號的信號Sb
而得到信號Sc
,並將結果信號Sc
作為輸出信號而輸出。
來自頻率解交錯器12的輸出信號Sc
被發送至時間解交錯器13的速度係高於輸入信號Sb
被輸入至該頻率解交錯器12的速度。為此,與輸入至頻率解交錯器12的輸入信號Sb
相關的來自頻率解交錯器12的輸出信號Sc
的延遲量係相等於在T2框的最後時序的一符號。
來自頻率解交錯器12的信號Sc
的成分中PLP資料係被供至時間解交錯器13,且L1(包含於P2符號)係被供至切換裝置15。結果,被LDPC解碼器18的解碼目標即為顯示於第2圖的信號Sd
。換言之,當資料符號已經累積於時間解交錯器13時,對應的PLP的LDPC編碼(第2圖中信號Sd
中所標示的Data)即開始被實行LDPC解碼。當L1被輸出自該頻率解交錯器12時,產生一個中斷並對該L1實行LDPC解碼。換言之,LDPC解碼器18中途透過對資料的LDPC解碼,對L1實行LDPC解碼。
以下係描述在多重PLP模式中實行LDPC解碼。
第3圖顯示來自在多重PLP模式中的頻率解交錯器12的輸出信號Sc
的典型結構。
第3圖中,每一欄代表一個符號。
第3圖中的輸出信號Sc
是由一個L1與複數個PLP組成。
在第3圖的範例中,普通PLP(以下稱為CP)、Type 1 PLP(1)(以下稱為T1P1),Type 2 PLP(2)(以下稱為T1P2)可作為PLP。
同樣的範例中,存在有Type 2 PLP(3)(以下稱為T2P3)、Type 2 PLP(4)(以下稱為T2P4)、Type 2 PLP(5)(以下稱為T2P5)也可作為PLP。第3圖中,T2P3、T2P4、T2P5依序分成四個部分。
在多重PLP模式中,期望的PLP(達到兩個PLP)係自多重PLP與LDPC解碼中被擷取。需注意的是CP一直是LDPC解碼的狀態。因此,除了CP以外,該期望的PLP,T1P1、T1P2、T2P3、T2P4以及T2P5係受到LDPC解碼。
第4圖係顯示在多重PLP模式中,LDPC解碼的典型操作排程的示意圖,該圖說明典型上解碼如何在PLP單元中排程。
第4圖頂部所示的係在PLP單元中自頻率解交錯器12讀取的時序圖。
自第4圖頂部數下來第二條所示的係當CP與T2P3被實行LDPC解碼時的實際時序圖。本例中,在先前T2框內,於T2P3進行LDPC解碼期間,一個中斷被產生了,且於當前的T2框內的L1(第4圖頂部所示)係被進行了LDPC解碼。當該L1的LDPC解碼被終止時,重新開始對T2P3的LDPC解碼。在T2P3的LDPC解碼程序結束時,重新開始於現存T2框內對CP的LDPC解碼。
自第4圖頂部數下來第三條所示的係一個當CP與T1P1被實行LDPC解碼的時序表單。本例中,L1,CP與T1P1在當前的T2框中已經成功地被LDPC解碼。亦即,在PLP的LDPC解碼期間中,就無需為了L1的LDPC解碼而發生中斷。
自第4圖頂部數下來第四條所示,換言之,第4圖最底部所示,係一個當CP與T2P5被實行LDPC解碼的時序表單。本例中,在先前T2框內,於T2P5進行LDPC解碼期間,一個中斷被產生了,且於當前的T2框內的L1(第4圖頂部所示)係被進行了LDPC解碼。當該L1的LDPC解碼被終止時,重新開始對T2P5的LDPC解碼。當T2P5的LDPC解碼程序結束時,重新開始於現存T2框內對CP的LDPC解碼。
以下揭露典型上如何使用頻率解交錯器的範例。
誠如上述,L1被包含在各個P2符號內。因此,在L1被進行LDPC解碼前,頻率解交錯器12需要累積所有的P2符號。
於L1的LDPC解碼期間,頻率解交錯器12進一步需要累積該些自解調裝置11輸入的資料符號。
頻率解交錯器12需要取得一個足夠大的尺寸,以提供32K-點的快速傅立葉轉換。此處採用16K-、8K-、4K-、2K-、或1K-點的快速傅立葉轉換,頻率解交錯器12可容納尺寸上等於2、4、8、16或32個符號的資料。
根據DVB-T.2,在32K個點或16K個點的情況下,P2符號的數目為1。在8K個點的情況下,P2符號的數目為雙倍;在4K個點的情況下,P2符號的數目為四倍;以此類推。
亦即,頻率解交錯器12容納與在等於或少於16K點的情況中P2的符號數一樣多的資料符號數。
在32K個點的情況下,該互相前後排列交錯的複數態樣係被交替地使用。其意謂著需要完成L1的LDPC解碼且需要在寫入下個符號開始前開始讀取資料。
在等於或少於16K個點的情況下,單一交錯態樣係被使用。這表示,在該指定區域開始寫入前,該指定區域的讀取需要被執行完成。
經上述分析後可知,頻率解交錯器12的緩衝功能顯示於第5A圖至第5D圖。
第5A圖至第5D圖是用以解釋頻率解交錯器12的緩衝功能。
在32K個點的情況下,頻率解交錯器12可以容納與第5A圖所示相同的具有一個符號的資料。本情況中,一個P2符號可以被保持在該頻率解交錯器12。
在16K個點的情況下,頻率解交錯器12可以容納與第5B圖所示相同的具有二個符號的資料。本情況中,一個P2符號與一個資料符號可以被保持在頻率解交錯器12。
在8K個點的情況下,頻率解交錯器12可以容納與第5C圖所示相同的具有四個符號的資料。本案中,兩個P2符號與兩個資料符號可以被保持在頻率解交錯器12。
在4K個點的情況下,該頻率解交錯器12可以容納與第5D圖所示相同的具有八個符號的資料。本案中,四個P2符號與四個資料符號可以被保持在頻率解交錯器12。
在2K個點或1K個點的情況下(未顯示),頻率解交錯器12可以容納與P2符號相當數目的資料符號數。
重述上述分析,第1圖的接收設備是一個與DVB-T.2相容的解調裝置,其對一個以用於L1與PLP的LDPC解碼的單一LDPC解碼裝置分時。
從LDPC解碼觀點來看,頻率解交錯器12具有緩衝功能。亦即,在32K個點以外的情況下,頻率解交錯器12係用以作為一個對應於複數個符號的緩衝器。在此等清況中,頻率解交錯器12不但容納P2符號,而且還盡可能多的資料符號。這就可以節省時間到該L1的LDPC解碼完成。
當寫入資料到頻率解交錯器12的動作終止時,時間解交錯器13需要從頻率解交錯器12讀取資料。此時,L1的LDPC解碼需要儘快開始,使得在被寫入頻率解交錯器12的P2符號被相繼的符號覆寫之前完成該解碼。為此,控制裝置20實行中斷控制以終止PLP的LDPC解碼。
更詳細的說,控制裝置20針對中斷控制而停止時間解交錯器13與蜂巢解交錯器14的操作。在中斷控制的情況下中途停止PLP的LDPC解碼毀壞了正被處理的資料。這要求該控制裝置20在L1的LDPC解碼完成之際,透過該時間解交錯器13與該蜂巢解交錯器14,再次執行讀出控制。
在多重PLP模式中,LDPC解碼係依照第2圖或第4圖所示的排程實施。亦即,解映射裝置16、位元解交錯器17、LDPC解碼器18、與該BCH解碼器19係分時,以便實施L1、普通PLP(第3圖與第4圖中的CP)、以及資料PLP(T1P1、T1P2、T2P3、T2P4、T2P5)的LDPC解碼。因此,一個LDPC解碼裝置最多可以取代三個傳統需要的LDPC解碼裝置。
第6圖是顯示適用第1圖的接收設備的第一結構範例的方塊圖。
第6圖中,該接收系統是由一取得裝置101、一通道解碼處理裝置102、與一資訊源解碼處理裝置103所組成。
取得裝置101取得一個包含至少由諸如廣播節目的視頻及音頻資料的LDPC編碼目標資料所取得的信號。舉例來說,取得裝置101取得來自於,例如地面數位廣播、衛星數位廣播、CATV(有線電視)網路及其他包括網際網路(未顯示),的網路的通道的信號,並將該取得的信號供應至通道解碼處理裝置102。
當取得裝置101取得的信號已透過使用地面電波,衛星電波,或CATV網路而被廣播電台廣播時,則取得裝置101典型上係由機上盒(STB)或類似產品所組成。當取得裝置101取得的信號已由網路伺服器以IPTV(網際網路協定電視)的形式多播出時,取得裝置101典型上係由諸如網路介面卡(NIC)的網路介面(I/F)所組成。
通道解碼處理裝置102執行通道解碼處理,其包含至少一個校正錯誤程序,且該錯誤可能透過通道已發生於在該被取得裝置101從通道取得的信號上。通道解碼處理裝置102將經處理的信號轉送至資訊源解碼處理裝置103。
該取得裝置101自通道取得的信號,已經經歷了至少一個錯誤校正編碼,且該錯誤校正編碼係針對該通道中所產生的所有錯誤。因此,通道解碼處理裝置102對所取得的信號實施諸如錯誤校正解碼的通道解碼處理。
典型的錯誤校正編碼技術包含LDPC編碼與李德所羅門編碼。因為本實施例,至少LDPC編碼是假設要被實施的。
該通道解碼處理可以包含已調變信號的解調變。
對於該已經經歷通道解碼處理的信號,資訊源解碼處理裝置103實施資訊源解碼處理,其至少包含一個對壓縮資訊的解壓縮處理。
取得裝置101自通道取得的信號,可以針對減小所涉及之視頻及音頻資料的量而已經過壓縮編碼。本例中,資訊源解碼處理裝置103執行了資訊源解碼處理,諸如針對該已經歷通道解碼處理信號進行壓縮的資訊進行解壓縮。
如果,取得裝置101自通道取得的信號沒有經過壓縮編碼,則資訊源解碼處理裝置103就不會對該壓縮資訊進行解壓縮。
典型的解壓縮技術包含MPEG(動態影像專家小組)解碼。該通道解碼處理也可能包含除資料解壓縮以外的解擾亂處理。
在上述結構的接收系統中,取得裝置101典型上係由具有諸如MPEG編碼的壓縮編碼以及LDPC編碼的錯誤校正編碼的視頻與音頻信號所組成的。因此,該取得信號被發送到通道解碼處理裝置102。
通道解碼處理裝置102在取得裝置101取得的信號上,依序自解調裝置11至BCH解碼器19,實施了這些與該通道解碼處理相同之處理。自該通道解碼處理產生的信號,係用以提供給資訊源解碼處理裝置103。
資訊源解碼處理裝置103對來自於通道解碼處理裝置102的信號實施諸如MPEG解碼的資訊源解碼處理。自該資訊源解碼處理的圖像及/或聲音接著被輸出。
上述第6圖中的接收系統可以被採用於電視調節器或類似物,以接收數位電視廣播。
取得裝置101、通道解碼處理裝置102、與資訊源解碼處理裝置103各自可組構為獨立裝置(例如IC(積體電路)的硬體)或軟體模組。
由取得裝置101、通道解碼處理裝置102、與資訊源解碼處理裝置103中至少兩個裝置組成的一組裝置也可能被組構成一獨立裝置。一組此種裝置可以由取得裝置101與通道解碼處理裝置102所組成。另一組裝置可以由通道解碼處理裝置102與資訊源解碼處理裝置103所組成。又另一組裝置可以由取得裝置101、通道解碼處理裝置102、與資訊源解碼處理裝置103所組成。
第7圖是顯示接收系統係適用第1圖的接收設備的接收系統的第二結構範例的方塊圖。
第7圖中,與第6圖中被指派為相同參考數字的相同構件於適合處被忽略。
該第7圖中的接收系統與該第6圖中的接收系統相同,其中該系統包含取得裝置101、通道解碼處理裝置102、與資訊源解碼處理裝置103。該第7圖中的接收系統與該第6圖中的接收系統不同之處,是該系統包含了一個新增的輸出裝置104。
該輸出裝置104可由一個用以顯示圖像的顯示裝置及/或由一個用以輸出聲音的揚聲器組成。就其本身而論,輸出裝置104係自資訊源解碼處理裝置103輸出的信號中汲取並輸出圖像與聲音。亦即,輸出裝置104顯示圖像及/或輸出聲音。
上述第7圖中的接收系統可以被應用於電視機以接數位電視廣播,或被應用於無線電接收器或類似的物品,以接收無線電廣播。
值得注意的是,如果取得裝置101取得的信號沒有經過壓縮編碼,則該自通道解碼處理裝置102輸出的信號則會直接被送到該輸出裝置104。
第8圖是顯示適用第1圖的接收設備的接收系統的第三結構範例的方塊圖。
第8圖中,與第6圖中被指派為相同參考數字的相同構件於適合處被忽略。
該第8圖中的接收系統與該第6圖中的接收系統相同,其中該系統包含該取得裝置101與該通道解碼處理裝置102。
該第8圖中的接收系統與該第6圖中的接收系統不同之處,是該系統沒有資訊源解碼處理裝置103,且又包含了一個新增的記錄裝置105。
該記錄裝置105將自該通道解碼處理裝置102輸出的信號(諸如MPEG格式的TS封包)記錄(即儲存)在諸如光碟片、硬碟(磁性碟)、或快閃記憶體的記錄(儲存)媒體上。
上述第8圖中的接收系統可以被應用於記錄器或類似者,以記錄電視廣播。
第8圖中,該接收系統的結構可以包含資該訊來源解碼處理裝置103,以使該已經歷資該訊來源解碼處理,亦即解碼圖像與聲音的信號,可被記錄設備105記錄。
上述連續的程序可以被執行於硬體或軟體。
這些例子中,至少有一部分包含上述接收設備的接收系統可以以第9圖所示的電腦的形式組構。
第9圖中,一CPU(中央處理單元)201係根據儲存於ROM(唯讀記憶體)202中的程式,或依照從儲存裝置208載入RAM(隨機存取記憶體)203中的程式,執行種種程序。RAM203也可能儲存CUP 201所需的資料,以處理相異的程序。
CPU 201、ROM 202、RAM 203係透過匯流排204而互相連接。一個輸入/輸出介面205也被連接至該匯流排204。
該輸入/輸出介面205被連接至該輸入裝置206,輸入裝置206該典型上係由一鍵盤及一滑鼠所組成,且輸出裝置207係由顯示單元組成。輸入/輸出介面205進而與一通訊裝置209連接,該通訊裝置209典型上係由一數據機或一終端轉接器組成的。該通訊裝置209透過包含網際網路的網路控制與其他設備(未顯示)的通訊。
一驅動器210也可被連接至該輸入/輸出介面205。一件諸如磁碟、光碟、磁光碟或半導體記憶體的可移除媒體211可以被裝載進驅動器210。自該被裝載的可移除媒體取得的電腦程式,係依需求安裝到儲存裝置208中。
上述處理程序係由軟體所執行,該構成軟體的程式可能被事先加到要被使用的電腦的專用軟體中,或是從網路或記錄媒體安裝至通用個人電腦或像是能夠基於已安裝程式來執行多功能之類似設備。
誠如第9圖所示,儲存該些程式的儲存媒體供給使用者不只如同該些可組成並分離自電腦的可移除媒體211,由容納程式的磁碟(包含軟碟),光碟(包含CD-RO)及DVD(數位多功能碟)、磁光碟、或半導體記憶體所構成,亦可呈ROM202或包含於儲存裝置208的硬碟的形式,該些儲存媒體皆可容納程式並事先被加在前述的電腦中。
在本說明書中,該描寫儲存於該記錄媒體的程式之步驟,不只代表該些程序係依照描述順序(例如依據一個時間序列)而執行的,更表示該些程序應平行或獨立地被執行,而非按時間先後。
在本說明書中,「系統」這個詞係指該由該些組成裝置與執行單元所組成的整體結構。
熟習本領域技術之人可依照上述發明實施例可輕易了解本發明所揭露的內容,並根據本發明所列出之必要步驟與元件,即可變化、結合、拆分出其他實施方式。因此,本發明所包含之權利範圍應以下列申請專利範圍所列為準。
本應用包含的主要手段係根據於2009年3月24日提交給日本專利局的日本優先權專利申請案第JP2009-072161號的專利申請文件中所揭露,該文件整體內容於此併入參考。
11...調解裝置
12...頻率解交錯器
13...時間解交錯器
14‧‧‧蜂巢解交錯器
15‧‧‧切換裝置
16‧‧‧反映射裝置
17‧‧‧位元解交錯器
18‧‧‧LDPC解碼器
19‧‧‧BCH解碼器
20‧‧‧控制裝置
101‧‧‧取得裝置
102‧‧‧通道解碼處理裝置
103‧‧‧資訊源解碼處理裝置
104‧‧‧輸出裝置
105‧‧‧記錄裝置
201‧‧‧中央處理器
202‧‧‧唯讀記憶體
203‧‧‧隨機存取記憶體
204‧‧‧匯流排
205‧‧‧輸入/輸出介面
206‧‧‧輸入裝置
207‧‧‧輸出裝置
208‧‧‧儲存裝置
209‧‧‧通訊裝置
210‧‧‧驅動器
211‧‧‧可移除媒體
第1圖係顯示實施作為本發明實施例的接收裝置典型結構的示意圖;
第2圖係說明第1圖所示之結構的接收設備的典型操作排程的示意圖;
第3圖係顯示來自在多重PLP模式的頻率反交錯器的輸出訊號的典型結構;
第4圖係顯示在多重PLP模式中LDPC解碼的典型操作排程的示意圖,該圖說明LDPC解碼如何在PLP單位排程;
第5A、5B、5C及5D圖是說明第1圖的接收設備的頻率反交錯器典型上如何使用的圖;
第6圖是顯示適用第1圖的接收設備的接收系統的第一結構範例的方塊圖;
第7圖是顯示適用第1圖的接收設備的接收系統的第二結構範例的方塊圖;
第8圖是顯示適用第1圖的接收設備的接收系統的第三結構範例的方塊圖;以及
第9圖是用以顯示實施本發明接收設備的典型硬體結構的方塊圖。
Claims (7)
- 一種接收設備,包含:一LDPC(低密度同位檢查)解碼裝置,其係組構使得當LDPC編碼資料信號、代表低密度同位檢查之LDPC、以及LDPC編碼傳輸控制信號以多工方式傳輸時,該LDPC解碼裝置能對該資料信號與該傳輸控制信號二者進行解碼;一保持裝置,其係組構以於接收該資料信號及該傳輸信號之際,設置於該LDPC解碼裝置的上游及,保持至少在該傳輸控制信號;以及一控制裝置,係組構以當該傳輸控制信號正累積於該保持裝置中時,控制該LDPC解碼裝置對該資料信號解碼,以及當該傳輸控制信號已被累積於該保持裝置中時,中斷該目前解碼以便控制該LDPC解碼裝置對該傳輸控制信號解碼,其中,當在該資料信號的框以內的實體層管流及普通實體層管流經LDPC解碼時,產生一中斷且該框的該傳輸控制信號被LDPC解碼,且當該框內的該傳輸信號的LDPC解碼被終止時,重新開始該實體層管流的LDPC解碼,且在該實體層管流的LDPC解碼結束時,重新開始在該框內的該普通實體管流的LDPC解碼。
- 如申請專利範圍第1項所述之接收設備,其中該傳輸控制信號與該資料控制信號已經歷一頻率交錯程序;以及該保持裝置於接收該資料信號與該傳輸控制信號之際, 保持該資料信號與該傳輸控制信號,以及實施對該資料信號與該傳輸控制信號實施對應於該頻率交錯程序之頻率解交錯程序。
- 如申請專利範圍第2項所述之接收設備,其中該接收設備符合稱為DVB-T.2的數位視訊廣播標準T.2;以及傳輸控制信號係由該DVB-T.2所規定並包含於P2符號的L1。
- 一種用於接收設備的方法,其中該接收設備包含:一LDPC解碼裝置,其係組構使得當LDPC編碼資料信號、代表低密度同位檢查之LDPC、以及LDPC編碼傳輸控制信號以多工方式傳輸時,該LDPC解碼裝置能對該資料信號與該傳輸控制信號二者進行解碼;一保持裝置,其係組構以於接收該資料信號及該傳輸信號之際,設置於該LDPC解碼裝置的上游及,保持至少在該傳輸控制信號,該方法包含以下步驟:當該傳輸控制信號正累積於該保持裝置中時,控制該LDPC解碼裝置對該資料信號解碼;以及當該傳輸控制信號已被累積於該保持裝置中時,中斷該目前解碼以便控制該LDPC解碼裝置對該傳輸控制信號解碼,其中,當在該資料信號的框以內的實體層管流及普通實體層管流經LDPC解碼時,產生一中斷且該框的該傳輸控制信號被LDPC解碼,且當該框內的該傳輸信號的LDPC解碼被終止時,重新開始該實體層管流的LDPC解 碼,且在該實體層管流的LDPC解碼結束時,重新開始在該框內的該普通實體管流的LDPC解碼。
- 一種用於電腦控制接收設備之程式,其中該接收設備包含:一LDPC解碼裝置,其係組構使得當LDPC編碼資料信號、代表低密度同位檢查之LDPC、以及LDPC編碼傳輸控制信號以多工方式傳輸時,該LDPC解碼裝置能對該資料信號與該傳輸控制信號二者進行解碼;一保持裝置,其係組構以於接收該資料信號及該傳輸信號之際,設置於該LDPC解碼裝置的上游及保持至少在該傳輸控制信號,該程式使該電腦執行一控制程序,該控制程序包含以下步驟:當該傳輸控制信號正累積於該保持裝置中時,控制該LDPC解碼裝置對該資料信號解碼;以及當該傳輸控制信號已被累積於該保持裝置中時,中斷該目前解碼以便控制該LDPC解碼裝置對該傳輸控制信號解碼,其中,當在該資料信號的框以內的實體層管流及普通實體層管流經LDPC解碼時,產生一中斷且該框的該傳輸控制信號被LDPC解碼,且當該框內的該傳輸信號的LDPC解碼被終止時,重新開始該實體層管流的LDPC解碼,且在該實體層管流的LDPC解碼結束時,重新開始在該框內的該普通實體管流的LDPC解碼。
- 一接收系統,包含: 一取得裝置,其係組構以當LDPC編碼數位信號、代表低密度同位檢查之LDPC、以及LDPC編碼傳輸控制信號以多工方式傳輸於一預定通道上時,取得該等信號;一通道解碼裝置,其係組構以對由該取得裝置在該通道上取得之該等信號實施通道解碼程序,該通道解碼程序至少包含用以校正可能已發生於該通道上之錯誤的校正程序,該通道解碼裝置進一步輸出因而被處理的該等信號;以及一資訊源解碼處理裝置,其係組構以對從該通解碼裝置輸出之該等信號實施資訊源解碼程序,或一記錄裝置,其係組構以將從該通道解碼裝置輸出的該等信號記錄到一紀錄媒體;其中該通道解碼裝置包含:一LDPC解碼裝置,其係組構以解碼該資料信號及傳輸控制信號,一保持裝置,其係組構以於接收該資料信號及該傳輸信號之際,設置於該LDPC解碼裝置的上游及保持至少在該傳輸控制信號,以及一控制裝置,係組構以當該傳輸控制信號正累積於該保持裝置中時,控制該LDPC解碼裝置對該資料信號解碼,以及當該傳輸控制信號已被累積於該保持裝置中時,中斷該目前解碼以便控制該LDPC解碼裝置對該傳輸控制信號解碼,其中,當在該資料信號的框以內的實體層管流及普通 實體層管流經LDPC解碼時,產生一中斷且該框的該傳輸控制信號被LDPC解碼,且當該框內的該傳輸信號的LDPC解碼被終止時,重新開始該實體層管流的LDPC解碼,且在該實體層管流的LDPC解碼結束時,重新開始在該框內的該普通實體管流的LDPC解碼。
- 一接收設備,包含:一LDPC解碼機構,用以當LDPC編碼資料信號、代表低密度同位檢查之LDPC、以及LDPC編碼傳輸控制信號以多工方式傳輸時,能對該資料信號與該傳輸控制信號二者進行解碼;一保持機構,用以於接收該資料信號及該傳輸信號之際,設置於該LDPC解碼機構的上游及保持至少在該傳輸控制信號;以及一控制機構,用以當該傳輸控制信號正累積於該保持機構中時,控制該LDPC解碼機構對該資料信號解碼,以及當該傳輸控制信號已被累積於該保持機構中時,中斷該目前解碼以便控制該LDPC解碼機構對該傳輸控制信號解碼,其中,當在該資料信號的框以內的實體層管流及普通實體層管流經LDPC解碼時,產生一中斷且該框的該傳輸控制信號被LDPC解碼,且當該框內的該傳輸信號的LDPC解碼被終止時,重新開始該實體層管流的LDPC解碼,且在該實體層管流的LDPC解碼結束時,重新開始在該框內的該普通實體管流的LDPC解碼。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009072161A JP5440836B2 (ja) | 2009-03-24 | 2009-03-24 | 受信装置及び方法、プログラム、並びに受信システム |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201136184A TW201136184A (en) | 2011-10-16 |
TWI419479B true TWI419479B (zh) | 2013-12-11 |
Family
ID=42358611
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW099106940A TWI419479B (zh) | 2009-03-24 | 2010-03-10 | 接收設備、接收方法、程式及接收系統 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8799739B2 (zh) |
EP (1) | EP2234274B1 (zh) |
JP (1) | JP5440836B2 (zh) |
CN (1) | CN101848047B (zh) |
ES (1) | ES2449620T3 (zh) |
RU (1) | RU2494538C2 (zh) |
TW (1) | TWI419479B (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2571258B1 (en) | 2010-05-10 | 2018-04-04 | LG Electronics Inc. | Apparatus for transmitting a broadcast signal, apparatus for receiving a broadcast signal, and method for transmitting/receiving a broadcast signal using an apparatus for transmitting/receiving a broadcast signal |
EP2525496A1 (en) * | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
US9106265B2 (en) | 2011-11-04 | 2015-08-11 | Silicon Laboratories Inc. | Receive data flow path using a single FEC decoder |
US9264754B2 (en) | 2011-11-04 | 2016-02-16 | Silicon Laboratories Inc. | Packet synchronization receiver |
JP5973779B2 (ja) * | 2012-05-10 | 2016-08-23 | 日本放送協会 | 送信装置、受信装置、及びプログラム |
CN108923888B (zh) | 2013-06-19 | 2021-10-22 | Lg 电子株式会社 | 传输和接收广播信号的装置、传输和接收广播信号的方法 |
US10306278B2 (en) * | 2014-04-27 | 2019-05-28 | Lg Electronics Inc. | Apparatus for transmitting broadcast signal, apparatus for receiving broadcast signal, method for transmitting broadcast signal, and method for receiving broadcast signal |
KR101899826B1 (ko) * | 2014-06-10 | 2018-09-18 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
CN106664164B (zh) * | 2014-08-21 | 2020-05-19 | Lg 电子株式会社 | 发送广播信号的装置、接收广播信号的装置、发送广播信号的方法、及接收广播信号的方法 |
EP3206404B1 (en) | 2014-10-12 | 2019-10-02 | LG Electronics Inc. -1- | Broadcast signal transmission apparatus, broadcast signal reception apparatus, broadcast signal transmission method, and broadcast signal reception method |
TW201622362A (zh) | 2014-12-09 | 2016-06-16 | Sony Corp | 發送裝置、發送方法、及通訊系統 |
KR102221302B1 (ko) | 2014-12-29 | 2021-03-02 | 엘지전자 주식회사 | 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법 |
CN113437978A (zh) | 2015-01-26 | 2021-09-24 | Lg 电子株式会社 | 用于收发广播信号的装置和方法 |
US9954917B2 (en) * | 2015-07-23 | 2018-04-24 | Samsung Electronics Co., Ltd. | Transmitting apparatus, receiving apparatus, and control methods thereof |
US9942000B2 (en) | 2015-08-05 | 2018-04-10 | Samsung Electronics Co., Ltd. | Broadcast receiving apparatus and signal processing method thereof |
WO2017204369A1 (ko) | 2016-05-24 | 2017-11-30 | 엘지전자(주) | 방송 신호 수신 장치 및 방법 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060206778A1 (en) * | 2005-03-02 | 2006-09-14 | Stmicroelectronics N.V. | LDPC decoder for DVB-S2 decoding |
US20070011568A1 (en) * | 2002-08-15 | 2007-01-11 | Texas Instruments Incorporated | Hardware-Efficient Low Density Parity Check Code for Digital Communications |
TW200849834A (en) * | 2007-03-09 | 2008-12-16 | Qualcomm Inc | Methods and apparatus for encoding and decoding low density parity check (LDPC) codes |
US20090013237A1 (en) * | 2007-07-02 | 2009-01-08 | Broadcom Corporation | Distributed processing ldpc (low density parity check) decoder |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0770176B2 (ja) * | 1987-03-23 | 1995-07-31 | 三菱電機株式会社 | 誤り制御装置 |
JPH0793913A (ja) * | 1993-07-27 | 1995-04-07 | Victor Co Of Japan Ltd | 誤り訂正装置 |
JP2000151427A (ja) * | 1998-09-08 | 2000-05-30 | Sony Corp | 符号化装置および方法、復号装置および方法、提供媒体、並びにデ―タ置換位置情報を生成するための方法 |
JP2001274693A (ja) * | 2000-03-27 | 2001-10-05 | Sanyo Electric Co Ltd | 誤り検出訂正回路 |
KR100918763B1 (ko) * | 2003-11-14 | 2009-09-24 | 삼성전자주식회사 | 병렬 연접 저밀도 패리티 검사 부호를 사용하는 채널 부호화/복호 장치 및 방법 |
KR100744343B1 (ko) * | 2003-12-19 | 2007-07-30 | 삼성전자주식회사 | 이동 통신 시스템에서 불균일 오류 확률을 갖는 부호화에따른 데이터 송수신 방법 및 장치 |
JP4409345B2 (ja) * | 2004-04-20 | 2010-02-03 | 富士通株式会社 | 受信回路 |
US7395490B2 (en) * | 2004-07-21 | 2008-07-01 | Qualcomm Incorporated | LDPC decoding methods and apparatus |
EP1782561A1 (en) * | 2004-08-17 | 2007-05-09 | Nokia Corporation | Orthogonal-frequency-division-multiplex-packet-aggregation (ofdm-pa) for wireless network systems using error-correcting codes |
KR100929947B1 (ko) * | 2005-08-22 | 2009-12-04 | 인텔 코오퍼레이션 | 물리 계층 재구성가능 프로세싱 엔진들을 갖는 무선 통신디바이스 |
US7783958B1 (en) * | 2005-11-03 | 2010-08-24 | Entropic Communications, Inc. | Broadband satellite system for the simultaneous reception of multiple channels using shared iterative decoder |
JP4807063B2 (ja) * | 2005-12-20 | 2011-11-02 | ソニー株式会社 | 復号装置、制御方法、およびプログラム |
JP4727474B2 (ja) * | 2006-03-27 | 2011-07-20 | パイオニア株式会社 | 遅延装置、遅延装置の制御方法、遅延装置の制御プログラムおよび遅延装置の制御プログラムを記録した記録媒体 |
US7644339B2 (en) * | 2006-10-02 | 2010-01-05 | Broadcom Corporation | Overlapping sub-matrix based LDPC (low density parity check) decoder |
KR101090173B1 (ko) * | 2006-10-30 | 2011-12-06 | 엘지전자 주식회사 | 방송용 단말기 및 그 방송 데이터 재생 방법, 그동작제어방법 |
CN100553155C (zh) * | 2007-04-29 | 2009-10-21 | 浙江大学 | 支持多速率多码长的串行低密度奇偶校验码译码器 |
JP4855348B2 (ja) * | 2007-06-28 | 2012-01-18 | ソニー株式会社 | 符号化器及び復号器、並びに送信装置及び受信装置 |
CN101355406B (zh) * | 2008-09-18 | 2011-08-31 | 上海交通大学 | 分层的非规则低密度校验码译码器及译码处理方法 |
-
2009
- 2009-03-24 JP JP2009072161A patent/JP5440836B2/ja not_active Expired - Fee Related
-
2010
- 2010-03-03 ES ES10250372.9T patent/ES2449620T3/es active Active
- 2010-03-03 EP EP10250372.9A patent/EP2234274B1/en active Active
- 2010-03-10 TW TW099106940A patent/TWI419479B/zh active
- 2010-03-17 US US12/725,725 patent/US8799739B2/en not_active Expired - Fee Related
- 2010-03-17 CN CN2010101385291A patent/CN101848047B/zh not_active Expired - Fee Related
- 2010-03-17 RU RU2010110157/08A patent/RU2494538C2/ru active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070011568A1 (en) * | 2002-08-15 | 2007-01-11 | Texas Instruments Incorporated | Hardware-Efficient Low Density Parity Check Code for Digital Communications |
US20060206778A1 (en) * | 2005-03-02 | 2006-09-14 | Stmicroelectronics N.V. | LDPC decoder for DVB-S2 decoding |
TW200849834A (en) * | 2007-03-09 | 2008-12-16 | Qualcomm Inc | Methods and apparatus for encoding and decoding low density parity check (LDPC) codes |
US20090013237A1 (en) * | 2007-07-02 | 2009-01-08 | Broadcom Corporation | Distributed processing ldpc (low density parity check) decoder |
Also Published As
Publication number | Publication date |
---|---|
TW201136184A (en) | 2011-10-16 |
US20100251078A1 (en) | 2010-09-30 |
RU2494538C2 (ru) | 2013-09-27 |
CN101848047A (zh) | 2010-09-29 |
CN101848047B (zh) | 2012-11-14 |
ES2449620T3 (es) | 2014-03-20 |
RU2010110157A (ru) | 2011-09-27 |
US8799739B2 (en) | 2014-08-05 |
JP5440836B2 (ja) | 2014-03-12 |
JP2010226474A (ja) | 2010-10-07 |
EP2234274A2 (en) | 2010-09-29 |
EP2234274A3 (en) | 2012-09-12 |
EP2234274B1 (en) | 2014-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI419479B (zh) | 接收設備、接收方法、程式及接收系統 | |
US8503583B2 (en) | Receiver, receiving method, program and receiving system | |
TWI465082B (zh) | 接收裝置、電腦程式產品和接收系統 | |
JP6753508B2 (ja) | 放送用送信システム、放送用受信システム、放送用送受信システム、放送用送信方法および放送用送信プログラム | |
US20070192663A1 (en) | Methods and apparatus to select tornado error correction parameters | |
JP2011041098A (ja) | 受信装置および方法、プログラム、並びに受信システム | |
EP3232575B1 (en) | Deinterleaving of data frames with variable size, especially for dvb-t2 | |
KR20100042652A (ko) | 부호화된 블록 인터리빙 신호의 디인터리빙 이레이저 데이터를 관리하는 방법 및 장치 | |
JP2011135457A (ja) | 受信装置及び方法、プログラム、並びに受信システム | |
US20220200841A1 (en) | Method and apparatus for transmitting/receiving a broadcast signal | |
US20210143927A1 (en) | Broadcasting signal transmitting apparatus, broadcasting signal receiving apparatus, broadcasting signal transmitting method, and broadcasting signal receiving method | |
JP6785928B2 (ja) | 方法 | |
US20180034870A1 (en) | Broadcasting signal transmission device, broadcast signal reception device, broadcast signal transmission method, and broadcast signal reception method | |
US10659521B2 (en) | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method of transmitting broadcast signals and method of receiving broadcast signals | |
US20220014291A1 (en) | Method and device for transmitting and receiving broadcast signal for application file filtering in hybrid broadcast system | |
KR20160106099A (ko) | 디지털 방송 시스템에서 시그널링 정보를 송수신하는 장치 및 방법 | |
KR100737091B1 (ko) | 통합 디지털 멀티미디어 방송 수신 장치 |