TWI325525B - Dynamically synchronizing a processor clock with the leading edge of a bus clock - Google Patents

Dynamically synchronizing a processor clock with the leading edge of a bus clock Download PDF

Info

Publication number
TWI325525B
TWI325525B TW096112003A TW96112003A TWI325525B TW I325525 B TWI325525 B TW I325525B TW 096112003 A TW096112003 A TW 096112003A TW 96112003 A TW96112003 A TW 96112003A TW I325525 B TWI325525 B TW I325525B
Authority
TW
Taiwan
Prior art keywords
clock
signal
edge
clock signal
previous
Prior art date
Application number
TW096112003A
Other languages
English (en)
Other versions
TW200805032A (en
Inventor
William V Miller
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Tech Inc filed Critical Via Tech Inc
Publication of TW200805032A publication Critical patent/TW200805032A/zh
Application granted granted Critical
Publication of TWI325525B publication Critical patent/TWI325525B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Information Transfer Systems (AREA)

Description

1325525 , 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種電腦系統或系統單晶片 (system-on-chip, SOC)裝置内的處理器或微處理器,特別 是有關於一種與處理器結合的電路,用以偵測匯流排時脈 的前緣(leading edge),以動態將較高頻率的處理器時脈與 ^ 較低頻率的匯流排時脈同步化。 【先前技術】 電腦系統通常會根據處理器的各種特性來宣傳產品的 效能,特別是處理器的内部時脈。一般來說,處理器時脈 的頻率會高於匯流排時脈的頻率數倍之多,因此雖然處理 器通常可以在如產品介紹宣稱的快速時脈速度下進行作 春業’但是許多處理器的時脈對匯流排及週邊裝置來說都太 快了。因此這些處理器只能以較低的介面匯流排速度與週 邊裝置通訊’即使是在系統單晶片(system-on-chip,SOC) 裝置内’處理器在資料傳輸時也被限制在較低的時脈頻率。 就時間的觀點來看,如果處理器沒有被告知較慢速的 匯流排時脈的時間特性,則兩種頻率上的差距會導致問 I325525 續。舉例來說’有一處理眩 度運竹,/ ’錄择,D時脈以四倍於匯流排時脈的速 ,^ •月形下處理器可以在一個匯令排 的四個作用邊緣_ve edge)中任,'時脈週期 匯流排會預期在處理5|時鱿 固俸輸貝料。然而 匯流排時脈同步化時,也就 田匕們的作料緣讀緣對齊時,"始通訊 刀利用整個匯流排時脈週期,處理 為了充 期的開頭開始資料傳輸。如 匯抓排時脈週 到則其他週邊裝置與匯流排通訊會慮 進而導致整個電腦系統作業減速,因此處理= = :’ 時與匯流排時脈的前緣同步化實為一待解決:貝訊 理器時脈與匯流排時脈間對應的 ^處理"必須知道匯流排時脈的前緣的位置以進行同牛 化。-種傳統的解決方法是在系統啟始運 丁门步 時脈與處理科脈的關,之後雜業過財維排 例運作下去。妓這個方法的缺陷是電腦系^ ^ 單-時脈比例,這使得時脈無法動態地調整以達到=: 或是增加效能的需求。 、 另一種同步化方法為在處理提供_個鎖相迴路 (Phased丨〇cked丨⑻p,PLL)裝置以持續不斷的 7 ^25525 % 器時脈對匯流排時脈同步化。鎖相迴路裝置會收到一個用 於匯流排時脈的低頻信號,並由該低頻信號產生一個用於 處理器時脈的高頻信號。鎖相迴路裝置的缺點是,在這種 結構設定下很難設計出一個有效率的鎖相迴路電路,另外 鎖相迴路裝置並不便宜,並且會在矽晶片上佔掉—塊相冬 大的區域。 第三種方法是提供一種中央時脈控制電路 (centralized C|0ck control circuU)以確定匯流排時脈邊緣 的位置。如第一圖所示之時脈系統1〇的方塊圖,時脈系絶 10可適用於系統單晶片裝置上。時脈系統1〇包含中央時 脈控制電路12 ’以產生用於處理器14的處理器時脈與用 於週邊裝置16的匯流排時脈,匯流排時脈沿路徑忉送 出,而處理器時脈沿路徑2〇送出。另外中央時脈控制電路 22送出—控難號,控制信·設定為指 =個處理叫脈㈣緣與喊排時脈的下—個上升邊緣 匯飢排時脈與處理器時脈被分配到數 目的地去。由於難以實作單一 刀配到數千個 大量的元件’因此會彻W的時脈樹插 大量的元件,因此合剎田一......、Λ輸出信號給這麼 入工具(clock 8 1325525 tree insertion too丨)來產生時脈樹24。時脈樹24具有數個 分支、分支下數個更小的分支、以及下方更多層的分支等 等。分支會分往數千個正反器丨〇p,未顯示於圖中)或 其他串接而且靠時脈信號取得時脈輸入的元件,每個分支 都包含一個或多個緩衝器(bUffer)以正確的將時脈信號輸 出給正反器或時脈樹的其他終端節點。 然而,這些暫存器會在中央時脈控制電路12到正反器 之間造成延遲,因此時脈樹24還要被設計成能平衡匯流排 時脈與處理器時脈從中央時脈控制電路12輸往週邊裝置 的延遲誤差’這些延遲誤差被稱為插入時間(jnsertj〇n time)。由路徑]8輸入的匯流排時脈在通過路徑%到達時 脈樹24的終端(丨eaf)節點時,會產生插入延遲 (inSerti〇n-de|ayed)的匯流排時脈錢,同制插入延遲的 處理器時脈信朗會通祕徑28到料脈樹24的終端節 it ° 然而,這種技術的缺點是時脈樹插入工具用來插入時 =樹分支和緩衝器時,無法在傳送控制信號的路徑22上創 ^個類似的延遲結構,以控制沿路徑22傳送的信號。如 果在時脈樹終端節點的控制信號相位(phase)不能對準處 1325525 器夺脈及U卜時脈的話,馳制健料會如所需地 啦曰向匯抓排時脈的起始時間。而—般來說控制信號都 會經過—祕遲’因此在執行插u具後,晶片設計者必 須要手動在佈局中插人延遲元件以使控難號對齊時脈。 這财式的問題在於,手動調整可能十分困難且耗時,再 〈種手動調正會導致比使用自動化插人卫具還嚴重的 人工失誤。 第 圖為第一圖中的各個信號的時脈示意圖,前三個 信號為匯流排時脈、處理器時脈、及控制信 : 由中央時脈控制電路12產生於時脈樹24的根 = 本圖之實施射處理器時脈頻率為匯流排時脈頻/的。 倍,中央時脈控制電路12會倒數計算處理四
以對應到一個匯流排時脈。以第二圖中的時脈為、時:數 匯流排時脈的時間内會有4個處理器時脈3〜、為例’-個 排時脈脈衝在處理器時脈3和2的時候在一其中匯流 時脈1和G的時候在低位。在處理仇’在處理器 匯 制k號會被產生來指向新的匯流排時脈的严-! 〇時,控 流排時脈開始後,控制信號旋即回復低位開碩,當新的 1325525 -第二圖中第四個和第五個時間信號為被輸入時間延遲 過的匯流排時脈與處理器時脈,這些時脈被時間樹24終端 節點的正反器所接收。如前述,這種使用中央時脈控制電 路的技術具有控制信號在終端節點時會產生沒有對準匯流 排與處理器時脈的缺點,導致無法正確的同步化匯流排與 處理器時脈,因此需要手動進行去除誤差的調整。 • 因此,針對上述問題亟需提出一種改善先前技術缺陷 的方法,特別是需要提供一種電路技術,其僅需要較少的 設計就可以去除控制信號的誤差,可以避免人工造成的失 誤,並且能更有效率的進行匯流排與處理器時脈的同步化 作業。 【發明内容】 ® 本發明的目的在於提出一種能偵測出時脈信號之前緣 的系統與方法,以進行匯流排與處理器時脈的同步化作 業。在本發明之一實施例中,揭露了一種電路用以指出一 第一時脈前緣的位置;此電路包含一先前邊緣偵測器用以 偵測第一時脈信號的前一個前緣,該先前邊緣偵測器被設 計為接收在時脈樹終端節點的一第一時脈信號與一第二時 脈信號,並可產生一先前邊緣信號;此電路更包含一時脈 11 1325525 ‘比例控制器用以產生一時脈比例信號以指出第一時脈信號 與第二時脈信號頻率的比例,其中第二時脈信號之頻率最 好為第一時脈信號之頻率的整數倍;此電路更包含一組合 邏輯元件用以接收時脈比例信號,並產生新時脈比例信 號;此電路更包含一時脈計數器用以接收第二時脈信號、 先前邊緣信號、時脈比例信號、以及新時脈比例信號,該 時脈計數器並用以產生一時脈計數信號;該電路更包含一 • 旗標產生電路用以處理時脈計數信號並產生一時脈邊緣旗 標信號代表第一時脈信號下一個前緣的位置。於本發明一 實施例中,第一時脈信號為匯流排時脈信號,第二時脈信 號為處理器時脈信號。 在本發明之另一實施例中,本發明所揭露的電路包含 一裝置用以提供一第一時脈信號與一第二時脈信號,其中 • 該第二時脈信號之頻率為該第一時脈信號之頻率的整數 倍。在此實施例中,該裝置並未在時脈信號之外提供控制 信號以指出第一時脈信號之一邊緣的位置;該電路更包含 一時脈樹用以分配第一時脈信號與第二時脈信號給複數個 目標元件,其中該等目標元件所接收之第一時脈信號與第 二時脈信號受時脈樹的插入時間所延遲;該電路更包含一 運算模組,該運算模組具有一裝置用以局部偵測被插入時 12 1325525 • 間延遲的第一時脈信號的前緣。於本發明一實施例中,第 一時脈信號為匯流排時脈信號,第二時脈信號為處理器時 脈信號,運算模組為一處理器。 在又一實施例中,本發明揭露一種偵測時脈信號之前 緣的方法,該方法包含:在沒有對應的控制信號的情況下 產生第一時脈信號與第二時脈信號;接收被插入時間延遲 • 的第一時脈信號與第二時脈信號,並處理被插入時間延遲 的第一時脈信號與第二時脈信號以產生一旗標信號,該旗 標信號用以指出被插入時間延遲的第一時脈信號的前緣。 於本發明一實施例中,第一時脈信號為匯流排時脈信號, 第二時脈信號為處理器時脈信號。 對本領域技藝習知者而言,其他未包含在本發明下述 • 所揭露的内容與圖示中的系統、方法、特徵或好處為顯而 易見的,因此凡其他未脫離發明所揭示之精神下所完成之 等效改變或修飾,均應包含在下述之申請專利範圍内。 【實施方式】 本發明的部分實施例會詳細描述如下。然而,除了詳 細描述外,本發明還可以廣泛地在其他的實施例施行,且 13 丄325525 本發明的範圍不受限定,其以之後的專利範圍為準。再者, 在本說明書中’各元件的不同部分錢有依照尺寸緣圖。 某些尺度與其他相關尺度相比已經被放大,以提供更清楚 的描述和本發明的理解。 由於先前技術中使用中央時脈控制電路產生控制信 號’會產生被插入時間延遲的匯流排時脈與處理器時脈信 號無法對齊的情況’導致計時上的問題,而需要晶片設計 者人工設計延遲電路來去除控制錢的誤差。本發明則使 用邏輯電路以產生旗標錢,其概念類條控評號.缺 而旗標信號只絲處理時_終端節點_脈而局部產生 於處理器内,因此本發明之實施例不會有時脈樹根節點的 控制信號,t料不需要人工㈣根節點控制信號以產生 同步化的終_點控制信號。本發明所使 標準設計及合成的方法產生,因此 二: 具序列流程產生,並且 铩竿叹计工 計時間以及降低錯㈣險*何人上干涉’進而減少設 所揭露之局部產生的:二:理想的控制信號’本發明 m ^ 。號犯指出新的匯流排時脈的開 頭,:时化匯流排時脈與處理器時脈。藉由本發明的方 法:夺=步化可以避免時脈樹内由於控制信號所產生的 延遲者’如果匯流排與處理H的時脈比在作業過程中 改變’本發明之電路—樣有能力重新_並進行同步化。 緩::!知’處理器電路可以在一個時脈信號的上升邊 降邊緣產生回應,通常時脈信號的上升邊緣被當作 的丨叫蛛)或作用邊緣(active ♦),因此為了簡 喜說明,本發明所舉的範例中將時脈的上升邊緣作為作用 邊緣。然而必須說明的是,對本領域技藝f知者而言,對 本發明之電路加以修改使用在對下降邊緣或上升邊緣 統亦為可行的。 第三圖為本發明所揭露之一實施例的時脈系統30的 方塊圖’時脈系統3〇包含中央時脈控制電路&、處理器 34、以及週邊裝置%,其中處理器%包含了匯流排時脈 邊緣制器38;中央時脈控制電路32包含硬體和/或軟 體,用以產生匯流排時脈信號並沿路徑4〇送出,另外還會 產生處理器時脈信號沿路徑42送出,處理器時脈信號之頻 ^匯^排時脈信號之頻率的整數倍。時脈樹44之插入可 脱^業&準具來實現,並設計為具有許多緩衝器以將時 ^信號送往多個不⑽目標裝置;時脈樹44更被用來平衡 間脈:遲’以使兩個時脈信號可以經過相同的插入延遲時 "當時脈信號到達時脈樹44的終端節點時,匯流排時脈 15 被插入時間延遲,以下敛述中以” b⑽—elk”來表示此 匯流排時脈信號, 同樣的processor_clk”表示被插入時間 延遲的處理器時腑於咕祕 以5魂。第三圖中匯流排時脈信號bus c|k U路徑46送出,處理 ' 、、 理為時脈信號processor—elk以路徑48 送出。 ”與^ IS如目較’中央時脈控制電路32並不產生控制 實施例中,都不會產本發明之精神與範_的替代 制信號棄置不用,*由根節點的控制信號或者將控 ,^ • 匯 <排時脈邊緣偵測器38戶j邮* 生旗標信號以替代控制_ π σ產 也 刺彳°唬。更明確的說,匯流排眸rr噍 緣偵測器38會接收匯流排 Μ τ脈邊 户上 徘時脈信號bus一elk與處理器 k號processor_clk,並處理^ 十 時脈 i蜒理唆些終端節點的 生旗標信號,用以指出下一/ 琥以產 個匯流排時脈的前緣位署 . 理器時脈信號在知道匯#$ 置處 你 走 排時脈信號下一個前緣的位晉 信功能。 彳。_步以更有料的進行資料通 第四圖為如第二圖所示的匯流排時脈邊緣 的一實施例方塊圖,本實;^ ^ 38 艮她例的匯流排時脈邊緣偵測 包含了先前邊緣偵測器5〇 ^ 谓列杰38 b0、時脈比例控制器52、組合邏
輯元件54、眸邮4A 中央時脈Μ 器56、以及旗標產生電路58。通過 會沿著路押2 32與時脈樹44之根節點的時脈信號, 例控制写π 〃 48被先前邊緣侦測器5〇接收。時脈比 出,以指出提t有效比例信號”V_—rati〇”沿路徑60送 例是否^]處理器時脈信號與匯流排時脈信號間頻率的比 為邏輯ο ; ·Γ如果比例為1:1,有效比例信號valid-rati0 吸「咖為^\為Μ或更大之值,則有效比例信號 bus 1器5G沿著路徑46接收匯流排時脈信號 以及沿路:/1 48接收處理11時脈信號㈣ces气elk、 信號vancTj接收有效比例信號Valid-rati。。當有效比例 先前邊緣侦測脈頻率比例並非1:1時’ 緣。事實上,先吁@㈢ 先别匯流排時脈週期開頭的前 流排時脈信號與月處理緣偵^ 5〇偵測的是在被同步化的匯 的第一個非作用^ f號開始後,處理器時脈信號 到在匯流排時脈、也就是說,*前邊緣债測器50會找 處理器時脈4第^相位的中間點,此時較高頻率的 «弟一次改變壯 可以避免對時脈作狀 〜°因此,先前邊緣偵測器50 輯0或1)。在處理導賴到不明的狀態(邏 二仏旒後,先前邊緣偵測器5〇提 17 1325525 供先前邊緣信號”previous—edge”,並沿路徑62送往時耻 汁數器56 ’在下述第五圖中將對先前邊緣vf貞測器5〇的功 能更詳細的描述以便了解該裝置。 除了產生有效比例信號valid一ratio沿路役60送出之 外’時脈比例控制器52還會產生時脈比例作 號’’clock一rati〇”沿路徑64送往組合邏輯元件54。時脈比例 仏號clock_ratio信號包含一編碼(c〇de)值用來表示時脈俨 旒間的整數比例值,也就是用以對較高頻的處理器時脈週 期作除頻以獲得匯流排時脈週期的除數。組合邏輯元件54 用以接收時脈比例信號cl〇ck—rati〇,並對編碼值解碼以產 生新時脈叶數信號”new一C|k一c〇unt,,並沿路徑送出其 中解碼處理為按照下列之真值表。 時脈比例clock__ratio 010
新時脈計數 new_clk一count (路徑^6&信號) 110 000 000 001 1325525 100 (代表除數為4) 010 101 (代表除數為5) 011 110 (代表除數為6) 100 111 (代表除數為7) 101 時脈計數器56沿路徑48接收時脈樹44的處理器時 脈信號processor_clk、沿路徑62接收先前邊緣偵測器50 _ 的先前邊緣信號previous_edge、沿路徑60接收時脈比例 控制器52的有效比例信號vaMd_ratio、以及沿路徑66接 收組合邏輯元件54的新時脈計數信號new_clk_count,時 脈計數器56會處理這些信號以產生一計數信號給旗標產 生電路58。根據計數信號,旗標產生電路58產生一旗標 信號沿路徑68送出,該旗標信號用以指出下一個匯流排時 脈週期的起點。對時脈計數器56的功能將於第十圖的實施 ® 例中更詳細的描述以便了解該裝置。 第五圖顯示如第四圖所示的先前邊緣偵測器50之一 實施例的電路圖。本實施例的先前邊緣4貞測器50包含第一 及閘(AND)70、反相器72、第一正反器74、第二正反器 76、第二及閘78,第一及閘70用來接收匯流排時脈信號 bus_dk與有效比例信號valid_ratic^如上所述,如果匯流 19 1325525 -排時脈信號之頻率與處理器時脈信號之頻率的比例為 1:1,有效比例信號validjatio為邏輯〇。在這種情況下, 先前邊緣偵測器50會提供連續0值沿路徑62輸出先前邊 緣信號previous一edge;也就代表了在匯流排時脈週期的 第-相位中,並沒有發生處理器時脈週期改變狀態的中間 點’這時先前邊緣偵測器50會被關閉。另一方面,當時脈 頻率比例為2:1或更大之值’有效比例信號va丨jd—如丨〇會 鲁是邏輯1(也就是高位)’先前邊緣價測器5〇會啟動並按正 常方式運作。 當有效比例信號validjatio與匯流排時脈信號 bus—elk都是高位時’第一及閘7〇會輸出邏輯】值,由第 一正反器74的輸入處D所接收,反相器72會反轉處理器 時脈信號’使正反器74與76得以鎖定在處理器時脈的非 鲁作用邊緣。因為如上述所舉的各個例子中匯流排時脈信號 bus一elk與處理器時脈信號pr〇cess〇「—c|k的前緣都對應於 上升緣’ 14些正反器會被鎖定在處理器時脈的下降緣。但 疋本發明不限於此實施例,在其他實施例中當處理器時脈 的下降邊緣是仙邊緣時,反相器72可以被移除。熟習本 領域技藝者亦可隨其需要對本發明所揭露之電路進行修 改’在不脫離本發明之精神與範圍的情況下設計使用下降 20 1325525 緣的電路。 當這些正反器下一次被鎖定時,第一及閘74原本的狀 態會移往第二正反器76的輸入處D,因此第二正反器76 會保持匯流排時脈的前一狀態,並輸出匯流排時脈的前一 狀態給第二及閘78的反向輸入端,第一正反器74則輸出 匯流排時脈的目前狀態給第二及閘73的非反向輸入端。當 • 前一狀態為0而目前狀態為1時,也就代表匯流排時脈上 升緣的過渡期,第二及閘78會沿路徑62輸出内容為高位 的先前邊緣信號previous_edge。因此當兩個時脈都在上 升緣時,先前邊緣偵測器50會偵測到匯流排時脈的前一上 升緣。事實上,因為兩個時脈週期的開頭一開始就被同步 化,而各個正反器會在匯流排時脈的第一相位的中間點被 鎖定在處理器時脈的非作用邊緣,以避免採樣到邊緣處。 • 先前邊緣偵測器50的輸出結果會在前一匯流排週期開始 後,提供延遲了半個處理器時脈的信號,由於有效比例信 號valid_ratio的時脈比大於2:1,處理器時脈會在匯流排 時脈仍在高位時轉換,在本實施例中為從邏輯1值轉為0 值。 第六圖顯示如第五圖所示的先前邊緣偵測器50所處 21 1325525 理的信號及輸出的時序圖,此示意圖是以處理器與匯流排 時脈頻率比例為1:1的情況繪製。由於有效比例信號 valid一ratio在此情況下為〇,第一及閘7〇會持續輸出〇值 而透過正反器鎖定;第二及閘78的一個輸入端會接收到0 值輸入’因此持續產生邏輯〇值的先前邊緣信號 previous_edge °
第七圖顯示如第五圖所示的先前邊緣偵測器50之信 號及輸出的時序示意圖,此示意圖是以處理器與匯流排時 脈頻率比例為2:1的情況繪製。時序圖上方為匯流排時脈 bus一elk的各個相位’在這種情況下,先前邊緣偵測器5〇 έ接收到向位(邏輯1)的有效比例信號丨丨d_ratj0,因此第 及閘7〇的輸出值會依匯流排時脈信號bus_c|k而定,而 器74與76會同樣的被處理器時脈信號p「〇cess〇r_c|k 的下降緣蚊。在匯⑽時脈bus—训第二相位的中間點 寺處理器時脈信號processor_clk的下降緣會鎖定這些 ,反器’而第-正反器74會自匯流排時脈信號心―dk信 就閃鎖邏輯G值輸人。在處理器時脈信號PRD⑽〇r_C|k ^號的下-個下降緣時,也就是發生在匯流排時脈心灿 器Π—相位的中間點時’第二正反器76會自第一正反 月·J狀態閃鎖邏輯0值’而這時第一正反器會自匯 22 1325525 流排時脈信號bus_clk閂鎖邏輯1值。當正反器74與76 分別輸出1和0,第二及閘78會輸出邏輯高位的先前邊緣 信號previous_edge,而在下一次處理器時脈信號 processor—clk信號的下降緣時,第二及閘78不再收到j 和0的輸入,因此先前邊緣信號PreVj〇US-edge會降為低 位。由此先前邊緣信號previous—edge可以表示出被延遲 半個處理器時脈週期的匯流排時脈週期開頭,此時處理器 •時脈信號P「〇cessor—elk在匯流排時脈信號bus一clk在高位 時的中間點會轉換為低位。 第八圖顯示如第五圖所示的先前邊緣偵測器5〇信號 及輸出的時序示意圖,此示意圖是以處理器與匯流排時脈 頻率比為3:1的情況繪製;其中先前邊緣信號 previous一edge的產生與上述第七圖2:1的情況類似,差 ❿異在於先前邊緣信號previous一edge只有在匯流排時脈的 1 /3週期間保持高位。同樣的,第九圖顯示如第五圖所示的 先前邊緣偵測器50在時脈頻率比為4:1的情況下信號及輸 出的時序示意圖’其中先前邊緣信號previous一edge的產 生與上述時脈頻率比為2··1、3··1的情況類似,差異在於先 前邊緣信號previous_edge只有在匯流排時脈的1/4週期 間保持高位。 23 102^25 第十圖顯不如第四圖所示的時脈計數器56之一實施 例的方塊圖’本實施例中計數器56包含或閘(〇R)80、多 工器82、3位元正反器84、以及減法器(或減j裝置)8。 在苐種情況,有效比例信號vaiid_ratio為0,也就是時 脈比為1:1時,有效比例信號valid—ratio信號被反轉輸入 或間80 ’導致或閘8〇持續產生1值輸出,並沿路徑88送 往夕工益82的選擇輸入端。下述中將或閘8〇沿路徑88 的輸出信號表示為载入新時脈計數信號 __new—elk—count ’以指示第四圖中組合邏輯元件54 的3位元新時脈計數信號”new一應於何時被載 入如果選擇輸入接收到邏輯1值,則載入新時脈計數信 號load_new—elk—count會令多工器82選擇輸入1,即接 收新時脈4數^號new_Glk—⑺⑽。在時脈比 1:1的情況 下/、有夕工器82的輸入1會被選擇,因此3位元正反 /、_輸出新時脈計數信號new_clk_count,以作為時 脈-十數②56的輸出時脈計數信號。 U時脈比非1:1 H兄下,有效比例信號 valid_ratio 被反轉 a 科句1輸入至或閘80,使或閘80留在低 位,因此或間 的輸出會追隨先前邊緣信號 previous_edge 〇 杏生义、6 田无月丨』邊緣信號previous__edge在高位 24 1325525 時’多工器82會選擇輸入1的信號輸出,也就是新時脈計 數信號麵―clk—GQUnt,並在處理器時脈錢的前緣被鎖 定至正反器84。正反器84的輸出時脈計數信號dk⑶加 會反饋到減法器86,如其名稱所示,減法器祕會將時脈 計數信號dk—count之值減去]。如果時脈計數信號 c丨k一count的值為000,經減法器昍減^吏會反轉(「〇丨丨〇ve「) 或重置(reset)為川。當先前邊緣信號prevj〇uS-edge為〇 時’多工3 82的輸入〇之值,也就是時脈計數信號 elk一count減1的值會被選擇輸出並送往正反器84,並且 循%通過減法器86在每一次處理器時脈信號 processor一elk的脈衝(pu|se)時逐漸遞減,直到先前邊緣信 號PreVi〇US_edge再度^,,這時新的時脈計數信號會被 鎖定在時脈計數器56。
第十冑顯不如第六圖所示的匯流排時脈信號 bus_clk處理器時脈仏號pr〇cess〇r一c|k、與先 信 號PreVi〇US-edge㈣序示意圖,還有第十圖所示之_ 计數益56產生的載入新時脈計數信號 丨0ad—neW-Clk-C〇Unt與3位元的時脈計數信號 clk—count ’此示意圖是以處理器與匯流排時脈頻率比為 1:1的情況繪製。如上所述,載入新時脈計數信號 25 1325525 load—new一elk一count會因為有效比例信號va丨丨djatj〇為〇 而持續在高位,導致多工器82持續載入新時脈計數信號 new_clk_count ’在時脈比]:彳的情況下對照上列之真值表 中除數為1的部份,新時脈計數信號neW-C|k-C〇unt輸出 值會是000。 第十二圖顯示如第七圖所示的匯流排時脈信號 # bus_clk、處理器日守脈信號pr〇cess〇「_c|k、與先前邊緣信 號previousjdge信號的時序示意圖,還有由第十圖所示 之時脈計數器56產生的載入新時脈計數信號 load一neW_dk_C0Unt與3位元的時脈計數信號 clk_count,此示意圖是以處理器與匯流排時脈頻率比為 2:1的情況繪製。由於在此情況下有效比例信號va|jd_ratj〇 為高位,所以載入新時脈計數信號丨〇ad_new_c丨k_c〇unt •會等於先刖邊緣信號Previous—edge。在處理器時脈信號 的上升緣時,正反器84會在先前邊緣信號prev丨〇us_edge 在高位時載入新時脈計數信號new—c|k_c〇unt。在時脈比 2:1下對照上列之真值表,新時脈計數之值會是〇〇〇(對照 除數為2的部份),之後在處理器時脈信號的下一次上升緣 時’先前邊緣信號P「evi〇us_edge會降至低位,而時脈計 數信號〇丨1<_(:〇训1減]之值μ,會戴入正反器84。處理器 26 1325525 吟脈#就的再下—次上升緣時,先前邊緣信號 previous—edge恢復至高位,新的計數信號〇〇〇被載入, 因此在時脈比2:1的情況,時脈計數的值會在〇〇〇與川 之間持續切換。 十二圖顯示如第八圖所示的匯流排時脈信號 bUS一Clk處理器時脈信號processor_clk、與先前邊緣信 •號Previous—edge的時序示意圖,還有第十圖之時脈計數 器56產生的載入新時脈計數信號 load_new_clk一count 與 3位疋的時脈計數信號elk—count信號,此示意圖是以處理 器與匯流排時脈頻率比為3:1的情況繪製。在本實施例中, 當先刖邊緣信號Previous一edge在處理器時脈信號 procesor一elk達到高位時,新時脈計數信號new_c|k_c〇unt 對照上列之真值表會是〇〇1(對照除數為3的部份)。在處 ❿理器時脈信號processor_clk接續的兩個上升緣時,減法 器86執行兩次減彳循環,計數值通過多工器82、正反器 84 ’分別成為〇〇〇與重置為hi。而再下一個上升緣時, 先前邊緣信號prevjous_edge與載入新時脈計數信號 load一new一elk一count恢復至高位,新計數信號〇〇1被载 入’因此在時脈比3:1的情況,時脈計數之值會在〇〇1、 000、111之間持續切換。 27 1325525 第十四圖顯示如第九圖所示的匯流排時脈信號 bus一elk、處理器時脈信號pr〇cess〇r—c|k、與先前邊緣广 號prev丨OUS一edge的時序示意圖,還有第十圖所示之時^ 計數器56產生的載入新時脈計數传'蘩 load—new—elk—count與3位元的時脈計數:; clk__nt ’ &示意圖是以處理器與匯流排時脈頻: 4:1的情況繪製。與第十三圖時脈比3:1的情況類訾 施例例之時脈計數信號dk—_t信號會循環減=實 再載入新的時脈計數信號_, 川’ _、_、川之間持續切換。十數會在_、 ㈣^所述之1:1、2:1、3:1、4:1時脈比的情況 < 4知者應可以將本發明之應用推 ,本領 時脈比8:1的情況。然而如本領域技蔽習知真者值表所 右將本發明之時脈計數信號增力 “知者所知, 以提高到1:1到16:1的範圍。如此㈣脈比的就可 替換用的實施例中,電ttr行同步化,在這也 神及範n、《心在不騎本發¥ 改成輪“位:=圖之組合邏輯C 疋的新時脈計數作缺 了修 脈計數器56。 σ〜ew〜clk—coUnt值给時 28 1325525 回到第四圖’旗標產生電路58會接收時脈計數器5δ 輸出的3位4脈計數錢elk__t姻旗 58會處理時脈計數信號以產生一時脈 :路 elk一edge一flag,並沿路徑68 、’ 、示仏號 翰出時脈邊緣旗標作辦 训-却」^可用以指出新的匯流排時脈週期的開頭^ 先前技術中的控制信號作用類似,但差異在於 標信號edge—flag是在時脈樹終端節點產生。 生電㈣會分析時脈計數信號dk__nt,並且在時料 數信號dk_C〇_ 時輪出高位的時 elk—edge一flag。 、知 1口說 第十五圖顯示第+ 一 12.^,. 圖的各個信號以及旗標產生電路 ΓΓΓΓ緣旗標信號训为-响信號的時序示 思圖。在本實施例中,由 丁斤不 為_,旗尸產味雷々、夺計數信號cl(count持續 elk edge f:二在、會持續保持時脈邊緣旗標信號 顯㈣同樣的,第十六圖至第十八圖分別 輪出的士—圖至第十四的各個信號以及旗標產生電路58 甚了脈邊緣旗標信號Clk一edge-flag的時序示意圖, 二Γ生電路58在時脈計數信號elk 一 count為000時輪出 痛1值的時脈邊緣旗標信號训一峰」邮信號。 29 1325525 應注意的是不管哪一種時脈比 ^ . 比的實施例,時脈邊緣旗 迷clk_edge一flag指出的是鳋柄 B* . 、乂插入時間延遲過後新的 啤脈週期的開頭,也就是在終端節 .Si , 啼即點的位置的信號,因此 類似先前技術中控制信號的理想划 、型態。然而先前技術中根 印點的控制信號除了會遭受延遲 之外,也需要額外的人工 本發明的旗標信號則是以終端節點的匯流排時脈斑 處理器時脈所產生。因此不管這些時脈怎麼被插入時間所 延遲’匯流排時脈邊緣偵測器38都能自動偵測出下-個匯 流排時脈的前緣,而不需要其他特別針對延遲時間額料 計的電路。且㈣下-健輯時脈的前緣可預先得知, 處理器可以與此邊緣同步化進行通信,達錢理器時脈與 匯排日可脈同步化的目的。 除了上述實施例之外,熟習此技藝者應可理解本發明 籲亦適用於時脈頻率比為整數之其他元件或模組之間,例如 一第-時脈頻率之第-元件與—第二時脈頻率之第二元 件,兩者之時脈頻率比N為一整數,以達到元件或模虹間 時脈同步化之目的。本發明所舉之處理器時脈信號與匯流 排時脈k號同步化之實施例僅為實際應用的其中一種並 #用以限定本發明之範圍。本發明之其它實施例可適用於 如南橋晶片、北橋晶片、匯流排橋接器、記憶體控制器、 30 1325525 輸出入控制器或介面曰μ I丨面曰日片、周邊裝置控制 器或介面晶片 微處理器之間,戋且古相7 ® 0Β 間 、有類似功能的其他元件或模組之 第十九圖至第二十-W為本發明一訾 脈與匯流㈣脈前緣同步 _之處理器時 的方法可以分別第三圖至第五㈣ =這些圖中所示 對應’亦可適用於其他具有類似功能的適當=:相 前緣 方法適用於將處理器時脈本 ^ _ 虎與所偵測到的匯流排時脈传 唬的則緣同步化。在第十九圖所示 。 在步驟Θ0偵測匯流排時脈作铲的I , 鈿例中,首先 L相則一個前緣;在偵測匯冷 排時脈信號的前一個前緣時,會 、匚机 . 生—個先前邊緣信號 P瞻US—却;之後的步驟92為依據匯流排時脈信號也 ==時脈信㈣關產生-時脈,於本實施例中處 理益時脈頻率是匯流排時脈頻率的整數倍。時脈計數會在 先前邊緣信號previous—edge信號是高位時被載入。:步 驟94日夺,時脈計數會在接續的處理器時脈信號周期間: 數;最後於步驟96當時脈計數相當於—駄值時建立一旗 標’如第十六至第十八圖之實施例為時脈計數等於_ 31 時。在本發明 實施例中,處理 價剛器會執行第十九圖所示的=器内的匯流排時脈邊緣 第二十圖為切明所^另—料 9δ會產生匯流排時脈信號與處理 ?步驟 流排時脈信號的過程不會 ’、產生匯 所计… 个9如先別技術產生控制信號,如μ =,本發明的實施例並Μ要控制信號。步驟_ 破插入時間延遲的匯流排時脈信 …接 播入時間延遲可能是時脈樹或時心其::=, :件所造成的影響。步㈣输里被插入時的 机排時脈錢錢理器時脈信m生旗 、的匯 Γ=出被插人時間延遲後新的匯流二脈週 碩。在本發明另一實施例中,步驟102處 W的開 遲的匯流排時脈信號與處理器時脈信號的入時間延 二十-圖所示。最後步驟104將被插入時間延下述之第 時脈信號與被插入時間延遲的匯流排時運的處理器 同步化。 現的前緣進行 第一十-圖為本發明-實施例之處 的匯流排時脈信號與處理器時脈信號的方法入時間延遲 十圖中的步驟1〇2。在本實施例中,步驟用於第二 Ό為偵測匯流 32 1325525 排時脈信號的前一個邊緣,步驟108為產生比例信號,用 以指出處理器時脈頻率與匯流排時脈頻率的比例,步驟 110為依據計數器的計數值產生一旗標信號,此計數器之 運作係依據先前匯流排時脈邊緣與比例信號。 如前所述,本發明的產生旗標信號之方法並非僅限用 於處理器時脈信號與匯流排時脈信號之間的同步化,熟悉 • 此技藝者應可理解其它時脈頻率比為整數之時脈信號亦可 利用第十九至第二十一圖的方法來進行同步化。以上所述 僅為本發明之較佳實施例而已,並非用以限定本發明之申 請專利範圍;凡其他未脫離發明所揭示之精神下所完成之 等效改變或修飾,均應包含在下述之申請專利範圍内。 【圖式簡單說明】 • 第一圖顯示傳統時脈系統用以產生、分配、及同步化時脈 信號的區塊示意圖。 第二圖顯示第一圖中產生的各個信號的時序示意圖。 第三圖顯示本發明一實施例的時脈系統的方塊圖。 第四圖顯示如第三圖所示的匯流排時脈邊緣偵測器的一實 施例的方塊圖。 第五圖顯示如第四圖所示的先前邊緣偵測器之一實施例的 33 方塊圖 第六圖_ _ 的信號時序圖 “、不如第五圖所示的實施例中處理器/匯流排時脈 頻率比為1:1 第七圖_ + 不如第五圖所示的實施例中處理器/匯流排時脈 頻率比為9m '' 2·1的信號時序意圖。 第八圖_ _ '、、不如第五圖所示的實施例中處理器/匯流排時脈 頻率比為 勺3·1的信號時序圖。 第九圖黑頁+上& ’’、、’'如第五圖所示的實施例中處理器/匯流排時脈 頻率比為4:1的信號時序圖。 四圖所示的時脈計數器之一實施例的方塊 第十圖顯示如第 圖。 第:圖顯示如第五圖及第十圖所示的實施例中處理票 :抓排時脈頻率比為1:1的信號時序圖。 弟十-圖顯示如第五圖及第十圖所示的實施例中處理哭 匯抓排時脈頻率比為2:1的信號時序圖。 " 圖”員不如第五圖及第十圖所示的實施例中處理写 匯流排時脈頻率比為3:1的信號時序圖。 圖顯不如第五圖及第十圖所示的實施例中處理 匯流排時脈頻率比為4:1的信號時序圖。 ° 第十五圖顯示處理器/匯流排時脈頻率比為 信號與旗標信號的時序圖。 T脈私 34 1325525 第,六圖顯示處理器/匯流排時脈 尨號與旗標信號的時序圖。 為2:1的時脈邊緣 第十七圖顯示處理器/匯流排時脈頻 信號與旗標信號的時序圖。 馬3·1的時脈邊緣 第十八圖顯示處理器/匯流排時脈頻率 信號與旗標信號的時序圖。 .的時脈邊緣 第十九至二十一圖顯示將處理 . 盗時脈^號與匯流排時脈卢 唬則緣同步化的方法流程圖。 ’ t 02468024680 11111222223 【主要元件符號說明】 時脈系統 中央時脈控制電路 處理器 週邊裝置 路徑 路徑 路徑 時脈樹 路徑 路徑 時脈系統 35 中央時脈控制電路 處理器 週邊裝置 匯流排時脈邊緣偵測器 路徑 路徑 時脈樹 路徑 路徑 先前邊緣偵測器 時脈比例控制器 組合邏輯元件 時脈計數器 旗標產生電路 路徑 路徑 路徑 路徑 路徑 第一及閘 反相器 36 1325525 74 第一正反器 76 第二正反器 78 第二及閘 80 或閘 82 多工器 84 3位元正反器 86 減法器 • 88 路徑 90 偵測匯流排時脈信號的前一個前緣 92 依據匯流排時脈信號與處理器時脈信號的比例產生 時脈計數 94 在接續的處理器時脈週期間倒數 96 當時脈計數相當於一預定值時建立旗標 98 產生匯流排時脈信號與處理器時脈信號 • 100 接收被插入時間延遲的匯流排時脈信號與處理器時 脈信號 102 處理被插入時間延遲的匯流排時脈信號與處理器時 脈信號以產生旗標信號 104 將被插入時間延遲的處理器時脈信號與匯流排時脈 信號的前緣進行同步化 106 偵測匯流排時脈信號的前一個邊緣 37 1325525 108 產生比例信號 110 依據計數器的計數值產生一旗標信號
38

Claims (1)

1325525 - 十、申請專利範圍: 1.種電路系統’用以指出—時脈的前緣的位置,該電路 系統包含: 時脈比例控制器,用以產生一時脈比例信號,該時脈 比例信號用以指出—第二時脈與該第—時脈的頻率比例, 以及產生-有效比例信號,用以指出該時脈比例信號是否 為 八中該第—時脈的頻率為該第一時脈的頻率的整數 倍; 一先前邊緣_器’用以偵測該第—時脈週期的前一個 前緣,該先前邊緣伯測器用以接收該有·效比例信號、位於 -時脈樹的終端節點上的該第—時脈與該第二時脈信號, 並根據所接收的該等信號產生一先前邊緣信號; 一組合邏輯元件,心接_時心廳號,並根據所 籲接收的該時脈比例信號產生一新時脈計數信號; 一時脈計數器,用以接收該第二時脈信號、該先前邊緣 該有效比例信號、與該新時脈計數信號’並根據該 等#號產生一時脈計數信號;以及 產生電路’用以接收該時脈計數信號,並根據該 時脈計數信號產生-時脈邊緣旗標信號,該時脈邊緣旗掉 Μ用以指出該第-時脈週期的下—個前緣的時間位置。 39 1325525 2. 如申請專利範圍第1項所述之電路系統,其中該先前邊 緣偵測器包含: 一第一及閘,用以接收該第一時脈信號與該有效比例信 號; 一第一正反器,用以接收該第一及閘的一第一輸出結果; 一第二正反器,用以該第一正反器的一第二輸出結果; 以及 籲一第二及閘,用以接收該第一正反器未被反轉的該第一 輸出結果與該第二正反器被反轉的一第三輸出輸出結果, 並產生該先前邊緣信號。 3. 如申請專利範圍第2項所述之電路系統,其中該先前邊 緣偵測器更包含: 一反向器,用以反轉該第二時脈信號,其中該第一正反 • 器與該第二正反器被鎖定在被反轉的該第二時脈信號。 4. 如申請專利範圍第1項所述之電路系統,其中上述之時 脈計數器包含: 一或閘,用以接收該先前邊緣信號與被反轉的該有效比 例信號; 一多工器,具有一選擇輸入處接收該或閘的輸出結果; 1325525 器,用以接收該多工器的輸出結果,該正反器被 =在該第二時脈信號,並根據該多工㈣輪出結果產 生該時脈計數信號;以及 一減法器’減該時脈祕錢並_時料數信 值; 其中該多卫器於-第-輸人端接收該新時脈計數信號並 於第一輸入端接收被減值的該時脈計數信號。 其中該時脈計 5·如申請專利範圍第,項所述之電路系統, 數信號具有至少1位元之值。 6·如申請專利範圍帛!項所述之電路系统,其中該第一時 脈k號為匯流排時脈信號,該第二時脈信號為處理器時脈 ,·一種時脈系統,用以指出一時脈信號的前緣的位置,包 含: —中央時脈控制電路,用以產生一第一時脈信號及一第 二時脈信號,該第二時脈的頻率為該第一時脈的頻率的整 數倍’其中該中央時脈控制電路並*產生—控制信號用: 才曰出s亥第一時脈的一邊緣的時間位置; 1325525 一時脈樹,用以發送該第一時脈信號及該第二時脈信號 到多個目標元件,其中該等目標元件收到的該第一時脈信 號及該第二時脈信號受該時脈樹的一插入時間所延遲;以 及 一運算模組,包含一時脈邊緣偵測器,用以偵測被該插 入時間延遲的該第一時脈的一前緣。 • 8.如申請專利範圍第7項所述之時脈系統,其中該時脈邊 緣偵測器包含一先前邊緣偵測器,用以偵測被該插入時間 延遲的該第一時脈信號的一先前邊緣。 9.如申請專利範圍第8項所述之時脈系統,其中該先前邊 緣偵測器更包含以下項目之組合: 一第一正反器,用以提供一目前第一時脈狀態; 鲁 一第二正反器,用以提供一先前第一時脈狀態; 一及閘,根據該先前第一時脈狀態與該目前第一時脈狀 態判斷一第一時脈過渡期;以及 一反向器,用以將該第一正反器與該第二正反器鎖定在 該第二時脈之一非作用邊緣。 42 10.如申請專利範圍第9項所述之時脈系統,其中該第一 時脈k號為匯流排時脈信號,該第二時脈信號為處理器時 脈信號,該運算模組為一處理器。 W 、 ^如中料·_ 7賴狀時脈祕,其中該時脈 緣債測器更包含-時脈計數器用以產生一計數信號。
12·如申請專利範圍第 計數器包含: 11項所述之時脈系統,其中該時脈 一正反器,用以產生該時脈信號並輸出; 一減法器’用以對被輸出的該時脈信號減值; ,閘’用以指出何時載人—新時脈計數信號;以及 一多工ϋ ’用以選擇輸出該新時脈計數信號或該被減值 的時脈信號。 13.如申請專利範圍第12項所述之時脈系統,其中該多工 器根據被該插人0销延遲的—先㈣-時脈信號的-邊緣 以及該第一時脈與該第二時 號 τ m的頻率比選擇輸出何種信 站η 43 1325525 ’ 14·如申请專利範圍第7項所述之時脈系統,其中該時脈 邊緣偵測器更包含一旗標產生電路,用以產生—旗標指出 第一時脈的下一個前緣的時間位置。 15.如申請專利範圍第14項所述之時脈系統,其中該運算 模組能根據該旗標對一週邊裝置同步化通信資料。^ • 16. -種债測方法,用以產生旗標以指出時脈之前緣的時 間位置,包含: 偵測-第—時脈的前—個前相提供-先前邊緣信號; 當該先前邊緣信號為高位時,根據―第二時脈與該^一 時脈的頻率比载入一時脈計數; 在後續的第二時脈週期期間倒數該時脈計數;以及 •當該時脈計數包含—預定值時建立一旗標。 7如申請專利範圍第16項所述之偵測方法,其中該第二 時脈頻率為該第一時脈頻率 只干町么歎借,且該第一時脈信號 為匯„排時脈信號’該第二時脈信號為處理器時脈信號。 前緣,包含: 18·種摘测方法,用以指出時脈信號之 44 1325525 產生一第—時脈信號與—第二時脈信號,其t並不產生 對應於該第-時脈信號與該第二時脈信號的—控制信號; 接收被插入時間延遲的該第一時脈信號與該第:時脈 信號;以及 處理被插入時間延遲的該第一時脈信號與該第二時脈 信號以產生一旗標信號’用以指出被插入時間延遲的該第 一時脈信號之一前緣的時間位置。 19·如申請專利範圍f 18項所述之偵測方法,更包含. 同步化被插人時間延遲的該第二時脈信號與被插3入時 間延遲的該第一時脈信號之該前緣。 2〇·如申請專利範圍第18項所述之_方法,苴中气處理 =插入時間延遲的該第-時脈信號與該第二時脈信號 驟’更包含: 偵測該第一時脈信號的一先前邊緣; rr H —比例信號,用以指出該第—時脈信號與該第二時 、。號的頻率比;以及 一::該第一時脈信號的該先前邊緣與該比例信號使用 生盗,其中該旗標信號是根據該言十數器的一計數值產 45
TW096112003A 2006-06-13 2007-04-04 Dynamically synchronizing a processor clock with the leading edge of a bus clock TWI325525B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/451,806 US7496779B2 (en) 2006-06-13 2006-06-13 Dynamically synchronizing a processor clock with the leading edge of a bus clock

Publications (2)

Publication Number Publication Date
TW200805032A TW200805032A (en) 2008-01-16
TWI325525B true TWI325525B (en) 2010-06-01

Family

ID=38823333

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096112003A TWI325525B (en) 2006-06-13 2007-04-04 Dynamically synchronizing a processor clock with the leading edge of a bus clock

Country Status (3)

Country Link
US (1) US7496779B2 (zh)
CN (1) CN101063894B (zh)
TW (1) TWI325525B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7646230B2 (en) * 2007-09-21 2010-01-12 Siemens Industry, Inc. Devices, systems, and methods for reducing signals
US8051320B2 (en) 2007-12-12 2011-11-01 Mips Technologies, Inc. Clock ratio controller for dynamic voltage and frequency scaled digital systems, and applications thereof
CN102361456B (zh) * 2011-10-26 2013-07-03 华亚微电子(上海)有限公司 一种时钟相位对齐调整电路
GB2503474B (en) * 2012-06-27 2016-06-29 Nordic Semiconductor Asa Data transfer between clock domains
JP2014160393A (ja) * 2013-02-20 2014-09-04 Casio Comput Co Ltd マイクロプロセッサ及び演算処理方法
KR20170030620A (ko) * 2014-07-23 2017-03-17 세인칩스 테크놀로지 컴퍼니 리미티드 클럭 트리 구현 방법, 시스템 온 칩 및 컴퓨터 저장매체
CN105843324B (zh) * 2016-03-15 2018-09-28 杭州中天微系统有限公司 一种处理器细粒度调频的方法及装置
CN109842575B (zh) * 2017-11-27 2021-08-03 中国航空工业集团公司西安航空计算技术研究所 一种429总线接收节点大容差采样电路
TWI681634B (zh) * 2019-02-19 2020-01-01 瑞昱半導體股份有限公司 時脈資料回復電路
FR3100629B1 (fr) * 2019-09-10 2023-04-07 St Microelectronics Grenoble 2 Communication par bus CAN
CN112540642B (zh) * 2020-11-27 2023-09-05 山东云海国创云计算装备产业创新中心有限公司 一种多时钟域处理方法、装置、设备和介质

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5729719A (en) * 1994-09-07 1998-03-17 Adaptec, Inc. Synchronization circuit for clocked signals of similar frequencies
US6194927B1 (en) * 1999-05-19 2001-02-27 Advanced Micro Devices, Inc. Apparatus and method for a coincident rising edge detection circuit
TWI300892B (en) * 2003-04-01 2008-09-11 Faraday Tech Corp Method of synchronizing dual clock frequencies

Also Published As

Publication number Publication date
CN101063894B (zh) 2010-06-16
US7496779B2 (en) 2009-02-24
TW200805032A (en) 2008-01-16
CN101063894A (zh) 2007-10-31
US20070288786A1 (en) 2007-12-13

Similar Documents

Publication Publication Date Title
TWI325525B (en) Dynamically synchronizing a processor clock with the leading edge of a bus clock
JP6461018B2 (ja) 状態周期ごとに状態を変えるとともにデータのレーン間スキューおよびデータ状態遷移グリッチに
TWI622270B (zh) 用於平衡高速串列數位介面之信道之間的偏斜之方案
KR101518153B1 (ko) 비트 생성 장치 및 비트 생성 방법
JPH10117185A (ja) データを転送するためのシンクロナイザ、方法及びシステム
TWI287187B (en) Opposite-phase scheme for peak current reduction
JP2000099193A (ja) 同期装置および同期方法ならびにインタフェ―ス回路
TWI395425B (zh) 用以實現虛擬大小為m之彈性緩衝器之方法、虛擬大小為m之彈性緩衝器電路及積體電路
CN105740177B (zh) 信号传输的控制方法和装置、以及信号锁存装置
CN105242903B (zh) 随机数生成装置和方法
TW201237593A (en) FIFO apparatus for the boundary of clock trees and method thereof
GB2455527A (en) Receiver for data and strobe signals with circuitry to counteract the effects of skew between the signals
JP2000261296A (ja) 非同期パルス信号を同期パルス信号に変換する同期素子
US8990466B2 (en) Arbiter for asynchronous state machines
CN107404380B (zh) 一种基于异步数据通路的rsa算法
TWI762012B (zh) 用於下一代c-phy介面的開迴路、超快速及半速率時脈以及資料恢復方法及適用之設備與非暫態儲存媒體
US7321647B2 (en) Clock extracting circuit and clock extracting method
US7696801B2 (en) Reset method for clock triggering digital circuit and related signal generating apparatus utilizing the reset method
CN102946293A (zh) 一种基于ds编码的并行接收方法及其装置
Caputa et al. An on-chip delay-and skew-insensitive multicycle communication scheme
JPH11331137A (ja) 信号同期装置
CN117435016B (zh) 一种复位电路的设计方法
US9626317B2 (en) Arbiter for asynchronous state machines
CN207720100U (zh) 一种cpld双边沿触发器电路
JP3201352B2 (ja) 同期化回路