TWI254210B - Serial transmission control system for accessing data based on status signal, system capable of multiplex controlling to output at different times, and printer and control method thereof - Google Patents

Serial transmission control system for accessing data based on status signal, system capable of multiplex controlling to output at different times, and printer and control method thereof Download PDF

Info

Publication number
TWI254210B
TWI254210B TW093114921A TW93114921A TWI254210B TW I254210 B TWI254210 B TW I254210B TW 093114921 A TW093114921 A TW 093114921A TW 93114921 A TW93114921 A TW 93114921A TW I254210 B TWI254210 B TW I254210B
Authority
TW
Taiwan
Prior art keywords
data
signal
output
control signal
status signal
Prior art date
Application number
TW093114921A
Other languages
English (en)
Other versions
TW200538943A (en
Inventor
Hao-Feng Hung
Original Assignee
Benq Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Benq Corp filed Critical Benq Corp
Priority to TW093114921A priority Critical patent/TWI254210B/zh
Priority to US10/908,632 priority patent/US7396094B2/en
Priority to DE102005023881A priority patent/DE102005023881A1/de
Publication of TW200538943A publication Critical patent/TW200538943A/zh
Application granted granted Critical
Publication of TWI254210B publication Critical patent/TWI254210B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol

Description

1254210 九、發明說明: 【發明所屬之技術領域】 尤指一種可用於工作在不 本發明係提供—種串列傳輪系統 同時序之串列傳輸系統。 【先前技術】 r,二;:’ ^、個人數位助驾_或是個人‘电 淡理機系統中n一 、,、夕樣的數據處理功能 =機 _,t細· ===:::__在不__ 若-微處理機系_成某 甲電路處理資料,再傳至乙電路,由乙理機系統中的 用序向控制的方式,= ^接==乙,序觸發曱電路將處理完之資料傳輸至乙電 由序向控路接收資料、間始進—步處理資料等等。藉 運作的順序壤方綱 1254210 微處理機系_資料在送至傳輸介面以前,?半是以位元組 為單位在系統巾傳輸,但是為了有效的節省傳輸線路,有時系統 會將資料拆成-個位元接—個位元的方式傳送,接收時再重新組 合,追種以位元為單位的傳輸方式稱為串列式傳輸。 習知設置於微電腦系統内的各個積體電路(Integrate drcuit,IQ 間之串列傳輸,妓針對侧串列傳輸訊號所需之資料形式,使 用特定的傳輸協^,諸如I2C、spi等等,或是應用積體電路(八肥) 自灯定義的串列形式傳輸架構,也就是說,亦即設計者自行定義 串列傳輸的時脈訊號,串列資料訊號及串列控制訊號,作為節省冗 與1C之間減傳輸訊號數目,並達肌之間資料交換之目的。通 系串列傳輸的形式隨著應用範圍之不同,在時脈訊號、串列資料 訊號及串顺做號上的定義與時序大相逕異,峨在設計串列 傳輸訊號之介面時,通常制以下兩種做法:第—種即是針對個 別串列傳輸訊號所需之:#_式,設計之賴,以符合特定 串列傳輸時序控制之f求。另—麵是針對侧㈣傳輸訊號所 紿之資料幵y式使用1至數個微控制器(11^〇_£〇血〇1丨句來設定符合 特定串列傳輸時序控制之需求。 舉喷墨印表機為例’為了達成設計精簡及降低成本之目的, 1254210 狀悲貧料暫存H等目的之記憶體模組14;⑶作為系統設計上電源 之供應與馬達鶴㈣錢f轉錢馬達㈣模組①d 目前系統上的IC數目已簡化至3至4駄右的設計。請參閱圖一, 圖-為習知印表_之魏方塊圖。從魏上來看,印表卿可 分為⑽責完成資馳繼計算、馬達㈣、跋體控制的 主控制模仙;⑵作為㈣暫存^、財騎翻、喷墨頭 converter and motor driver m〇duie)16 ;附 dnver module)18 ’負責喷墨頭之驅動。在喷墨印表機附,每個 功能不_模組彼狀間可將㈣雜峨分成下述三種訊號來 溝通彼此與處理資料:⑴㈣傳輸時脈峨⑹响,絲成為資 料訊號的觸發’-般來說有正緣觸發、負緣觸發及正負緣觸發。⑺ 串列傳輸㈣職㈣⑽),在Μ型㈣傳輸巾通常為致能 (enable)欲控制IC之用途。⑶串列傳輸資料訊號①血),為欲控制忙 之暫存ϋ資料,可以為科(uni_direeti_1}或雙肖(bi_dh<ecti〇naI) 之資料。 各模組間雖然都是使用串列傳輸的方式傳送訊號,但是不同 衣ie商没计的1C模組並不一定會使用相同的串列傳輸方式,為了 整合各模組間的差異,負責整合印表機1〇運作的主控制模組12就 必須針對個別串列傳輸訊號所需之資料形式,設計特殊之硬體, 或是針對個別串列傳輸訊號所需之資料形式,使用丨至數個微控制 1254210 s(micr〇-c〇ntr〇ner)來設定符合特定亊列傳輸時序控制之需求。這 樣-來’-但纽設計需因應產品變化岐要變更直流電源轉換 暨馬達驅動模組或喷魏鶴模_其就模_,原先使用的 串列訊號形式就不再適用而財作調整,造成設計上的困 擾。 【發明内容】 本發明之中請專觀圍係提供—種可依據狀態訊號存取資料 之:列傳輸控制系統,其包含—時序暫存器,用來儲存一基本週 度之預疋倍數,以及—預設觸發次數;—資料暫存器,用 來儲存資料;一時序狀態機,用來於接收到一啟始訊號時,重覆 輸出該預設觸發讀之符合錄本職寬度找默倍數之狀態 :就’直到接❹卜終止訊號後,於完成正在輸出之該預設觸發 -人數之狀態訊號時停止輸出狀態訊號;以及—轉換電路,用來依 康/寸序狀恶機產生之狀態訊號存取該資料暫存器的資料。 本發明之另-申請專概圍係提供—種印表機,其包含一時 序=存用來齡_基本週減度之—就倍數,以及一預設 觸發次數;一時序狀態機,用來於接收到一啟始訊號時,重覆輸 出 <預痛發次數之符合絲本週期寬度之該駭倍數之狀態訊 1254210 號,直到接㈣-終止訊號後,於完成正在輸出之該預設觸發次 數之狀態訊斜停止輪出狀態訊號;—邏輯電路,用來依據气日士 序狀態機產生之狀態訊號產生-第—控制訊號及_第二控= 號;-控觀號選擇ϋ,連接於闕輯電路,用來控繼邏輯電 路輸出該第-控制訊號或該第二控制訊號;以及—噴墨頭,連接 於該邏輯電路’躲依據該戦電路輸出之該第—㈣訊號或= 第一控制訊號控制加熱墨水之時間。 【實施方式】 域所提’各模組之間所使用的串列傳輸的訊號内容以及時 序可能不太-致’所以本發明之系統可用來整合控制不同模組間 不同的訊號内容以及時序。 請參閱圖二以及圖三,圖二為本發明系獅之架構示意圖, 圖三為本發明贿之時序圖。系、·包含—時序暫存紐、—資 料暫存區24以及-時序狀態機26。系、_係操作於—基本週期: 時脈Τ。時序暫存器22_來儲存—基本期寬度之—預定倍數 m ’以及-預設觸發次細。當系需要輸出記憶體糊所儲存 之資料時’經由-系統匯流排31傳送至#_序模組_, m〇dule)44將資料順序禱之後,再傳送至資料暫存肪,或者是 1254210 透過一直接記憶存取控制器(DMA contr〇uer)42直接將記憶體刈内 的資料存入至暫存器24。資料暫存器24内的先進先出暫存陣列 (FIFO buffer array)25會儲存由記憶體30所傳來的資料或是其它相 關的傳輸訊號資料的内容,亦即串列傳輸所需之時脈訊號(a〇ck) 内容以及控制訊號(Control)内容。時序狀態機26在接收到一啟始訊 號時,會開始連續輸出η次具有週期寬度m*T之狀態峨予一轉換 電路28 ’ _鏡賴就會猶狀態峨去存取資㈣存器_ 的資料’直到接收到-終止訊號為止。舉例來說,假設系統2〇要 在一特定時間内以串列的方式將一組資料輸出予另一系統。當時 序狀態機26接收到啟始訊號時,會依據時序暫存器22所儲存I基 本週期寬度τ之預絲數m(也就是每隔m*T的時間間隔)發出狀態 訊號’並控制先進先出暫存陣列25將所要傳送的資料傳輸至一並 列轉串列轉換電路32 ’而並列射列轉換電路觀會每隔丁的 日守間以串列輸出的方式將貧料輸出至—輸出埠4(),最後再將資料 送至連接於輸出44G之另-系統。若狀態訊號的輪出次數已經符 合預設觸發次數η,但是卻尚未收到終止訊號,此時狀態訊號齡 持續再次輸細次,直到收到終止訊號為止。當時序狀態機%接收 到-終止訊號時’就會停止輸出狀態訊號,這時候假若狀態訊號 的輸出次數仍相η次時,時序狀態機26仍會於完成輪出『欠之狀 態訊號後才停止輸線態訊號。除此之外,為了確保傳輸資料之 内容與時脈賴辭,所以會在龍龍减之前設置―起始位 1254210 置位元組。 同樣地,輸入系統20之資料也可以以類似的方法加以控制。 當貧科欲由-輸人物傳入至資料暫存器_,時序狀態獅也 可以適當地藉由輸出狀態喊本週敏度之倍數來調整串列 轉亚列轉換電路32料顺料轉換成並職料之逮度。 、/系^另包含一選擇單元36,其可以為-多工器__叫 擇控制訊號核要㈣料由㈣暫存抑經由並_串列轉換電 路轉換成φ列貝料後,再由輸出埠4〇輸出,或是將資料輸入經 由串歹博並列娜電路34轉換成並贿料後在儲存至資料暫存器 24 〇 士針對不㈤的日寸序需求,系統20之時序狀態機26可以藉由調整 才序暫存S 22所儲存之基本週期寬度之預^倍細以及預設觸發 邊η來调整系統加輪出或輪入資料的速度。假設系統观為一主 控111(¾組’右要控制其它工作於不同時序之職組,就必須額 外叹置數個對應之微控制器。請參關四以及圖五,圖四為本發 明^系統2G搭配其它:欠系統之示意圖。圖五為_之紐2〇對於 “匕-人系統發出訊號之時序圖。假設系統Μ可肖來協調多個次系 12 1254210 統100、120(在此僅標示2個次系統,但實際上可以同時協調兩個以 上之·人糸統)’且-人糸統100、120分別工作於不同之時序。由於次 系統100、120的功能不盡相同,所以分別需要不同内容之控制訊 號加以致能。為了同時讓系統2〇協調這兩種分別工作於不同時序 之次系統100、120,資料暫存器24可同時儲存於多個分別對應於 次系統100、120之時脈資料内容CLKh CLK2或是控制訊號内容 CTU、CTL2,而時序暫存器22則分別儲存對應於次系統削、12〇 之基本週期寬度之預定倍數mi、_及預設觸發次,假設 次系統1〇〇在to發出-起始請求,此時時序狀態機26會依據起始請 求,每隔ml*T的時間間隔發出狀態訊號,而轉換電路觀會每隔 ml*T的時間間隔轉換並輸出原先儲存於資料暫存器处時脈訊 號1容CLK1或是控制訊號内容CTU,以輸出符合次系統ι〇〇需求 之了脈A錢禮舰號。狀態峨會在輪出訊號的次數符合觸 發次數m ’或是接收到—終止訊號的_才停止輸出。也就是說, f時獅·⑽這段時間,系、_之輸出輕)會輸出具有mi*T週期 見度之日寸脈Λ號内容CLKW是控制訊號内容沉1,或是每隔 將:己L、體3〇暫存於貧料暫存器%内的資料經由輸出璋⑽輸 假叹在時點U,系統2G接收到來自次系統⑽触始請求,此 =狀咖❻概出狀態 存=11轉^電路28就會每耐爾_轉換並刪先儲 、貝’存器24之時脈訊號内容CLK2或是控制訊號内容 1254210 CTL?=付合次系統m需求之時脈訊號CLK2或是押制哪 CTL2。狀態訊號會在 Ά制减 到一終止訊_軸才鼓匈發―或是接收 時間,系之細=妓’在時點⑹2的這段 容⑽或是控制訊號内期寬度之時脈訊號内 於資斜計^ TU &母_,記憶體3〇暫存 …子為内的賁料經由輸出埠4〇輸出 2。又再次接收到來自次系統_起始請 會透過上韻跡—嶋蝴崎=;= 訊號CTU或是所要傳輪之資料内容。 卿 、,總而言之’即使這兩個次系統刚、12崎_串列傳輸時 序亚不-致’但是還是可以將操作於不同時序之次系統励、m -塊與系統20之輪出埠4G連接在—起。系獅可以利用多工的特 f生利用同輸出琿40在不同操作時間輸出不同時序之時脈訊 號、控制訊號或是其它㈣傳輸資料,這樣—來,就可以節省系 統2〇所佔有的接腳數目,而且也不會降低太多的效能。除此之夕卜 如果次系統的工作時序有所調整,只需要將時序暫存紋内的基 本週期寬度之預定倍數mi、_及預設觸發缝&、_設定作調 整以符合次系統的時序需求,或是改變資料暫存器24所儲存的訊 號内容’就可以使得系統2〇與變換後的次系統搭配合作,以節省 设計者變更设计的困擾。 14 1254210 舉例來說,將本實施例之系統20應用在圖一之噴墨印表機10 中。嘴墨印表機10的直流電源轉換暨馬達驅動ASIC或喷墨頭驅動 ASIC荨次糸統都係利用串列訊號的傳輸方式來完成控制資料,影 像資料傳遞之目的。但是它們使用的時序定義可能並不一致。所 以只要將系統20配置於主控制ASIC中,就可適用於直流電源轉換 暨馬達驅動ASIC或不同喷墨頭驅動ASIC之應用。即使要置換其它 直流電源轉換暨馬達驅動ASIC或喷墨頭驅動ASIC時,也只需要將 藝 時序暫存器22内的基本週期寬度之預定倍數]^、以及預設觸發 次數npna的設定作調整以符合新的ASIC的時序需求,或是改變資 料暫存器24所儲存的訊號内容,就可以使得系統2〇與變換後的 ASIC搭配合作。 巧參閱圖六,圖六為本發明之另—實施例之系統⑼之功能方 塊圖。系統150包含-時序暫存松、―時序狀賴%以及—邏輯_ 電路!54。類似於圖二之系統20,時序暫存器22係用來儲存一基本 週期見度之-預定倍數m ’以及—預設觸發次數η。而時序狀態機 26在接《卜啟始訊麟,會開始連續細歧具有聊寬度心 之狀態訊號。但是此報態喊會傳送至—賴電賴4。邏輯電 路包含-計數膽以及-組合柳%。計㈣職會鎌 預設觸發她來蚊魏值為何1言之,雜齡符合預設觸 15 1254210 毛人數η、,且口避輯卜6會依據計數值n以及時序狀態機%輸出之週 期寬度m*T來決定輸出的控制訊號。 請參閲圖切及圖八。壯射墨聊之衫圖。圖八係控 制喷墨頭70之第__與第二控制訊號之時相。噴墨聊包含有— 墨水槽72、_解線%與複數健墨室%,墨水經由複數 個管_與複數個喷墨室76相連接,因此使墨水槽72中的墨水可 由g線74机至噴墨室76中存放,每一個噴墨室%旁並設置有一 加熱:件78用來對噴墨室76中的墨水加熱。當加熱元件%所提供 的能量大於-預定的能量閥值時,則會使墨水產生氣獅而自喷 魏82喷^進行列印,然而墨水喷出的多寡也和加熱元件_ 提供的能量大小有關,當能量大時墨水喷出的量相對也較多,因 此墨點較大,當能量小時墨水噴㈣量娜也較少,因此墨點較 】如果喷出的墨點大小不—致會使列印品質低落,所以,喷墨 頭I中加熱元件78所提供的能量除了要大於該能量閥值外,最好 也能保持在-固定值,使得噴出墨點的大小祕持—致,以維持 幸乂<土的列印品質。當喷墨聊接收到如圖人所示之第—控制訊號 Wa日卞’就會加熱噴墨頭70内的加熱元件78以加熱位於嘴墨室%内 的墨水’ #噴墨室76_墨水的溫度超過-預定值時,喷墨頭70 沈3自噴墨孔82喷出墨水。而為了要平衡列印出來的資料品質, 沒有要噴出墨水之喷墨頭70會收到如圖八所示之第二控制訊號 1254210
Wb後,因為加熱元件78對墨水的加熱時間較短,所以喷墨頭%不 會喷出墨水。這是為了確保某-喷墨聊在列印資料的過程中, 即使沒有要喷出墨水,但是該魅頭勒墨水的溫度與其它的喷 墨頭70内的墨水溫度不要差距太大。所以對噴墨聊來說,所要 接收的第-或第二控制訊號其實僅在於控㈣墨頭7⑽墨水加熱 的時間長短。 凊參閱圖九以及針,圖九為圖六之組合邏輯156之邏輯間之 佈局圖。針為組合柳56之卡翻。前述提到,時序狀態修 輸出具有m*T週期之狀態訊號以及預設觸發次數n予計數器⑸之 後’計數器152會依據預設觸發次數η來決定計數值η,並每隔的 時間間隔_計數。假設計數值福16,_數如2會從數位值 ”0000”每隔m*T時間間隔計數至”⑴丨”,而從圖十之組合柳兄 的卡諾圖巾注_,第—控觀號Wa=,而第二 控制訊號Wb=N3N2,這樣―來,喷墨聊所需要的控制訊號就可 以快速地產生,而不再需要像圖二之系職―樣,需要先將第一 控制减以及第—㈣訊號之訊勒容齡 因此大大減少暫存器24的使用空間。 也 本七月雖以印表機作為說明之實施例,但是凡是運用本發明 之精神所實施之串顺輸系統皆應屬本發明之範脅。 17 1254210 其恢崎㈣細料需求之 時序智二 果衫統紅作日铸麵罐,只需要將 數1子為内的基本週期寬度之預定倍數如、_及預設觸發次 ^咖設定作調整以符合次系統的時序需求,或是改變資料 二所儲細则^侧_物賴的次系統搭 ’叫省設計者變更設計的_。這樣—來,—但當設計 士、人有規錢更岭更換周狀同辆耽亦以串列傳輸為通 、二面時硬體上只需重新設計PCB板並重新言免定相關之控制 暫存益即可’ _方面主控制asic*需飾設計,—方 構實施_有高彈性及料不必要微控嶋浪費的好處。故 本發明時兼具使用彈性、可分時多工使用並節省微控器資源等優 點。 2,、 章巳 以上所述僅為本發明之較佳實施例,凡依本發明申請專利 圍所做之解變化與料,皆應屬本發明專利之涵蓋範圍。 1254210 【圖式之簡單說明】 圖一為習知印表機10之功能方塊圖。 圖二為本發明系統20之架構示意圖。 圖三為本發明訊號之時序圖。 圖四為本發明之系統20搭配其它次系統之示意圖。 圖五為圖四之系統20對於其它次系統發出訊號之時序圖。 圖^、為本發明之另一實施例之系統15〇之功能方塊圖。 圖七係噴墨頭70之示意圖。 圖八係控制喷墨聊之第—與第二控制訊號之時序圖。 圖九為圖六之組合邏輯156之邏輯閘之佈局圖。 圖十為組合邏輯156輸出之卡諾圖。 【圖式之符號說明】 10 14 18 22 印表機 12 記憶體模組 16 噴墨頭驅動模組 20、150 時序暫存器 24 先進先出暫存陣列 26 主控制模組 馬達驅動模組 糸統 資料暫存器 時序狀態機 19 25 1254210 28 轉換電路 30 記憶體 31 系統匯流排 32 並列轉串列電路 34 串列轉並列電路 36 選擇單元 40 I/O 42 DMA 44 資料排序模組 70 喷墨頭 72 墨水槽 74 管線 76 喷墨室 78 加熱元件 80 氣泡 82 噴墨孔 100 、120 次系統 152 計數器 154 邏輯單元 156 組合邏輯 20

Claims (1)

125421〇 '申請專利範圍: 種可依據狀態訊號存取資料之串列傳輸控制系統, 其包含: 日寸序暫存器,用來儲存一基本週期寬度之一預定倍 數’以及一預設觸發次數; 一資料暫存器,用來儲存資料; 時序狀態機,絲於接收到_啟始峨時,重覆輸 出遺預設觸發次數之符合該基本週期寬度之該預 定倍數之狀態訊號,直到接收到一終止訊號後, 於疋成正在輸出之该預設觸發次數之狀態訊號時 停止輸出狀態訊號;以及 轉換電路,絲依據該時序狀態機產生之狀態訊號 存取該資料暫存器的資料。 2·如申請專利銨HI笛4 μ
其中該轉換電路 3·如申請專利範圍第〗項所述之系統, 1254210 包έ _列轉平行電路,用來依據該時序I態機之狀 態訊號將-輸人埠之資料以㈣的方式儲存至該資料 暫存器。 《如申請專利翻第丨賴狀紐,其巾該資料暫存 器係一先進先出暫存器陣列(first in flrst buffer array),用來以並聯的方式儲存資料。 5· 至該 至該 如申請專利細第丨項所述之系統,其另包含—多工 器’其_來依據該時序狀態機輸出之控制訊= 選擇 將該資料暫存器所儲存之資料以串列的方式輪出 輸出埠’或將該輸人埠之資料以串列的方式儲存 貪料暫存器。 6.如申請專利細第1項所述之系統,其另包含—三離 ί衝器(tri_statebuffer),其係用來咖^ 擇將該資料暫存器所儲存之資 料以Γ 該輸出埠,或將該輸入痒之資 串列的方式儲存至該資料暫存器。 7·如申 清專利範圍第1項所述之系統, 其係應用於一印 22 1254210 表機。 8. —種用來控制一系統之串列傳輸之方法,該系統包含 一資料暫存區,其係用來儲存資料,該方法包含下列 步驟: (a) 於接收到一啟始訊號時,重覆輸出一預設觸發次 數之符合該基本週期寬度之該預定倍數之狀態訊 號,直到接收到一終止訊號後,於完成正在輸出 之該預設觸發次數之狀態訊號時停止輸出狀態訊 號;以及 (b) 依據狀態訊號存取該資料暫存器的資料。 9. 如申請專利細第8項所述之方法,其另包含依據控 制訊號決定輸出該資料暫存區之資料或是將資料存入 該資料暫存器。 ' 式輪出至一輸出埠。 1〇.申請專利範圍第8項所述之方法,其中步驟(b)係依 據狀態訊號將該資料暫存器所儲存之資料以串列的方 其中步驟(b)係依 U.如申請專利範圍第8項所述之方法, 23 1254210 據狀態訊號將-輸入埠之資料以串列的方式儲存至該 資料暫存器。 12·—種印表機,其包含: -時序暫存器,聽儲存-基本週敏度之一預定倍 數,以及一預設觸發次數; 一時序狀態機,絲於接收到—啟始訊號時,重覆輸 出該預設觸發次數之符合該基本週期寬度之該預 定倍數之狀H減,直到接㈣_終止訊號後, 於疋成正在輸出之該預設觸發次數之狀態訊號時 停止輸出狀態訊號; 一邏輯電路,用來鎌辦序狀態機產生之狀態訊號 產生-第-㈣訊號及—第二控制訊號; -控制訊號選擇H,連接於該邏輯電路,絲控制該 邏輯電路輸出該第-控制訊號或該第二控制訊 號;以及 一噴墨頭,連接於該邏輯電路,用來依據該邏輯電路 輸出之該第一控制訊號或該第二控制訊號控制加 熱墨水之時間。 13·如申明專利範圍第12項所述之印表機,其中該邏輯 24 1254210 電路包含-計數器以及-組合邏輯,該計數器係依 據該預設觸發次數以及決定該第一控制訊號或是該 第二控制訊號之時序長度,該組合邏輯係用來產生 第一控制訊號以及該第二控制訊號。 14·如申请專利範圍第12項所述之印表機,其中該喷墨 頭包含-喷墨室,用來容置墨水,以及一加熱元 件,用來於接收到該第一控制訊號時,加熱鄰近該 加熱元件之墨水一第一預定時間以將墨水喷出相對 應之墨水孔,以及於接收到該第二控制訊號時,加 熱鄰近该加熱元件之墨水小於該第一預定時間之一 弟一預疋時間以避免將墨水喷出該墨水孔。 15. —種用來控制一印表機之方法,該方法包含: (a) 於接收到一啟始訊號時,重覆輸出一預設觸發次 數之符合該基本週期寬度之該預定倍數之狀態訊 號’直到接收到一終止訊號後,於完成正在輪出 之該預設觸發次數之狀態訊號時停止輸出狀態訊 號; (b) 依據輸出之狀態訊號產生一第一控制訊號及一第 二控制訊號; 25 1254210 (C)選擇輪出該第—控制訊號或該第二控制訊號;以 及 ⑹依據輪出之控舰魏為該第-控舰號或是該 第二控制訊號控制加熱墨水之時間。 16.如申請專利範圍第15項所述之方法,其於步驟⑼ 中若輸出之控帝ι]δ孔號係為該第一控制訊號,則控 制=印表機之加熱元件加熱鄰近該加熱元件之墨水 一第-預定時間,若輸出之控制訊號係為該第二控 制訊號,則控制該加熱元件加熱墨水小於該第一預 定時間之一第二預定時間。 17· —種可多工控制不同時序輸出之系統,其包含: η個次系統(subsystem),其分別操作於不同之時 序;以及 一主系統,用來產生分配不同時序之訊號,該主 系統包含: 一時脈控制器,用來儲存η個基本週期寬度以及 對應之η個預設觸發次數,其中每個基^週期 寬度對應於一預設觸發次數; 一資料暫存器,用來儲存資料; 26 1254210 一時序狀態機,用來於接收到來自其中之一次 系統之啟始訊號時,重覆輪出該預設觸發次 數之符合該基本週期寬度之該預定倍數之狀 怨訊號,直到接收到一終止訊號後,於完成 正在輸出之該預設觸發次數之狀態訊號時停 止輸出狀態訊號; 一轉換電路,絲依據該時序狀態機產生之狀 態訊號存取該資料暫存器的資料;以及 一輸出入埠(I/O ’用來輸出該資料暫存 器之資料至該次系統,或是將該系統之資料 輸入該資料暫存器。 18.如申請專利範圍第17項所述之系統,其中該轉換電 路包含-平行轉串列電路,用來依據該時序狀態機 之狀悲將該資料暫存器所儲存之f料以串列的 經由該輸出入埠輸出。 =申物細第17撕㈣統,射該轉換電 路包含-㈣射行魏,絲 該資料暫存器 該輪出八—= 27 1254210 20. 如申請專利範圍第π項所述之系統,其中該資料暫 存器係-先進先出暫存器陣列(flrst in細⑽ buffer array),用來以並聯的方式儲存資料。 21. 如申請專利範圍第17項所述之系統,其另包含—多 工器’其伽來依_雜訊號選擇_資料暫存 器所儲存之資料以串列的方式輸出,或將資料以串 列的方式儲存至該資料暫存器。 22. 如申請專利範圍第17項所述之系統,其另包含一三 悲緩衝器(tri-state buffer),其係用來依據該狀 態訊號選擇賴資料暫存器所儲存之請以串列的 方式輸出,或將料以串觸方式儲存至該資料 暫存器。 23. 如申請專利範圍第17項所述之系統,其係應用於一 印表機。 24. -種用來控制一系統之傳輪之方法,該系統包含一 資料暫存區’其侧來贿龍,該方法包含: 28 1254210 (a)a又疋η個基本週期寬度以及對應之n個預設觸發次 數,其中每個基本週期寬度對應於一預設觸發次 數; ⑻於接_來自其巾之—次系、統之啟始訊號時,重 覆輸出該預設觸發次數之符合該基本週期寬度之 該預定健之狀態訊號,直到接收到一終止訊號 後’於完成正在輸^之麵設觸發魏之狀態訊 號時停止輸出狀態訊號;以及 ⑻依據產生之狀魏號存取該資料暫翻的資料。 氙如申請專利範圍第24項所述之方法,其另包含步驟 (雜據控制峨歧如簡暫純之㈣或是將 資料存入該資料暫存器。 、 26.如申請專利範圍第24項所 无其中步驟(C)係 依據狀態訊號將料暫存騎儲存之資料以 的方式輸出至一輸出埠。 如申請專利範圍第24項所述之方法,其中步 依據狀態訊號將-輸人埠之f料叫觸方式、 至該資料暫存器 储存 29 27·
TW093114921A 2004-05-26 2004-05-26 Serial transmission control system for accessing data based on status signal, system capable of multiplex controlling to output at different times, and printer and control method thereof TWI254210B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW093114921A TWI254210B (en) 2004-05-26 2004-05-26 Serial transmission control system for accessing data based on status signal, system capable of multiplex controlling to output at different times, and printer and control method thereof
US10/908,632 US7396094B2 (en) 2004-05-26 2005-05-19 General serial interface system
DE102005023881A DE102005023881A1 (de) 2004-05-26 2005-05-24 Allgemeines serielles Schnittstellensystem

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW093114921A TWI254210B (en) 2004-05-26 2004-05-26 Serial transmission control system for accessing data based on status signal, system capable of multiplex controlling to output at different times, and printer and control method thereof

Publications (2)

Publication Number Publication Date
TW200538943A TW200538943A (en) 2005-12-01
TWI254210B true TWI254210B (en) 2006-05-01

Family

ID=35433351

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093114921A TWI254210B (en) 2004-05-26 2004-05-26 Serial transmission control system for accessing data based on status signal, system capable of multiplex controlling to output at different times, and printer and control method thereof

Country Status (3)

Country Link
US (1) US7396094B2 (zh)
DE (1) DE102005023881A1 (zh)
TW (1) TWI254210B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7888955B2 (en) * 2007-09-25 2011-02-15 Formfactor, Inc. Method and apparatus for testing devices using serially controlled resources
CN104581921B (zh) * 2013-10-11 2019-08-06 中兴通讯股份有限公司 数据传输方法和系统
JP6693540B2 (ja) * 2018-07-31 2020-05-13 横河電機株式会社 装置、方法およびプログラム

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100212084B1 (ko) 1996-09-21 1999-08-02 윤종용 시리얼 인터페이스 회로
KR100208379B1 (ko) 1996-10-01 1999-07-15 윤종용 시리얼 인터페이스 리드백 구동회로
GB0006291D0 (en) * 2000-03-15 2000-05-03 Lucent Technologies Inc Data communication link
US6947721B2 (en) 2000-05-15 2005-09-20 Texas Instruments Incorporated Wireless communications with transceiver-integrated frequency shift control and power control
US20030061431A1 (en) * 2001-09-21 2003-03-27 Intel Corporation Multiple channel interface for communications between devices
US7284170B2 (en) * 2004-01-05 2007-10-16 Texas Instruments Incorporated JTAG circuit transferring data between devices on TMS terminals

Also Published As

Publication number Publication date
TW200538943A (en) 2005-12-01
DE102005023881A1 (de) 2005-12-22
US7396094B2 (en) 2008-07-08
US20050275674A1 (en) 2005-12-15

Similar Documents

Publication Publication Date Title
US20120140286A1 (en) Data transmission apparatus, printer, information processing apparatus, and control method therefor
TWI254210B (en) Serial transmission control system for accessing data based on status signal, system capable of multiplex controlling to output at different times, and printer and control method thereof
CN113829769A (zh) 一种蓝牙打印机的印字速度优化方法及其装置
JP2003303068A (ja) 画像出力システム、画像出力方法、プログラム及び記憶媒体
US6946886B2 (en) Clock-synchronized serial communication device and semiconductor integrated circuit device
JPS59150768A (ja) ラインサ−マルヘツドの駆動方法
US6784909B2 (en) Auxiliary control device for managing printing in a thermal printer
JP2907600B2 (ja) サーマルプリンタ
CN112895732B (zh) 一种加热逻辑控制热敏打印头的系统
US20030088724A1 (en) Asynchronous bus interface apparatus
JPS58145463A (ja) 印字制御装置
JP3302146B2 (ja) プリンタ装置及びそのヘッド駆動回路
US5093673A (en) Thermal line printer with external memory means
JP6882619B1 (ja) インターフェイス回路及び熱履歴制御方法
WO2021192347A1 (ja) インターフェイス回路及び熱履歴制御方法
US5999742A (en) Dual latch data transfer pacing logic using a timer to maintain a data transfer interval
JPH06183048A (ja) サーマルプリンタ
US6034559A (en) Clock circuit employable for sequential regulation systems having multiple functions
JPH03108567A (ja) サーマルプリンタの駆動制御装置
JPH11170666A (ja) ネットワーク用プリンタ装置
JPH0825673A (ja) サーマルヘッド分割駆動装置
JP2002316428A (ja) プリンタ、及びプリンタ情報処理方法
JPH02305659A (ja) サーマルプリンタの印字制御装置
JPH02214673A (ja) 熱履歴制御lsi
JPH0895725A (ja) 画像形成装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees