TWI249803B - System for controlling manufacturing process, method for controlling manufacturing process and method for manufacturing a semiconductor device - Google Patents

System for controlling manufacturing process, method for controlling manufacturing process and method for manufacturing a semiconductor device Download PDF

Info

Publication number
TWI249803B
TWI249803B TW094108491A TW94108491A TWI249803B TW I249803 B TWI249803 B TW I249803B TW 094108491 A TW094108491 A TW 094108491A TW 94108491 A TW94108491 A TW 94108491A TW I249803 B TWI249803 B TW I249803B
Authority
TW
Taiwan
Prior art keywords
dislocation
engineering
stress
mentioned
inspection
Prior art date
Application number
TW094108491A
Other languages
English (en)
Other versions
TW200536036A (en
Inventor
Norihiko Tsuchiya
Yukihiro Ushiku
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of TW200536036A publication Critical patent/TW200536036A/zh
Application granted granted Critical
Publication of TWI249803B publication Critical patent/TWI249803B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67253Process monitoring, e.g. flow or thickness monitoring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

1249803 (1) 九、發明說明 【發明所屬之技術領域】 本發明是關於一種改善半導體裝置製造之工程 關於可抑制在半導體積體電路製造之工程中所發生 缺陷的工程管理系統及工程管理方法。 【先前技術】 g 在大規模積體電路(LSI)等之半導體裝置製 當發生因工程所引起之結晶缺陷的位錯時,引起j 中之洩漏等之電性特性不良,產生生產率大幅度下 其,於現在,半導體基板爲直徑如3 0 0mm般之大 已增加半導體裝置之製造成本。一旦在製品批量之 裝置中發生電性不良時,試著確認不良原因,硏究 因之對策或預防措施。在現階段爲了硏究不良原因 作線上變化工程條件製造多數試作批量,執行試作 φ 半導體裝置之電性特性測定或應力模擬等之評估。 導體裝置之評估結果,確認位錯發生原因,而執行 生原因之對策。但是,以現階段之應力模擬所取得 僅有應力及歪斜分布而已,實際上位錯是否生長需 外之判斷則非常曖昧。因此,現狀是龐大應力模擬 位錯發生原因幾乎無被活用。
針對半導體裝置內部之位錯之評估,提案有根 動力學,處理在3次元應力場中的位錯運動或位錯 互作用的位錯動力學模擬(參照K. W· Schwarz,J ,尤其 之糸吉晶 造中, η接合 降。尤 型化, 半導體 不良原 ,在試 批量之 參照半 位錯發 之結果 藉由另 結果對 據位錯 間之相 A ρ ρ 1. (2) 1249803
Phy., 1 999 年 1 月,第 85 卷,第 1 號,p.l '力學模擬雖然具有高潛在能力,但是以位錯 處理之事例是被限定於比較單純圖案之位錯 對於作爲解決發生於半導體裝置內部之位錯 手段至今仍未確立而不被活用。 再者,因硏究不良原因,對於以多數工 出之半導體裝置之評估則需要最多時間。於 p 期間因製品批量之製造也持續進行,故於採 對策或是預防措施之前多數製品批量則被犧 半導體裝置之生產率大幅度下降,也增加製; 【發明內容】 本發明之工程管理系統,爲包含測定半 造出之半導體裝置中之檢查位錯像的檢查部 查位錯像之檢查資訊取得部;取得製造上述 φ 多數工程之各個工程條件的工程條件取得部 述多數工程之中所設定出的對象工程中,被 導體基板之構造的構造取得部;根據上述工 構造,在被設定於上述構造之內部的多數節 的應力解析部;在預測集中基準値以上之上 上,設定多數起點的起點設定部;對於上述 個位置,在藉由上述應力所引起之應力場中 長過程並預測位錯線之形態的位錯動力學解 述解析位錯線之形態與上述檢查位錯像做比 0 8)。位錯動 動力學模擬所 舉動。因此, 原因的效果性 程條件所試作 硏究不良原因 取不良原因之 牲掉。因此, 造成本。 導體基板所製 ;取得上述檢 半導體裝置之 ;取得在由上 處理之上述半 程條件及上述 點上計算應力 述應力的位置 多數起點之各 計算位錯之生 析部;和將上 較,判定上述 -6 - (3) 1249803 對象工程是否爲位錯發生原因之危險工程的位錯形態比較 部。 本發明之工程管理方法,爲包含有取得半導體基板所 製造出之半導體裝置中之檢查位錯像;取得製造出上述半 導體裝置之多數工程的各個工程條件;取得在由上述多數 工程之中所設定出的對象工程中被處理之上述半導體基板 的構造;根據上述工程條件及上述構造,在被設定於上述 φ 構造之內部的多數節點上計算應力;在預測集中基準値以 上之上述應力的位置上,設定多數起點;對於上述多數起 點之各個位置,在藉由上述應力所引起之應力場中計算位 . 錯之生長過程並預測位錯線之形態;和將上述解析位錯線 之形態與上述檢查位錯像做比較,判定上述對象工程是否 爲位錯發生原因之危險工程。 本發明之半導體裝置之製造方法爲藉由包含有測定半 導體基板所製造出之半導體裝置中之檢查位錯像;取得上 φ 述檢查位錯像,取得製造出上述半導體裝置之多數工程的 各個工程條件,並取得在由上述多數工程之中所設定出的 對象工程中被處理之上述半導體基板的構造,根據上述工 . 程條件及上述構造,在被設定於上述構造之內部的多數節 點上計算應力,並在預測集中基準値以上之上述應力的位 置上,設定多數起點,對於上述多數起點之各個位置,在 藉由上述應力所引起之應力場中計算位錯之生長過程並預 測位錯線之形態,將上述解析位錯線之形態與上述檢查位 錯像做比較,判定上述對象工程是否爲位錯發生原因之危 -7- (4) 1249803 險工程,並自用以規定在上述危險工程中被處理之上述構 造的多數構造爹數之中’指定對象構造參數;和根據使上 述對象參數予以變化而取得新的解析位錯線之形態,預測 不良原因構造參數,並修正對應於上述不良原因構造參數 之上述工程條件的處理’修正上述工程條件,並藉由修正 後之上述對象工程條件實施上述危險工程。 | 【實施方式】 本發明之實施形態所涉及之工程管理系統是如第1圖 所示般,具備有設計資訊資料庫3 1、製造資訊資料庫3 2 、檢查資訊資料庫34及中央處理控制裝置(CPU ) 30等 〇 設計資訊資料庫3 1是被連接於管理設計部4 1之設計 管理伺服器35。製造資訊資料庫32是被連接於管理製造 部42之製造管理伺服器36。檢查資訊資料庫34是被連 φ 接於管理檢查部44之檢查伺服器38上。CPU30、設計管 理伺服器35、製造管理伺服器36及檢查伺服器38等是 經由區域網路(LAN,Local Area Network) 40等之通訊 網互相被連接。再者,CpU30是連接有輸入裝置24、輸 出裝置26及外部記憶體28。並且,CPU30是具備有檢查 資訊取得部2、工程條件取得部4、工程設定部6、構造 取得部8、應力解析部1 〇、起點設定部1 2、位錯動力學 解析部1 4、位錯形態比較部1 6、構造參數設定部1 8、工 程條件判定部2 0及內部記憶體2 2等。 -8- (5) 1249803 設計部4 1是具備有實施半導體裝置之電路及光罩之 佈局等的設計及製作的電腦支援設計(C A D )系統及圖案 模擬(PG )等。藉由CAD系統所設計出之半導體裝置之 電路規格或電路之佈局圖案,是藉由設計管理伺服器3 5 而被儲存在設計資訊資料庫3 1內。再者,根據所設計出 之半導體裝置之佈局圖案,藉由設計部41之PG或外部 之光罩廠商,製作出半導體製造用之多數光罩。 p 製造部42是配置有具備各種製造裝置之製造線。製 造裝置是例如包含化學氣相生長(CVD )裝置、氧化裝置 、熱處理裝置、曝光裝置、顯像裝置、蝕刻裝置及蒸鍍裝 置等。各個製造裝置是根據自製造管理伺服器36所取得 之工程條件,而實施各種半導體裝置之製造工程。 本發明之實施形態是在製造部42製造出具有淺通道 隔離(STI,Shallow Trench Isolation)構造之 90nm 設計 規則的半導體裝置,例如半導體記憶體。爲簡單說明,以 φ 半導體記憶體中之記憶元件之η通道金屬、氧化膜、半導 體(MO S )電晶體之試作工程爲一例,使用第2圖〜第 1 〇圖說明爲改善對象之製造工程。 (1 )首先,如第2圖及第3圖所示般,以光蝕刻工 程及反映性離子蝕刻(RIE )等之該蝕刻工程,在例如ρ 型半導體基板50上已規定間距Pt形成通道52。例如, 通道52之深度Ds爲25 2nm,殘留於通道52間之半導體 基板500之寬度Wa爲l〇〇nm。 (2 )藉由絕緣膜化學氣相生長(cvd )工程在半導 (6) (6)1249803 體基板5 0之表面堆積氧化矽(S i 02 )膜等之絕緣膜,並 使可埋入通道52。絕緣膜CVD溫度爲例如5 00〜700 °C。 堆積於半導體基板5 0之表面的不需要絕緣膜是如第4圖 所示般,在化學機械硏磨(CMP )工程中被除去。其結果 ,被埋入通道52之絕緣膜則平坦化,形成STI54。之後 ,在STI熱處理工程中執行STI54之細緻化。STI熱處理 溫度是例如8 00〜1 100 °C。於第4圖所示之STI形成後, 在STI間之p型基板上形成p型井。 (3 )如第5圖及第6圖所示般,在閘極熱氧化工程 中,於露出於STI54之間的半導體基板50之表面上形成 有絕緣膜56。閘極熱氧化溫度是自700〜1 100 °C之範圍所 選出。絕緣膜56之膜後To爲例如20nm。 (4 )在聚矽(p〇ly-Si ) CVD工程中,在形成有絕緣 膜56之半導體基板50上堆積p〇ly-Si膜。Poly-SiCVD溫 度是例如爲500〜800 °C。藉由光蝕刻工程及乾蝕刻工程 ,在絕緣膜56及STI54上形成帶狀延伸的閘極電極。之 後,在poly-Si熱氧化工程中,氧化閘極電極。poly-Si熱 氧化溫度是例如爲700〜1 1 00°C。接著在回蝕(etchback )工程中,如第7圖所示般,在閘極電極5 8上形成側壁 間隔物5 9。如第8圖及第9圖所示般,絕緣膜5 6中,閘 極電極58之正下部則成爲鬧極絕緣膜56a、56b及56c。 閘極電極5 8之閘極長Lg爲例如90nm。再者,側壁間隔 物59之寬度Ws則爲20nm。 (5 )在離子注入工程中,將閘極電極5 8及側壁間隔 •10- (7) 1249803 物5 9當作遮罩,通過絕緣膜5 6而在半導體基板5 0之表 面附近上,添加例如磷(P )或砷(As )等之V族元素雜 ’質。其他則以與NMOS電晶體相同之處理被形成。在於離 子注入工程後所實施之活性化熱處理工程中,如第1 〇圖 及第1 1圖所示般,活性化被注入之雜質,形成n +型之活 性區域60a〜6 Of。依據上述,形成n + p接合。活性加熱處 理溫度是例如爲8 0 0〜1 1 0 0 °C。藉由活性加熱處理產生雜 B 質擴散,活性區域60a〜60f之深度Da爲例如120nm。再 者,雜質也擴散至橫方向。如第1 2圖所示般,例如夾著 閘極電極58而相向之活性區域60a、60e之各個橫方向端 部是越過側壁間隔物5 9而到達至與閘極電極5 8之境界附 近的閘極絕絕膜5 6b之下部。並且,對被試作出之η通道 MOS電晶體執行層間絕緣膜形成工程配線工程等。 並且,於製造Ρ通道MOS電晶體時,是於形成第4 圖所示之STI154後,在STI154間之ρ型半導體基板50 φ 形成η型井。並且,第10圖及第11圖中所示之活性區域 60a〜60f是離子注入硼(Β)等之ΙΠ族元素雜質而藉由活 性加熱處理工程所形成之P +型活性層。藉由上述形成P + n 接合。 如此一來,第1圖所示之製造部42是藉由多數工程 試作出半導體裝置。藉由製造管理伺服器36,取得半導 體裝置之各工程的工程條件,及用以規定半導體基板所形 成之半導體裝置該包含MOS電晶體等之元件構造之尺寸 或形狀等之構造參數之構造資訊,來當作製造資訊。製造 -11 - (8) 1249803 管理伺服器3 6是將試作半導體裝置之製造資訊儲存至製 造資訊資料庫3 2中。 〜 檢查部44是具備有用以實施於半導體裝置之製造工 程各完成後檢查或測定所處理之半導體基板5 0的各種檢 查裝備。作爲檢查裝置包含有表面觀察用之光學顯微鏡、 構造解析用之透過型電子顯微鏡(TEM )、表面觀察或構 造解析用之掃描型電子顯微鏡(S EM ),及電性特性測定 φ 用之測試機等。在製造部42所試作出之半導體裝置是藉 由被配置在第1圖之檢查部44之測試機而測定電性特性 。對於被檢測出電性不良之不良半導體裝置,藉由例如 TEM等之測定,解析不良原因。 例如,以第2圖〜第12圖所示之工程所試作出之 Μ Ο S電晶體是在藉由測試機之電性特性之測定中檢測出 活性區域60a〜60f及半導體基板50之n + ρ接合之洩漏電 流所產生之不良。在活性區域60a〜60f及半導體基板50 Φ 之n + p接合附近,使用TEM測定位錯等之缺陷。以測試 機或TEM等之測定所取得之電性特性不良或位錯像等之 檢查結果’是藉由檢查伺服器3 8取得檢查資訊。檢查伺 •服器38是將所試作出之不良半導體裝置之檢查資訊儲存 . 於檢查資訊資料庫。 第1圖所示之CPU之檢查資訊取得部2是由檢查資 訊資料庫3 4 ’取得以例如第2圖〜第1 2圖所示之工程所 試作出之電性不良之Μ Ο S電晶體所測定出之檢查位錯像 。工程條件取得部4是自製造資訊資料庫3 2取得各工程 -12- (9) 1249803 之工程條件。工程設定部6是根據所取得之工程條件自多 數工程中設定成爲位錯發生原因之危險工程之候補。例如 ? ,包含加熱處理之工程被設定成位錯發生原因解析之對象 工程。以包含加熱處理之工程而言,例如有絕緣膜CVD 工程、STI熱處理工程、閘極熱氧化工程、poly-SiCVD工 程、poly-Si熱氧化工程及活性化熱處理工程等。構造取 得部8是自製造資訊資料庫3 2,取得用以規定在對象工 φ 程中被處理之半導體基板50之構造的構造參數等之構造 資訊。以構造資訊之構造參數而言,例如有STI54間之半 導體基板50之寬Wa、通道之深度Ds,閘極絕緣膜56a〜 56c之膜厚Το、閘極電極58之閘極長度Lg及活性區域 60a〜60f之深度Da等。再者,構造參數也包含有閘極電 極5 8之形狀等。 應力解析部1 0是根據工程條件及構造參數,重現在 各對象工程中所形成之記憶單元之最小單位之MOS電晶 φ 體之構造。對於被重現之構造的矽(Si )等之半導體結晶 ’實施依據有限要素法的3次元應力模擬。有限要素法是 在無形狀變化之區域設定成粗分割要素,在有形狀變化之 ^ 去是設定細分割要素。設定成不均等之各節點是在模擬對 . 象之半導體結晶之內部補齊均等間隔而求出應力場。再者 ’以均等間隔被捕齊之節點中之應力各如第1 3圖所示般 ’在屬於Si半導體結晶之滑動面的4種之各個{ 1 11 }面內 ’被變換成以箭號所示之在滑動方向的3種<110>方向 中被規定之合計12種之滑動系統之剪斷應力。並且,第 -13- (10) 1249803 1 3圖是由〔0 οι〕方向觀看測定由{ Π 1 }面所構成之8面 體的圖示。自如此所計算出之應力場,確認例如在連接於 : STI154之半導體基板50之上面端部及底面端部,或是閘 極電極58之端部正下方之活性區域60a〜60f之表面’爲 lOOMPa以上之應力集中。 起點設定部12是在半導體基板50之表面上確認出基 準値以上之應力集中的位置,計算起點而自動設定。以應 g 力之基準値而言,例如設定有1 0 0 M pa。因此,如第1 4圖 所示般,在半導體基板450之底面端部EBa及EBb上’ 設定起點MEa、MEb.....ΜEc及ΜEh、…。在上面端部 ETa及ETb上各設定有起點 MEd、MEe、…及Mef、… MEg。再者,在對應於以虛線所試之閘極電極5 8之端部 的位置 EGa及 EGb上,各設起點 MGa、MGb、MGc及 MGd、MGe、MGf。各起點 MEa 〜MEh、MGa 〜MGf 是以 例如5 Onm之間隔被配置。並且,起點之設定即使以任意 φ 間隔被配置當然亦可。 位錯動力學解析部1 4是對各界由起點設定部1 2所設 定之各起點 MEa〜MEh、MGa〜MGf,在藉由應力解析部 1 0所計算出之應力場中,執行位錯動力學模擬。位錯動 力學模擬是在應力場中,將例如直徑1 5nm之位錯環當作 位錯源,放置於起點MEa〜MEh、MGa〜MGf而計算各個 位錯線之生長過程。位錯動力學模擬是將位錯線分割成素 片,將對各個素片作用於位錯之力以下式所示之Peach-Koehler之式計算出。 -14- (11) 1249803 f = σ · b x ΐ ( 1 ) 在此,f爲作用於素片之力的向量,σ爲應力張量’ b爲存在於滑動面之柏格向量(Burgers vector) ,t爲位 錯線之素片的相向量。式(1 )因爲柏格向量b及位錯線 之素片的方向向量t之外積,故作用於位錯之力的方向一 定垂直於位錯線。 自位錯動力學模擬之計算結果,在例如第1圖所示之 p 輸出裝置26之畫面上顯示出全滑動系統中之位錯的況張 模樣,從計算結果在poly-Si熱氧化工程中確認出位錯線 之生長。例如,如第1 5圖所示般,被配置在半導體基板 50之上面端部及閘極電極58之端部之交叉的起點MGa 上之位錯源,最初是沿著閘極電極5 8之端部而在半環狀 之位錯線DL的{ 1 1 1 }面上持續生長。之後,在{ 1 1 1 }面上 半環狀之位錯線DL之兩端沿著半導體基板5 0之兩側順 暢生長。最終解析位錯線DLa是在應力高之半導體基板 φ 50之底面端部安定化而成終端。並且,爲了簡單說明, 第15圖無圖示STI154、絕緣膜56及側壁間隔物59等。 位錯形態比較部1 6是比較在位錯動力學解析部1 4所 取得之解析位錯線DLa之形態和在檢查資訊取得部2所 取得之檢查位錯像而判定位錯發生工程。解析位錯線DLa 及檢查位錯像之端位置及位錯長度,若在事先被設定於位 錯形態比較部1 6之判定基準値之範圍中爲一致時,則被 判定成相同位錯。第1 5圖所示之解析位錯線DLa是與檢 查位錯像相同終端位置爲半導體基板5 0之底面端部,位 -15- (12) 1249803 錯之長度與判定基準値,例如在3 0 %內與檢查位錯像一致 。其結果,閘極電極氧化工程貝特定成爲位錯發生原因的 危險工程。再者,半導體基板5 0之上面端部和閘極電極 58之交叉位置之起點MGa被特定成危險位錯起點。 構造參數設定部1 8是自在位錯形態比較部1 6被特定 之危險工程所處理之半導體基板5 0之多數構造參數,設 定對象構造參數。例如在位錯形態比較部1 6,閘極電極 ϋ 熱氧化工程被特定成危險工程之時,自第9圖所示之側壁 間隔物5 9之寬W s或閘極電極5 8之閘極長L g ;成爲第6 圖所示之閘極絕緣膜56a〜5 0c之絕緣膜56之膜厚To; 第3圖所示之半導體基板50之寬Wa或通道52之深度Ds 等設定對象構造參數。構造參數設定部1 8是在規定範圍 內變化所設定之對象構造參數之値。應力解析1 〇是藉由 構造參數設定部1 8取得對象構造參數之値’而預測應力 場。對於所預測之應力場,在起點設定部1 2如第1 4圖所 φ 示般設定多數之起點。在多數之各起點上,在位錯動力學 解析部預測位錯之生長過程。如此一來’反覆應力解析及 位錯動力學解析。其結果,當將第6圖所示之絕緣膜5 6 之膜厚Το設爲對象構造參數之時,則確認出在位錯動力 學解析中所計算出之位錯形態爲變化之事態。 例如,將絕緣膜56之膜厚To從20nm變薄成14nm 時,抑制位錯之生長,完全不會發生位錯線。再者,絕緣 膜56之膜厚To爲16nm以上時,則確認出位錯生長之事 態。例如,膜厚T 〇爲1 6 n m時,則如第1 6圖所示般,解 -16- (13) (13)1249803 析位錯線D L b僅發生在離閘極絕緣膜5 6 b下之活性區域 6 0b之表面25nm附近之淺活性區域60b之內部。自連接 於活性區域6 0 b之兩端的S TI 1 5 4之一方的上面端部所發 生之解析位錯線DLb,是無到達另一方之STI154之側壁 。膜厚To爲1 8nm時,則如第1 7圖所示般,解析位錯線 DLc是生長至深度Da超越120nm之活性區域60b而長度 爲200nm左右爲止。再者’解析位錯線DLc是生長至活 性區域60b之兩端的STI側壁爲止。 工程條件判定部20是根據使以構造參數設定部1 8所 指定之對象構造參數之値予以變化而所取得之解析位錯線 DLa〜DLc之形態,預測電性特性之不良原因構造參數。 再者,工程條件判定部20是根據應力解析及位錯動力學 解析之結果修正並改善不良原因構造參數之工程條件。例 如,位錯動力學解析之結果,閘極絕緣膜56a〜56c之膜 厚To爲18nm以上時,因生長的位錯線超越活性區域6〇a 〜60c之深度Da,故要擔心成爲活性區域60a〜60f及半 導體基板50之n + p接合之洩漏電流之原因。實際上,在 第1圖所示之製造部42使閘極絕緣膜之膜厚變化14nm〜 20nm而製造出對策硏究批量。以對策硏究批量之各個半 導體記憶體之記憶單元之測試模式,實施Μ 0 S電晶體之 洩漏電流測定。其結果,確認出閘極絕緣膜之膜厚爲 1 8nm以上時,多發生洩漏電流不良,良品率爲30%以下 。再者,確認出閘極絕緣膜之膜厚爲16nm以下時,良品 率爲90%。工程條件判定部20是修正閘極氧化工程之工 -17- (14) (14)1249803 程條件,使第5圖及第6圖所示之絕緣膜5 6之膜厚Το可 成爲1 4〜1 6nm。被修正之閘極熱氧化工程之工程條件是 被輸出至製造管理伺服器3 6。 輸入裝置24是指鍵盤、滑鼠等之機器。當自輸入裝 置24執行輸入操作時,所對應之按鍵資訊則被傳達至 CPU30。輸出裝置26是指螢幕等之畫面,可使用液晶顯 示裝置(LCD )、發光二極體(LED )面板、電激發光( EL)面板等。輸出裝置26是藉由CPU30而被控制,顯示 在檢查資訊取得部2所取得之檢查結果,在構造取得部8 所取得之製造過程之半導體裝置之形狀或構造,及在應力 解析部i 〇或位錯力學解析部1 4所實施之計算結果等。外 部記憶體28是保存用以使CPU30實行在應力解析部10 或位錯動力學解析部1 4所實施之模擬等之運算的程式。 再者,CPU30之內部記憶體22或是外部記憶體28是在 CPU30中演算,暫時保存計算途中或解析途中之資料。 若依據本發明之形態所涉及之工程管理系統,則可以 識別成爲位錯發生原因之危險工程或成爲電性特性不良之 原因的構造,而施予迅速改善,可防止良率降低及抑制製 造成本。 上述位錯動力學解析中,即使以實際不發生位錯之條 件,於計算中亦有生長大位錯之情形。在如此錯誤之位錯 生長起點附近,以應力解析所預測之應力異常變大。例如 ,藉由修正錯誤位錯起點上之絕緣膜之黏性係數等而再計 算應力場,執行改善使解析位錯線與在TEM所測定到之 -18- (15) 1249803 檢查位錯像可整合,如此一來,本發明之實施形態所涉及 之工程管理系統是藉由重複檢查資訊之驗證,可將解析錯 ^ 位線之預測維持於高精度之水準。 再者’上述說明中,不良原因構造參數雖然爲單一, 但是即使包含多數構造參數當然亦可。例如,閘極絕緣膜 5 6a〜5 6c之膜厚To爲18nm以上時,錯位生長則發生超 過活性區域60a〜60c。以其他構造參數而言,將閘極電 JI 極58之閘極長度Lg例如從90nm變更至80nm而執行應 力解析及位錯動力學解析。其結果,確認出位錯生長被抑 制限定在50nm以內。在第1圖之製造部42中,將閘極 電極58之閘極長度Lg當作80nm而所試作出之MOS電 晶體,是良品率被改善成95%。再者,如第18圖所示般 ,在絕緣膜56及STI154之境界,彎曲閘極電極58a之彎 曲部158a產生應力集中。例如,對閘極長度Lga爲9 Onm 之閘極電極58a之彎曲部,實施應力解析及位錯動力學解 φ 析。針對閘極絕緣膜56a〜56c之膜厚To爲20nm時,則 如第19圖所示般,閘極電極58b之閘極長度Lgb縮短成 80nm。並且,如第20圖所示般,將閘極電極58b之彎曲 部1 5 8 b之形狀變更成直線形狀之閫極電極5 8 c。其結果 ,確認出位錯生長被抑制深度被限定爲8 Onm以內。在第 1圖所示之設計部4 1中,製造對應於閘極電極5 8 c之光 罩而所所試作出之Μ Ο S電晶體’是確認出良品率被改善 爲7 2 %。如此一來,藉由組合在危險工程中所處理之半導 體基板50之構造的多數構造參數而適用應力解析及位錯 -19- (16) 1249803 動力學解析’可修正並改善對於各個構造寥1數之工 〇 接著,使用第2 1圖及第22圖所示之流程圖, 發明之實施形態所涉及之工程管理方法。 (6 )首先,藉由第1圖所示之設計管理伺服署 控制,根據被儲存於設計資訊資料庫3 1之半導體 設計資料而在設計部4 1製作出光罩。藉由製造管 器36之控制,根據被儲存於製造資訊資料庫32之 件,在製造部42實施半導體裝置之試作製造。使 置自愛製造部42之製造裝置,藉由多數之製造工 光罩之電路圖案複印至半導體基板上。在各製造工 形成之半導體裝置之形狀或構造參數則當作構造資 存於製造資訊資料庫3 2中。所試作之半導體裝置 查部44測定電性特性。對於檢測出pn接合之洩漏 產生之不良的半導體裝置,則使用TEM測定位錯 • 導體裝置之電性特性不良及所側並出之檢查位錯像 資訊’是藉由檢查伺服器38而被儲存於檢查資訊 34 ° (7)在第21圖之步驟S100中,藉由第1圖 CPU30之檢查資訊取得部2,檢索檢測出因被除儲 查資訊資料庫3 4之pn接合洩漏電流而所產生之不 導體裝置。檢查資訊取得部2是自檢查資訊資量庫 得被檢所之半導體裝置之檢查位錯像。 (8 )在步驟S 1 0 1,藉由工程條件取得部4, 程條件 說明本 ! 35之 裝置之 理伺服 工程條 用被配 程,將 程中所 訊被儲 是在檢 電流所 像。半 之檢查 資料庫 所示之 存於檢 良的半 34取 自製造 -20- (17) 1249803 資訊資料庫3 2取得不良半導體裝置之多數工程及工程條 件,在步驟S 1 02,藉由工程設定部6自多數工程中,將 包含加熱處理之工程當作位錯發生原因解析之對像工程而 予以設定。再者,在步驟S103中,藉由構造取得部8’ 自製造資訊資料庫3 2取得用以規定在對象製造工程中被 處理之半導體基板5 0之構造的構造參數〕等之構造資訊 〇 p ( 9 )在步驟S 1 04中,藉由應力解析部1 0,根據在 對象工程之工程條件及對象工程所處理之半導體基板5 0 之構造,在依據3次元應力模擬被設定在半導體基板50 之構造內部之多數節點上,計算應力而預測應力場。在步 驟S 1 0 5中,藉由起點設定部1 2,在所預測之應力場集中 將成爲基準値以上之應力的位置上,設定多數起點。自多 數起點之中指定配置位錯元之起點。在步驟S 1 06中,藉 由位錯動力學解析部1 4,對配置有位錯源之起點,在應 φ 力場中藉由位錯動力學模擬計算位錯生長過程,預測解析 位錯線之形態。在步驟S 1 0 7中,針對所有設定之起點, 由位錯動力學模擬至計算生長過程爲止,反覆步驟S105 及S106之處理。 (1 〇 )在步驟s 1 0 8中,藉由位錯形態比較部1 6,比 較解析錯位線之形態和檢查位錯像。比較結果,位錯起點 及位錯線之長度若在事先被位錯形態比較部1 6所設定之 判定基準値之範圍內~致時,則在步驟S 1 09中,判定成 對象工程爲位錯發生原因之危險工程。再者,在步驟 -21 - (18) (18)1249803 S 1 ο 8中,解析位錯線之形態與檢查位錯像不一致之時, 則在步驟S U 〇執行應力解析之應力模擬。 (11)接著,在第22圖之步驟S120中,藉由工程設 定部6,取得被判定位錯發生原因之危險工程而當作對象 工程。在步驟S 1 2 1中,藉由構造參數設定部1 8 ’自規定 在對象工程中被處理之半導體基板50之構造的複數之構 造參數,設定對象構造參數。作爲對象構造參數之値是指 定多數不同之値。 (12 )在步驟S122中,藉由應力解析部1〇,自與第 2 1圖之步驟S 1 04相同之處理預測相對於多數對象構造參 數値之各個的多數應力場。於步驟S123及S124中,在起 點設定部1 2及位錯動力學解析部14,與步驟S 1 05及 S 106相同,針對對多數各個應力場所設定之所有起點與 側位錯生長。在步驟S126中,針對所有所設定之構造參 數,從藉由錯位動力學解析計算位錯生長爲止,重複步驟 S121〜S125之處理。 (1 3 )在步驟S 1 27中,藉由工程條件判定部20,根 據使在構造參數設定部1 8中被指定之對象構造爹數値予 以變化而所取得之解析位錯線之形態,預測電性不良原因 構造參數。再者,工程條件判定部2 0,根據應力解析及 位錯動力學解析之結果,修正並改善對應於不良原因構造 參數之工程的工程條件。 若依據本發明之實施形態所涉及之工程管理方法,則 可以有效率執行判定在開發製品試作階段所製造出之半導 -22- (19) 1249803 體裝置之位錯而引起之電性特性不良之危險工程及危險位 錯起點。並且,針對在危險工程中被處理之半導體基板 5 0之構造的複數之各個構造參數’藉由適用應力解析及 位錯動力學解析,可改善相對於不良原因之構造參數的工 程條件。 〔其他實施例〕 | 在本發明之實施形態中,以半導體裝置而言’是使用 將MOS電晶體當作記憶元件之半導體記憶體而予以說明 。但是,半導體裝置即使是使用浮閘MOS電晶體之快閃 記憶體,使用正反器電路之靜態隨機存取記憶體(SRAM ),使用組合電容器和MOS電晶體之組合的動態RAM ( DRAM )等之半導體記憶體亦可。再者,即使爲記憶體混 載邏輯電路或邏輯電路等亦可。再者,以對象工程而言, 不僅半導體裝置所使用之MOS電晶體之工程,若爲具有 φ Si02以外之各種閘極絕緣膜之絕緣閘極型電晶體(MIS 電晶體),雙極電晶體(BPT)或是在半導體基板形成pn 接合二極體等之np接合的元件時當然亦可。 再者,本發明之實施形態之說明中,包含有加熱處理 之工程爲成爲位錯發生原因之危險工程的候補。但是,即 使在例如乾蝕刻工程,或隨著CVD工程等之半導體基板 之形狀變化的工程中,也有發生應力之情形。將隨著半導 體基板之形狀變化的工程當作危險工程之候補時,若在應 力解析部1 0使用組合形狀模擬及3次元應力模擬之製程 -23- (20) 1249803 模擬器時,則可以容易預測應力場。 再者,本發明之實施形態是使用半導體裝置 ^ 造而予以說明。但是,即使於量產品之製造中發 電性特性不良之問題時,不需要執行如現階段所 大實驗或不良解析,可以精確或在被顯定之範圍 爲問題之危險工程及不良原因工程等,可以容易 改善。 _ 並且,對於實際位錯未發現之開發階段的半 ,檢查位錯像之檢查資訊量,比起解析位錯線之 較差。但是,例如7〇nm設計規則般,接近於上 設計規則之半導體裝置製品,是可利用90nm設 檢查資訊及製造資訊。可以根據以90nm設計規 出之危險工程及危險位錯起點,藉由應力解析及 學解析,預測應力場及位錯之生長過程。因此, 良原因工程予以預防。實際上,試作以70 nm設 φ 設計出之半導體裝置的結果,於半導體裝置之動 題,在TEM觀察中也確認出無位錯發生。並且 7 Onm以下,即使開發例如5 5 nm以下之設計規 體裝置,亦可適用本發明之實施形態所涉及之工 ,預測危險工程及不良工程等。 【圖式簡單說明】 第1圖是表示本發明之實施形態所涉及之工 統之構成一例的方塊圖。 之試作製 生有同樣 實施之膨 內指定成 實現工程 導體裝置 形態精度 :述 9 0 nm 計規則之 則所判定 位錯動力 可以對不 計規則所 作並無問 ,即使於 則之半導 程管理法 程管理系 -24- (21) 1249803 第2圖是表示本發明之實施形態之說明所使用之半導 體裝置之製造工程之一例的平面圖(Νο·1)。 -第3圖是表示沿著第2圖所示之半導體基板之Α-Α 線的截面圖。 第4圖是表示本發明之實施形態之說明所使用之半導 體裝置之製造工程之一例的截面工程圖(No.2)。 第5圖是表示本發明之實施形態之說明所使用之半導 g 體裝置之製造工程之一例的平面圖(No.3)。 第6圖是表示沿著第5圖所示之半導體基板之B-B線 的截面圖。 第7圖是表示本發明之實施形態之說明所使用之半導 體裝置之製造工程之一例的平面圖(No .4)。 第8圖是表示沿著第7圖所示之半導體基板之C-C線 的截面圖。 第9圖是表示沿著第7圖所示之半導體基板之D-D 線的截面圖。 第1 0圖是表示本發明之實施形態之說明所使用之半 導體裝置之製造工程之一例的平面圖(No.5)。 第11圖是表示沿著第10圖所示之半導體基板之E-E 線的截面圖。 第12圖是表示沿著第1〇圖所示之半導體基板之F-F 線的截面圖。 第1 3圖是本發明之實施形態所涉及之應力解析之說 明所使用之半導體結晶之1 2種滑動系統的圖示。 -25- (22) 1249803 第1 4圖是表示設定在本發明之實施形態所使用之半 導體基板上之起點之候補例的圖示。 第1 5圖是表示本發明之實施形態所涉及之位錯動力 學解析之說明所使用位錯生長過程之一例的圖示。 第1 6圖是表示本發明之實施形態之說明所使用之位 錯線之其他例的圖示。 第1 7圖是表示本發明之實施形態之說明所使用之位 g 錯線之其他例的圖示。 第1 8圖是表示本發明之實施形態之說明所使用之半 導體裝置之一例的平面圖。 第1 9圖是表示本發明之實施形態之說明所使用之半 導體裝置之另一例的平面圖。 第2 0圖是表示本發明之實施形態之說明所使用之半 導體裝置之其他例的平面圖。 第2 1圖至第22圖爲表示本發明之實施形態所涉及之 φ 工程管理方法之一例的流程圖。 【主要元件符號說明】 2 檢 查 資 訊取 得 部 4 工 程 條 件取 得 部 6 工 程 5几 5又 定部 8 構 造 取 得部 10 應 力 解 析部 12 起 點 設 定部 -26- (23)1249803
14 位 錯 動 力 學 解 析部 16 位 錯 形 態 比 較 部 18 構 造 參 數 三几 δ又 定 部 20 工 程 條 件 判 疋 部 22 內 部 記 憶 體 24 輸 入 裝 置 26 輸 出 裝 置 28 外 部 記 憶 體 3 1 設 計 資 訊 資 料 庫 32 製 造 資 訊 資 料 庫 34 檢 查 資 訊 資 料 庫 35 設 計 管 理 伺 服 器 36 製 造 管 理 伺 服 器 38 檢 查 伺 服 器 41 設 計 部 42 製 造 部 44 檢 查 部 50 半 導 體 基 板 52 通 道 54 STI 56 絕 緣 膜 5 6 a 〜5 6 c 閘 極 絕 緣 膜 58 閘 極 電 極 59 側 壁 間 隔 物 -27- (24)1249803 60a〜60f n +型活性區域 15 8a 彎曲部 15 8b 彎曲部
-28-

Claims (1)

1249803 (1) 十、申請專利範圍 1 · 一種工程管理系統,其特徵爲:包含 測定半導體基板所製造出之半導體裝置中之 像的檢查部; 取得上述檢查位錯像之檢查資訊取得部; 取得製造上述半導體裝置之多數工程之各個 的工程條件取得部; JI 取得在由上述多數工程之中所設定出的對象 被處理之上述半導體基板之構造的構造取得部; 根據上述工程條件及上述構造,在被設定於 之內部的多數節點上計算應力的應力解析部; 在預測集中基準値以上之上述應力的位置上 數起點的起點設定部; 對於上述多數起點之各個位置,在藉由上述 起之應力場中計算位錯之生長過程並預測位錯線 φ 位錯動力學解析部;和 將上述解析位錯線之形態與上述檢查位錯像 判定上述對象工程是否爲位錯發生原因之危險工 形態比較部。 2 .如申請專利範圍第1項所記載之工程管理 中,又包含有 自用以規定在上述危險工程中被處理之上述 數構造參數之中,設定對象構造參數的構造參數 和 檢查位錯 工程條件 工程中, 上述構造 ,設定多 應力所引 之形態的 做比較, 程的位錯 系統,其 構造的多 設定部; -29- (2) 1249803 根據使上述對象參數予以變化而取得新的解析位錯線 之形態,預測不良原因構造參數,並修正對應於上述不良 原因構造參數之上述工程條件之工程條件判定部。 3 .如申請專利範圍第1項所記載之工程管理系統,其 中,又包含有 保管含有上述檢查位錯像之檢查資訊的檢查資訊資料 庫;和 JI 保管含有上述工程條件及上述構造參數之製造資訊的 製造資訊資料庫。 4·如申請專利範圍第1項所記載之工程管理系統,其 中,上述對象工程包含有加熱處理。 5·如申請專利範圍第1項所記載之工程管理系統,其 中,上述對象工程爲隨著上述半導體基板之形狀變化的工 6.如申請專利範圍第1項所記載之工程管理系統,其 • 中,上述應力是在上述半導體基板滑面之滑動方向中被規 定之滑動系統的剪斷應力。 7·如申請專利範圍第1項所記載之工程管理系統,其 中,上述解析位錯線之形態包含位錯之終端位置及位錯之 長度。 8.—種工程管理方法,其特徵爲:包含有 取得半導體基板所製造出之半導體裝置中之檢查位錯 像; 取得製造出上述半導體裝置之多數工程的各個工程條 -30- (3) 1249803 件; 取得在由上述多數工程之中所設定出的對象 處理之上述半導體基板的構造; 根據上述工程條件及上述構造,在被設定於 之內部的多數節點上計算應力; 在預測集中基準値以上之上述應力的位置上 數起點; p 對於上述多數起點之各個位置,在藉由上述 起之應力場中計算位錯之生長過程並預測位錯線 和 將上述解析位錯線之形態與上述檢查位錯像 判定上述對象工程是否爲位錯發生原因之危險工 9·如申請專利範圍第8項所記載之工程管理 中,又包含有 自用以規定在上述危險工程中被處理之上述 Φ 數構造參數之中,指定對象構造參數;和 根據使上述對象參數予以變化而取得新的解 之形態,預測不良原因構造參數,並修正對應於 原因構造參數之上述工程條件。 I 0 ·如申請專利範圍第8項所記載之工程管 其中’上述檢查位錯像是由檢測電性特性不良的 體裝置所測定出。 II ·如申請專利範圍第8項所記載之工程管 其中,上述對象工程包含有加熱處理。 工程中被 上述構造 ,設定多 應力所引 之形態; 做比較, 程。 方法,其 構造的多 析位錯線 上述不良 理方法, 不良半導 理方法, -31 - (4) 1249803 1 2 ·如申請專利範圍第8項所記載之工程 < 其中,上述對象工程爲隨著上述半導體基板之 •工程。 1 3 .如申請專利範圍第8項所記載之工程 其中,上述電性特性良是由於上述半導體裝置 漏電流而導致的不良。 1 4 ·如申請專利範圍第8項所記載之工程 I 其中,上述應力是在上述半導體基板滑面之滑 規定之滑動系統的剪斷應力。 1 5 ·如申請專利範圍第8項所記載之工程 其中,上述解析位錯線之形態包含位錯之終端 之長度。 i 6· 一種半導體裝置之製造方法,其特徵 含有 測定半導體基板所製造出之半導體裝置中 • 像; 取得上述檢查位錯像,取得製造出上述半 多數工程的各個工程條件,並取得在由上述多 所設定出的對象工程中被處理之上述半導體基 根據上述工程條件及上述構造,在被設定於上 部的多數節點上計算應力,並在預測集中基準 述應力的位置上,設定多數起點,對於上述多 個位置,在藉由上述應力所引起之應力場中計 長過程並預測位錯線之形態,將上述解析位錯 管理方法, 形狀變化的 管理方法, Ρ η接合之 管理方法, 動方向中被 管理方法, 位置及位錯 爲·藉由包 的檢查位錯 導體裝置之 數工程之中 板的構造, 述構造之內 値以上之上 數起點之各 算位錯之生 線之形態與 •32- (5) 1249803 上述檢查位錯像做比較,判定上述對象工程是否爲位錯發 ^"生原因之危險工程,並自用以規定在上述危險工程中被處 > 理之上述構造的多數構造參數之中,指定對象構造參數; 和根據使上述對象參數予以變化而取得新的解析位錯線之 形態,預測不良原因構造參數,並修正對應於上述不良原 因構造參數之上述工程條件的處理,修正上修工程條件, 並藉由修正後之上述對象工程條件實施上述危險工程 1 7 ·如申請專利範圍第1 6項所記載之半導體裝置之製 造方法,其中,上述檢查位錯像是由檢測電性特性不良的 不良半導體裝置所測定出。 1 8 ·如申請專利範圍第1 6項所記載之半導體裝置之製 造方法,其中,上述對象工程包含有加熱處理。 1 9.如申請專利範圍第1 6項所記載之半導體裝置之製 造方法,其中,上述對象工程爲隨著上述半導體基板之形 φ 狀變化的工程。 20.如申請專利範圍第16項所記載之半導體裝置之製 造方法,其中,上述電性特性不良是由於上述半導體裝置 Pn接合之漏電流而導致的不良。 -33-
TW094108491A 2004-03-23 2005-03-18 System for controlling manufacturing process, method for controlling manufacturing process and method for manufacturing a semiconductor device TWI249803B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004084682A JP4550453B2 (ja) 2004-03-23 2004-03-23 工程管理システム、及び工程管理方法

Publications (2)

Publication Number Publication Date
TW200536036A TW200536036A (en) 2005-11-01
TWI249803B true TWI249803B (en) 2006-02-21

Family

ID=35096834

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094108491A TWI249803B (en) 2004-03-23 2005-03-18 System for controlling manufacturing process, method for controlling manufacturing process and method for manufacturing a semiconductor device

Country Status (3)

Country Link
US (1) US7188049B2 (zh)
JP (1) JP4550453B2 (zh)
TW (1) TWI249803B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4056412B2 (ja) * 2003-03-10 2008-03-05 株式会社東京精密 パターン検査方法及び装置
JP4577680B2 (ja) * 2004-04-13 2010-11-10 エルピーダメモリ株式会社 半導体装置の製造方法
US7713889B2 (en) * 2005-11-16 2010-05-11 Nikon Corporation Substrate processing method, photomask manufacturing method, photomask, and device manufacturing method
US8515724B2 (en) * 2010-06-22 2013-08-20 International Business Machines Corporation Technology computer-aided design (TCAD)-based virtual fabrication
KR101866448B1 (ko) * 2011-02-10 2018-06-11 삼성전자주식회사 포토마스크 형성 방법, 이를 수행하는 프로그래밍된 명령을 저장하는 컴퓨터에서 판독 가능한 저장 매체 및 마스크 이미징 시스템
JP6124287B2 (ja) * 2013-03-04 2017-05-10 一般財団法人電力中央研究所 炭化珪素基板又は炭化珪素半導体素子の検査方法及び炭化珪素基板又は炭化珪素半導体素子の製造方法
US20190155971A1 (en) * 2017-11-20 2019-05-23 Samsung Electronics Co., Ltd. Device dislocation stress simulation
CN111625918B (zh) * 2019-02-27 2023-05-09 阿里巴巴集团控股有限公司 一种工艺参数推荐方法、装置及电子设备
KR20230048952A (ko) * 2021-10-05 2023-04-12 삼성전자주식회사 풀-칩 레이아웃을 이용한 레이아웃 검증 시스템 및 이를 이용한 레이아웃 검증 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0774164A (ja) * 1993-07-02 1995-03-17 Hitachi Ltd 半導体メモリ装置及びその製造方法
JPH1145922A (ja) * 1997-07-25 1999-02-16 Toshiba Corp 材料強度シミュレーション方法
JP4274649B2 (ja) * 1999-10-07 2009-06-10 株式会社日立製作所 微細パターン検査方法及び装置
JP2003092237A (ja) * 2001-07-12 2003-03-28 Toshiba Corp 危険プロセス/パターン検出システム、危険プロセス/パターン検出方法、危険検出プログラム、及び半導体装置の製造方法

Also Published As

Publication number Publication date
TW200536036A (en) 2005-11-01
US7188049B2 (en) 2007-03-06
JP4550453B2 (ja) 2010-09-22
US20050233601A1 (en) 2005-10-20
JP2005276915A (ja) 2005-10-06

Similar Documents

Publication Publication Date Title
US8664968B2 (en) On-die parametric test modules for in-line monitoring of context dependent effects
JP5957023B2 (ja) 半導体デバイス製造を制御する方法
US7915055B2 (en) Manufacturing method of semiconductor device
TWI249803B (en) System for controlling manufacturing process, method for controlling manufacturing process and method for manufacturing a semiconductor device
JP2007538383A (ja) イオン注入プロセスの欠陥検出および制御方法、およびその実行システム
US9852956B2 (en) Extraction of resistance associated with laterally diffused dopant profiles in CMOS devices
US20100050939A1 (en) Method for determining the performance of implanting apparatus
US8890551B2 (en) Test key structure and method for measuring step height by such test key structure
JP2006229145A (ja) 不純物の注入深さの監視方法
US6746882B1 (en) Method of correcting non-linearity of metrology tools, and system for performing same
US6313480B1 (en) Structure and method for evaluating an integrated electronic device
JP2009076863A (ja) 半導体装置の製造方法
Fishman et al. Reliability Challenges and Inline Metrology-An Effective Approach to Implementation in Advanced Devices
CN113488451B (zh) 浅沟槽隔离能力测试结构及其测试方法
US5972728A (en) Ion implantation feedback monitor using reverse process simulation tool
JP5365174B2 (ja) 電子デバイスの電気特性評価方法及び電子デバイスの電気特性評価装置
JP2010186775A (ja) モニター用結晶欠陥検出素子、半導体装置及びその製造方法
KR20100062400A (ko) 반도체 웨이퍼의 결함 분석 방법
Vaid et al. Scatterometry as technology enabler for embedded SiGe process
US7105398B2 (en) Method for monitoring lateral encroachment of spacer process on a CD SEM
TW202238688A (zh) 製造半導體晶圓的方法
Beaudoin et al. Yield and Failure Analysis of FinFET Source to Drain Leakage in 12nm Technology
JP5636886B2 (ja) 絶縁破壊寿命シミュレーション方法及びシリコンウェーハ表面の品質評価方法
US20200294868A1 (en) Device/health of line (hol) aware ebeam based overlay (ebo ovl) structure
JP2007214410A (ja) 自立薄膜の応力管理方法及びステンシルマスクの製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees