TWI248086B - Semiconductor circuit and initialization method - Google Patents

Semiconductor circuit and initialization method Download PDF

Info

Publication number
TWI248086B
TWI248086B TW092106415A TW92106415A TWI248086B TW I248086 B TWI248086 B TW I248086B TW 092106415 A TW092106415 A TW 092106415A TW 92106415 A TW92106415 A TW 92106415A TW I248086 B TWI248086 B TW I248086B
Authority
TW
Taiwan
Prior art keywords
fuse
read
circuit
reading
spare
Prior art date
Application number
TW092106415A
Other languages
English (en)
Other versions
TW200307949A (en
Inventor
Von Keyserlingk Albert Graf
Helmut Schneider
Johann Pfeiffer
Original Assignee
Infineon Technologies Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Ag filed Critical Infineon Technologies Ag
Publication of TW200307949A publication Critical patent/TW200307949A/zh
Application granted granted Critical
Publication of TWI248086B publication Critical patent/TWI248086B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/027Detection or location of defective auxiliary circuits, e.g. defective refresh counters in fuses
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Dram (AREA)
  • Fuses (AREA)

Description

1248086 .九、發明說明: .本發明侧於-㈣導體魏,A具錄_以設定該半 導體電路的内部操作參數及硬體性質,及係關於一種該溶絲的 最適讀取之方法。 因製造條件的改變,所製造之積體半導體電路常 陷,其會限縦體半導體“的功能性。所以,由㈣觀變 而使内部電壓產生變化將使其電子性質無法翻所指定的值, 或是形成缺陷線路(如字或位元線路)。 為確保半導體晶片的功能性,可使用多樣溶絲(可熔式連接 線),這些元件離態(-般為其電子性f的其巾—個阳皮永久 改變。熔絲即在聚焦雷射束或雨電子流的協助下會被切斷(麟) 的線路,而依熔絲的狀態而定,電路可提供一特定電壓或是取 代一缺陷電路。 在此情況下,相對應熔絲的狀態可在特殊讀取電路(溶絲鎖 定電路)的協助下被決定。在此情況下,依賴的導電率而定, 特定電壓值-般在熔絲鎖定電路的輸出端產生,例如未燒斷的 熔絲供應電壓值L,且燒斷的熔絲產生電壓值H。 由於可使職熔絲設定最触伽重要參數,如内部供 應電壓’因此該熔絲-般在轉體晶μ的起魏階段期間(亦即 當所有電壓在該半導體晶片内部累積)被讀取。 在此情況下’習知半導體電路中的所有熔絲是在半導體電 路的起始化階段期間之-較早瞬時(此時該供應電壓仍為不穩 疋的)被桃’料敎的供應電朗起偶賴取6鑛的熔 1248086 絲 發二本 时料職項料㈣電路及藉 申域第6項的方法而達到。較佳發展訂定於附屬 ’用於活化_元件的制保險絲線路在比用 疋内°p健的產生器熔絲為晚的瞬時被讀取。由於在起始 =皆,_,轉體電路的供應碰會持續升高,因此在猶後 讀取瞬時較在第-鱗(财生^麟於此時被讀取)ι較高的 電壓值:此方式可改良相對應熔絲鎖定電路的偵測行為,且減 少錯誤讀取備用溶絲的風險。 口在本發_-個較佳具體實施例中,該_熔絲的讀取瞬 時疋由與β細溶料聯連接的讀取電晶體的閘電壓之控制而 決定。此使得即使在相對絲絲叙電路無輯改變時,仍可 達到該保險絲線路的最適讀取。 在本發明的一個較佳具體實施例中,提供了一種用於讀取 該備用溶絲的讀取裝置’該讀取裝置具-種味器,其僅當供 應電壓幾乎完全累積時’才起動該備用熔絲的讀取操作,以確 保該備用熔絲可在儘可能高及儘可能穩定的電壓條件下被讀 取0 而且,較佳為,以較習知比較器的切換閥值為高的切換閥 1248086 值來設計該備用保險讀取線路的比較器,因為此設計結果可以 特別簡單的方式達到該備用熔絲的可靠讀取。 而且’較佳為,以關於該備用讀取裝置的最適化尺寸來設 計該產生器讀取裝置;此方式可使該產生器讀取裝置僅管在半 導體電路起始化階段期間的不穩定操作條件下,仍可達到該產 生器熔絲的可靠讀取。 第1圖圖示地顯示用以以讀取電子半導體電路的熔絲F的讀 取裝置結構。在此情況下,該讀取裝置E包括一種比較器κ以決 定讀取瞬時、一種脈衝成形電路p以產生控制訊號、及一種讀取 電路L以讀取相對應熔絲F(未於此處示出)。在此情況下,該比 較器K的輸出係經由一訊號線路連接至該脈衝成形電路p的輸 入,然而,該脈衝成形電路P的輸出係經由一控制線路連接至該 讀取電路L的輸入。 弟2圖圖示地顯示二個讀取裝置er、eg的排列以讀取半導體 電路的產生器熔絲及備用熔絲FG、FR,此處僅說明在每一個排 列中的個別讀取裝置EG、ER的比較器Kg、KR&脈衝成形電路 Pg、Pr。 在此情況下,該第一比較器KG較佳為習知設計者,且其在 半導體電路起始化階段期間,於一特定瞬時產生第一起始&號 startl。該startl訊號使得該第一脈衝成形電路?〇在其中兩輸出產 生兩個控制訊號bFPUP、FPUN1。 §亥第*一比較係根據本發明設計,且其較佳為在半導體 電路起始化階段期間,於一稍後瞬時產生第二起始訊號贫时2, 此訊?虎存在於邏輯AND閘的兩個輸入其中之一。置於琴第一比 1248086 較器kr及第二脈衝成形電路Pr間的AND閘係用於定義特定訊, 號指令,且該startl訊號存在於該AND閘的另一個輸入。僅當兩· 個起始訊號startl、start2皆出現時,該AND閘才將起始訊號送至 第二脈衝成形電路PR,於是後者在其輸出產生控制訊號^^。 第3a圖顯示該產生器熔絲fg的讀取裝置;^的該第一比較器 kg’其較佳為具習知結構。 在此情況下,該第一比較SKG被分成一個分壓器及兩個倒 反器。在此情況下,該分壓器包括串聯連接於供應電壓乂加及地 面間的非電抗電阻器R、及p-通道場效電晶體Trl(其閘電極係連參 接至汲電極)。 因此,該分壓器在節點κι產生電壓vK1,其與供應電壓Vint 減去該電晶體Trl的臨界電壓\^]^的值相同: VKl=Vint_ VTR1 此節點K1存在於第一倒反器的輸入,該第一倒反器為傳統 叹计且具ρ-通道及η-通道場效電晶體Tr3、Tr4,其串聯於該供應 電壓及地面間。該第一倒反器供應與該節點電壓γκι的邏輯 _ 電位相關之一倒反電位,在此情況下,當提供低節點電壓Vki 時,該第一倒反器的η_通道場效電晶體1>4關斷,且該ρ-通道場 政電晶體Tr3將該第一倒反器的輸出拉至高電位,該第一倒反器 的向電位使得該第二倒反器的p_通道場效電晶體Tr5關斷,且其 〜通道場效電晶體Tr6開啟而因此將該第二倒反器的輸出拉至 地面。此狀態係由另一p-通道場效電晶體Tr7加以閉鎖,該卜通 道%效電晶體Tr7係設計為在該供應電壓及該第二倒反器的 輸入間且其閘極連接至該第二倒反器的輸出。 — 8 1248086 只有在節點電壓νκι達到該第一倒反器電路鎖定值時,讀取 操作才由該供應電壓vint的特定值開始。在此情況下,該第一倒· 反器電路的p-通道場效電晶體丁^關斷,但〜通道場效電晶體Tr4 將該第-倒反器電路的輸出拉至地面,在該第二倒反器電路的 輸入的低電位使得該第二倒反器的〜通道場效電晶體Tr6關 斷,且其p-通道場效電晶體Tr5將該第二倒反器的輸出拉於該供 應電壓vint的電位且由此產生startl訊號 ,因此讀取熔絲F的瞬時 係根據該供應電壓▽如而決定。 第3b圖顯示第2圖中的該第二比較器Kr的内部構造,其依鲁 次可被區分為一個分壓器及兩個倒反器電路。在此情況下,該 分壓器顯現出包括一個非電抗電阻器]^及兩個少通道場效電晶 體Trl、Tr2的串聯電路(它們的閘電極係耦合至個別汲電極)。在 此情況下,該第二比較-KR的兩個倒反器電路以類似於第3&圖 的方式設計,因該分壓器的兩個p-通道電晶體Trl、Tr2的串聯 電路,该第二比較器1^的節點電壓VK1與該第一比較SKG的節 點電壓減去該第二電晶體Tr2的臨界電壓相同·· VKi=(Vint- VTH)-VTr2 _ 由此可知,在該半導體組件的起始化階段期間,當該供應 電壓Vint增加時,即暫時延遲該第一倒反器的切換閥值,此延遲 藉由在5亥第一比較器Kr的分壓器之額外p-通道場效電晶體Tr2 的臨界電壓vTr2的值及在藉由在該供應電壓vht的暫時分佈而被 重要地決疋。此對應於關於由第3a圖的該第一比較器的第一 起始訊號的第二起始訊號的暫時延遲。 藉由貫例’第4圖顯不該溶絲Ff買取電路的内部構造,此後 ‘ 9 1248086 其亦稱為溶絲鎖定電路。在此情況下,該熔絲;F較佳為以可熔式 連接線設計,其在雷射或高電子流的協助下被關閉以定義該半 導體組件的性質。為讀取該溶絲F,該熔絲鎖定電路l具一種分 壓器,其電壓值係以在其下游連接的兩個倒反器電路而閉鎖。 在此情況下’ 5亥節點K2的電位及該溶絲鎖定電路l的輸出訊號 係根據該熔絲F的狀態而決定。為達此目的,該節點尺丨藉由至 5亥为壓斋的p-通道場效電晶體Tr8的南電位訊號bFPUP之施用 而自該供應電壓Vint去耦合。該FPUN訊號在此瞬時具低電位, 其結果為該分壓器的!!_通道場效電晶體Tr9(此後亦稱為讀取電 晶體)被關斷,讀取電晶體IY2藉由該FPUN訊號的活化被開啟, 故在未觸動的熔絲F之情況下,該節點K1的電位被拉至地面。 相反地,若該熔絲F已被燒斷,則該節點K1仍留在其高電位。 此兩個倒反器的串聯電路閉鎖該節點尺丨的個別電壓電位並在 關閉的熔絲F之情況下輸出高電位訊號至該溶絲鎖定電路L的 輸出,而在未關閉的熔絲F之情況下輸出低電位訊號至該熔絲鎖 定電路L的輸出。在此情況下,bFPUP訊號線路至第二倒反器的 第二η-通道場效電晶體Trl4之間的耦合可確保該熔絲鎖定電路 的輸出在该溶絲F未被讀取前無法被拉至地面。 現今半導體組件的高集成密度使得熔絲愈來愈難被精確燒 斷(例如藉由雷射之協助),此表示當燒斷特定熔絲F,相鄰熔絲 亦具有會被些微影響的風險,而同樣改變了其電阻。在此情況 下,相鄰熔絲的電阻會增加,而使得未燒斷的熔絲會被偵測為 已燒斷的熔絲。為避免此種誤差來源,傳統的熔絲鎖定電路乙 會重定尺寸,以使其切換閥值適應於較高電阻;然而,增加該 熔絲鎖定電路L的切換難亦使其對α輻射的敏雜增加,α 1248086 輻射會將_絲鎖定電路L就雜财賊喊 時的該節點κι的電位,導致該炼絲F被錯誤讀取。由^該 絲^錯觸特絲半賴·的重雜作麵(如内部電麗) 會设疋不正確或是細制元件取代軸結構(如字元線 在此種情況,將危害整個半導體組件的功能性。 因此,習知熔絲鎖定電路的尺寸係表示在對α輻射的敏感 性及對不精確影響的麟之敏雜騎折衷方式。然而,在半 導體組件的起始化階段_,該供應輕^的不穩定隱藏了 在該熔絲F的讀取操作期間的額外不確定性。 在該熔絲F的讀取操作期間的高度不確定性會顯著地損傷 產率,亦即,每單位數量之習知半導體組件巾,功能晶片數目 與已製造晶片數目之比例。 為增加在該熔絲F的讀取操作期間的確定性及因此減少產 率損失,本發明藉由讀取電晶體Tr9的閘電壓之控制面對該熔絲 鎖定電路L的切換閥值之變化。閘電壓之增加使切換閥值上升, 而閘電壓之減少造成切換閥值的降低。 此種控制較佳藉由該熔絲F的讀取瞬時的暫時控制而作 動,如在關於第3a及3b圖中敘述所說明,相對應起始訊號可藉 由增加個別比較器的切換閥值而被延遲。因該供應電壓Vw在稍 後讀取瞬時t2顯著為高,該讀取電晶體Tr9的控制訊號FPUN的高 位準電位具較瞬時ti為高的位準,此減少該讀取電晶體丁^9的通 道路徑的非電抗電阻。因包括該熔絲F及該讀取電晶體丁”的串 聯電路的較低非電抗電阻,該熔絲鎖定電路L的切換閥值上 升’其結果為對部份燒斷熔絲F之敏感性亦被減少而不會增加對 11 1248086 α輻射的敏感性。 第5圖顯示一種時序圖以說明在半導體模組的起始化階段 期間習知熔絲讀取操作。在此種情況,對該供應電壓乂拉的分佈 與時間作圖,其中電壓係自較低電壓值V〇上升至最大電壓值 Vmax。在此種情況,半導體組件的產生器熔絲及備用熔絲Fg、 Fr在瞬時ti被讀取,於此時該供應電壓Vint尚未到達其最大值 Vmax。因在瞬時11,該供應電壓Vint的高度不穩定性,熔絲F(J、 Fr的讀取可能具高誤差率。該熔絲!^、Fr的缺陷讀取將伴隨著 整個半導體電路的功能擾動且因此亦伴隨產率損失。 第6a及6b圖說明根據本發明方法的讀取機構。第如圖類似 ,第5圖,其以時間函數說明該供應電壓Vint的分佈,且第_ 說明相對應訊號的暫時分佈。 如可由第6b®所見,魅生雜雜佳為在酬於第5圖的 習知方法中的絲F之相_時被讀取,為避免在娜縦的 讀取期㈣線應輕V涵不敎性所纽 之整個半導體組件的負面影響,該熔絲分成兩組,第一斤= 讀取那些不確紐僅對整個半導體電路的功能性具歧 的熔絲F ’這些熔絲聰為包括產生器熔絲&,由於因 ^^起_部供應電紅變化—般仍在料導體組件 所、"限内’因此其對該轉迦件的操作限继不顯著, 斤以,此熔絲FG的第一組較佳為在第一瞬時t以龆 知讀取機構被俩,以―時類似於第5圖習 壓。為降階段_所必需的内部電 =^m±H_FG讀取齡W不確紐 12 1248086 輻射較不敏感的方式而設計,因此其具燒斷之可靠性。 熔絲F的第二組較佳為包括該半導體電路的所有備用熔絲 ’且其係根據本發明而僅在稍後瞬時被讀取,此時該供應電 壓Vmt已相當穩定。如在第6a圖所示,在此瞬時,該供應電壓I 已幾乎完全到達其最大值vmax且僅具些微變化。如已在關於第4 圖敘述中所提及,因較高的供應電壓Vint,相對應的熔絲鎖定電 路LR的切換閥值會被升高,且結果為在不應受影響的備用熔絲 Fr的讀取期間明顯降低了錯誤率。同樣地,因在第二讀取瞬時 t2較高及較穩定的供應電壓Vht,該熔絲鎖定電路1^對《輻射的 敏感性亦降低,因此相較於習知讀取方法,該備用熔絲&的狀 態可以較高確定性被決定。 第6b圖顯示第2圖裝置訊號的暫時分佈。在此種情況,該第 比較裔KG在邊供應電壓vint的第一閥值時產生第一起始訊號 startl ’之後該第一脈衝成形電路Pg先產生一個bFpuj^^號且在 其不久之後產生FPUN1訊號,以藉由該熔絲鎖定電路Lg讀取該 半導體組件的相對應產生器熔絲Fg。僅在該供應電壓到達第 一閥值後’第二讀取裝置E2的比較skr才產生倾2訊號,而使 得該第二脈衝成形電路匕產生FpUN2訊號,因此,最終該相對 應備用熔絲Fr是由第二溶絲鎖定電路lr讀取。 揭不於以上敘述的本發明特徵、圖式及申請專利範圍個別 地及以任何所欲組合皆為重要的以使用各種構造實現本發明。 【圖式簡單說明】 第1圖顯不一種用以讀取具比較器、脈衝成形電路及讀取電 路之熔絲的讀取裝置。 13 1248086 第2圖顯示用以讀取產生器熔絲及備用熔絲之讀取裝置 第3a圖顯示一種用以讀取產生器熔絲之比較器。 第3b圖顯示一種用以讀取備用熔絲之比較器。 苐4圖顯示用於讀出溶絲的讀取電路。 第5圖顯示習知讀取裝置的讀出操作時序圖。
第㈣圖顯示根據本發明讀取衫的讀取操作的二個時序
【主要元件符號說明】 K 比較器 P 脈衝成形電路 L 讀取電路 E 讀取裝置 F 熔絲 Fg 產生器熔絲 Fr 備用熔絲 Eg 產生器熔絲的讀取裝置 Er 備用熔絲的讀取裝置 Tr, • Trl〜Trl4 電晶體 、 t2 讀取瞬時 R 非電抗電阻器 KG 產生器熔絲的比較器電路 Kr 備用熔絲的比較器電路
14 1248086 L〇 產生器熔絲的熔絲鎖定電路 Lr 備用熔絲的熔絲鎖定電路 Pg 產生器熔絲的脈衝成形電路 Pr 備用熔絲的脈衝成形電路 Vint 供應電壓 vmix 電壓之最大值 K1 節點1 K2 節點2 startl 第一起始訊號 start2 第二起始訊號 OUT 於山 bFPUP 第一控制訊號 FPUN 第二控制訊號 a 輻射 15

Claims (1)

1248086 十、申請專利範圍: 1· 一種半導體電路,其包含: 至少一個產生器熔絲(fg),用以設定一供應電壓; 至少一個備用熔絲(Fr),用以活化一備用元件;以及 一第一讀取裝置(er),用以讀取該備用熔絲(Fr),其中 该第一讀取裝置(ER)係以一種與該產生器熔絲(Fg)時間 偏移有關的方式而讀取該備用熔絲(FR)。 2·如申請專利範圍第丨項的半導體電路,其中該第一讀取裝置 (Er)包括一種熔絲鎖定電路(Lr),其具一種與該備用熔絲(Fr) 串聯連接的讀取電晶體(Tr9),以讀取該備用熔絲(fr)的狀 態,該t買取裝置(ER)係藉由該讀取電晶體(Tr9)的閘電壓之控 制而決定該備用熔絲(FR)的讀取瞬時。 3·如申請專利範圍第1或2項的半導體電路,更包含: 一第一比較器(KR),用以在該半導體電路之起始化階段 期間決定該備用熔絲(FR)的讀取瞬時,其中於該讀取瞬時 時’該供應電壓(Vint)係已完全或幾乎完全累積,且該備用 熔絲(F R)的讀取操作係於該讀取瞬時開始。 4.如申請專利範圍第3項的半導體電路,更包含: 一弟一項取裝置(Ε〇) ’用以讀取該產生器溶絲(fg),其 具一第二比較器(Kg),用以根據該供應電壓(Vint)而決定該產 生器熔絲(FG)的讀取瞬時, 其中該第一比較器(KR)的切換閥值比該第二比較器(Kg)高。 16 1248086 5.如申請專職圍第4項的轉體電路,其巾該第二讀取裝置 ㈣具一種__稀置(Er)的最適狀寸,以確保該 生器熔絲(FG)在料導體電路起始化階段綱的 作條件下之可靠讀取。 心插 6. I種用以讀取半導體電路的轉之方法,其中解導體電路 包ΐ至少一個產生器溶絲(¾與至少-備用溶絲(FR),該產 生益熔絲(FG)係用以設定-種供應電壓,而該備用溶絲⑹ 係用以活化辭導縣路的_元件,且在料導體電路的 起始化階段,該半導體電路的供應電壓(Vint)係自一較低值累 積至了較高值(Vg、Vmax),其舰在_方法包含下列 步驟. a) 在該起始化階段的第一瞬時__產生器熔絲㈣’ 此時該供應電壓(Vint)已達到第一電壓值(vo;及 b) 在„亥起始,階段的第二瞬時⑹,讀取該備用保險線 路(FR)的讀取’此時該供應電壓㈤已達到第二電 壓值(V2)。 7. 如申凊專利範圍第6項的方法,其中該供應電廢㈤在該第 一瞬時(«的變化率較在該第二瞬時(t2)為大。 8. 如申請專職圍第6或7項的方法,射在該第二瞬時⑹ 時,該供應電壓(VinO已完全或幾乎完全累積。 9. 如申明專她圍第喊7項的方法,其係藉由—讀取電晶體 ⑼的輔助而讀取該熔絲⑹,其中在讀取該備用熔絲 (fr)前’即增加該熔絲鎖定電路aR)的切換闕值。 17 1248086 10.如申請專利範圍第9項的方法,其中該熔絲鎖定電路(LR)的 切換閥值是藉由改變與該備用熔絲(FR)串聯連接的一讀取 電晶體(Tr9)的閘電壓而增加。
TW092106415A 2002-04-20 2003-03-21 Semiconductor circuit and initialization method TWI248086B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10217710A DE10217710C1 (de) 2002-04-20 2002-04-20 Halbleiterschaltung mit Fuses und Ausleseverfahren für Fuses

Publications (2)

Publication Number Publication Date
TW200307949A TW200307949A (en) 2003-12-16
TWI248086B true TWI248086B (en) 2006-01-21

Family

ID=28798637

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092106415A TWI248086B (en) 2002-04-20 2003-03-21 Semiconductor circuit and initialization method

Country Status (4)

Country Link
US (1) US6989707B2 (zh)
KR (1) KR100545428B1 (zh)
DE (1) DE10217710C1 (zh)
TW (1) TWI248086B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10825533B2 (en) 2018-01-11 2020-11-03 Winbond Electronics Corp. Power on fuse read operation in semiconductor storage device and operation method thereof

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102006019075B4 (de) * 2006-04-25 2008-01-31 Infineon Technologies Ag Integrierte Schaltung zur Speicherung eines Datums
JP6370649B2 (ja) * 2014-09-09 2018-08-08 エイブリック株式会社 データ読出し回路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960003529B1 (ko) * 1993-07-08 1996-03-14 삼성전자주식회사 반도체 메모리 장치의 칩 초기화 신호 발생회로
JP2000181581A (ja) * 1998-12-11 2000-06-30 Nec Corp 電源投入回路及びリセット方法
JP3954302B2 (ja) * 2000-12-06 2007-08-08 株式会社東芝 半導体集積回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10825533B2 (en) 2018-01-11 2020-11-03 Winbond Electronics Corp. Power on fuse read operation in semiconductor storage device and operation method thereof

Also Published As

Publication number Publication date
US6989707B2 (en) 2006-01-24
KR20030083610A (ko) 2003-10-30
US20030197545A1 (en) 2003-10-23
DE10217710C1 (de) 2003-11-20
TW200307949A (en) 2003-12-16
KR100545428B1 (ko) 2006-01-24

Similar Documents

Publication Publication Date Title
KR100389172B1 (ko) 리페어 신호 발생 회로
KR100718901B1 (ko) 어드레스 발생 회로
US6204703B1 (en) Power on reset circuit with power noise immunity
KR20000035735A (ko) 기동 회로 및 반도체 집적 회로 장치
US20050140404A1 (en) Power-up circuit in semiconductor memory device
US7064603B2 (en) Driving circuit and semiconductor device
TWI248086B (en) Semiconductor circuit and initialization method
US20040046601A1 (en) Circuit with fuse and semiconductor device having the same circuit
US6021078A (en) Fuse circuit and method therefor which minimizes fuse grow back effect
US8558595B2 (en) Semiconductor integrated circuit device
US8369174B2 (en) Power up signal generation circuit
KR100735018B1 (ko) 퓨즈 회로를 구비한 반도체 장치
US8610491B2 (en) Anti-fuse control circuit
JP2006074210A (ja) 半導体集積回路装置のリセット回路
KR100642402B1 (ko) 반도체 장치의 초기화 신호 발생회로
CN113917967B (zh) 一种低功耗修调电路
KR100514413B1 (ko) 리세트 신호 발생 회로
US6825694B2 (en) Flip-flop circuit for use in electronic devices
US5818275A (en) Clock signal generating circuit
US7307892B2 (en) Semiconductor integrated circuit
KR20000067347A (ko) 반도체 장치의 전압 부스팅 회로
US20110241761A1 (en) Fuse circuit with ensured fuse cut status
JP3499954B2 (ja) 信号生成回路及びテストモード信号生成回路
JPH09171698A (ja) 半導体記憶装置の冗長回路
JP2000057799A (ja) ヒュ―ズ・ラッチ回路および半導体集積回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees